JP6237952B2 - 内部電源回路および半導体装置 - Google Patents
内部電源回路および半導体装置 Download PDFInfo
- Publication number
- JP6237952B2 JP6237952B2 JP2017504889A JP2017504889A JP6237952B2 JP 6237952 B2 JP6237952 B2 JP 6237952B2 JP 2017504889 A JP2017504889 A JP 2017504889A JP 2017504889 A JP2017504889 A JP 2017504889A JP 6237952 B2 JP6237952 B2 JP 6237952B2
- Authority
- JP
- Japan
- Prior art keywords
- power supply
- switch
- internal power
- circuit
- voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004065 semiconductor Substances 0.000 title claims description 21
- 230000008878 coupling Effects 0.000 claims description 5
- 238000010168 coupling process Methods 0.000 claims description 5
- 238000005859 coupling reaction Methods 0.000 claims description 5
- 230000002159 abnormal effect Effects 0.000 description 17
- 238000001514 detection method Methods 0.000 description 17
- 230000015556 catabolic process Effects 0.000 description 12
- 238000010586 diagram Methods 0.000 description 11
- 101100489713 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) GND1 gene Proteins 0.000 description 8
- 230000007257 malfunction Effects 0.000 description 8
- 230000005540 biological transmission Effects 0.000 description 5
- 230000008859 change Effects 0.000 description 4
- 230000001965 increasing effect Effects 0.000 description 4
- 230000002093 peripheral effect Effects 0.000 description 4
- 238000000034 method Methods 0.000 description 3
- 238000013459 approach Methods 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000007796 conventional method Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 230000001939 inductive effect Effects 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 238000010248 power generation Methods 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 230000002250 progressing effect Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 230000000087 stabilizing effect Effects 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 238000004804 winding Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M3/00—Conversion of dc power input into dc power output
- H02M3/02—Conversion of dc power input into dc power output without intermediate conversion into ac
- H02M3/04—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
- H02M3/06—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider
- H02M3/07—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using resistors or capacitors, e.g. potential divider using capacitors charged and discharged alternately by semiconductor devices with control electrode, e.g. charge pumps
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is dc
- G05F1/462—Regulating voltage or current wherein the variable actually regulated by the final control device is dc as a function of the requirements of the load, e.g. delay, temperature, specific voltage/current characteristic
- G05F1/465—Internal voltage generators for integrated circuits, e.g. step down generators
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is dc
- G05F1/56—Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
- G05F1/565—Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices sensing a condition of the system or its load in addition to means responsive to deviations in the output of the system, e.g. current, voltage, power factor
- G05F1/569—Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices sensing a condition of the system or its load in addition to means responsive to deviations in the output of the system, e.g. current, voltage, power factor for protection
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F3/00—Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
- G05F3/02—Regulating voltage or current
- G05F3/08—Regulating voltage or current wherein the variable is dc
- G05F3/10—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
- G05F3/16—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
- G05F3/18—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using Zener diodes
- G05F3/185—Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using Zener diodes and field-effect transistors
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M3/00—Conversion of dc power input into dc power output
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M3/00—Conversion of dc power input into dc power output
- H02M3/02—Conversion of dc power input into dc power output without intermediate conversion into ac
- H02M3/04—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
- H02M3/10—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
- H02M3/145—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
- H02M3/155—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
- H02M3/156—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/003—Modifications for increasing the reliability for protection
- H03K19/00315—Modifications for increasing the reliability for protection in field-effect transistor circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/01—Shaping pulses
- H03K5/08—Shaping pulses by limiting; by thresholding; by slicing, i.e. combined limiting and thresholding
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- Automation & Control Theory (AREA)
- Radar, Positioning & Navigation (AREA)
- General Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Nonlinear Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Mathematical Physics (AREA)
- General Engineering & Computer Science (AREA)
- Computing Systems (AREA)
- Computer Hardware Design (AREA)
- Electronic Switches (AREA)
- Dc-Dc Converters (AREA)
Description
本発明の上記および他の目的、特徴および利点は本発明の例として好ましい実施の形態を表す添付の図面と関連した以下の説明により明らかになるであろう。
時間帯taでは、経路L1による内部電源が生成されて上昇している。一方、ノイズ等によって負荷2に接続される伝送ラインに異常電流が生じたような場合、時間帯tbに示すように、内部電源が上昇しなくなる期間が維持されてしまう。
内部電源回路10は、PチャネルMOSFET(Metal Oxide Semiconductor Field Effect Transistor)であるPMOSトランジスタM1〜M3、NチャネルMOSFETであるNMOSトランジスタM4、デプレッション型MOSFETであるデプレッションMOSトランジスタMdおよびツェナーダイオードDzおよび抵抗R1を備える。
また、内部電源出力端子VDDoutは、内部電源回路10が外部電源VCCから生成した内部電源VDDを出力する端子である。内部電源VDDおよびGND1は、周辺回路の動作電源として供給される。
経路L2では、電源電圧VCCからNMOSトランジスタM4の閾値電圧分低い電圧値が、内部電源VDDとして生成される。これにより、初期運用時に高電圧の電源電圧VCCが周辺回路に直接印加されないようにしている。
グラフg1は、入力信号Sinの波形を示しており、縦軸は入力信号Sinの電圧(V)、横軸は時間T(μs)である。
〔0≦T<T1〕入力信号Sinは、Hレベルである。したがって、PMOSトランジスタM1はオフになる。よって、内部電源回路10は、非駆動なので内部電源VDDは0Vである。
したがって、図3に示す経路L1を通じて、PMOSトランジスタM1から出力される電流が流れて、内部電源VDDが生成され、内部電源VDDは、内部電源出力端子VDDoutから出力されることになる。
このとき、ノードn1の電圧Vn1と、ノードn2の電圧Vn2とに電位差が生じ、電圧Vn1の方が電圧Vn2よりも高くなる(Vn2<Vn1)。したがって、PMOSトランジスタM2のゲート電位は、PMOSトランジスタM2のソース電位よりも低くなるから、PMOSトランジスタM2はオンになる。
一方、NMOSトランジスタM4のゲート電位は、電圧Vn2が印加されるが、NMOSトランジスタM4のソース電位よりも高いので、NMOSトランジスタM4はオンする。
内部電源VDDは、チャージポンプ101の動作電源になっているから、チャージポンプ101が現時点で動作する。チャージポンプ101が動作すると、負荷2を駆動するためのメインスイッチをオン、オフさせるスイッチ制御信号を出力する。
すなわち、ツェナーダイオードDzのブレークダウンが解消すると、デプレッションMOSトランジスタMdは非通電になるから、ノードn1の電圧Vn1と、ノードn2の電圧Vn2とは等しくなる。
〔T4≦T〕入力信号Sinは、Lレベルになり、PMOSトランジスタM1はフルオンし、内部電源VDDは、電源電圧VCCと同じ電圧値となる。
次に解決すべき課題について説明する。図7は内部電源回路に異常電流が発生した場合を示す図である。内部電源回路10は、出力端子OUTを介して負荷2に直接接続しているため、出力端子OUTおよび出力端子OUTに接続する伝送ラインは、外部ノイズを受けやすい。
グラフg11は、入力信号Sinの波形を示しており、縦軸は入力信号Sinの電圧(V)、横軸は時間T(μs)である。
〔0≦T<T1〕入力信号Sinは、Hレベルである。したがって、PMOSトランジスタM1はオフとなり、内部電源VDDは0Vになる。
〔T2≦T<Tres〕期間Tdは、出力端子OUTに外部ノイズを受け、ツェナーダイオードDzに接続している抵抗R1に逆電圧Vaが発生した状態である。
なお、図1との対応関係を示すと、制御スイッチs0は、PMOSトランジスタM1に対応し、スイッチs1は、PMOSトランジスタM2に対応し、スイッチs2は、PMOSトランジスタM3に対応し、スイッチs3は、NMOSトランジスタM4に対応する。
さらに、グラフg23は、内部電源出力端子VDDoutから出力される内部電源VDDの波形を示しており、縦軸は内部電源VDDの電圧(V)、横軸は時間T(μs)である。
すると、ノードn1の電圧Vn1と、ノードn2の電圧Vn2とは等しくなるから、期間Taと同様なトランジスタのスイッチング動作となって、図3に示す経路L1によって、内部電源VDDが生成されることになる。これにより、内部電源VDDが、電源電圧VCCに達することができる。
IPS30は、負荷2、マイコン4、バッテリ5に接続している。また、IPS30は、ロジック回路31、レベルシフトドライバ32、内部電源回路33、ST(status)回路34、低電圧検出回路35、短絡検出回路36、負荷開放検出回路37、過電流検出回路38および過熱検出回路39を備える。
スイッチ素子M0がオフになる瞬間では、モータ等の誘導性の負荷2からは、逆起電力が発生する。このため、スイッチ素子M0に対して、ダイオードD0を逆並列に接続して、このときの負荷電流を還流させる構成としている。
低電圧検出回路35は、VCC電圧が定格電圧より低いとき、異常信号をロジック回路31に送信する。低電圧検出回路35から送信された異常信号を受信したロジック回路31は、スイッチ素子M0を制御するONBH信号をオフ信号にして出力する。
上記については単に本発明の原理を示すものである。さらに、多数の変形、変更が当業者にとって可能であり、本発明は上記に示し、説明した正確な構成および応用例に限定されるものではなく、対応するすべての変形例および均等物は、添付の請求項およびその均等物による本発明の範囲とみなされる。
1a クランプ回路
1b 電流制御素子
1c 切替えスイッチ群
1d スイッチ回路
2 負荷
s0 制御スイッチ
s1 第1スイッチ
s2 第2スイッチ
s3 第3スイッチ
Sin 制御信号
L1 第1経路
L2 第2経路
IN 入力端子
OUT 出力端子
VDDout 内部電源出力端子
GND0 外部グランド
GND1 内部グランド
ga 内部電源の波形
ta 第1経路による内部電源の生成期間
tb 内部電源が上昇しなくなる期間
t1 制御信号のオン開始時刻
t2 所定時間経過したときの時刻
Claims (5)
- 電源電圧から内部電源を生成する内部電源回路において、
前記電源電圧に接続し、制御信号にもとづきオンして電流を出力する制御スイッチと、
負荷に接続し、前記制御スイッチの出力電圧のクランプ制御を行うクランプ回路と、
クランプ制御される前記出力電圧により、前記電流を導通または非導通にする電流制御素子と、
前記電流の導通または非導通に応じて変化する電圧の印加にもとづいて、前記内部電源を生成するための経路の切替えを行う切替えスイッチ群と、
前記クランプ回路と、前記切替えスイッチ群との結合を断続するスイッチ回路と、
を有することを特徴とする内部電源回路。 - 前記切替えスイッチ群は、前記電源電圧から所定レベルの電圧ドロップがない前記内部電源を生成する第1経路と、前記電源電圧から前記所定レベルを電圧ドロップさせた前記内部電源を生成する第2経路との切替えを行い、
前記スイッチ回路は、前記制御スイッチのオン開始から所定時間経過した後に前記結合を切断することで前記第1経路への切替えを行う、
ことを特徴とする請求項1記載の内部電源回路。 - 前記切替えスイッチ群は、三端子スイッチである、第1スイッチ、第2スイッチおよび第3スイッチを含み、
前記制御信号が入力する入力端子は、前記制御スイッチの入力端と、前記スイッチ回路の一方の入力端と接続し、
前記制御スイッチの電流出力端は、前記第1、第2、第3スイッチの一方の入力端と、前記電流制御素子の入力端と接続し、
前記電流制御素子の出力端は、前記第1、第3スイッチの他方の入力端と、前記スイッチ回路の他方の入力端と接続し、
前記第1スイッチの出力端は、前記第2スイッチの他方の入力端と、内部グランドに接続し、
前記第2、第3スイッチの出力端は、内部電源出力端子に接続し、
前記スイッチ回路の出力端は、前記クランプ回路の入力端に接続し、
前記クランプ回路の出力端は、前記負荷の一端に接続し、前記負荷の他端は、外部グランド接続する、
ことを特徴とする請求項2記載の内部電源回路。 - 前記出力電圧が所定電圧未満の場合には、前記クランプ回路により、前記出力電圧がクランプされて前記電流制御素子が非導通になり、前記第1スイッチがオフ、前記第2スイッチがオンおよび前記第3スイッチがオフして、前記制御スイッチから、前記第2スイッチを介して、前記内部電源出力端子へ向かう前記第1経路が生成されて前記内部電源を出力し、
前記出力電圧が所定電圧以上の場合には、前記クランプ回路により、前記出力電圧のクランプが解除されて前記電流制御素子が導通し、前記第1スイッチがオン、前記第2スイッチがオフおよび前記第3スイッチがオンして、前記制御スイッチから、前記第3スイッチを介して、前記内部電源出力端子へ向かう前記第2経路が生成されて前記内部電源を出力し、
前記制御スイッチのオン開始から所定時間経過後には、前記スイッチ回路により、前記結合が切断されることで、前記電流制御素子が非導通になって、前記第1経路が生成されて前記内部電源を出力する、
ことを特徴とする請求項3記載の内部電源回路。 - 電源電圧から生成された内部電源を動作電源にして、負荷を駆動するための昇圧動作を行うチャージポンプと、
前記電源電圧に接続し、制御信号にもとづきオンして電流を出力する制御スイッチと、前記負荷に接続し、前記制御スイッチの出力電圧のクランプ制御を行うクランプ回路と、クランプ制御される前記出力電圧により、前記電流を導通または非導通にする電流制御素子と、前記電流の導通または非導通に応じて変化する電圧の印加にもとづいて、前記内部電源を生成するための経路の切替えを行う切替えスイッチ群と、前記クランプ回路と、前記切替えスイッチ群との結合を断続するスイッチ回路とを含む内部電源回路と、
を有することを特徴とする半導体装置。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015048238 | 2015-03-11 | ||
JP2015048238 | 2015-03-11 | ||
PCT/JP2016/051008 WO2016143382A1 (ja) | 2015-03-11 | 2016-01-14 | 内部電源回路および半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPWO2016143382A1 JPWO2016143382A1 (ja) | 2017-07-13 |
JP6237952B2 true JP6237952B2 (ja) | 2017-11-29 |
Family
ID=56880155
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2017504889A Expired - Fee Related JP6237952B2 (ja) | 2015-03-11 | 2016-01-14 | 内部電源回路および半導体装置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US9871440B2 (ja) |
JP (1) | JP6237952B2 (ja) |
CN (1) | CN106664010B (ja) |
WO (1) | WO2016143382A1 (ja) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10503231B2 (en) * | 2017-08-10 | 2019-12-10 | Microsoft Technology Licensing, Llc | Load line regulation via clamping voltage |
CN110058631B (zh) * | 2018-01-18 | 2022-07-29 | 恩智浦美国有限公司 | 具有前馈电路的电压调节器 |
JP7077649B2 (ja) | 2018-02-14 | 2022-05-31 | 富士電機株式会社 | 半導体装置 |
JP7058718B2 (ja) | 2018-07-31 | 2022-04-22 | 本田技研工業株式会社 | 電力予測システム、電力予測装置、電力予測方法、プログラム、及び記憶媒体 |
JP7106495B2 (ja) * | 2019-07-22 | 2022-07-26 | 株式会社東芝 | 入力回路 |
CN112099559B (zh) * | 2020-09-15 | 2021-07-27 | 无锡芯朋微电子股份有限公司 | 一种内部电源产生电路 |
CN114647269B (zh) * | 2022-03-24 | 2024-06-18 | 上海精积微半导体技术有限公司 | 电源装置 |
WO2024024627A1 (ja) * | 2022-07-29 | 2024-02-01 | パナソニックIpマネジメント株式会社 | 電源回路、バックアップ電源システム、及び移動体 |
CN115268547B (zh) * | 2022-08-09 | 2023-11-07 | 骏盈半导体(上海)有限公司 | 带隙基准电路 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3798095B2 (ja) | 1996-01-31 | 2006-07-19 | 東北リコー株式会社 | スイッチング電源装置 |
US5757628A (en) * | 1996-01-31 | 1998-05-26 | Tohoku Ricoh Co., Ltd. | Stabilized high frequency switching power supply with suppressed EMI noise |
KR100266650B1 (ko) | 1997-12-27 | 2000-09-15 | 김영환 | 반도체 소자의 내부전압 발생회로 |
US7567066B2 (en) * | 2006-10-04 | 2009-07-28 | Power Integrations, Inc. | Integrated switch with internally adjusted conduction time |
JP5260142B2 (ja) * | 2007-10-22 | 2013-08-14 | ローム株式会社 | チャージポンプ回路ならびにそれを利用した過電圧保護回路および電子機器 |
JP5385641B2 (ja) * | 2009-03-16 | 2014-01-08 | 日本電信電話株式会社 | 昇圧制御回路の制御方法および昇圧制御回路 |
JP2012050208A (ja) * | 2010-08-25 | 2012-03-08 | Canon Inc | 電力供給回路及び該回路を備えた機器 |
CN102710136B (zh) * | 2012-05-30 | 2017-09-26 | 西安航天民芯科技有限公司 | 一种用于宽范围电源输入的内部供电电路 |
JP6330571B2 (ja) * | 2014-08-19 | 2018-05-30 | 富士電機株式会社 | 半導体装置 |
JP6520102B2 (ja) * | 2014-12-17 | 2019-05-29 | 富士電機株式会社 | 半導体装置および電流制限方法 |
-
2016
- 2016-01-14 WO PCT/JP2016/051008 patent/WO2016143382A1/ja active Application Filing
- 2016-01-14 JP JP2017504889A patent/JP6237952B2/ja not_active Expired - Fee Related
- 2016-01-14 CN CN201680002402.2A patent/CN106664010B/zh not_active Expired - Fee Related
-
2017
- 2017-03-01 US US15/447,076 patent/US9871440B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US20170179820A1 (en) | 2017-06-22 |
CN106664010A (zh) | 2017-05-10 |
US9871440B2 (en) | 2018-01-16 |
CN106664010B (zh) | 2019-06-21 |
JPWO2016143382A1 (ja) | 2017-07-13 |
WO2016143382A1 (ja) | 2016-09-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6237952B2 (ja) | 内部電源回路および半導体装置 | |
JP5315026B2 (ja) | 半導体装置 | |
US10355472B2 (en) | Over temperature protection circuit and semiconductor device | |
EP3046240A2 (en) | Integrated circuit charge pump with failure protection | |
US20120068740A1 (en) | Voltage output circut | |
US10103539B2 (en) | Semiconductor device and current limiting method | |
CN110474627B (zh) | 图腾柱电路用驱动装置 | |
WO2016136114A1 (ja) | 基準電圧生成回路および半導体装置 | |
CN107040253B (zh) | 具有短路保护的栅极驱动器 | |
JP2023063081A (ja) | スイッチング回路、dc/dcコンバータおよびその制御回路 | |
KR102555498B1 (ko) | 돌입 전류 제한 장치 및 이를 포함하는 시스템 | |
JPWO2018150789A1 (ja) | スイッチ回路 | |
KR102434048B1 (ko) | 전자식 릴레이 장치 | |
JP6090846B2 (ja) | 電源装置、電源制御方法および電子装置 | |
JPWO2016088607A1 (ja) | 負荷駆動装置及びそれを用いた車載制御装置 | |
JP4658770B2 (ja) | 半導体装置 | |
JP5226474B2 (ja) | 半導体出力回路 | |
JP6468049B2 (ja) | 内部電源回路および半導体装置 | |
JP2017143703A (ja) | Dc−dcコンバータ | |
JP7501760B1 (ja) | 電源システム | |
US11736094B2 (en) | Filter circuit and semiconductor device | |
US12074589B2 (en) | Semiconductor device | |
JP7287286B2 (ja) | ゲート駆動回路 | |
CN110829820B (zh) | 图腾柱电路用驱动装置 | |
JP2023044208A (ja) | 電源装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170331 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20170331 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20171003 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20171016 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6237952 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |