JP6179836B2 - 不整合信号受信器に対するタイミング制御 - Google Patents
不整合信号受信器に対するタイミング制御 Download PDFInfo
- Publication number
- JP6179836B2 JP6179836B2 JP2016521920A JP2016521920A JP6179836B2 JP 6179836 B2 JP6179836 B2 JP 6179836B2 JP 2016521920 A JP2016521920 A JP 2016521920A JP 2016521920 A JP2016521920 A JP 2016521920A JP 6179836 B2 JP6179836 B2 JP 6179836B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- distribution network
- clock distribution
- replica
- amplifier
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000005070 sampling Methods 0.000 claims description 53
- 238000000034 method Methods 0.000 claims description 32
- 238000004891 communication Methods 0.000 claims description 28
- 230000010355 oscillation Effects 0.000 claims description 25
- 238000012545 processing Methods 0.000 claims description 24
- 230000008859 change Effects 0.000 claims description 19
- 230000004044 response Effects 0.000 claims description 11
- 230000007613 environmental effect Effects 0.000 claims description 8
- 230000003362 replicative effect Effects 0.000 claims description 6
- 238000005192 partition Methods 0.000 claims description 5
- 238000000638 solvent extraction Methods 0.000 claims description 2
- 230000010076 replication Effects 0.000 description 41
- 238000010586 diagram Methods 0.000 description 19
- 238000005259 measurement Methods 0.000 description 17
- 238000012360 testing method Methods 0.000 description 17
- 230000006870 function Effects 0.000 description 14
- 238000004364 calculation method Methods 0.000 description 11
- 230000002093 peripheral effect Effects 0.000 description 11
- 230000005540 biological transmission Effects 0.000 description 9
- 238000012549 training Methods 0.000 description 9
- 230000001934 delay Effects 0.000 description 6
- 230000008569 process Effects 0.000 description 6
- 230000001413 cellular effect Effects 0.000 description 5
- 230000003287 optical effect Effects 0.000 description 5
- 230000000737 periodic effect Effects 0.000 description 4
- 230000032683 aging Effects 0.000 description 3
- 238000013459 approach Methods 0.000 description 3
- 230000008878 coupling Effects 0.000 description 3
- 238000010168 coupling process Methods 0.000 description 3
- 238000005859 coupling reaction Methods 0.000 description 3
- 238000003032 molecular docking Methods 0.000 description 3
- 239000007787 solid Substances 0.000 description 3
- 239000000758 substrate Substances 0.000 description 3
- 238000012935 Averaging Methods 0.000 description 2
- 230000002411 adverse Effects 0.000 description 2
- 230000003321 amplification Effects 0.000 description 2
- 230000006399 behavior Effects 0.000 description 2
- 230000000295 complement effect Effects 0.000 description 2
- 238000001514 detection method Methods 0.000 description 2
- 230000009977 dual effect Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 230000003993 interaction Effects 0.000 description 2
- 230000007774 longterm Effects 0.000 description 2
- 230000007246 mechanism Effects 0.000 description 2
- 238000003199 nucleic acid amplification method Methods 0.000 description 2
- 101100498818 Arabidopsis thaliana DDR4 gene Proteins 0.000 description 1
- 206010011878 Deafness Diseases 0.000 description 1
- 230000009471 action Effects 0.000 description 1
- 230000004913 activation Effects 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 239000000969 carrier Substances 0.000 description 1
- 125000004122 cyclic group Chemical group 0.000 description 1
- 231100000895 deafness Toxicity 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000018109 developmental process Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000005670 electromagnetic radiation Effects 0.000 description 1
- 238000001914 filtration Methods 0.000 description 1
- 208000016354 hearing loss disease Diseases 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 238000010295 mobile communication Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012544 monitoring process Methods 0.000 description 1
- 230000002085 persistent effect Effects 0.000 description 1
- 230000035945 sensitivity Effects 0.000 description 1
- 230000011664 signaling Effects 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
- 230000000007 visual effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/04—Generating or distributing clock signals or signals derived directly therefrom
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4282—Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
- G06F13/4291—Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus using a clocked protocol
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/22—Read-write [R-W] timing or clocking circuits; Read-write [R-W] control signal generators or management
- G11C7/222—Clock generating, synchronizing or distributing circuits within memory device
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0008—Synchronisation information channels, e.g. clock distribution lines
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C27/00—Electric analogue stores, e.g. for storing instantaneous values
- G11C27/02—Sample-and-hold arrangements
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Dram (AREA)
- Pulse Circuits (AREA)
- Memory System (AREA)
Description
Claims (24)
- 不整合通信アーキテクチャを備える装置であって、
第1増幅器を持つサンプリング回路を含むデータ経路と、ストローブ信号を前記サンプリング回路へ提供するべく、前記第1増幅器に整合していない第2増幅器から前記サンプリング回路に結合されているクロック分配ネットワークと、を有する不整合受信回路と、
前記第2増幅器に整合した第3増幅器と、一期間複数の振動をカウントするカウンタと、前記第3増幅器から前記カウンタに結合されており、前記不整合受信回路の前記クロック分配ネットワークの複製である複製クロック分配ネットワークと、クロック分配回路から前記第3増幅器までのフィードバック経路と、を有するリング発振器回路と、
を備え、
前記複製クロック分配ネットワークは、分岐する少なくとも1つのノードを有し、
前記分岐する少なくとも1つのノードは、終端することができるレッグに結合される、不整合通信アーキテクチャを備える装置。 - 前記データ経路は、前記第1増幅器及び前記サンプリング回路を含むサンプリング増幅器を有する、請求項1に記載の装置。
- 前記クロック分配ネットワークは、Hツリークロック分配ネットワークを有する、請求項1または2に記載の装置。
- 前記不整合受信回路及び前記リング発振器回路は、単一の集積回路ダイ上で一体化されている、請求項1から3のいずれか一項に記載の装置。
- 前記複製クロック分配ネットワークは、前記不整合受信回路の前記クロック分配ネットワークと同等の回路である、請求項1から4のいずれか一項に記載の装置。
- 前記フィードバック経路は、前記リング発振器回路の応答時間を調節するべくチューニング可能なRC回路を含む、請求項1から5のいずれか一項に記載の装置。
- 前記リング発振器回路における前記カウンタによってカウントされた複数の振動の数に基づいて前記不整合受信回路の前記クロック分配ネットワークに対して遅延調節を算出するためのロジックをさらに備える、請求項1から6のいずれか一項に記載の装置。
- 複数の数の事前に計算された分割を表す値を格納するためのメモリデバイスをさらに備え、前記ロジックは、前記値を用いてリアルタイム分割を実行せずに前記遅延調節を算出する、請求項7に記載の装置。
- 前記カウンタによってカウントされた前記複数の振動の数を送信デバイスに通信し、前記送信デバイスが、当該送信デバイスの前記受信回路への出力信号のタイミングを調節するようにするためのロジックをさらに備える、請求項1から8のいずれか一項に記載の装置。
- 前記カウンタによってカウントされた前記複数の振動の数を受信デバイスに通信し、前記受信デバイスが、送信回路から複数の信号を受信するべく、前記受信デバイスの複数の信号処理パラメータのタイミングを調節するようにするためのロジックをさらに備える、請求項1から9のいずれか一項に記載の装置。
- 不整合受信回路を有するメモリデバイスを備える電子デバイスであって、
プロセッサを含むハードウェアプラットフォームと、
前記ハードウェアプラットフォームにおいてメモリコントローラデバイスからの通信を、前記ハードウェアプラットフォームにおいて受信するためのメモリデバイスと、前記メモリデバイスからアクセスされたデータに基づいてディスプレイを生成するべく結合されたタッチスクリーンディスプレイと、を備え、
前記メモリデバイスは
第1増幅器を持つサンプリング回路を含むデータ経路と、ストローブ信号を前記サンプリング回路に提供するべく、第1増幅器に整合していない第2増幅器から前記サンプリング回路まで結合されているクロック分配ネットワークと、を含む不整合受信回路と、
前記第2増幅器に整合した第3増幅器と、一期間複数の振動の数をカウントするためのカウンタと、前記第3増幅器から前記カウンタまで結合され、前記不整合受信回路の前記クロック分配ネットワークと同等の回路である複製クロック分配ネットワークと、を含むリング発振器回路とを有し、
前記複製クロック分配ネットワークは、分岐する少なくとも1つのノードを有し、
前記分岐する少なくとも1つのノードは、終端することができるレッグに結合される、電子デバイス。 - 不整合受信回路と通信するための方法であって、複製クロック分配ネットワークを介する振動を起こすべく、前記複製クロック分配ネットワークの出力からの信号を複製増幅器の入力にフィードバックする段階と、
ある期間カウンタで前記複製クロック分配ネットワークを介する複数の振動の数をカウントする段階と、
複製クロック分配ネットワークを介する遅延における変化を計算する段階と、
送信器ソースクロックと不整合受信回路との間における遅延を、前記複製クロック分配ネットワークを介する遅延に基づいて調節する段階とを備え、
前記複製クロック分配ネットワークは前記不整合受信回路のクロック分配ネットワークの複製であって、分岐する少なくとも1つのノードを有し、
前記分岐する少なくとも1つのノードは、終端することができるレッグに結合され、
前記複製増幅器は前記不整合受信回路のサンプリング増幅器の複製であり、
前記複製増幅器の出力は、前記クロック分配ネットワークへの入力である、方法。 - 前記複製クロック分配ネットワークの出力からの信号をフィードバックする段階は、第1増幅器を含むサンプリング回路を有するデータ経路を複製するクロック分配ネットワークからの信号をフィードバックする段階を備える、請求項12に記載の方法。
- 前記複製クロック分配ネットワークの前記出力からの前記信号をフィードバックする段階は、Hツリークロック分配ネットワークを複製するクロック分配ネットワークからの信号をフィードバックする段階を備える、請求項12または13に記載の方法。
- 前記複数の振動の数をカウントする段階は、前記不整合受信回路を有する単一の集積回路ダイ上で一体化されたリング発振器回路で実行される、請求項12から14のいずれか一項に記載の方法。
- 前記複製クロック分配ネットワークを介して前記信号をフィードバックする段階は、前記不整合受信回路の前記クロック分配ネットワークと同等の回路を介して前記信号をフィードバックする段階を備える、請求項12から15のいずれか一項に記載の方法。
- 前記不整合受信回路の環境状況の変更に基づいて前記フィードバックの応答を調節するべく、前記複製クロック分配ネットワークの前記出力から前記複製増幅器の前記入力までフィードバックする経路において、RC回路をチューニングする段階をさらに備える、請求項12から16のいずれか一項に記載の方法。
- 前記不整合受信回路の前記クロック分配ネットワークに対する遅延調節を、前記カウンタによってカウントされた前記複数の振動の数に基づいて計算する段階をさらに備える、請求項12から17のいずれか一項に記載の方法。
- 複数の数の事前に算出された分割を表す値を格納する段階と、
前記遅延調節をリアルタイムの分割を実行せずに前記値を用いて算出する段階と、をさらに備える、請求項18に記載の方法。 - 前記カウンタによってカウントされる前記複数の振動の数を送信デバイスに通信し、前記送信デバイスが受信回路への当該送信デバイスの出力信号のタイミングを調節するようにする段階をさらに備える、請求項12から19のいずれか一項に記載の方法。
- 前記カウンタによってカウントされる前記複数の振動の数を受信デバイスに通信し、前記受信デバイスが送信回路から複数の信号を受信するべく当該受信デバイスの複数の信号処理パラメータのタイミングを調節するようにする段階をさらに備える、請求項12から20のいずれか一項に記載の方法。
- 請求項12から21のいずれか一項に記載の方法を実行する複数のオペレーションを実行するための手段を備える不整合受信回路で通信を行うための装置。
- 請求項12から21のいずれか一項に記載の方法をコンピュータに実行させるための、プログラム。
- 請求項23に記載のプログラムを格納するコンピュータ可読記憶媒体。
Applications Claiming Priority (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201361841857P | 2013-07-01 | 2013-07-01 | |
US61/841,857 | 2013-07-01 | ||
US14/038,537 | 2013-09-26 | ||
US14/038,537 US9658642B2 (en) | 2013-07-01 | 2013-09-26 | Timing control for unmatched signal receiver |
PCT/US2014/045091 WO2015002973A1 (en) | 2013-07-01 | 2014-07-01 | Timing control for unmatched signal receiver |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2017132562A Division JP6409249B2 (ja) | 2013-07-01 | 2017-07-06 | 不整合信号受信器に対するタイミング制御 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2016526724A JP2016526724A (ja) | 2016-09-05 |
JP6179836B2 true JP6179836B2 (ja) | 2017-08-16 |
Family
ID=52115588
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2016521920A Active JP6179836B2 (ja) | 2013-07-01 | 2014-07-01 | 不整合信号受信器に対するタイミング制御 |
JP2017132562A Active JP6409249B2 (ja) | 2013-07-01 | 2017-07-06 | 不整合信号受信器に対するタイミング制御 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2017132562A Active JP6409249B2 (ja) | 2013-07-01 | 2017-07-06 | 不整合信号受信器に対するタイミング制御 |
Country Status (8)
Country | Link |
---|---|
US (2) | US9658642B2 (ja) |
EP (2) | EP3291237A1 (ja) |
JP (2) | JP6179836B2 (ja) |
KR (1) | KR101876619B1 (ja) |
CN (2) | CN108052479B (ja) |
BR (1) | BR112015030050B1 (ja) |
RU (1) | RU2632406C2 (ja) |
WO (1) | WO2015002973A1 (ja) |
Families Citing this family (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8582374B2 (en) * | 2009-12-15 | 2013-11-12 | Intel Corporation | Method and apparatus for dynamically adjusting voltage reference to optimize an I/O system |
US9658642B2 (en) | 2013-07-01 | 2017-05-23 | Intel Corporation | Timing control for unmatched signal receiver |
KR20160041318A (ko) * | 2014-10-07 | 2016-04-18 | 에스케이하이닉스 주식회사 | 스트로브 신호 인터벌 검출 회로 및 이를 이용한 메모리 시스템 |
US10199082B2 (en) | 2016-01-18 | 2019-02-05 | Avago Technologies International Sales Pte. Limited | Automatic delay-line calibration using a replica array |
US10218360B2 (en) * | 2016-08-02 | 2019-02-26 | Altera Corporation | Dynamic clock-data phase alignment in a source synchronous interface circuit |
US20180059785A1 (en) * | 2016-08-23 | 2018-03-01 | International Business Machines Corporation | Remote Control Via Proximity Data |
US20180058846A1 (en) * | 2016-08-23 | 2018-03-01 | International Business Machines Corporation | Remote Control Via Proximity Data |
US9984740B1 (en) | 2017-03-21 | 2018-05-29 | Micron Technology, Inc. | Timing control for input receiver |
KR102499037B1 (ko) | 2018-01-10 | 2023-02-13 | 삼성전자주식회사 | 메모리 장치 및 이를 포함하는 메모리 시스템 |
KR20200046245A (ko) | 2018-10-24 | 2020-05-07 | 삼성전자주식회사 | 메모리 모듈 및 메모리 시스템의 동작 방법 |
KR20200053219A (ko) * | 2018-11-08 | 2020-05-18 | 에스케이하이닉스 주식회사 | 복수의 클럭 경로를 포함하는 반도체 장치 및 시스템 |
US11175836B2 (en) | 2019-03-01 | 2021-11-16 | Qualcomm Incorporated | Enhanced data clock operations in memory |
JP2021150843A (ja) | 2020-03-19 | 2021-09-27 | キオクシア株式会社 | 半導体集積回路、受信装置、及び受信装置の制御方法 |
CN113468840B (zh) * | 2020-03-30 | 2024-05-28 | 创意电子股份有限公司 | 时序模型的建立方法 |
KR20220006927A (ko) | 2020-07-09 | 2022-01-18 | 삼성전자주식회사 | 메모리 컨트롤러, 및 이를 포함하는 스토리지 장치, 및 메모리 시스템 |
US11726721B2 (en) * | 2020-09-09 | 2023-08-15 | Samsung Electronics Co., Ltd. | Memory device for adjusting delay on data clock path, memory system including the memory device, and operating method of the memory system |
KR20230134388A (ko) | 2022-03-14 | 2023-09-21 | 에스케이하이닉스 주식회사 | 반도체장치 |
EP4325492A4 (en) | 2022-07-08 | 2024-03-13 | Changxin Memory Technologies, Inc. | CONTROL DEVICE, MEMORY, SIGNAL PROCESSING METHOD AND ELECTRONIC DEVICE |
Family Cites Families (41)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4519086A (en) * | 1982-06-16 | 1985-05-21 | Western Digital Corporation | MOS Phase lock loop synchronization circuit |
JPH10340222A (ja) * | 1997-06-09 | 1998-12-22 | Nec Corp | メモリ装置の入力回路及び出力回路 |
US6137327A (en) * | 1998-11-25 | 2000-10-24 | Siemens Aktiengesellschaft | Delay lock loop |
RU2193821C2 (ru) * | 2000-04-27 | 2002-11-27 | Государственное акционерное общество "Конструкторское бюро "Днепровское" | Способ ответвления каналов и устройство для его осуществления |
JP2002358782A (ja) * | 2001-05-31 | 2002-12-13 | Nec Corp | 半導体記憶装置 |
US6509771B1 (en) * | 2001-12-14 | 2003-01-21 | International Business Machines Corporation | Enhanced operational frequency for a precise and programmable duty cycle generator |
US7000065B2 (en) * | 2002-01-02 | 2006-02-14 | Intel Corporation | Method and apparatus for reducing power consumption in a memory bus interface by selectively disabling and enabling sense amplifiers |
US6956442B2 (en) * | 2003-09-11 | 2005-10-18 | Xilinx, Inc. | Ring oscillator with peaking stages |
KR100546135B1 (ko) * | 2004-05-17 | 2006-01-24 | 주식회사 하이닉스반도체 | 지연 고정 루프를 포함하는 메모리 장치 |
KR100574989B1 (ko) * | 2004-11-04 | 2006-05-02 | 삼성전자주식회사 | 데이터 스트로브 버스라인의 효율을 향상시키는메모리장치 및 이를 구비하는 메모리 시스템, 및 데이터스트로브 신호 제어방법 |
JP4309368B2 (ja) * | 2005-03-30 | 2009-08-05 | エルピーダメモリ株式会社 | 半導体記憶装置 |
US7355482B2 (en) | 2006-02-17 | 2008-04-08 | Seiko Epson Corporation | Methods and apparatus for compensating a variable oscillator for process, voltage, and temperature variations using a replica oscillator |
US7647476B2 (en) | 2006-03-14 | 2010-01-12 | Intel Corporation | Common analog interface for multiple processor cores |
US8121237B2 (en) | 2006-03-16 | 2012-02-21 | Rambus Inc. | Signaling system with adaptive timing calibration |
US7602056B2 (en) | 2006-06-14 | 2009-10-13 | Intel Corporation | On-die termination method for multi-chip packages |
KR101206503B1 (ko) * | 2006-06-30 | 2012-11-29 | 삼성전자주식회사 | 스큐 제거 회로 및 그에 의한 스큐 제거 방법 |
US8564544B2 (en) * | 2006-09-06 | 2013-10-22 | Apple Inc. | Touch screen device, method, and graphical user interface for customizing display of content category icons |
US7716001B2 (en) | 2006-11-15 | 2010-05-11 | Qualcomm Incorporated | Delay line calibration |
US7886174B2 (en) | 2007-06-27 | 2011-02-08 | Intel Corporation | Memory link training |
US7482888B1 (en) * | 2007-07-12 | 2009-01-27 | Zerog Wireless, Inc. | Fast startup resonant element oscillator |
US20100263243A2 (en) * | 2008-03-03 | 2010-10-21 | Michael Sayre | Greeting card with sliding panel activation |
JP5384910B2 (ja) * | 2008-11-11 | 2014-01-08 | ルネサスエレクトロニクス株式会社 | 半導体集積回路及びクロック同期化制御方法 |
JP2012515376A (ja) | 2009-01-12 | 2012-07-05 | ラムバス・インコーポレーテッド | クロック転送低電力シグナリングシステム |
US8819474B2 (en) | 2009-04-03 | 2014-08-26 | Intel Corporation | Active training of memory command timing |
KR101585213B1 (ko) | 2009-08-18 | 2016-01-13 | 삼성전자주식회사 | 라이트 레벨링 동작을 수행하기 위한 메모리 장치의 제어 방법, 메모리 장치의 라이트 레벨링 방법, 및 라이트 레벨링 동작을 수행하는 메모리 컨트롤러, 메모리 장치, 및 메모리 시스템 |
US8331176B2 (en) | 2009-11-30 | 2012-12-11 | Intel Corporation | Method and system for evaluating effects of signal phase difference on a memory system |
US8582374B2 (en) | 2009-12-15 | 2013-11-12 | Intel Corporation | Method and apparatus for dynamically adjusting voltage reference to optimize an I/O system |
US8868992B2 (en) | 2009-12-31 | 2014-10-21 | Intel Corporation | Robust memory link testing using memory controller |
JP2011142566A (ja) * | 2010-01-08 | 2011-07-21 | Elpida Memory Inc | 半導体装置 |
US9384152B2 (en) * | 2010-02-23 | 2016-07-05 | Rambus Inc. | Coordinating memory operations using memory-device generated reference signals |
US8930740B2 (en) * | 2010-02-23 | 2015-01-06 | Rambus Inc. | Regulation of memory IO timing using programmatic control over memory device IO timing |
KR101079209B1 (ko) * | 2010-04-28 | 2011-11-03 | 주식회사 하이닉스반도체 | 반도체 시스템의 데이터 송수신 장치 및 방법 |
US9923711B2 (en) | 2010-04-30 | 2018-03-20 | Rambus Inc. | Low power edge and data sampling |
US9401225B2 (en) * | 2010-11-19 | 2016-07-26 | Rambus Inc. | Timing-drift calibration |
US8711603B2 (en) * | 2012-05-11 | 2014-04-29 | Micron Technology, Inc. | Permutational memory cells |
US9507408B2 (en) | 2012-09-27 | 2016-11-29 | Intel Corporation | Power gating for termination power supplies |
US8929157B2 (en) | 2012-11-19 | 2015-01-06 | Intel Corporation | Power efficient, single-ended termination using on-die voltage supply |
US20140176215A1 (en) * | 2012-12-21 | 2014-06-26 | Samsung Electronics Co., Ltd. | Method of implementing clock skew and integrated circuit adopting the same |
US9026725B2 (en) | 2012-12-27 | 2015-05-05 | Intel Corporation | Training for command/address/control/clock delays under uncertain initial conditions and for mapping swizzled data to command/address signals |
US9196384B2 (en) | 2012-12-28 | 2015-11-24 | Intel Corporation | Memory subsystem performance based on in-system weak bit detection |
US9658642B2 (en) | 2013-07-01 | 2017-05-23 | Intel Corporation | Timing control for unmatched signal receiver |
-
2013
- 2013-09-26 US US14/038,537 patent/US9658642B2/en active Active
-
2014
- 2014-07-01 EP EP17194019.0A patent/EP3291237A1/en not_active Ceased
- 2014-07-01 KR KR1020157033904A patent/KR101876619B1/ko active IP Right Grant
- 2014-07-01 BR BR112015030050-2A patent/BR112015030050B1/pt active IP Right Grant
- 2014-07-01 RU RU2015151605A patent/RU2632406C2/ru active
- 2014-07-01 WO PCT/US2014/045091 patent/WO2015002973A1/en active Application Filing
- 2014-07-01 CN CN201810010942.6A patent/CN108052479B/zh active Active
- 2014-07-01 CN CN201480031493.3A patent/CN105264605B/zh active Active
- 2014-07-01 EP EP14820637.8A patent/EP3017449B1/en active Active
- 2014-07-01 JP JP2016521920A patent/JP6179836B2/ja active Active
-
2017
- 2017-04-18 US US15/490,860 patent/US10324490B2/en active Active
- 2017-07-06 JP JP2017132562A patent/JP6409249B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
CN105264605B (zh) | 2019-03-08 |
US10324490B2 (en) | 2019-06-18 |
JP2016526724A (ja) | 2016-09-05 |
JP6409249B2 (ja) | 2018-10-24 |
CN108052479B (zh) | 2021-03-26 |
KR20160003811A (ko) | 2016-01-11 |
KR101876619B1 (ko) | 2018-07-09 |
EP3291237A1 (en) | 2018-03-07 |
US9658642B2 (en) | 2017-05-23 |
RU2632406C2 (ru) | 2017-10-04 |
EP3017449B1 (en) | 2018-09-12 |
JP2017208118A (ja) | 2017-11-24 |
EP3017449A1 (en) | 2016-05-11 |
US20170287539A1 (en) | 2017-10-05 |
BR112015030050B1 (pt) | 2021-02-09 |
BR112015030050A2 (pt) | 2017-07-25 |
CN108052479A (zh) | 2018-05-18 |
WO2015002973A1 (en) | 2015-01-08 |
CN105264605A (zh) | 2016-01-20 |
EP3017449A4 (en) | 2017-02-08 |
US20150003574A1 (en) | 2015-01-01 |
RU2015151605A (ru) | 2017-06-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6409249B2 (ja) | 不整合信号受信器に対するタイミング制御 | |
KR102024682B1 (ko) | 부정합형 신호 수신기에 대한 주기적 트레이닝 | |
JP6295486B2 (ja) | I/oドライバ送信振幅制御 | |
KR101921971B1 (ko) | I/o ac 타이밍을 위한 듀티 사이클 기반 타이밍 마지닝 | |
CN110800060B (zh) | 双倍数据速率同步动态随机存取存储器数据选通信号校准 | |
US20160241223A1 (en) | Apparatuses, methods, and systems for jitter equalization and phase error detection | |
US9348356B2 (en) | Embedded multimedia card (eMMC), host controlling eMMC, and method operating eMMC system | |
US20190189226A1 (en) | Link training mechanism by controlling delay in data path |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20161011 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170106 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20170214 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170314 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20170523 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20170619 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20170706 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6179836 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |