JP5994950B2 - コモンモードフィルタおよびesd保護回路付きコモンモードフィルタ - Google Patents
コモンモードフィルタおよびesd保護回路付きコモンモードフィルタ Download PDFInfo
- Publication number
- JP5994950B2 JP5994950B2 JP2015552416A JP2015552416A JP5994950B2 JP 5994950 B2 JP5994950 B2 JP 5994950B2 JP 2015552416 A JP2015552416 A JP 2015552416A JP 2015552416 A JP2015552416 A JP 2015552416A JP 5994950 B2 JP5994950 B2 JP 5994950B2
- Authority
- JP
- Japan
- Prior art keywords
- inductance element
- common mode
- inductance
- inductor
- capacitance element
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000007935 neutral effect Effects 0.000 claims description 41
- 230000005540 biological transmission Effects 0.000 claims description 15
- 239000003990 capacitor Substances 0.000 description 48
- 238000010586 diagram Methods 0.000 description 33
- 230000008878 coupling Effects 0.000 description 28
- 238000010168 coupling process Methods 0.000 description 28
- 238000005859 coupling reaction Methods 0.000 description 28
- 230000037431 insertion Effects 0.000 description 20
- 238000003780 insertion Methods 0.000 description 20
- 239000000758 substrate Substances 0.000 description 12
- 230000015572 biosynthetic process Effects 0.000 description 9
- 230000002457 bidirectional effect Effects 0.000 description 8
- 239000004065 semiconductor Substances 0.000 description 7
- 238000006243 chemical reaction Methods 0.000 description 6
- 239000004020 conductor Substances 0.000 description 6
- 230000002238 attenuated effect Effects 0.000 description 5
- 238000004804 winding Methods 0.000 description 5
- 239000000919 ceramic Substances 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 238000009792 diffusion process Methods 0.000 description 2
- 238000000926 separation method Methods 0.000 description 2
- 239000003550 marker Substances 0.000 description 1
- 230000001902 propagating effect Effects 0.000 description 1
- 230000008054 signal transmission Effects 0.000 description 1
- 238000004088 simulation Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H7/00—Multiple-port networks comprising only passive electrical elements as network components
- H03H7/01—Frequency selective two-port networks
- H03H7/0115—Frequency selective two-port networks comprising only inductors and capacitors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H7/00—Multiple-port networks comprising only passive electrical elements as network components
- H03H7/01—Frequency selective two-port networks
- H03H7/09—Filters comprising mutual inductance
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02H—EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
- H02H9/00—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection
- H02H9/04—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage
- H02H9/045—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage adapted to a particular application and not provided for elsewhere
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02H—EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
- H02H9/00—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection
- H02H9/04—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage
- H02H9/045—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage adapted to a particular application and not provided for elsewhere
- H02H9/046—Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage adapted to a particular application and not provided for elsewhere responsive to excess voltage appearing at terminals of integrated circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H7/00—Multiple-port networks comprising only passive electrical elements as network components
- H03H7/42—Networks for transforming balanced signals into unbalanced signals and vice versa, e.g. baluns
- H03H7/425—Balance-balance networks
- H03H7/427—Common-mode filters
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01F—MAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
- H01F17/00—Fixed inductances of the signal type
- H01F17/0006—Printed inductances
- H01F17/0013—Printed inductances with stacked layers
- H01F2017/0026—Multilayer LC-filter
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Filters And Equalizers (AREA)
Description
第1信号線に直列に挿入された第1インダクタンス素子と、
第2信号線に直列に挿入された第2インダクタンス素子と、
第1信号線および第2信号線に対する中性点に第1端が接続された第3インダクタンス素子と、
前記中性点に第1端が接続された第4インダクタンス素子と、
第1インダクタンス素子の第1端と第3インダクタンス素子の第2端との間に接続された第1キャパシタンス素子と、
第1インダクタンス素子の第2端と第3インダクタンス素子の第2端との間に接続された第2キャパシタンス素子と、
第2インダクタンス素子の第1端と第4インダクタンス素子の第2端との間に接続された第3キャパシタンス素子と、
第2インダクタンス素子の第2端と第4インダクタンス素子の第2端との間に接続された第4キャパシタンス素子と、
前記中性点とグランドとの間に接続された第5インダクタンス素子と、
前記中性点とグランドとの間に接続された第5キャパシタンス素子と、
を備え、
前記第1インダクタンス素子、第3インダクタンス素子、第1キャパシタンス素子、第2キャパシタンス素子、および第5インダクタンス素子で、第1の共振回路(直列共振回路)が構成され、
前記第2インダクタンス素子、第3キャパシタンス素子、第4キャパシタンス素子、第4インダクタンス素子、および第5インダクタンス素子で、第2の共振回路(直列共振回路)が構成され、
前記第1インダクタンス素子、第1キャパシタンス素子、および第2キャパシタンス素子で、第3の共振回路(並列共振回路)が構成され、
前記第2インダクタンス素子、第3キャパシタンス素子、および第4キャパシタンス素子で、第4の共振回路(並列共振回路)が構成され、
前記第1インダクタンス素子、第3インダクタンス素子、第1キャパシタンス素子、第2キャパシタンス素子、および第5キャパシタンス素子で、第5の共振回路(直列共振回路)が構成され、
前記第2インダクタンス素子、第4インダクタンス素子、第3キャパシタンス素子、第4キャパシタンス素子、および第5キャパシタンス素子で、第6の共振回路(直列共振回路)が構成され、
前記第3インダクタンス素子と前記第4インダクタンス素子とは、コモンモードに対して互いに磁界を弱め合い、ディファレンシャルモードに対して磁界を強め合うように構成されている、ことを特徴とする。
差動伝送線路を構成する第1信号線および第2信号線に挿入されるコモンモードフィルタであって、
前記第1信号線に直列に挿入された第1インダクタンス素子(L1)と、
前記第2信号線に直列に挿入された第2インダクタンス素子(L2)と、
前記第1信号線および前記第2信号線に対する中性点に第1端が接続され、前記中性点と前記第1信号線との間に挿入された第3インダクタンス素子(L3)と、
前記中性点に第1端が接続され、前記中性点と前記第2信号線との間に挿入された第4インダクタンス素子(L4)と、
前記中性点とグランドとの間に接続された第5インダクタンス素子(L5)と、
前記第1インダクタンス素子(L1)と前記第3インダクタンス素子(L3)との間に接続された第1シャント接続キャパシタンス素子(C1/C2)と、
前記第2インダクタンス素子(L2)と前記第4インダクタンス素子(L4)との間に接続された第2シャント接続キャパシタンス素子(C3/C4)と、
を備え、
前記第1シャント接続キャパシタンス素子(C1/C2)、前記第3インダクタンス素子(L3)および前記第5インダクタンス素子(L5)を含んで構成される直列共振回路、ならびに、前記第2シャント接続キャパシタンス素子(C3/C4)、前記第4インダクタンス素子(L4)および前記第5インダクタンス素子(L5)を含んで構成される直列共振回路による減衰極(f1)と、前記第1インダクタンス素子(L1)および前記第1シャント接続キャパシタンス素子(C1/C2)を含んで構成される並列共振回路、ならびに、前記第2インダクタンス素子(L2)および前記第2シャント接続キャパシタンス素子(C3/C4)を含んで構成される並列共振回路による減衰極(f2)とが形成され、
前記第3インダクタンス素子と前記第4インダクタンス素子とは、コモンモードに対して互いに磁界を弱め合い、ディファレンシャルモードに対して磁界を強め合うように構成されていることを特徴とする。
差動伝送線路を構成する第1信号線および第2信号線に挿入されるコモンモードフィルタであって、
前記第1信号線に直列に挿入された第1インダクタンス素子(L1)と、
前記第2信号線に直列に挿入された第2インダクタンス素子(L2)と、
前記第1信号線および前記第2信号線に対する中性点に第1端が接続され、前記中性点と前記第1信号線との間に挿入された第3インダクタンス素子(L3)と、
前記中性点に第1端が接続され、前記中性点と前記第2信号線との間に挿入された第4インダクタンス素子(L4)と、
前記中性点とグランドとの間に接続された第5キャパシタンス素子(C5)と、
前記第1インダクタンス素子(L1)と前記第3インダクタンス素子(L3)との間に接続された第1シャント接続キャパシタンス素子(C1/C2)と、
前記第2インダクタンス素子(L2)と前記第4インダクタンス素子(L4)との間に接続された第2シャント接続キャパシタンス素子(C3/C4)と、
を備え、
前記第1シャント接続キャパシタンス素子(C1/C2)、前記第3インダクタンス素子(L3)および前記第5キャパシタンス素子(C5)を含んで構成される直列共振回路、ならびに、前記第2シャント接続キャパシタンス素子(C3/C4)、前記第4インダクタンス素子(L4)および前記第5キャパシタンス素子(C5)を含んで構成される直列共振回路による減衰極(f3)と、前記第1インダクタンス素子(L1)および前記第1シャント接続キャパシタンス素子(C1/C2)を含んで構成される並列共振回路、ならびに、前記第2インダクタンス素子(L2)および前記第2シャント接続キャパシタンス素子(C3/C4)を含んで構成される並列共振回路による減衰極(f2)が形成され、
前記第3インダクタンス素子と前記第4インダクタンス素子とは、コモンモードに対して互いに磁界を弱め合い、ディファレンシャルモードに対して磁界を強め合うように構成されていることを特徴とする。
第1の実施形態に係るコモンモードフィルタについて、各図を参照して説明する。図1は第1の実施形態のコモンモードフィルタ101の回路図である。
L3:2nH
L5:3.7nH
C1:3pF
C2:3pF
C5:2.4pF
図5(A)は第1の共振回路RC1の回路図、図5(B)は第3の共振回路RC3の回路図、図5(C)は第5の共振回路RC5の回路図である。
M02:1.67GHz(f2)
M03:2.71GHz(f3)
上記周波数f1での反射損失の減衰は、第1の共振回路RC1によるものである。すなわち、周波数f1のコモンモードノイズに対して直列共振し、コモンモードノイズがシャントされる。
第1信号線SL1に直列に挿入された第1インダクタンス素子L1と、
第2信号線SL2に直列に挿入された第2インダクタンス素子L2と、
第1信号線SL1および第2信号線SL2に対する中性点NPに第1端が接続され、第1信号線SL1に第2端が接続された第3インダクタンス素子L3と、
中性点NPに第1端が接続され、第2信号線SL2に第2端が接続された第4インダクタンス素子L4と、
中性点NPとグランドとの間に接続された第5インダクタンス素子L5と、
第1インダクタンス素子L1と第3インダクタンス素子L3との間に接続された第1シャント接続キャパシタンス素子(C1/C2)と、
第2インダクタンス素子L2と第4インダクタンス素子L4との間に接続された第2シャント接続キャパシタンス素子(C3/C4)と、
を備える。
第2の実施形態では、第3インダクタL3と第4インダクタL4との結合により特性を定める例について示す。
第3の実施形態では、半導体基板の再配線層にコモンモードフィルタを構成した例を示す。
第4の実施形態では、セラミック多層基板にコモンモードフィルタを構成した例を示す。回路図は第1の実施形態で図1に示したものと同じである。
C2…第2キャパシタンス素子(第2キャパシタ)
C3…第3キャパシタンス素子(第3キャパシタ)
C4…第4キャパシタンス素子(第4キャパシタ)
C5…第5キャパシタンス素子(第5キャパシタ)
C1,C2…第1シャント接続キャパシタンス素子
C3,C4…第2シャント接続キャパシタンス素子
f1…第1共振周波数
f2…第2共振周波数
f3…第3共振周波数
L1…第1インダクタンス素子(第1インダクタ)
L2…第2インダクタンス素子(第2インダクタ)
L3…第3インダクタンス素子(第3インダクタ)
L4…第4インダクタンス素子(第4インダクタ)
L5…第5インダクタンス素子(第5インダクタ)
NP…中性点
RC1…第1の共振回路
RC2…第2の共振回路
RC3…第3の共振回路
RC4…第4の共振回路
RC5…第5の共振回路
RC6…第6の共振回路
SL1…第1信号線
SL2…第2信号線
T1,T2,T3,T4…端子
ZD1,ZD2…双方向ツェナーダイオード
101…コモンモードフィルタ
Claims (6)
- 差動伝送線路を構成する第1信号線および第2信号線に挿入されるコモンモードフィルタであって、
第1信号線に直列に挿入された第1インダクタンス素子と、
第2信号線に直列に挿入された第2インダクタンス素子と、
第1信号線および第2信号線に対する中性点に第1端が接続された第3インダクタンス素子と、
前記中性点に第1端が接続された第4インダクタンス素子と、
第1インダクタンス素子の第1端と第3インダクタンス素子の第2端との間に接続された第1キャパシタンス素子と、
第1インダクタンス素子の第2端と第3インダクタンス素子の第2端との間に接続された第2キャパシタンス素子と、
第2インダクタンス素子の第1端と第4インダクタンス素子の第2端との間に接続された第3キャパシタンス素子と、
第2インダクタンス素子の第2端と第4インダクタンス素子の第2端との間に接続された第4キャパシタンス素子と、
前記中性点とグランドとの間に接続された第5インダクタンス素子と、
前記中性点とグランドとの間に接続された第5キャパシタンス素子と、
を備え、
前記第1インダクタンス素子、第1キャパシタンス素子、第2キャパシタンス素子、第3インダクタンス素子、および第5インダクタンス素子で、第1の共振回路が構成され、
前記第2インダクタンス素子、第3キャパシタンス素子、第4キャパシタンス素子、第4インダクタンス素子、および第5インダクタンス素子で、第2の共振回路が構成され、
前記第1インダクタンス素子、第1キャパシタンス素子、および第2キャパシタンス素子で、第3の共振回路が構成され、
前記第2インダクタンス素子、第3キャパシタンス素子、および第4キャパシタンス素子で、第4の共振回路が構成され、
前記第1インダクタンス素子、第3インダクタンス素子、第1キャパシタンス素子、第2キャパシタンス素子、および第5キャパシタンス素子で、第5の共振回路が構成され、
前記第2インダクタンス素子、第4インダクタンス素子、第3キャパシタンス素子、第4キャパシタンス素子、および第5キャパシタンス素子で、第6の共振回路が構成され、
前記第3インダクタンス素子と前記第4インダクタンス素子とは、コモンモードに対して互いに磁界を弱め合い、ディファレンシャルモードに対して磁界を強め合うように構成されていることを特徴とするコモンモードフィルタ。 - 第1インダクタンス素子、第1キャパシタンス素子、第2キャパシタンス素子、および第3インダクタンス素子による回路と、第2インダクタンス素子、第3キャパシタンス素子、第4キャパシタンス素子、および第4インダクタンス素子による回路とは対称である、請求項1に記載のコモンモードフィルタ。
- 第1・第2の共振回路の共振周波数である第1共振周波数、第3・第4の共振回路の共振周波数である第2共振周波数、および第5・第6の共振回路の共振周波数である第3共振周波数はそれぞれ異なる、請求項2に記載のコモンモードフィルタ。
- 第3の共振回路および第4の共振回路の共振周波数において、第1キャパシタンス素子、第2キャパシタンス素子、第3キャパシタンス素子および第4キャパシタンス素子のインピーダンスは第3インダクタンス素子および第4インダクタンス素子の直列インピーダンスより大きい、請求項2または3に記載のコモンモードフィルタ。
- 差動伝送線路を構成する第1信号線および第2信号線に挿入されるコモンモードフィルタであって、
前記第1信号線に直列に挿入された第1インダクタンス素子と、
前記第2信号線に直列に挿入された第2インダクタンス素子と、
前記第1信号線および前記第2信号線に対する中性点に第1端が接続され、前記中性点と前記第1信号線との間に挿入された第3インダクタンス素子と、
前記中性点に第1端が接続され、前記中性点と前記第2信号線との間に挿入された第4インダクタンス素子と、
前記中性点とグランドとの間に接続された第5インダクタンス素子と、
前記第1インダクタンス素子と前記第3インダクタンス素子との間に接続された第1シャント接続キャパシタンス素子と、
前記第2インダクタンス素子と前記第4インダクタンス素子との間に接続された第2シャント接続キャパシタンス素子と、
を備え、
前記第1シャント接続キャパシタンス素子、前記第3インダクタンス素子および前記第5インダクタンス素子を含んで構成される直列共振回路、ならびに、前記第2シャント接続キャパシタンス素子、前記第4インダクタンス素子および前記第5インダクタンス素子を含んで構成される直列共振回路による減衰極と、前記第1インダクタンス素子および前記第1シャント接続キャパシタンス素子を含んで構成される並列共振回路、ならびに、前記第2インダクタンス素子および前記第2シャント接続キャパシタンス素子を含んで構成される並列共振回路による減衰極とが形成され、
前記第3インダクタンス素子と前記第4インダクタンス素子とは、コモンモードに対して互いに磁界を弱め合い、ディファレンシャルモードに対して磁界を強め合うように構成されていることを特徴とするコモンモードフィルタ。 - 差動伝送線路を構成する第1信号線および第2信号線に挿入されるコモンモードフィルタであって、
前記第1信号線に直列に挿入された第1インダクタンス素子と、
前記第2信号線に直列に挿入された第2インダクタンス素子と、
前記第1信号線および前記第2信号線に対する中性点に第1端が接続され、前記中性点と前記第1信号線との間に挿入された第3インダクタンス素子と、
前記中性点に第1端が接続され、前記中性点と前記第2信号線との間に挿入された第4インダクタンス素子と、
前記中性点とグランドとの間に接続された第5キャパシタンス素子と、
前記第1インダクタンス素子と前記第3インダクタンス素子との間に接続された第1シャント接続キャパシタンス素子と、
前記第2インダクタンス素子と前記第4インダクタンス素子との間に接続された第2シャント接続キャパシタンス素子と、
を備え、
前記第1シャント接続キャパシタンス素子、前記第3インダクタンス素子および前記第5キャパシタンス素子を含んで構成される直列共振回路、ならびに、前記第2シャント接続キャパシタンス素子、前記第4インダクタンス素子および前記第5キャパシタンス素子を含んで構成される直列共振回路による減衰極と、前記第1インダクタンス素子および前記第1シャント接続キャパシタンス素子を含んで構成される並列共振回路、ならびに、前記第2インダクタンス素子および前記第2シャント接続キャパシタンス素子を含んで構成される並列共振回路による減衰極が形成され、
前記第3インダクタンス素子と前記第4インダクタンス素子とは、コモンモードに対して互いに磁界を弱め合い、ディファレンシャルモードに対して磁界を強め合うように構成されていることを特徴とするコモンモードフィルタ。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013253892 | 2013-12-09 | ||
JP2013253892 | 2013-12-09 | ||
PCT/JP2014/082208 WO2015087794A1 (ja) | 2013-12-09 | 2014-12-05 | コモンモードフィルタおよびesd保護回路付きコモンモードフィルタ |
Publications (2)
Publication Number | Publication Date |
---|---|
JP5994950B2 true JP5994950B2 (ja) | 2016-09-21 |
JPWO2015087794A1 JPWO2015087794A1 (ja) | 2017-03-16 |
Family
ID=53371099
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2015552416A Active JP5994950B2 (ja) | 2013-12-09 | 2014-12-05 | コモンモードフィルタおよびesd保護回路付きコモンモードフィルタ |
Country Status (4)
Country | Link |
---|---|
US (1) | US9755606B2 (ja) |
JP (1) | JP5994950B2 (ja) |
CN (1) | CN205666806U (ja) |
WO (1) | WO2015087794A1 (ja) |
Families Citing this family (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106664025B (zh) * | 2014-07-21 | 2019-04-05 | 华为技术有限公司 | 双向dc-dc转换器 |
CN106341097B (zh) * | 2015-07-06 | 2019-06-18 | 创意电子股份有限公司 | 共模滤波器与电路结构 |
US10244618B2 (en) | 2015-10-29 | 2019-03-26 | Western Digital Technologies, Inc. | Patterned ground structure filter designs with improved performance |
JP6222410B1 (ja) * | 2016-03-15 | 2017-11-01 | 株式会社村田製作所 | Esd保護回路、差動伝送線路、コモンモードフィルタ回路、esd保護デバイスおよび複合デバイス |
WO2018066578A1 (ja) * | 2016-10-07 | 2018-04-12 | 株式会社村田製作所 | フィルタ |
JP6642742B2 (ja) * | 2017-02-14 | 2020-02-12 | 株式会社村田製作所 | コモンモードチョークコイル、モジュール部品および電子機器 |
US11239019B2 (en) | 2017-03-23 | 2022-02-01 | Tdk Corporation | Coil component and method of manufacturing coil component |
US10411670B2 (en) | 2017-06-27 | 2019-09-10 | Western Digital Technologies, Inc. | Compact broadband common-mode filter |
US11152150B2 (en) * | 2018-05-09 | 2021-10-19 | Realtek Semiconductor Corp. | LC tank circuit having improved resonant frequency stability and fabrication method thereof |
KR102605442B1 (ko) * | 2019-01-10 | 2023-11-23 | 삼성전자주식회사 | 차동 신호를 처리하는 전자 회로를 포함하는 장치 |
CN110547826A (zh) * | 2019-09-29 | 2019-12-10 | 深圳开立生物医疗科技股份有限公司 | 一种ivus及其导管 |
US11160162B1 (en) | 2020-06-29 | 2021-10-26 | Western Digital Technologies, Inc. | Via-less patterned ground structure common-mode filter |
CN112564663A (zh) * | 2020-10-16 | 2021-03-26 | 安波科技股份有限公司 | 共模噪声滤波器 |
US11659650B2 (en) | 2020-12-18 | 2023-05-23 | Western Digital Technologies, Inc. | Dual-spiral common-mode filter |
US11418026B1 (en) * | 2021-03-22 | 2022-08-16 | International Business Machines Corporation | Electrostatic protection device |
CN115149967B (zh) * | 2021-03-30 | 2023-11-21 | 诺思(天津)微系统有限责任公司 | 蜂窝通信系统滤波器和局域网信号提取器以及通信设备 |
WO2022244144A1 (ja) * | 2021-05-19 | 2022-11-24 | 日本電信電話株式会社 | 雷防護装置 |
US20230246633A1 (en) * | 2022-01-31 | 2023-08-03 | Qorvo Us, Inc. | Reversed semilattice filter |
CN114497936B (zh) * | 2022-03-04 | 2023-07-21 | 南通大学 | 一种集总元件差分宽带带通滤波器 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005217839A (ja) * | 2004-01-30 | 2005-08-11 | Tdk Corp | ノイズ抑制回路 |
WO2010087184A1 (ja) * | 2009-01-29 | 2010-08-05 | パナソニック株式会社 | 差動伝送回路及びそれを備えた電子機器 |
US20100277254A1 (en) * | 2009-04-30 | 2010-11-04 | Stmicroelectronics (Tours) Sas | Common-mode filter |
JP2012019443A (ja) * | 2010-07-09 | 2012-01-26 | Murata Mfg Co Ltd | フィルタ回路及び電子部品 |
JP2012070279A (ja) * | 2010-09-24 | 2012-04-05 | Canon Inc | ノイズフィルタ及び伝送装置 |
WO2013136936A1 (ja) * | 2012-03-16 | 2013-09-19 | 株式会社村田製作所 | コモンモードチョークコイル |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3724405B2 (ja) | 2001-10-23 | 2005-12-07 | 株式会社村田製作所 | コモンモードチョークコイル |
JP2006033421A (ja) * | 2004-07-16 | 2006-02-02 | Tdk Corp | 通信線路における平衡化回路 |
JP4434121B2 (ja) * | 2005-09-30 | 2010-03-17 | Tdk株式会社 | コネクタ |
JP2011228824A (ja) * | 2010-04-16 | 2011-11-10 | Elmech Corp | コモンモードフィルタ |
US8879230B2 (en) * | 2013-01-29 | 2014-11-04 | Silergy Semiconductor Technology (Hangzhou) Ltd | IC EMI filter with ESD protection incorporating LC resonance tanks for rejection enhancement |
-
2014
- 2014-12-05 CN CN201490000969.2U patent/CN205666806U/zh active Active
- 2014-12-05 JP JP2015552416A patent/JP5994950B2/ja active Active
- 2014-12-05 WO PCT/JP2014/082208 patent/WO2015087794A1/ja active Application Filing
-
2016
- 2016-01-21 US US15/002,555 patent/US9755606B2/en active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005217839A (ja) * | 2004-01-30 | 2005-08-11 | Tdk Corp | ノイズ抑制回路 |
WO2010087184A1 (ja) * | 2009-01-29 | 2010-08-05 | パナソニック株式会社 | 差動伝送回路及びそれを備えた電子機器 |
US20100277254A1 (en) * | 2009-04-30 | 2010-11-04 | Stmicroelectronics (Tours) Sas | Common-mode filter |
JP2012019443A (ja) * | 2010-07-09 | 2012-01-26 | Murata Mfg Co Ltd | フィルタ回路及び電子部品 |
JP2012070279A (ja) * | 2010-09-24 | 2012-04-05 | Canon Inc | ノイズフィルタ及び伝送装置 |
WO2013136936A1 (ja) * | 2012-03-16 | 2013-09-19 | 株式会社村田製作所 | コモンモードチョークコイル |
Also Published As
Publication number | Publication date |
---|---|
WO2015087794A1 (ja) | 2015-06-18 |
JPWO2015087794A1 (ja) | 2017-03-16 |
US9755606B2 (en) | 2017-09-05 |
US20160142031A1 (en) | 2016-05-19 |
CN205666806U (zh) | 2016-10-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5994950B2 (ja) | コモンモードフィルタおよびesd保護回路付きコモンモードフィルタ | |
JP6102871B2 (ja) | コモンモードチョークコイル及び高周波電子機器 | |
US9344054B2 (en) | Common mode filter | |
US9312062B2 (en) | Common mode choke coil | |
US10176927B2 (en) | Composite electronic component | |
JP5624103B2 (ja) | 格子形回路網のpcbを有するプラグ/ジャックシステム | |
US10944375B2 (en) | Multilayer band pass filter | |
JP4525589B2 (ja) | フィルタ素子 | |
JP5310768B2 (ja) | 積層型バンドパスフィルタ | |
US10886730B2 (en) | Filter having an ESD protection device | |
WO2015087821A1 (ja) | フィルタ部品 | |
JP5804076B2 (ja) | Lcフィルタ回路及び高周波モジュール | |
KR20200078565A (ko) | 멀티플렉서 | |
JP2003087074A (ja) | 積層型フィルタ | |
JP6451018B2 (ja) | コモンモードフィルター | |
JPWO2012127952A1 (ja) | 電子部品 | |
TWM492538U (zh) | 適用不同頻帶的方向耦合器 | |
US20230318560A1 (en) | Band-pass filter | |
US20230268902A1 (en) | Filter | |
TWM531695U (zh) | 具有寬頻抑制能力之低通濾波器 | |
US20200044622A1 (en) | Electronic component | |
CN105244569A (zh) | 具有静电放电防护功能的双工器 | |
CN114362114A (zh) | 以太网物理层芯片的接口浪涌保护电路 | |
JP2008263074A (ja) | 半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20160405 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160623 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20160701 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20160726 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20160808 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5994950 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |