JP5994950B2 - コモンモードフィルタおよびesd保護回路付きコモンモードフィルタ - Google Patents

コモンモードフィルタおよびesd保護回路付きコモンモードフィルタ Download PDF

Info

Publication number
JP5994950B2
JP5994950B2 JP2015552416A JP2015552416A JP5994950B2 JP 5994950 B2 JP5994950 B2 JP 5994950B2 JP 2015552416 A JP2015552416 A JP 2015552416A JP 2015552416 A JP2015552416 A JP 2015552416A JP 5994950 B2 JP5994950 B2 JP 5994950B2
Authority
JP
Japan
Prior art keywords
inductance element
common mode
inductance
inductor
capacitance element
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2015552416A
Other languages
English (en)
Other versions
JPWO2015087794A1 (ja
Inventor
紀行 植木
紀行 植木
恒 秋山
恒 秋山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Murata Manufacturing Co Ltd
Original Assignee
Murata Manufacturing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Murata Manufacturing Co Ltd filed Critical Murata Manufacturing Co Ltd
Application granted granted Critical
Publication of JP5994950B2 publication Critical patent/JP5994950B2/ja
Publication of JPWO2015087794A1 publication Critical patent/JPWO2015087794A1/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H7/00Multiple-port networks comprising only passive electrical elements as network components
    • H03H7/01Frequency selective two-port networks
    • H03H7/0115Frequency selective two-port networks comprising only inductors and capacitors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H7/00Multiple-port networks comprising only passive electrical elements as network components
    • H03H7/01Frequency selective two-port networks
    • H03H7/09Filters comprising mutual inductance
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H9/00Emergency protective circuit arrangements for limiting excess current or voltage without disconnection
    • H02H9/04Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage
    • H02H9/045Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage adapted to a particular application and not provided for elsewhere
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H9/00Emergency protective circuit arrangements for limiting excess current or voltage without disconnection
    • H02H9/04Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage
    • H02H9/045Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage adapted to a particular application and not provided for elsewhere
    • H02H9/046Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage adapted to a particular application and not provided for elsewhere responsive to excess voltage appearing at terminals of integrated circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H7/00Multiple-port networks comprising only passive electrical elements as network components
    • H03H7/42Networks for transforming balanced signals into unbalanced signals and vice versa, e.g. baluns
    • H03H7/425Balance-balance networks
    • H03H7/427Common-mode filters
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F17/00Fixed inductances of the signal type 
    • H01F17/0006Printed inductances
    • H01F17/0013Printed inductances with stacked layers
    • H01F2017/0026Multilayer LC-filter

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Filters And Equalizers (AREA)

Description

本発明は差動伝送線路を伝搬するコモンモードノイズを抑制するコモンモードフィルタおよびESD保護回路付きコモンモードフィルタに関する。
差動伝送線路を伝搬しようとするコモンモードノイズを抑制するため、従来、コモンモードチョークコイルが用いられている。コモンモードチョークコイルは、例えば特許文献1に記載されているように2つのコイルを備え、ディファレンシャルモード信号(ノーマルモード信号)で各コイルに生じた磁界が相殺されるように、またコモンモード信号(コモンモードノイズ)に対しては磁界が強め合うように、2つのコイルが構成されている。
一般に、こうしたコモンモードチョークコイルでは、各コイルが大きなインダクタンス値を持っていること、各コイル間の結合係数が大きいこと、が必要とされている。
特開2003−133135号公報
しかし、コイルのインダクタンス値を大きくし、各コイル間の結合係数を大きくすると、自己共振周波数が低くなり、信号の伝送ロスも大きくなる。そのため、USBやHDMI(登録商標)等の高速インターフェース用の差動伝送線路のように、高い周波数帯で利用され、且つ、伝送ロスの小さいことが要求される差動伝送線路に、上記のようなコモンモードチョークコイルを利用するのは難しい。
本発明の目的は、小さなインダクタンス、小さな結合係数でもコモンモードノイズの抑制効果が高く、高周波での特性が良好で、伝送ロスが小さいコモンモードフィルタを提供することにある。
本発明のコモンモードフィルタおよびESD保護回路付きコモンモードフィルタは次のように構成される。
(1)本発明のコモンモードフィルタは、差動伝送線路を構成する第1信号線および第2信号線に挿入されるコモンモードフィルタであって、
第1信号線に直列に挿入された第1インダクタンス素子と、
第2信号線に直列に挿入された第2インダクタンス素子と、
第1信号線および第2信号線に対する中性点に第1端が接続された第3インダクタンス素子と、
前記中性点に第1端が接続された第4インダクタンス素子と、
第1インダクタンス素子の第1端と第3インダクタンス素子の第2端との間に接続された第1キャパシタンス素子と、
第1インダクタンス素子の第2端と第3インダクタンス素子の第2端との間に接続された第2キャパシタンス素子と、
第2インダクタンス素子の第1端と第4インダクタンス素子の第2端との間に接続された第3キャパシタンス素子と、
第2インダクタンス素子の第2端と第4インダクタンス素子の第2端との間に接続された第4キャパシタンス素子と、
前記中性点とグランドとの間に接続された第5インダクタンス素子と、
前記中性点とグランドとの間に接続された第5キャパシタンス素子と、
を備え、
前記第1インダクタンス素子、第3インダクタンス素子、第1キャパシタンス素子、第2キャパシタンス素子、および第5インダクタンス素子で、第1の共振回路(直列共振回路)が構成され、
前記第2インダクタンス素子、第3キャパシタンス素子、第4キャパシタンス素子、第4インダクタンス素子、および第5インダクタンス素子で、第2の共振回路(直列共振回路)が構成され、
前記第1インダクタンス素子、第1キャパシタンス素子、および第2キャパシタンス素子で、第3の共振回路(並列共振回路)が構成され、
前記第2インダクタンス素子、第3キャパシタンス素子、および第4キャパシタンス素子で、第4の共振回路(並列共振回路)が構成され、
前記第1インダクタンス素子、第3インダクタンス素子、第1キャパシタンス素子、第2キャパシタンス素子、および第5キャパシタンス素子で、第5の共振回路(直列共振回路)が構成され、
前記第2インダクタンス素子、第4インダクタンス素子、第3キャパシタンス素子、第4キャパシタンス素子、および第5キャパシタンス素子で、第6の共振回路(直列共振回路)が構成され
前記第3インダクタンス素子と前記第4インダクタンス素子とは、コモンモードに対して互いに磁界を弱め合い、ディファレンシャルモードに対して磁界を強め合うように構成されている、ことを特徴とする。
(2)上記(1)において、第1インダクタンス素子、第1キャパシタンス素子、第2キャパシタンス素子、および第3インダクタンス素子による回路と、第2インダクタンス素子、第3キャパシタンス素子、第4キャパシタンス素子、および第4インダクタンス素子による回路とは対称であることが好ましい。この構成により、コモンモードからディファレンシャルモードへの変換量、およびディファレンシャルモードからコモンモードへの変換量が少なくなる。
(3)上記(2)において、第1・第2の共振回路の共振周波数である第1共振周波数、第3・第4の共振回路の共振周波数である第2共振周波数、および第5・第6の共振回路の共振周波数である第3共振周波数はそれぞれ異なっていることが好ましい。これにより、広帯域に亘り、コモンモードノイズを減衰できる。
(4)上記(2)または(3)において、第3の共振回路および第4の共振回路の共振周波数において、第1キャパシタンス素子、第2キャパシタンス素子、第3キャパシタンス素子および第4キャパシタンス素子のインピーダンスは第3インダクタンス素子および第4インダクタンス素子の直列インピーダンスより大きいことが好ましい。このことにより、ディファレンシャルモード信号の挿入損失の増大が抑えられる。
)本発明のコモンモードフィルタは、
差動伝送線路を構成する第1信号線および第2信号線に挿入されるコモンモードフィルタであって、
前記第1信号線に直列に挿入された第1インダクタンス素子(L1)と、
前記第2信号線に直列に挿入された第2インダクタンス素子(L2)と、
前記第1信号線および前記第2信号線に対する中性点に第1端が接続され、前記中性点と前記第1信号線との間に挿入された第3インダクタンス素子(L3)と、
前記中性点に第1端が接続され、前記中性点と前記第2信号線との間に挿入された第4インダクタンス素子(L4)と、
前記中性点とグランドとの間に接続された第5インダクタンス素子(L5)と、
前記第1インダクタンス素子(L1)と前記第3インダクタンス素子(L3)との間に接続された第1シャント接続キャパシタンス素子(C1/C2)と、
前記第2インダクタンス素子(L2)と前記第4インダクタンス素子(L4)との間に接続された第2シャント接続キャパシタンス素子(C3/C4)と、
を備え、
前記第1シャント接続キャパシタンス素子(C1/C2)、前記第3インダクタンス素子(L3)および前記第5インダクタンス素子(L5)を含んで構成される直列共振回路、ならびに、前記第2シャント接続キャパシタンス素子(C3/C4)、前記第4インダクタンス素子(L4)および前記第5インダクタンス素子(L5)を含んで構成される直列共振回路による減衰極(f1)と、前記第1インダクタンス素子(L1)および前記第1シャント接続キャパシタンス素子(C1/C2)を含んで構成される並列共振回路、ならびに、前記第2インダクタンス素子(L2)および前記第2シャント接続キャパシタンス素子(C3/C4)を含んで構成される並列共振回路による減衰極(f2)とが形成され、
前記第3インダクタンス素子と前記第4インダクタンス素子とは、コモンモードに対して互いに磁界を弱め合い、ディファレンシャルモードに対して磁界を強め合うように構成されていることを特徴とする。
上記構成により、周波数(f1)の減衰極および周波数(f2)の減衰極を含む広帯域に亘って、コモンモードノイズが減衰される。
)本発明のコモンモードフィルタは、
差動伝送線路を構成する第1信号線および第2信号線に挿入されるコモンモードフィルタであって、
前記第1信号線に直列に挿入された第1インダクタンス素子(L1)と、
前記第2信号線に直列に挿入された第2インダクタンス素子(L2)と、
前記第1信号線および前記第2信号線に対する中性点に第1端が接続され、前記中性点と前記第1信号線との間に挿入された第3インダクタンス素子(L3)と、
前記中性点に第1端が接続され、前記中性点と前記第2信号線との間に挿入された第4インダクタンス素子(L4)と、
前記中性点とグランドとの間に接続された第5キャパシタンス素子(C5)と、
前記第1インダクタンス素子(L1)と前記第3インダクタンス素子(L3)との間に接続された第1シャント接続キャパシタンス素子(C1/C2)と、
前記第2インダクタンス素子(L2)と前記第4インダクタンス素子(L4)との間に接続された第2シャント接続キャパシタンス素子(C3/C4)と、
を備え、
前記第1シャント接続キャパシタンス素子(C1/C2)、前記第3インダクタンス素子(L3)および前記第5キャパシタンス素子(C5)を含んで構成される直列共振回路、ならびに、前記第2シャント接続キャパシタンス素子(C3/C4)、前記第4インダクタンス素子(L4)および前記第5キャパシタンス素子(C5)を含んで構成される直列共振回路による減衰極(f3)と、前記第1インダクタンス素子(L1)および前記第1シャント接続キャパシタンス素子(C1/C2)を含んで構成される並列共振回路、ならびに、前記第2インダクタンス素子(L2)および前記第2シャント接続キャパシタンス素子(C3/C4)を含んで構成される並列共振回路による減衰極(f2)が形成され、
前記第3インダクタンス素子と前記第4インダクタンス素子とは、コモンモードに対して互いに磁界を弱め合い、ディファレンシャルモードに対して磁界を強め合うように構成されていることを特徴とする。
上記構成により、周波数(f2)の減衰極および周波数(f3)の減衰極を含む広帯域に亘って、コモンモードノイズが減衰される。
本発明によれば、小さなインダクタンス、小さな結合係数でもコモンモードノイズの抑制効果が高く、高周波での特性が良好で、伝送ロスが小さいコモンモードフィルタおよびESD保護回路付きコモンモードフィルタを構成できる。
図1は第1の実施形態のコモンモードフィルタ101の回路図である。 図2(A)(B)(C)はコモンモードフィルタ101に構成される6つの共振回路を示す図である。 図3はコモンモードフィルタ101の平衡端子(T1,T3)から見た反射損失および挿入損失の周波数特性を示す図である。 図4はコモンモードフィルタ101の上半分の回路図である。 図5(A)は第1の共振回路RC1の回路図、図5(B)は第3の共振回路RC3の回路図、図5(C)は第5の共振回路RC5の回路図である。 図6(A)は、500MHzから3.0GHzに亘って周波数スイープしたときの、図4に示した回路の端子T1から見たインピーダンスを軌跡である。図6(B)は端子T1から見た反射損失および挿入損失の周波数特性を示す図である。 図7は中性点NPから見たインピーダンスの虚数成分の周波数特性を示す図である。 図8は、コモンモードフィルタ101のディファレンシャルモード信号に対する動作を示す図である。 図9は図8の端子T1,T3から見た回路のインピーダンスの絶対値の周波数特性を示す図である。 図10(A)は、第3インダクタL3および第4インダクタL4が差動結合構成であるときのコモンモードフィルタの周波数特性を示す図である。図10(B)は、第3インダクタL3および第4インダクタL4が和動結合構成であるときのコモンモードフィルタの周波数特性を示す図である。 図11(A)は「差動結合」(ディファレンシャルモード電流について和動結合)するコモンモードフィルタのディファレンシャルモードの挿入損失、図11(B)は「和動結合」(ディファレンシャルモード電流について差動結合)するコモンモードフィルタのディファレンシャルモードの挿入損失を示す図である。 図12は第3の実施形態に係る、ESD保護回路付きコモンモードフィルタの斜視図である。 図13は、第3の実施形態に係る、ESD保護回路付きコモンモードフィルタの再配線層の各層の平面図である。 図14は第3の実施形態に係る、ESD保護回路付きコモンモードフィルタの回路図である。 図15は第4の実施形態に係るコモンモードフィルタの各層の平面図である。 図16は第4の実施形態に係るコモンモードフィルタの挿入損失の周波数特性を示す図である。
以降、図を参照して幾つかの具体的な例を挙げて、本発明を実施するための複数の形態を示す。各図中には同一箇所に同一符号を付している。各実施形態は例示であり、異なる実施形態で示した構成の部分的な置換または組み合わせが可能であることは言うまでもない。
《第1の実施形態》
第1の実施形態に係るコモンモードフィルタについて、各図を参照して説明する。図1は第1の実施形態のコモンモードフィルタ101の回路図である。
図1に示すコモンモードフィルタ101は、第1信号線SL1および第2信号線SL2で構成される差動伝送線路に接続される平衡型フィルタである。第1信号線SL1には第1インダクタンス素子(以下、「第1インダクタ」)L1が直列に挿入されていて、第2信号線SL2には第2インダクタンス素子(以下、「第2インダクタ」)L2が直列に挿入されている。このコモンモードフィルタ101は、第1信号線SL1および第2信号線SL2に対し基準となるグランドを備えている。また、このコモンモードフィルタ101は、第1信号線SL1および第2信号線SL2に対する中性点NPに第1端が接続された第3インダクタンス素子(以下、「第3インダクタ」)L3と、中性点NPに第1端が接続された第4インダクタンス素子(以下、「第4インダクタ」)L4を備えている。
第1インダクタL1の第1端と第3インダクタL3の第2端との間には第1キャパシタンス素子(以下、「第1キャパシタ」)C1が接続されている。また、第1インダクタL1の第2端と第3インダクタL3の第2端との間には第2キャパシタンス素子(以下、「第2キャパシタ」)C2が接続されている。
第2インダクタL2の第1端と第4インダクタL4の第2端との間には第3キャパシタンス素子(以下、「第3キャパシタ」)C3が接続されている。また、第2インダクタL2の第2端と第4インダクタL4の第2端との間には第4キャパシタンス素子(以下、「第4キャパシタ」)C4が接続されている。
そして、中性点NPとグランドとの間に第5インダクタンス素子(以下、「第5インダクタ」)L5および第5キャパシタンス素子(以下、「第5キャパシタ」)C5が接続されている。
図2(A)(B)(C)は上記コモンモードフィルタ101に構成される6つの共振回路を示す図である。
図2(A)に示すように、第1インダクタL1、第1キャパシタC1、第2キャパシタC2、第3インダクタL3、および第5インダクタL5で、第1の共振回路(直列共振回路)RC1が構成されている。また、第2インダクタL2、第3キャパシタC3、第4キャパシタC4、第4インダクタL4、および第5インダクタL5で第2の共振回路(直列共振回路)RC2が構成されている。
また、第1インダクタL1、第1キャパシタC1、および第2キャパシタC2で、第3の共振回路(並列共振回路)RC3が構成されている。また、第2インダクタL2、第3キャパシタC3、および第4キャパシタC4で、第4の共振回路(並列共振回路)RC4が構成されている。
第1インダクタL1、第1キャパシタC1、第2キャパシタC2、第3インダクタL3、および第5キャパシタC5で、第5の共振回路(直列共振回路)RC5が構成されている。また、第2インダクタL2、第4インダクタL4、第3キャパシタC3、第4キャパシタC4、および第5キャパシタC5で、第6の共振回路(直列共振回路)RC6が構成されている。
図3は平衡端子(T1,T3)から見た反射損失および挿入損失の周波数特性を示す図である。ここで、S21[DD]はディファレンシャルモード信号の挿入損失、S11[DD]はディファレンシャルモード信号の反射損失、S21[CC]はコモンモードノイズの挿入損失、S11[CC]はコモンモードノイズの反射損失である。コモンモードノイズの挿入損失S21[CC]には周波数f1,f2,f3で減衰極が生じている。この3つの減衰極が生じる理由は以降に述べる。
第1インダクタL1、第1キャパシタC1、第2キャパシタC2、および第3インダクタL3による回路と、第2インダクタL2、第3キャパシタC3、第4キャパシタC4、および第4インダクタL4による回路とは、中性点NPに対して対称である。そのため、コモンモードノイズに対しては、中性点NPから上半分または下半分の不平衡回路でコモンモードフィルタ101の動作を説明することができる。
図4はコモンモードフィルタ101の上半分の回路図である。ここで各素子の値は次のとおりである。
L1:6nH
L3:2nH
L5:3.7nH
C1:3pF
C2:3pF
C5:2.4pF
図5(A)は第1の共振回路RC1の回路図、図5(B)は第3の共振回路RC3の回路図、図5(C)は第5の共振回路RC5の回路図である。
図6(A)は、500MHzから3.0GHzに亘って周波数スイープしたときの、図4に示した回路の端子T1から見たインピーダンスを軌跡である。図6(B)は端子T1から見た反射損失および挿入損失の周波数特性を示す図である。いずれも、端子T1,T2を50Ω終端した状態でシミュレーションした結果である。図6(A)(B)において、各マーカーで示す位置の周波数は次のとおりである。
M01:910MHz(f1)
M02:1.67GHz(f2)
M03:2.71GHz(f3)
上記周波数f1での反射損失の減衰は、第1の共振回路RC1によるものである。すなわち、周波数f1のコモンモードノイズに対して直列共振し、コモンモードノイズがシャントされる。
上記周波数f2での反射損失の減衰は、第3の共振回路RC3によるものである。すなわち、周波数f2のコモンモードノイズに対して並列共振し、コモンモードノイズの伝搬が遮断(反射)される。
上記周波数f3での反射損失の減衰は、第5の共振回路RC5によるものである。すなわち、周波数f3のコモンモードノイズに対して直列共振し、コモンモードノイズがシャントされる。
上述したとおり、コモンモードフィルタ101は中性点NPに対して対称であるので、図2(A)に示した第2の共振回路RC2は第1の共振回路RC1と同様に動作する。また、図2(B)に示した第4の共振回路RC4は第3の共振回路RC3と同様に動作する。さらに、図2(C)に示した第6の共振回路RC6は第5の共振回路RC5と同様に動作する。
上記第3インダクタL3と第4インダクタL4は、そのどちらか片方だけでもコモンモードフィルタとして動作はするが、片方だけの場合、小型化には有利であるものの、非対称回路となるので、コモンモードからディファレンシャルモードへの変換量、およびディファレンシャルモードからコモンモードへの変換量が多くなる。
図5(B)において、第5インダクタL5と第5キャパシタC5とはLC並列回路を構成している。図7は中性点NPから見たインピーダンスの虚数成分の周波数特性を示す図である。図5(B)に示した、第5インダクタL5と第5キャパシタC5とで構成されるLC並列回路のインピーダンスが第3の共振回路RC3の並列共振インピーダンスより十分大きい周波数帯において、第3の共振回路RC3は並列共振回路として作用する。したがって、第3の共振回路RC3の共振周波数は第5インダクタL5と第5キャパシタC5とで構成されるLC並列回路の共振周波数に等しいか、近接していることが好ましい。
図6(B)に表れているように、第1・第2の共振回路の共振周波数である第1共振周波数f1、第3・第4の共振回路の共振周波数である第2共振周波数f2、および第5・第6の共振回路の共振周波数である第3共振周波数f3はそれぞれ異なる。そのため、広帯域に亘り、コモンモードノイズを減衰できる。
本実施形態に係るコモンモードフィルタは、図1に示したとおり、
第1信号線SL1に直列に挿入された第1インダクタンス素子L1と、
第2信号線SL2に直列に挿入された第2インダクタンス素子L2と、
第1信号線SL1および第2信号線SL2に対する中性点NPに第1端が接続され、第1信号線SL1に第2端が接続された第3インダクタンス素子L3と、
中性点NPに第1端が接続され、第2信号線SL2に第2端が接続された第4インダクタンス素子L4と、
中性点NPとグランドとの間に接続された第5インダクタンス素子L5と、
第1インダクタンス素子L1と第3インダクタンス素子L3との間に接続された第1シャント接続キャパシタンス素子(C1/C2)と、
第2インダクタンス素子L2と第4インダクタンス素子L4との間に接続された第2シャント接続キャパシタンス素子(C3/C4)と、
を備える。
そして、図2(A)に示したとおり、第1シャント接続キャパシタンス素子(C1/C2)、第3インダクタンス素子L3および第5インダクタンス素子L5を含んで直列共振回路RC1が構成される。また、第2シャント接続キャパシタンス素子(C3/C4)、第4インダクタンス素子L4および第5インダクタンス素子L5を含んで直列共振回路RC2が構成される。
さらに、図2(B)に示したとおり、第1インダクタンス素子L1および第1シャント接続キャパシタンス素子(C1/C2)を含んで構成される並列共振回路RC3が構成される。また、第2インダクタンス素子L2および第2シャント接続キャパシタンス素子(C3/C4)を含んで並列共振回路RC4が構成される。
このように、直列共振回路RC1,RC2と並列共振回路RC3,RC4とは、一部の素子(L1,C1,C2,L2,C3,C4)を共用して結合する。一方の共振回路は直列共振回路(RC1,RC2)であり、他方の共振回路は並列共振回路(RC3,RC4)であるので、直列共振回路RC1,RC2による周波数f1の減衰極と、並列共振回路RC3,RC4による周波数f2の減衰極との間の周波数帯についても減衰量が大きくなる。(直列共振回路と並列共振回路との結合であるので、2つの減衰極が分離することなく広帯域化される。)すなわち、コモンモードノイズの減衰帯域は広帯域化される。
また、図2(C)に示したとおり、第1シャント接続キャパシタンス素子(C1/C2)、第3インダクタンス素子L3および第5キャパシタンス素子C5を含んで直列共振回路RC5が構成される。また、第2シャント接続キャパシタンス素子(C3/C4)、第4インダクタンス素子L4および第5キャパシタンス素子C5を含んで直列共振回路RC6が構成される。
このように、直列共振回路RC5,RC6と並列共振回路RC3,RC4とは、一部の素子(L1,C1,C2,L2,C3,C4)を共用して結合する。一方の共振回路は直列共振回路(RC5,RC6)であり、他方の共振回路は並列共振回路(RC3,RC4)であるので、直列共振回路RC5,RC6による周波数f3の減衰極と、並列共振回路RC3,RC4による周波数f2の減衰極との間の周波数帯についても減衰量が大きくなる。(並列共振回路と直列共振回路との結合であるので、2つの減衰極が分離することなく広帯域化される。)すなわち、コモンモードノイズの減衰帯域は広帯域化される。
上述のとおり、周波数f1の減衰極を形成する直列共振回路RC1,RC2と、周波数f2の減衰極を形成する並列共振回路RC3,RC4との結合、および、周波数f2の減衰極を形成する並列共振回路RC3,RC4と周波数f3の減衰極を形成する直列共振回路RC5,RC6との結合により、図3に示したように、周波数f1,f2,f3を含む広帯域に亘ってコモンモードノイズが減衰される。
図8は、上記コモンモードフィルタ101のディファレンシャルモード信号に対する動作を示す図である。ディファレンシャルモードの信号に対しては、中性点NPはグランド電位であるので、図1に示した第5インダクタL5および第5キャパシタC5は等価的には存在せず、図8のように表すことができる。図9は図8の端子T1,T3から見た回路のインピーダンスの絶対値の周波数特性を示す図である。
ディファレンシャルモードにおいて、図8に示す第3の共振回路RC3および第4の共振回路RC4が自己共振(並列共振)するためには、第3インダクタL3および第4インダクタL4の直列回路のインピーダンスがキャパシタC1,C2,C3,C4のインピーダンスより十分大きいことが条件であるが、図9に表れているように、自己共振周波数でのキャパシタC1,C2(,C3,C4)のインピーダンスは第3インダクタL3および第4インダクタL4の直列回路のインピーダンスに比べて十分大きくはない。したがって、ディファレンシャルモードの信号が第3の共振回路RC3および第4の共振回路RC4の並列共振で遮断(反射)されることはなく、低損失で通過する。
《第2の実施形態》
第2の実施形態では、第3インダクタL3と第4インダクタL4との結合により特性を定める例について示す。
第2の実施形態に係るコモンモードフィルタの回路図は、第1の実施形態で図1に示したものと同じである。図1において、第3インダクタL3と第4インダクタL4とが結合するように構成する場合、コモンモードの電流について差動結合し、ディファレンシャルモードの電流について和動結合する構成(以下、「差動結合」)と、これとは逆に、コモンモードの電流について和動結合し、ディファレンシャルモードの電流について差動結合する構成(以下、「和動結合」)とがある。
図10(A)は差動結合構成のときのコモンモードフィルタの周波数特性を示す図である。図10(B)は和動結合構成のときのコモンモードフィルタの周波数特性を示す図である。ここで、S21[DD]はディファレンシャルモード信号の挿入損失、S11[DD]はディファレンシャルモード信号の反射損失、S21[CC]はコモンモードノイズの挿入損失、S11[CC]はコモンモードノイズの反射損失である。この例では、第3インダクタL3と第4インダクタL4との結合係数は0.5とした。図10(A)と(B)を比べると明らかなように、差動結合構成にすれば、2GHz付近のコモンモードノイズの減衰量を大きく稼ぐことができる。
また、第3インダクタL3と第4インダクタL4とを、コモンモードの電流が差動結合する関係とすることで、ディファレンシャルモードの電流は和動結合するので、所定のインダクタンスを得るのに要する導体の巻回数や導体長を小さくできる。その結果、小型化でき、ディファレンシャルモードの挿入損失も低減できる。
図11(A)は上記「差動結合」(ディファレンシャルモード電流について和動結合)するコモンモードフィルタのディファレンシャルモードの挿入損失、図11(B)は上記「和動結合」(ディファレンシャルモード電流について差動結合)するコモンモードフィルタのディファレンシャルモードの挿入損失を示す図である。この例では、第3インダクタL3と第4インダクタL4との結合係数は0.5とした。
このように、図11(A)と(B)を比べると明らかなように、差動結合構成にすれば、1GHz付近のディファレンシャルモード信号の挿入損失を小さくすることができる。
《第3の実施形態》
第3の実施形態では、半導体基板の再配線層にコモンモードフィルタを構成した例を示す。
図12は第3の実施形態に係る、ESD保護回路付きコモンモードフィルタの斜視図である。但し、複数層で構成されていることを示すため、層方向の厚みを誇張して描いている。図13は上記再配線層の各層の平面図である。図14は本実施形態の、ESD保護回路付きコモンモードフィルタの回路図である。
図12は、特に、半導体基板SUBの表面に形成された再配線層RLについて示している。図12において、面SSは半導体基板の表面であり、再配線層の下面である。半導体基板SUBには、p拡散層およびn拡散層による双方向ツェナーダイオードZD1,ZD2が構成されている。この双方向ツェナーダイオードはESD保護素子用の素子である。図12の図中には再配線層に形成される各回路素子の符号を付している。
図13において第1層(1)はキャパシタの下部電極層であり、最下層である。第2層(2)はキャパシタの上部電極層、第3層(3)は配線層、第4〜第6層(4)(5)(6)はインダクタ層、第7層(7)は配線層、第8層(8)は入出力電極層であり、最上層である。図13の図中には回路素子の符号を付している。
図13において配線層(3)に示す双方向ツェナーダイオードZD1,ZD2は、半導体基板に構成された素子である。この双方向ツェナーダイオードZD1,ZD2は、第3層(3)の電極パターンの所定部位に導通する。これにより、端子T1とグランドとの間に双方向ツェナーダイオードZD1が接続され、端子T3とグランドとの間に双方向ツェナーダイオードZD2が接続される。
図13において、第4層(4)から第6層(6)に亘って、第1インダクタL1、第2インダクタL2、第5インダクタL5がそれぞれ形成されている。また、第4層(4)には第3インダクタL3が形成されていて、第5層(5)には第3インダクタL3が形成されている。
第1インダクタL1は端子T1と端子T2との間に接続されていて、第2インダクタL2は端子T3と端子T4との間に接続されている。
図13に示す第1層(1)に形成された電極C1,C2,C3,C4,C5と、第2層(2)に形成された電極C1,C2,C3,C4,C5との対向によって、それぞれキャパシタC1,C2,C3,C4,C5が構成されている。キャパシタC1,C2のそれぞれの一端は端子T1,T2に接続され、それぞれの他端は第3インダクタL3の一端に接続されている。キャパシタC3,C4のそれぞれの一端は端子T3,T4に接続され、それぞれの他端は第4インダクタL4の一端に接続されている。
第3インダクタL3の第1端、第4インダクタL4の第1端、および第5インダクタL5の第1端は共通接続されている。第5インダクタL5の第2端はグランドに接続されている。第3インダクタL3の第1端、第4インダクタL4の第1端、および第5インダクタL5の第1端の共通接続点(中性点)にはキャパシタC5の一端が接続され、キャパシタC5の他端はグランドに接続されている。
第1インダクタL1と第2インダクタL2のコイル巻回軸は再配線層の積層方向(面に対して垂直方向)を向く。そして、コモンモードの電流に対して、第1インダクタL1と第2インダクタL2とが逆極性で結合し、ディファレンシャルモードの電流に対して、第1インダクタL1と第2インダクタL2とが同極性で結合するように、第1インダクタL1と第2インダクタL2との隣接部に流れる電流の方向が定められている。すなわち第1インダクタL1と第2インダクタL2のコイル巻回方向が定められている。
第3インダクタL3および第4インダクタL4については、コモンモード電流に対して、第3インダクタL3の磁界と第4インダクタL4の磁界とが弱め合う(差動結合する)ように、且つ、ディファレンシャルモード信号に対して、第3インダクタL3の磁界と第4インダクタL4の磁界とが強め合う(和動結合する)ように巻回され、接続されている。
図13において電極GL3,GL4,GL5,GL6,GL7は、2つのグランド端子GND−GND間を接続するグランド電極ラインである。このように、複数の層にグランド電極ラインを形成することにより、2つのグランド端子GND−GND間のインダクタンス成分および抵抗成分を小さくしている。そのため、このコモンモードフィルタを差動伝送線路に挿入した際に、コモンモード電流に対して、グランドのインピーダンスが低くなり、コモンモード信号(ノイズ)の抑制効果が高まる。
また、グランド電極ラインを複数層に形成することにより、第1インダクタL1および第2インダクタL2と、第4インダクタL4および第5インダクタL5とが電界的に分離(遮蔽)される。そのため、第1インダクタL1および第2インダクタL2と、第4インダクタL4および第5インダクタL5との不要結合が抑制され、コモンモードからディファレンシャルモードへの変換、およびディファレンシャルモードからコモンモードへの変換が抑制される。
このように、半導体基板上の再配線層でコモンモードフィルタを構成することができる。また、双方向ツェナーダイオードZD1,ZD2が構成された半導体基板上の再配線層でコモンモードフィルタを構成することで、ESD保護機能付きコモンモードフィルタを構成できる。
《第4の実施形態》
第4の実施形態では、セラミック多層基板にコモンモードフィルタを構成した例を示す。回路図は第1の実施形態で図1に示したものと同じである。
図15は第4の実施形態に係るコモンモードフィルタの各層の平面図である。図15の図中には回路素子の符号を付している。
図15において、層(1)は最下層、層(19)は最上層である。層(1)(2)(3)は第5キャパシタC5の形成層、層(5)は第5インダクタL5の形成層、層(7)(8)は第3インダクタL3および第4インダクタL4の形成層である。層(10)〜(13)はキャパシタC1,C2,C3,C4の形成層である。層(14)〜(18)は第1インダクタL1および第2インダクタL2の形成層である。図15において、多くの層に表れる小さな円形のパターンはビア導体である。層(4)(6)(9)はビア導体の形成層である。
層(1)、層(3)に形成される電極(グランド導体)C5と、層(2)に形成される電極C5によって第5キャパシタC5が構成される。第1インダクタL1は端子T1と端子T2との間に接続されていて、第2インダクタL2は端子T3と端子T4との間に接続されている。
キャパシタC1,C2のそれぞれの一端は端子T1,T2に接続され、それぞれの他端は第3インダクタL3の一端に接続されている。キャパシタC3,C4のそれぞれの一端は端子T3,T4に接続され、それぞれの他端は第4インダクタL4の一端に接続されている。
第3インダクタL3の第1端、第4インダクタL4の第1端、および第5インダクタL5の第1端は、層(5)(6)(7)のビア導体を介して共通接続されている。第5インダクタL5の第2端はグランドに接続されている。第3インダクタL3の第1端、第4インダクタL4の第1端、および第5インダクタL5の第1端の共通接続点(中性点)にはキャパシタC5の一端が接続され、キャパシタC5の他端はグランドに接続されている。
第1インダクタL1と第2インダクタL2のコイル巻回軸は層の積層方向(面に対して垂直方向)を向く。そして、コモンモードの電流に対して、第1インダクタL1と第2インダクタL2とが逆極性で結合し、ディファレンシャルモードの電流に対して、第1インダクタL1と第2インダクタL2とが同極性で結合するように、第1インダクタL1と第2インダクタL2との隣接部に流れる電流の方向が定められている。すなわち第1インダクタL1と第2インダクタL2のコイル巻回方向が定められている。
第3インダクタL3および第4インダクタL4については、コモンモード電流に対して、第3インダクタL3と第4インダクタL4は差動結合し、且つ、ディファレンシャルモード信号に対して、第3インダクタL3と第4インダクタL4とは和動結合するように巻回され、接続されている。
第3インダクタL3および第4インダクタL4の形成層と、第1インダクタL1および第2インダクタL2の形成層との間に、キャパシタC1,C2,C3,C4の形成層を挟み込んだ構造であるので、これらキャパシタC1,C2,C3,C4形成用の電極が磁界を遮蔽する。そのため、第3インダクタL3および第4インダクタL4の形成層と、第1インダクタL1および第2インダクタL2の形成層との間の不要結合が抑制される。
このように、セラミック多層基板にコモンモードフィルタを構成することができる。なお、セラミック多層基板内に、端子T1とグランド端子との間、および端子T2とグランド端子との間にそれぞれ接続される放電ギャップを形成し、この放電ギャップでESD保護回路を構成してもよい。このことで、ESD保護回路付きコモンモードフィルタを構成できる。
図16は本実施形態のコモンモードフィルタの挿入損失の周波数特性を示す図である。ここで、S21[CC]はコモンモードノイズの挿入損失、S21[DD]はディファレンシャルモード信号の挿入損失である。
このように、多層基板に構成することも可能である。また、多層基板内にESD保護用の放電ギャップを形成することで、ESD保護機能付きのコモンモードフィルタを構成してもよい。
なお、以上に示した各実施形態の回路図では、第1インダクタL1,第2インダクタL2,第5インダクタL5等がドット記号付きのコイルの回路記号で表されているが、これらインダクタのコイル巻回方向については限定されるものではない。
C1…第1キャパシタンス素子(第1キャパシタ)
C2…第2キャパシタンス素子(第2キャパシタ)
C3…第3キャパシタンス素子(第3キャパシタ)
C4…第4キャパシタンス素子(第4キャパシタ)
C5…第5キャパシタンス素子(第5キャパシタ)
C1,C2…第1シャント接続キャパシタンス素子
C3,C4…第2シャント接続キャパシタンス素子
f1…第1共振周波数
f2…第2共振周波数
f3…第3共振周波数
L1…第1インダクタンス素子(第1インダクタ)
L2…第2インダクタンス素子(第2インダクタ)
L3…第3インダクタンス素子(第3インダクタ)
L4…第4インダクタンス素子(第4インダクタ)
L5…第5インダクタンス素子(第5インダクタ)
NP…中性点
RC1…第1の共振回路
RC2…第2の共振回路
RC3…第3の共振回路
RC4…第4の共振回路
RC5…第5の共振回路
RC6…第6の共振回路
SL1…第1信号線
SL2…第2信号線
T1,T2,T3,T4…端子
ZD1,ZD2…双方向ツェナーダイオード
101…コモンモードフィルタ

Claims (6)

  1. 差動伝送線路を構成する第1信号線および第2信号線に挿入されるコモンモードフィルタであって、
    第1信号線に直列に挿入された第1インダクタンス素子と、
    第2信号線に直列に挿入された第2インダクタンス素子と、
    第1信号線および第2信号線に対する中性点に第1端が接続された第3インダクタンス素子と、
    前記中性点に第1端が接続された第4インダクタンス素子と、
    第1インダクタンス素子の第1端と第3インダクタンス素子の第2端との間に接続された第1キャパシタンス素子と、
    第1インダクタンス素子の第2端と第3インダクタンス素子の第2端との間に接続された第2キャパシタンス素子と、
    第2インダクタンス素子の第1端と第4インダクタンス素子の第2端との間に接続された第3キャパシタンス素子と、
    第2インダクタンス素子の第2端と第4インダクタンス素子の第2端との間に接続された第4キャパシタンス素子と、
    前記中性点とグランドとの間に接続された第5インダクタンス素子と、
    前記中性点とグランドとの間に接続された第5キャパシタンス素子と、
    を備え、
    前記第1インダクタンス素子、第1キャパシタンス素子、第2キャパシタンス素子、第3インダクタンス素子、および第5インダクタンス素子で、第1の共振回路が構成され、
    前記第2インダクタンス素子、第3キャパシタンス素子、第4キャパシタンス素子、第4インダクタンス素子、および第5インダクタンス素子で、第2の共振回路が構成され、
    前記第1インダクタンス素子、第1キャパシタンス素子、および第2キャパシタンス素子で、第3の共振回路が構成され、
    前記第2インダクタンス素子、第3キャパシタンス素子、および第4キャパシタンス素子で、第4の共振回路が構成され、
    前記第1インダクタンス素子、第3インダクタンス素子、第1キャパシタンス素子、第2キャパシタンス素子、および第5キャパシタンス素子で、第5の共振回路が構成され、
    前記第2インダクタンス素子、第4インダクタンス素子、第3キャパシタンス素子、第4キャパシタンス素子、および第5キャパシタンス素子で、第6の共振回路が構成され、
    前記第3インダクタンス素子と前記第4インダクタンス素子とは、コモンモードに対して互いに磁界を弱め合い、ディファレンシャルモードに対して磁界を強め合うように構成されていることを特徴とするコモンモードフィルタ。
  2. 第1インダクタンス素子、第1キャパシタンス素子、第2キャパシタンス素子、および第3インダクタンス素子による回路と、第2インダクタンス素子、第3キャパシタンス素子、第4キャパシタンス素子、および第4インダクタンス素子による回路とは対称である、請求項1に記載のコモンモードフィルタ。
  3. 第1・第2の共振回路の共振周波数である第1共振周波数、第3・第4の共振回路の共振周波数である第2共振周波数、および第5・第6の共振回路の共振周波数である第3共振周波数はそれぞれ異なる、請求項2に記載のコモンモードフィルタ。
  4. 第3の共振回路および第4の共振回路の共振周波数において、第1キャパシタンス素子、第2キャパシタンス素子、第3キャパシタンス素子および第4キャパシタンス素子のインピーダンスは第3インダクタンス素子および第4インダクタンス素子の直列インピーダンスより大きい、請求項2または3に記載のコモンモードフィルタ。
  5. 差動伝送線路を構成する第1信号線および第2信号線に挿入されるコモンモードフィルタであって、
    前記第1信号線に直列に挿入された第1インダクタンス素子と、
    前記第2信号線に直列に挿入された第2インダクタンス素子と、
    前記第1信号線および前記第2信号線に対する中性点に第1端が接続され、前記中性点と前記第1信号線との間に挿入された第3インダクタンス素子と、
    前記中性点に第1端が接続され、前記中性点と前記第2信号線との間に挿入された第4インダクタンス素子と、
    前記中性点とグランドとの間に接続された第5インダクタンス素子と、
    前記第1インダクタンス素子と前記第3インダクタンス素子との間に接続された第1シャント接続キャパシタンス素子と、
    前記第2インダクタンス素子と前記第4インダクタンス素子との間に接続された第2シャント接続キャパシタンス素子と、
    を備え、
    前記第1シャント接続キャパシタンス素子、前記第3インダクタンス素子および前記第5インダクタンス素子を含んで構成される直列共振回路、ならびに、前記第2シャント接続キャパシタンス素子、前記第4インダクタンス素子および前記第5インダクタンス素子を含んで構成される直列共振回路による減衰極と、前記第1インダクタンス素子および前記第1シャント接続キャパシタンス素子を含んで構成される並列共振回路、ならびに、前記第2インダクタンス素子および前記第2シャント接続キャパシタンス素子を含んで構成される並列共振回路による減衰極とが形成され、
    前記第3インダクタンス素子と前記第4インダクタンス素子とは、コモンモードに対して互いに磁界を弱め合い、ディファレンシャルモードに対して磁界を強め合うように構成されていることを特徴とするコモンモードフィルタ。
  6. 差動伝送線路を構成する第1信号線および第2信号線に挿入されるコモンモードフィルタであって、
    前記第1信号線に直列に挿入された第1インダクタンス素子と、
    前記第2信号線に直列に挿入された第2インダクタンス素子と、
    前記第1信号線および前記第2信号線に対する中性点に第1端が接続され、前記中性点と前記第1信号線との間に挿入された第3インダクタンス素子と、
    前記中性点に第1端が接続され、前記中性点と前記第2信号線との間に挿入された第4インダクタンス素子と、
    前記中性点とグランドとの間に接続された第5キャパシタンス素子と、
    前記第1インダクタンス素子と前記第3インダクタンス素子との間に接続された第1シャント接続キャパシタンス素子と、
    前記第2インダクタンス素子と前記第4インダクタンス素子との間に接続された第2シャント接続キャパシタンス素子と、
    を備え、
    前記第1シャント接続キャパシタンス素子、前記第3インダクタンス素子および前記第5キャパシタンス素子を含んで構成される直列共振回路、ならびに、前記第2シャント接続キャパシタンス素子、前記第4インダクタンス素子および前記第5キャパシタンス素子を含んで構成される直列共振回路による減衰極と、前記第1インダクタンス素子および前記第1シャント接続キャパシタンス素子を含んで構成される並列共振回路、ならびに、前記第2インダクタンス素子および前記第2シャント接続キャパシタンス素子を含んで構成される並列共振回路による減衰極が形成され、
    前記第3インダクタンス素子と前記第4インダクタンス素子とは、コモンモードに対して互いに磁界を弱め合い、ディファレンシャルモードに対して磁界を強め合うように構成されていることを特徴とするコモンモードフィルタ。
JP2015552416A 2013-12-09 2014-12-05 コモンモードフィルタおよびesd保護回路付きコモンモードフィルタ Active JP5994950B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2013253892 2013-12-09
JP2013253892 2013-12-09
PCT/JP2014/082208 WO2015087794A1 (ja) 2013-12-09 2014-12-05 コモンモードフィルタおよびesd保護回路付きコモンモードフィルタ

Publications (2)

Publication Number Publication Date
JP5994950B2 true JP5994950B2 (ja) 2016-09-21
JPWO2015087794A1 JPWO2015087794A1 (ja) 2017-03-16

Family

ID=53371099

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2015552416A Active JP5994950B2 (ja) 2013-12-09 2014-12-05 コモンモードフィルタおよびesd保護回路付きコモンモードフィルタ

Country Status (4)

Country Link
US (1) US9755606B2 (ja)
JP (1) JP5994950B2 (ja)
CN (1) CN205666806U (ja)
WO (1) WO2015087794A1 (ja)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106664025B (zh) * 2014-07-21 2019-04-05 华为技术有限公司 双向dc-dc转换器
CN106341097B (zh) * 2015-07-06 2019-06-18 创意电子股份有限公司 共模滤波器与电路结构
US10244618B2 (en) 2015-10-29 2019-03-26 Western Digital Technologies, Inc. Patterned ground structure filter designs with improved performance
JP6222410B1 (ja) * 2016-03-15 2017-11-01 株式会社村田製作所 Esd保護回路、差動伝送線路、コモンモードフィルタ回路、esd保護デバイスおよび複合デバイス
WO2018066578A1 (ja) * 2016-10-07 2018-04-12 株式会社村田製作所 フィルタ
JP6642742B2 (ja) * 2017-02-14 2020-02-12 株式会社村田製作所 コモンモードチョークコイル、モジュール部品および電子機器
US11239019B2 (en) 2017-03-23 2022-02-01 Tdk Corporation Coil component and method of manufacturing coil component
US10411670B2 (en) 2017-06-27 2019-09-10 Western Digital Technologies, Inc. Compact broadband common-mode filter
US11152150B2 (en) * 2018-05-09 2021-10-19 Realtek Semiconductor Corp. LC tank circuit having improved resonant frequency stability and fabrication method thereof
KR102605442B1 (ko) * 2019-01-10 2023-11-23 삼성전자주식회사 차동 신호를 처리하는 전자 회로를 포함하는 장치
CN110547826A (zh) * 2019-09-29 2019-12-10 深圳开立生物医疗科技股份有限公司 一种ivus及其导管
US11160162B1 (en) 2020-06-29 2021-10-26 Western Digital Technologies, Inc. Via-less patterned ground structure common-mode filter
CN112564663A (zh) * 2020-10-16 2021-03-26 安波科技股份有限公司 共模噪声滤波器
US11659650B2 (en) 2020-12-18 2023-05-23 Western Digital Technologies, Inc. Dual-spiral common-mode filter
US11418026B1 (en) * 2021-03-22 2022-08-16 International Business Machines Corporation Electrostatic protection device
CN115149967B (zh) * 2021-03-30 2023-11-21 诺思(天津)微系统有限责任公司 蜂窝通信系统滤波器和局域网信号提取器以及通信设备
WO2022244144A1 (ja) * 2021-05-19 2022-11-24 日本電信電話株式会社 雷防護装置
US20230246633A1 (en) * 2022-01-31 2023-08-03 Qorvo Us, Inc. Reversed semilattice filter
CN114497936B (zh) * 2022-03-04 2023-07-21 南通大学 一种集总元件差分宽带带通滤波器

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005217839A (ja) * 2004-01-30 2005-08-11 Tdk Corp ノイズ抑制回路
WO2010087184A1 (ja) * 2009-01-29 2010-08-05 パナソニック株式会社 差動伝送回路及びそれを備えた電子機器
US20100277254A1 (en) * 2009-04-30 2010-11-04 Stmicroelectronics (Tours) Sas Common-mode filter
JP2012019443A (ja) * 2010-07-09 2012-01-26 Murata Mfg Co Ltd フィルタ回路及び電子部品
JP2012070279A (ja) * 2010-09-24 2012-04-05 Canon Inc ノイズフィルタ及び伝送装置
WO2013136936A1 (ja) * 2012-03-16 2013-09-19 株式会社村田製作所 コモンモードチョークコイル

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3724405B2 (ja) 2001-10-23 2005-12-07 株式会社村田製作所 コモンモードチョークコイル
JP2006033421A (ja) * 2004-07-16 2006-02-02 Tdk Corp 通信線路における平衡化回路
JP4434121B2 (ja) * 2005-09-30 2010-03-17 Tdk株式会社 コネクタ
JP2011228824A (ja) * 2010-04-16 2011-11-10 Elmech Corp コモンモードフィルタ
US8879230B2 (en) * 2013-01-29 2014-11-04 Silergy Semiconductor Technology (Hangzhou) Ltd IC EMI filter with ESD protection incorporating LC resonance tanks for rejection enhancement

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005217839A (ja) * 2004-01-30 2005-08-11 Tdk Corp ノイズ抑制回路
WO2010087184A1 (ja) * 2009-01-29 2010-08-05 パナソニック株式会社 差動伝送回路及びそれを備えた電子機器
US20100277254A1 (en) * 2009-04-30 2010-11-04 Stmicroelectronics (Tours) Sas Common-mode filter
JP2012019443A (ja) * 2010-07-09 2012-01-26 Murata Mfg Co Ltd フィルタ回路及び電子部品
JP2012070279A (ja) * 2010-09-24 2012-04-05 Canon Inc ノイズフィルタ及び伝送装置
WO2013136936A1 (ja) * 2012-03-16 2013-09-19 株式会社村田製作所 コモンモードチョークコイル

Also Published As

Publication number Publication date
WO2015087794A1 (ja) 2015-06-18
JPWO2015087794A1 (ja) 2017-03-16
US9755606B2 (en) 2017-09-05
US20160142031A1 (en) 2016-05-19
CN205666806U (zh) 2016-10-26

Similar Documents

Publication Publication Date Title
JP5994950B2 (ja) コモンモードフィルタおよびesd保護回路付きコモンモードフィルタ
JP6102871B2 (ja) コモンモードチョークコイル及び高周波電子機器
US9344054B2 (en) Common mode filter
US9312062B2 (en) Common mode choke coil
US10176927B2 (en) Composite electronic component
JP5624103B2 (ja) 格子形回路網のpcbを有するプラグ/ジャックシステム
US10944375B2 (en) Multilayer band pass filter
JP4525589B2 (ja) フィルタ素子
JP5310768B2 (ja) 積層型バンドパスフィルタ
US10886730B2 (en) Filter having an ESD protection device
WO2015087821A1 (ja) フィルタ部品
JP5804076B2 (ja) Lcフィルタ回路及び高周波モジュール
KR20200078565A (ko) 멀티플렉서
JP2003087074A (ja) 積層型フィルタ
JP6451018B2 (ja) コモンモードフィルター
JPWO2012127952A1 (ja) 電子部品
TWM492538U (zh) 適用不同頻帶的方向耦合器
US20230318560A1 (en) Band-pass filter
US20230268902A1 (en) Filter
TWM531695U (zh) 具有寬頻抑制能力之低通濾波器
US20200044622A1 (en) Electronic component
CN105244569A (zh) 具有静电放电防护功能的双工器
CN114362114A (zh) 以太网物理层芯片的接口浪涌保护电路
JP2008263074A (ja) 半導体装置

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20160405

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20160623

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20160701

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20160726

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20160808

R150 Certificate of patent or registration of utility model

Ref document number: 5994950

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150