JP5837982B2 - Rfidチップモジュール - Google Patents

Rfidチップモジュール Download PDF

Info

Publication number
JP5837982B2
JP5837982B2 JP2014526438A JP2014526438A JP5837982B2 JP 5837982 B2 JP5837982 B2 JP 5837982B2 JP 2014526438 A JP2014526438 A JP 2014526438A JP 2014526438 A JP2014526438 A JP 2014526438A JP 5837982 B2 JP5837982 B2 JP 5837982B2
Authority
JP
Japan
Prior art keywords
chip module
metallization
main surface
carrier
chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2014526438A
Other languages
English (en)
Other versions
JP2014524625A (ja
Inventor
ビューラー,シュテファン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Textilma AG
Original Assignee
Textilma AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Textilma AG filed Critical Textilma AG
Publication of JP2014524625A publication Critical patent/JP2014524625A/ja
Application granted granted Critical
Publication of JP5837982B2 publication Critical patent/JP5837982B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/077Constructional details, e.g. mounting of circuits in the carrier
    • G06K19/07749Constructional details, e.g. mounting of circuits in the carrier the record carrier being capable of non-contact communication, e.g. constructional details of the antenna of a non-contact smart card
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/077Constructional details, e.g. mounting of circuits in the carrier
    • G06K19/07749Constructional details, e.g. mounting of circuits in the carrier the record carrier being capable of non-contact communication, e.g. constructional details of the antenna of a non-contact smart card
    • G06K19/07758Constructional details, e.g. mounting of circuits in the carrier the record carrier being capable of non-contact communication, e.g. constructional details of the antenna of a non-contact smart card arrangements for adhering the record carrier to further objects or living beings, functioning as an identification tag
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/077Constructional details, e.g. mounting of circuits in the carrier
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/077Constructional details, e.g. mounting of circuits in the carrier
    • G06K19/07749Constructional details, e.g. mounting of circuits in the carrier the record carrier being capable of non-contact communication, e.g. constructional details of the antenna of a non-contact smart card
    • G06K19/0775Constructional details, e.g. mounting of circuits in the carrier the record carrier being capable of non-contact communication, e.g. constructional details of the antenna of a non-contact smart card arrangements for connecting the integrated circuit to the antenna
    • G06K19/07752Constructional details, e.g. mounting of circuits in the carrier the record carrier being capable of non-contact communication, e.g. constructional details of the antenna of a non-contact smart card arrangements for connecting the integrated circuit to the antenna using an interposer
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/077Constructional details, e.g. mounting of circuits in the carrier
    • G06K19/07749Constructional details, e.g. mounting of circuits in the carrier the record carrier being capable of non-contact communication, e.g. constructional details of the antenna of a non-contact smart card
    • G06K19/0775Constructional details, e.g. mounting of circuits in the carrier the record carrier being capable of non-contact communication, e.g. constructional details of the antenna of a non-contact smart card arrangements for connecting the integrated circuit to the antenna
    • G06K19/07754Constructional details, e.g. mounting of circuits in the carrier the record carrier being capable of non-contact communication, e.g. constructional details of the antenna of a non-contact smart card arrangements for connecting the integrated circuit to the antenna the connection being galvanic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/481Internal lead connections, e.g. via connections, feedthrough structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49838Geometry or layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/50Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor for integrated circuit devices, e.g. power bus, number of leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/64Impedance arrangements
    • H01L23/66High-frequency adaptations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/58Structural electrical arrangements for semiconductor devices not otherwise provided for
    • H01L2223/64Impedance arrangements
    • H01L2223/66High-frequency adaptations
    • H01L2223/6605High-frequency electrical connections
    • H01L2223/6616Vertical connections, e.g. vias
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/58Structural electrical arrangements for semiconductor devices not otherwise provided for
    • H01L2223/64Impedance arrangements
    • H01L2223/66High-frequency adaptations
    • H01L2223/6661High-frequency adaptations for passive devices
    • H01L2223/6677High-frequency adaptations for passive devices for antenna, e.g. antenna included within housing of semiconductor device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16238Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bonding area protruding from the surface of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8112Aligning
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/818Bonding techniques
    • H01L2224/81801Soldering or alloying
    • H01L2224/81815Reflow soldering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12042LASER
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/40Details of apparatuses used for either manufacturing connectors or connecting the semiconductor or solid-state body
    • H01L2924/401LASER

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Theoretical Computer Science (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Geometry (AREA)
  • Wire Bonding (AREA)
  • Electric Connection Of Electric Components To Printed Circuits (AREA)
  • Led Device Packages (AREA)
  • Laser Beam Processing (AREA)
  • Combinations Of Printed Boards (AREA)
  • Structures For Mounting Electric Components On Printed Circuit Boards (AREA)

Description

RFIDチップモジュール。
本発明はチップモジュール、特に繊維基板に接合されるRFIDチップモジュールに関する。本発明は、更にRFIDチップモジュールを有するラベルと、RFIDチップモジュールを有するラベル製造方法に関する。
RFIDチップは、繊維、例えば、繊維から作られた衣類やその他の製品にラベルを付するのにますます有用になってきている。RFIDチップの適切な機能性を確保するために、RFIDラベルは、電気的なRFIDシグナルを送信及び受信するためのRFIDトランスポンダーチップ及び通信アンテナ構造を備えていなければならない。RFIDラベルは、RFIDチップを用いること、及びRFIDチップを、例えば、金属ストリップが接着され又は織り込まれている繊維基板などの基板内の導電性ストリップに接合することによって製造されてもよい。
RFIDラベルは大量生産品であるため、高い生産性で効率的かつ確実なRFIDラベル製造が必要とされる。
本発明の目的は、チップモジュールを、アンテナ構造を有する基板、例えば、RFIDアンテナを形成している金属化構造を有する繊維基板に接合するために、チップモジュール、特にRFIDチップモジュールを提供することである。チップモジュールを確実にそして効率的に基板に接合するために、チップモジュールは、底面に金属化構造が設けられており、チップモジュールは、前記基板の前記金属化構造にはんだ付けされてもよい。はんだ付けは、レーザーリフローはんだ付け処理によって行われてもよく、この処理ではチップモジュールは、金属化構造を有する面の反対側の面において一つ以上のレーザービームによって照射され、レーザービームは、チップモジュールの本体部を通って金属化構造へ導かれる。レーザービームのエネルギーは、金属化構造上に配置されたはんだ材料をリフローするために、主に金属化構造に蓄積されてもよく、このようにして、チップモジュールと基板の間のはんだ接合が形成される。
従って、本発明の一態様は、独立請求項1に記載のチップモジュールに関連している。チップモジュールは、第一主表面及び前記第一主表面の反対側にある第二主表面を有するキャリアと、前記第一主表面内で前記キャリア内に配置された第一リセス構造と、前記キャリアの前記第一リセス構造内に配置されたチップを備える。パターン化された金属化層は、前記キャリアの前記第二主表面上に積層されており、前記金属化層は、第一金属化構造及び第二金属化構造を有しており、前記第一金属化構造は前記第二金属化構造から電気的に絶縁されている。前記チップは前記第一金属化構造及び前記第二金属化構造と電気的に接続されている。
チップモジュールを基板にはんだ付けする際に、請求項1に記載のチップモジュールと共に、速く、効率よく、そして確実なレーザーリフローはんだ付け処理が利用されてもよい。いくつかの利点の一つは、第一主表面に当たったレーザービームからのエネルギーを、キャリアを通して金属化構造に導くようにチップモジュールが構成されており、そして前記金属化構造においてはんだ付け処理が実行されることである。チップモジュールの主本体を通してレーザーリフローはんだ付けを可能とすることは、処理速度と効率を増加させることとなる。
一実施形態によると、キャリアは可視的であり、UV、及び/又は赤外線光に対して透過的な材料を備えてもよい。これは、レーザーリフローはんだ付けに用いられるレーザービームのエネルギーが、実質的にキャリア材料に吸収されないという利点をもたらす。このため、迅速なリフロー処理を実現することができる。
もう一つの実施形態によると、チップモジュールは、前記第一金属化構造の反対側にある前記第一主表面内で前記キャリア内に配置された第二リセス構造と、前記第二金属化構造の反対側にある前記第一主表面内で前記キャリア内に配置された第三リセス構造とを備える。前記追加のリセス構造は、レーザービームが、チップモジュールのキャリアを通して導かれる領域で、キャリアの厚みを減らすことができるという利点をもたらす。
有利には、前記第二及び第三リセス構造は、前記第一主表面から前記第二主表面へ前記キャリアを通して伸びているビアであってもよい。これは、レーザービームがビアを通って導かれる際に、レーザービームのエネルギーをキャリアの表面上の金属化構造に直接伝達することを可能にする。
一実施形態として、前記ビアは、前記第一及び前記第二金属化構造を通して伸びていてもよい。この場合、レーザービームのエネルギーは、チップモジュールを通してチップモジュールの金属化構造上に積層されているはんだ材料へ直接伝達される。
一実施形態として、前記第一及び前記第二金属化構造が、それぞれ前記第二主表面上で前記チップモジュールの端部に広がっている連続金属化部材と、前記連続金属化部材から前記チップモジュールの中心部へ伸びる金属化領域でパターン化されている。
さらにもう一つの実施形態として、フォトレジスト層が、前記金属化層と前記キャリアの間に配置されてもよい。フォトレジスト層は、チップモジュールを基板へレーザーリフローはんだ付けする際に、レーザービームのエネルギーの、金属化構造における効率的な吸収を可能にする。
さらにもう一つの実施形態として、前記リセス構造内の前記チップが成形材料で成形されていてもよい。これは、チップモジュール内にチップを封じ、チップモジュールの統合性又は機能性を危険にさらす可能性のある外部からの原因に対して、更なる安定性と抵抗力をもたらす。
もう一つの実施形態として、チップは、RFIDチップでもよい。これは、特にRFIDラベルのために、RFIDチップモジュールの効率的で安価な製造を可能にする。
さらにもう一つの実施形態として、チップモジュールは、前記第一金属化構造上に配置されている第一はんだバンプと、前記第二金属化構造上に配置されている第二はんだバンプを備えていてもよい。はんだバンプは、はんだ付け処理を速めるために、チップモジュールを基板に対してレーザーはんだ付けする前に、金属化構造上に配置されるのが好ましい。
本発明のもう一つの態様は、独立請求項11に記載の、基板にチップモジュールを接合する方法に関連しており、チップモジュールは、第一主表面及び前記第一主表面の反対側にある第二主表面を有するキャリアと、前記キャリアの前記第二主表面上に積層されたパターン化された金属化層であって、第一はんだバンプが付着した第一金属化構造及び第二はんだバンプが付着した第二金属化構造を有する前記金属化層とを備えている。前記方法は、基板上に前記チップモジュールを、前記チップモジュールの前記第二主表面が前記基板に面するように設置することと、前記チップモジュールの前記第一はんだバンプ及び前記第二はんだバンプを前記基板上の対応する第一及び第二金属化パターンと位置合わせすることと、前記チップモジュールにレーザービームを、前記レーザービームが前記第一主表面に直角に当たるように照射することと、前記レーザービームによって前記第一及び前記第二はんだバンプを、前記第一及び前記第二はんだバンプと前記基板上の対応する前記第一及び第二金属化パターンとの間にはんだ接合を形成するようにリフローすることを備えている。前記の独創的な方法は、レーザーリフロー処理によってチップモジュールの、基板に対する効率的かつ迅速なはんだ付けが可能になるという利点を有する。
一実施形態によると、前記方法は、テープから前記チップモジュールを型抜くことを更に備えていてもよい。そして、前記テープが複数のチップモジュールから成るものであってもよい。この方法で、製造プロセスの処理能力が十分に高められる。
一実施形態として、チップモジュールは、RFIDチップを備えていてもよく、また、前記基板上の前記第一及び第二金属化パターンは、RFIDアンテナ構造を形成していてもよい。これは、基板のアンテナ構造がRFIDの電気端子と導電的に接続されている限り、RFIDトランスポンダーの迅速で効率的な処理を可能にする。
本発明の更にもう一つの態様は、独立請求項14に記載のRFIDラベルに関連しており、前記RFIDラベルは、本発明に係るチップモジュールと、RFIDアンテナ構造を有する基板を備え、前記チップモジュールは、RFIDアンテナ構造にはんだ付けされている。基板は、特に繊維基板でもよい。
更なる変更形態と変形形態が、従属項で紹介されている。
添付の図面は、本発明の更なる理解をもたらすために含められたものである。図面は、本発明の実施形態を示しており、説明と共に図面は、本発明の基本的性質を説明するのに役立つ。本発明のその他の実施形態及び本発明の多くの所望の有利な点は、以下の詳細な説明を参照することによりそれらがより理解されるにつれて、容易に理解されるものである。図面の構成要素は、必ずしも互いに相対的な縮尺比で描かれていない。特に指定の無い限り、同じ参照番号は対応する同様の部分を示している。
本発明のいくつかの実施形態は以下の添付の図面を参照して、さらに詳細に説明される。
図1は、本発明の一実施形態に係るチップモジュールの概要図を示す。 図2Aは、本発明の更なる実施形態に係る図1のチップジュールの等角図における概略図を示す。図2Bは、本発明の更なる実施形態に係る図1のチップジュールの等角図における概略図を示す。 図3は、本発明のもう一つの実施形態に係るチップモジュールの概要図を示す。 図4は、本発明の更にもう一つの実施形態に係るチップモジュールの概要図を示す。 図5は、本発明の更なる実施形態に係る図4のチップジュールの等角図における概略図を示す。 図6は、本発明の更にもう一つの実施形態に係る、チップモジュールを基板に接合するための製作装置の概要図を示す。 図7は、本発明の更にもう一つの実施形態に係る、チップモジュールを基板に接合する方法の概要図を示す。 図8は、本発明の更にもう一つの実施形態に係る、RFIDラベルの概要図を示す。
ここでは特定の実施形態が図示され、そして説明されているが、当業者にとって当然のことながら、本発明の範囲及び要旨を逸脱しない範囲で、様々な代替の、及び/又は同等の実装が、ここで示され説明されている特定の実施形態と置き換わってもよい。一般に、本出願は、ここで議論されている特定の実施形態のどんな適応形態または変形形態でも範囲に含めることを意図している。特に、もし明示的に他の方法で示されなければ、以下で議論される異なった実施形態の特定の特性、特徴及び性質が兼ね備えられていてもよい。
図1は、本発明の一実施形態に係るチップモジュール10の概要図を示す。チップモジュール10は、ここで上面として示す第一主表面1aと、ここで底面として示す第二主表面1bを有するキャリア1を備えていてもよく、底面1bは上面1aの反対側に位置している。キャリア1は電気的絶縁材料を備えていてもよい。キャリア1は、例えば、半導体材料、あるいはFR4のようなガラス繊維強化エポキシ材料を備えていてもよい。キャリア1は、例えば、ポリエステル、ポリイミド、ポリエーテルイミドまたはポリエチレンナフタレートのようなフレキシブル回路材料を備えることもできる。チップモジュール10は底面1bに配置されている金属化層2を更に備えていてもよい。金属化層2は、例えば、ガルバニック積層、電気めっき、物理蒸着(PVD)、化学気相蒸着(CVD)、スパッタリング又はこれと同様の積層技術といった、標準の積層手段によってキャリア1の底面1bに積層されてもよい。金属化層2はキャリア1に接着される金属シートでもよい。金属化層2は、例えば、銅層又は銅シートを備えていてもよい。金属化層2は、金属化層2の表面に対する酸化作用を低減するために、銀又は金で被覆されてもよい。
チップモジュール10は、上面1a内でキャリア1内に配置された第一リセス構造4を更に備えていてもよい。第一リセス構造4は、例えば、チップモジュール10の実質的に中心部に配置されていてもよい。第一リセス構造4は、任意の所望の形状及び大きさでもよい。特に、第一リセス構造4は、第一リセス構造4の内部にチップ5を収納できるように寸法されてもよい。チップ5は、例えば、RFIDチップでもよい。チップ5は、第一リセス構造4内に配置されてもよい。一実施形態では、第一リセス構造4は、キャリア1の総深さを超えない所定の深さで、キャリア材料に対して凹状に形成されてもよい。この場合、チップ5は、第一リセス構造4の底面に直接接着されることとなる。一実施形態では、第一リセス構造4は、キャリア1を通る穴を形成するようにキャリア材料に配置されてもよい。この場合、チップ5は、金属化層2と、電気的絶縁接着層5aを介して結合されてもよい。
チップモジュール10は、金属化層2に配置される導電性接合材料、特に、はんだ材料を更に備えてもよい。導電性接合材料は、例えば、はんだバンプ3a、3bのように積層されてもよい。図1では、二つのはんだバンプ3a、3bが見本として示されているが、その他の数のはんだバンプも同様に積層可能である。はんだバンプ3a、3bはチップモジュール10の端部に配置されてもよい。特に、はんだバンプ3a、3bは、第一リセス構造4内にチップ5が配置されている部分である中心部の下ではない領域であって、チップモジュール10の領域内に配置されてもよい。はんだ材料の代わりに他の接合材料、例えば、はんだバンプ3a、3bと同様の接合バンプを形成する導電性接着剤を用いることもできる。
チップモジュール10を基板(図示されていない)にはんだ付けするために、レーザービームLがチップモジュール10の照射に用いられてもよい。レーザービームLは、キャリア1の上面1aに対して直角に、又は実質的に直角となるように向けられてもよい。レーザービームLのエネルギーは、キャリア1の主本体を通して金属化層2へ伝達されてもよい。チップモジュール10は、はんだバンプ3a、3bが積層されている底面1bの領域の反対側に直接位置している上面1aの領域に対して照射されてもよい。このようにして、レーザービームLのエネルギーがキャリア1を通して伝達され、そして金属化層2及びはんだバンプ3a、3bを加熱し、その結果、リフローはんだ付け又は材料の接合がなされる。チップモジュール10を、はんだバンプ3a、3bの下の基板にはんだ付けするために、リフローされたはんだ材料が用いられてもよい。
図2A及び2Bは、本発明の更なる実施形態に係る図1のチップモジュールの等角図における概略図を示す。図2Aは、チップモジュール10の上面1aにおける等角図を示しており、一方図2Bはチップモジュール10の底面1aにおける等角図を示している。
金属化層2は、図2Bに見本として示されているように第一及び第二金属化構造2a及び2bを形成するようにパターン化されてもよい。第一及び第二金属化構造2a及び2bは、互いに電気的に絶縁されるようにパターン化されてもよい。第一及び第二金属化構造2a及び2bは、例えば、底面1b上でチップモジュール10の端部に広がっている連続金属化部材と、前記連続金属化部材からチップモジュール10の中心部へ伸びる金属化領域でパターン化されてもよい。第一及び第二金属化構造2a及び2bの各々の金属化領域は、チップモジュール10において向かい合って配置されてもよい。図2A及び2Bにおける第一及び第二金属化構造2a及び2bの形状及び寸法は見本に過ぎず、第一及び第二金属化構造2a及び2bはその他のいかなる形状、大きさ及び構造であってもよい。
第一リセス構造4の内部にあるチップ5は、第一及び第二金属化構造2a及び2bに電気的に接続されていてもよい。電気的接続は、例えば、チップ5の端子から第一及び第二金属化構造2a及び2b各々に伸びるワイヤーボンド(図示されていない)で達成されてもよい。例えば、第一ワイヤーボンドはチップ5の第一端子に接続され、そして第一金属化構造2aの金属化領域に接続されてもよい。第二ワイヤーボンドはチップ5の第二端子に接続され、そして第二金属化構造2bの金属化領域に接続されてもよい。
追加の層(図示されていない)が、金属化層2とキャリア1の間に設けられていてもよい。例えば、フォトレジスト層が、金属化層2とキャリア1の間に設けられていてもよい。キャリア1は、実質的に可視的であり、UV、及び/又は赤外線光に対して透過性のある材料を備えていてもよい。特にキャリア1は、キャリア1を通して導かれるレーザービームLに対して高い透過係数又は透過率を有する材料を備えていてもよい。レーザービームLは、実質的に、エネルギーロスなく、レーザービームLTとしてキャリア1を通して伝達されてもよい。フォトレジスト層は次に、低透過率、言い換えると、レーザービームLTに対して高い吸収度を有する材料を備えていてもよい。レーザーエネルギーのほとんどが、キャリア1を通して伝達され、そして金属化層2及びはんだバンプ3の近傍にあるフォトレジスト層に蓄積されるため、はんだバンプ3に対してレーザーリフローはんだ付け処理を施すためにチップモジュール10の照射に用いられるレーザービームLは、はんだバンプ3をより速く熱することができる。
図3は、チップモジュール20の概要図を示す。チップモジュール20は、追加のリセス構造6a、6bがキャリア1に形成されている点でチップモジュール10と相違する。第二リセス構造6aは、キャリア1の端部に、上面1aから底面1bに向かって形成されている。第三リセス構造6bは、第二リセス構造6aが上面1aから底面1bに向かって形成されている前記端部の反対側にあるキャリア1の端部に形成されている。リセス構造6a、6bは、キャリア1の厚みより浅い深さで形成されてもよい。あるいは、リセス構造6a、6bは、キャリア1の主本体を通してビアとして形成されてもよい。言い換えると、ビアはキャリア1の全厚みを通して伸びていてもよい。リセス構造6a、6bの底面は、リセス構造6a、6bを通して導かれるレーザービームLの吸収度を高めるためにフォトレジストで被覆されてもよい。
図4は、チップモジュール30の概要図を示す。チップモジュール30は、追加のリセス構造6a、6bがキャリア1を通り、そして金属化層2を通るビアとして形成されている点でチップモジュール20と相違する。言い換えると、リセス構造6a、6bは、キャリア1の上面1aからキャリア1の全厚みを通り、そして金属化層2の全厚みを通ってチップモジュール30の底面1bに伸びている。金属化層2に積層されたはんだバンプ3a、3bは、リセス構造6a、6bそれぞれによって形成されたビアの出口を覆うように底面1bに配置されるのが好ましい。
第二及び第三リセス構造6a、6bは、どのような形状及びサイズでもよい。例えば、図5は、図4のチップジュール30の等角図を示したものであるが、これに概略的に示されているように、第二及び第三リセス構造6a、6bは、円形状であってもよく、また、キャリア1及び/又は金属化層2を通って伸びる円筒状の管として形成されてもよい。
図6は、チップモジュールを基板47に接合するための製作装置40の概要図を示す。見本として、チップモジュール10が図6に示されているが、上記で詳細に説明されたその他のチップモジュール10、20又は30が用いられてもよい。製作装置40は、アクティブレーザー部41aを有するレーザー装置41と、ステンシルデバイス42と、ステンシルマスク45及びベースプレート46を備えていてもよい。レーザー装置41とステンシルデバイス42は、ガイドハウジング43を介して、互いに平行に並べられていてもよい。ステンシルデバイス42は、ステンシルヘッド44を備えていてもよい。ステンシルヘッド44は、複数の空洞構造44aを備えていてもよく、これを通して、アクティブレーザー部41aからのレーザービームLがチップモジュール10へ導かれてもよい。
チップモジュール10は、互いに隣接して接続されている複数のチップモジュール10を備えるテープとして提供されてもよい。例えば、テープは、チップモジュール10の多数の平行な列を備えていてもよく、テープは、製作装置40の作動中にステンシルマスク45を通して導かれてもよい。
製作装置の作動は、図7に概略的に示された方法50と併せて説明される。方法50は、チップモジュールを基板47に設置する第一の段階51を含む。これは、複数のチップモジュールを備えるテープから、チップモジュールを型抜くことによって行われてもよい。図1から5と併せて上記に示されたチップモジュール10、20又は30のいずれも、図7の方法50で使用されてもよい。
チップモジュールは、チップモジュールの第二主表面1bが基板47に面するようにステンシルマスク45に配置されてもよい。基板47は、例えば、金属化構造を有した繊維基板でもよい。前記金属化構造は、例えば、RFIDアンテナ構造でもよい。複数のチップモジュール10を備えたテープからチップモジュール10を型抜くために、ステンシルヘッド44は、ガイドハウジング43に沿って下へ移動してもよい。テープから切り離されたチップモジュール10は、ステンシルヘッド44内の通路42aを通して生じる負圧によってステンシルヘッド44に支持されてもよい。
第二の段階52では、チップモジュール10は、チップモジュール10の第一はんだバンプ3a及び第二はんだバンプ3bを、基板47上の対応する第一及び第二金属化パターンと位置合わせすることによって、位置合わせされてもよい。第三の段階53では、チップモジュール10は、レーザービームLで照射されてもよく、前記レーザービームLは、ステンシルヘッド44の空洞構造44aを通って導かれ、そして第一主表面1aに直角に、又は実質的に直角に当てられる。レーザー装置41は、1つ以上のレーザーパルスがチップモジュール10に照射されるように制御されてもよく、そして第四の段階54では、レーザーパルスのエネルギーは、第一及び第二はんだバンプをリフローできるように制御される。その結果、第一及び第二はんだバンプ3a、3bと基板47上の対応する第一及び第二金属化パターンとの間のはんだ接合が形成されてもよい。
チップモジュールを基板に接合するシステムは、チップモジュールの第二主表面が基板に面するようにチップモジュールを基板上に設置する手段と、チップモジュールの第一はんだバンプ及び第二はんだバンプを、基板上の対応する第一及び第二金属化パターンと位置合わせする手段と、レーザービームが第一主表面に直角に当たるようにチップモジュールにレーザービームを照射する手段と、第一及び第二はんだバンプと基板上の対応する第一及び第二金属化パターンとの間のはんだ接合を形成する前記レーザービームによって第一及び第二はんだバンプをリフローする手段とを備えていてもよい。
図8は、例えば、図6及び7で示される製作装置40において方法50を使用して製作されたRFIDラベル60の概要図を示す。RFIDラベル60は、図1から5と併せて詳細に説明されているように、チップモジュール10、20又は30から形成されており、RFIDラベル60は、基板62の表面上にある金属化パターン62にはんだ付けされる。基板62は、例えば、基板47と同じ基板でもよく、特に、繊維基板でもよい。金属化パターン62は、キャリア1のリセス構造4内に配置されているRFIDチップ5のためのRFIDアンテナとして機能しているRFIDアンテナ構造を形成していてもよい。はんだ接合はそれぞれ、リフローされたはんだバンプ3a及び3bによってもたらされ、それらは、実質的に平面構造として図8に示されている。
本発明の実施形態の特定の特徴について、いくつかの実装のうちの一例のみに関して開示されているが、上述の特徴は、所与の又は特定のアプリケーションに対して望ましく、そして有利であるので、その他の実装に係る一又は複数の他の特徴と組み合わせてもよい。更に、“含む”、“有する”、“と共に”又はその他の異形の用語は、それに関して詳細な説明又は特許請求の範囲のいずれか一方で使用されていない限り、そのような用語は、“備える”という用語と同様の意味を含むことを意図する。派生語と同様に、“結合した”及び“接続した”という用語が使用されている。当然のことながら、これらの用語は、二つの要素が同時に働き、又は互いに作用し合うことを意味するために使用されているものであり、それらが直接物理的に又は電気的に接触しているかどうかは関係ない。更に、前述の説明で使用されている、“上”、“底”、“左”、“右”、“下方”、“上方”及び同様の用語といった、図面の中で表現されている実施形態に係る特徴、要素、又は構成要素の空間的配置に関する専門用語は、理解を容易にする目的のためにのみ使用され、決して本発明を限定するものではない。

Claims (13)

  1. 第一主表面(1a)及び前記第一主表面(1a)の反対側にある第二主表面(1b)を有するキャリア(1)と、
    前記第一主表面(1a)内で前記キャリア(1)内に配置された第一リセス構造(4)と、
    前記キャリア(1)の前記第一リセス構造(4)内に配置されたチップ(5)と、
    前記キャリア(1)の前記第二主表面(1b)上に積層されたパターン化された金属化層(2)であって、第一金属化構造(2a)及び第二金属化構造(2b)を有しており、前記第一金属化構造(2a)前記第二金属化構造(2b)から電気的に絶縁された金属化層(2)と、
    前記第一金属化構造(2a)の反対側にある前記第一主表面(1a)内で前記キャリア(1)内に配置された第二リセス構造(6a)と、
    前記第二金属化構造(2b)の反対側にある前記第一主表面(1a)内で前記キャリア(1)内に配置された第三リセス構造(6b)と、を備えたチップモジュール(10;20;30)であって、
    前記第一金属化構造(2a)及び前記第二金属化構造(2b)は、前記第二主表面(1b)上において前記チップモジュール(10;20;30)の端部に広がっている金属化部材を備え、
    前記チップ(5)は、前記第一金属化構造(2a)及び前記第二金属化構造(2b)と電気的に接続され
    前記第二リセス構造(6a)及び前記第三リセス構造(6b)は、前記第一主表面(1a)から前記第二主表面(1b)へ向けて前記キャリア(1)を通って延びるビアであり、
    前記第二リセス構造(6a)及び前記第三リセス構造(6b)の底部は、フォトレジストで被覆されている、
    チップモジュール(10;20;30)。
  2. 前記キャリア(1)は可視的であり、UV、及び/又は赤外線光に対して透過的な材料を備える請求項1に記載のチップモジュール(10;20;30)。
  3. 前記ビア(6)が前記第一及び前記第二金属化構造(2a、2b)を通して伸びている請求項に記載のチップモジュール(10;20;30)。
  4. 前記第一及び前記第二金属化構造(2a、2b)がそれぞれ前記第二主表面(1b)上で前記チップモジュール(10)の端部に広がっている連続金属化部材と、前記連続金属化部材から前記チップモジュール(10)の中心部へ伸びる金属化領域でパターン化されている請求項1から請求項のいずれか1項に記載のチップモジュール(10;20;30)。
  5. 前記金属化層(2)と前記キャリア(1)の間に配置されたフォトレジスト層を更に備える請求項1から請求項のいずれか1項に記載のチップモジュール(10;20;30)。
  6. 前記リセス構造(4)内の前記チップ(5)が成形材料で成形されている請求項1から請求項のいずれか1項に記載のチップモジュール(10;20;30)。
  7. 前記チップ(5)がRFIDチップである請求項1から請求項のいずれか1項に記載のチップモジュール(10;20;30)。
  8. 前記第一金属化構造(2a)上に配置されている第一はんだバンプ(3)と、
    前記第二金属化構造(2b)上に配置されている第二はんだバンプ(3)とを更に備える請求項1から請求項のいずれか1項に記載のチップモジュール(10;20;30)。
  9. チップモジュール(10;20;30)を基板に接合するための方法(50)において、 前記チップモジュール(10;20;30)は、第一主表面(1a)及び前記第一主表面(1a)の反対側にある第二主表面(1b)を有するキャリア(1)と、前記キャリア(1)の前記第二主表面(1b)上に積層されたパターン化された金属化層(2)であって、第一はんだバンプ(3a)が付着した第一金属化構造(2a)及び第二はんだバンプ(3b)が付着した第二金属化構造(2b)を有する金属化層(2)と、前記第一金属化構造(2a)の反対側にある前記第一主表面(1a)内で前記キャリア(1)内に配置された第二リセス構造(6a)と、前記第二金属化構造(2b)の反対側にある前記第一主表面(1a)内で前記キャリア(1)内に配置された第三リセス構造(6b)と、を備え、
    前記第一金属化構造(2a)及び前記第二金属化構造(2b)は、前記第二主表面(1b)上において前記チップモジュール(10;20;30)の端部に広がっている金属化部材を備え、
    前記第二リセス構造(6a)及び前記第三リセス構造(6b)は、前記第一主表面(1a)から前記第二主表面(1b)へ向けて前記キャリア(1)を通って延びるビアであり、
    前記第二リセス構造(6a)及び前記第三リセス構造(6b)の底部は、フォトレジストで被覆されており、
    前記方法は、
    基板(47;61)上に前記チップモジュール(10;20;30)を、前記チップモジュール(10;20;30)の前記第二主表面(1b)が前記基板(47;61)に面するように設置することと、
    前記チップモジュール(10;20;30)の前記第一はんだバンプ(3a)及び前記第二はんだバンプ(3b)を前記基板(47;61)上の対応する第一及び第二金属化パターン(62)と位置合わせることと、
    前記チップモジュール(10;20;30)にレーザービーム(L)を、前記レーザービーム(L)が前記第一主表面(1a)に直角に当たるように照射することと、
    前記レーザービーム(L)によって前記第一及び前記第二はんだバンプ(3a、3b)を、前記第一及び前記第二はんだバンプ(3a、3b)と前記基板(47;61)上の対応する前記第一及び第二金属化パターン(62)との間にはんだ接合を形成するようにリフローすることを備える方法。
  10. テープから前記チップモジュール(10;20;30)を型抜くこと更に備え、前記テープが複数のチップモジュール(10;20;30)から成る請求項に記載の方法(50)。
  11. 前記チップモジュール(10;20;30)がRFIDチップ(5)を備え、前記基板(47;61)上の前記第一及び第二金属化パターン(62)がRFIDアンテナ構造を形成している請求項又は請求項10に記載の方法(50)。
  12. 請求項に記載のチップモジュール(10;20;30)と、
    RFIDアンテナ構造(62)を有する基板(61)であって、前記チップモジュール(10;20;30)が前記RFIDアンテナ構造(62)にはんだ付けされている基板(61)とを備えるRFIDラベル(60)。
  13. 前記基板(61)が、繊維基板である請求項12に記載のRFIDラベル(60)。
JP2014526438A 2011-08-25 2012-08-07 Rfidチップモジュール Expired - Fee Related JP5837982B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
EP11178848.5A EP2562692B1 (en) 2011-08-25 2011-08-25 RFID chip module
EP11178848.5 2011-08-25
PCT/EP2012/065433 WO2013026697A1 (en) 2011-08-25 2012-08-07 Rfid chip module

Publications (2)

Publication Number Publication Date
JP2014524625A JP2014524625A (ja) 2014-09-22
JP5837982B2 true JP5837982B2 (ja) 2015-12-24

Family

ID=46640685

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2014526438A Expired - Fee Related JP5837982B2 (ja) 2011-08-25 2012-08-07 Rfidチップモジュール

Country Status (11)

Country Link
US (2) US9208426B2 (ja)
EP (1) EP2562692B1 (ja)
JP (1) JP5837982B2 (ja)
KR (1) KR101609167B1 (ja)
CN (1) CN103765446B (ja)
BR (1) BR112014003401A2 (ja)
CA (1) CA2843203A1 (ja)
ES (1) ES2439508T3 (ja)
HK (1) HK1177299A1 (ja)
RU (1) RU2581941C2 (ja)
WO (1) WO2013026697A1 (ja)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8188927B1 (en) 2008-03-11 2012-05-29 Impinj, Inc. RFID tag assembly methods
US9846833B1 (en) 2013-02-25 2017-12-19 Impinj, Inc. High-speed RFID tag assembly using impulse heating
US11288564B1 (en) 2008-03-11 2022-03-29 Impinj, Inc. High-speed RFID tag assembly using impulse heating
EP2562692B1 (en) * 2011-08-25 2013-10-09 Textilma Ag RFID chip module
WO2014096140A1 (de) * 2012-12-19 2014-06-26 Forster Rohner Ag Bauelement, verfahren zur herstellung eines bauelements, bauelementanordnung, sowie verfahren zum applizieren eines bauelements
EP3251473B1 (en) * 2015-01-27 2018-12-05 Nederlandse Organisatie voor toegepast- natuurwetenschappelijk onderzoek TNO Flexible device module for fabric layer assembly and method for production
FR3039299B1 (fr) * 2015-07-21 2017-08-11 Systemes Et Tech Identification (Stid) Dispositif de radio-identification pour un element a identifier de forme tubulaire en environnement contraignant
US10411329B2 (en) 2016-01-20 2019-09-10 Apple Inc. Packaged devices with antennas
CN107545290A (zh) * 2016-06-24 2018-01-05 苏州赛尼诗电子科技有限公司 Rfid电子标签制作方法
KR101897641B1 (ko) * 2016-11-29 2018-10-04 현대오트론 주식회사 파워 모듈 패키지의 제조방법 및 이를 이용한 파워 모듈 패키지
DE102016123180A1 (de) * 2016-11-30 2018-05-30 Gottfried Wilhelm Leibniz Universität Hannover Verfahren zum Verbinden eines Halbleiterbauelements mit einem Gegenstück sowie Anordnung mit einem Halbleiterbauelement
US11913143B2 (en) 2019-03-08 2024-02-27 Apple Inc. Fabric with electrical components
RU199004U1 (ru) * 2019-08-09 2020-08-06 Общество с ограниченной ответственностью "Вендинг Трейд" Rfid антенна
US10970613B1 (en) 2019-09-18 2021-04-06 Sensormatic Electronics, LLC Systems and methods for providing tags adapted to be incorporated with or in items
US11443160B2 (en) 2019-09-18 2022-09-13 Sensormatic Electronics, LLC Systems and methods for laser tuning and attaching RFID tags to products
US11055588B2 (en) 2019-11-27 2021-07-06 Sensormatic Electronics, LLC Flexible water-resistant sensor tag
US11755874B2 (en) 2021-03-03 2023-09-12 Sensormatic Electronics, LLC Methods and systems for heat applied sensor tag
US11869324B2 (en) 2021-12-23 2024-01-09 Sensormatic Electronics, LLC Securing a security tag into an article

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5172303A (en) * 1990-11-23 1992-12-15 Motorola, Inc. Electronic component assembly
EP0688050A1 (fr) * 1994-06-15 1995-12-20 Philips Cartes Et Systemes Procédé d'assemblage de carte à circuit intégré et carte ainsi obtenue
JP3506002B2 (ja) * 1997-07-28 2004-03-15 松下電工株式会社 プリント配線板の製造方法
DE19732915C1 (de) * 1997-07-30 1998-12-10 Siemens Ag Verfahren zur Herstellung eines Chipmoduls
US6376769B1 (en) 1999-05-18 2002-04-23 Amerasia International Technology, Inc. High-density electronic package, and method for making same
US6717819B1 (en) * 1999-06-01 2004-04-06 Amerasia International Technology, Inc. Solderable flexible adhesive interposer as for an electronic package, and method for making same
US6759266B1 (en) * 2001-09-04 2004-07-06 Amkor Technology, Inc. Quick sealing glass-lidded package fabrication method
US7253735B2 (en) * 2003-03-24 2007-08-07 Alien Technology Corporation RFID tags and processes for producing RFID tags
JP2004333650A (ja) * 2003-05-01 2004-11-25 Brother Ind Ltd 無線識別ラベル用シート部材
DE10356153B4 (de) * 2003-12-02 2010-01-14 Infineon Technologies Ag Modul für kontaktlose Chipkarten oder Identifizierungssysteme
JP4876656B2 (ja) * 2006-03-22 2012-02-15 大日本印刷株式会社 Icカードの向き検査方法、icカードの向き検査装置及びicカードの向き検査プログラム
US8608080B2 (en) * 2006-09-26 2013-12-17 Feinics Amatech Teoranta Inlays for security documents
US7979975B2 (en) * 2007-04-10 2011-07-19 Feinics Amatech Teavanta Methods of connecting an antenna to a transponder chip
JP2009140087A (ja) * 2007-12-04 2009-06-25 Kyodo Printing Co Ltd 情報記録媒体及びその製造方法
US8522431B2 (en) * 2008-01-09 2013-09-03 Féines Amatech Teoranta Mounting and connecting an antenna wire in a transponder
US8613132B2 (en) * 2009-11-09 2013-12-24 Feinics Amatech Teoranta Transferring an antenna to an RFID inlay substrate
CN102129599B (zh) * 2011-03-11 2015-05-20 江苏中科方盛信息科技有限公司 Uhf带宽rfid洗涤专用标签及其设计制作方法
EP2562692B1 (en) * 2011-08-25 2013-10-09 Textilma Ag RFID chip module

Also Published As

Publication number Publication date
US9542636B2 (en) 2017-01-10
RU2014110523A (ru) 2015-09-27
WO2013026697A1 (en) 2013-02-28
RU2581941C2 (ru) 2016-04-20
EP2562692B1 (en) 2013-10-09
HK1177299A1 (en) 2013-08-16
US9208426B2 (en) 2015-12-08
CN103765446A (zh) 2014-04-30
CN103765446B (zh) 2017-02-15
US20140210078A1 (en) 2014-07-31
KR20140053275A (ko) 2014-05-07
EP2562692A1 (en) 2013-02-27
ES2439508T3 (es) 2014-01-23
JP2014524625A (ja) 2014-09-22
BR112014003401A2 (pt) 2017-03-01
CA2843203A1 (en) 2013-02-28
KR101609167B1 (ko) 2016-04-05
US20150262053A1 (en) 2015-09-17

Similar Documents

Publication Publication Date Title
JP5837982B2 (ja) Rfidチップモジュール
US5250469A (en) IC mounting circuit substrate and process for mounting the IC
CN102446906B (zh) 集成电路器件及其制造方法
US9853010B2 (en) Method of fabricating a semiconductor package
US8035033B2 (en) Wiring substrate with plurality of wiring and insulating layers with a solder resist layer covering a wiring layer on the outside of outer insulating layer but exposing the holes in the outer insulating layer
TWI419272B (zh) 具有凸柱/基座之散熱座及訊號凸柱之半導體晶片組體
KR102481332B1 (ko) 칩 카드 제조 방법, 및 상기 방법에 의해 획득된 칩 카드
EP2656700B1 (en) Circuit for a light emitting component and method of manufacturing the same
US10740670B2 (en) Methods of fabrication of chip cards and of chip card antenna supports
JP2007281160A (ja) 回路部品内蔵モジュールおよび該回路部品内蔵モジュールの製造方法
JP2008042064A (ja) セラミック配線基板とそれを用いた光学デバイス装置、パッケージおよびセラミック配線基板の製造方法
US9052479B2 (en) Optical board, method for manufacturing the same, and optical module
US6998539B2 (en) Standoff/mask structure for electrical interconnect
EP2639841A1 (en) Light-emitting device, and method for manufacturing circuit board
US11018288B2 (en) Metal-base substrate and semiconductor device
KR20040045017A (ko) 반도체 장치 및 반도체 장치의 제조 방법
JP2004206736A (ja) 半導体装置及びその製造方法
JP5886174B2 (ja) 非接触通信媒体の製造方法、非接触通信媒体、及びアンテナと回路装置の接続方法
KR101732813B1 (ko) 발광다이오드 어레이의 제조방법
CN100366132C (zh) 在用于容纳电子元件的基片中形成开孔的方法
US7255492B2 (en) Electro-optic surface mount light pipe and connector
JP2015228234A (ja) 非接触通信媒体の製造方法、及びアンテナと回路装置の接続方法
JP5989198B2 (ja) 非接触通信媒体の製造方法、及びアンテナと回路装置の接続方法
CN111933531A (zh) 一种基于激光键合的立体电路积层制造方法
JPH08274215A (ja) 半導体パッケージ

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20150130

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20150213

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20150512

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150603

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20151009

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20151106

R150 Certificate of patent or registration of utility model

Ref document number: 5837982

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees