JP5777467B2 - 制御装置およびプログラム - Google Patents
制御装置およびプログラム Download PDFInfo
- Publication number
- JP5777467B2 JP5777467B2 JP2011207133A JP2011207133A JP5777467B2 JP 5777467 B2 JP5777467 B2 JP 5777467B2 JP 2011207133 A JP2011207133 A JP 2011207133A JP 2011207133 A JP2011207133 A JP 2011207133A JP 5777467 B2 JP5777467 B2 JP 5777467B2
- Authority
- JP
- Japan
- Prior art keywords
- unit
- power supply
- interrupt request
- processing device
- elements
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Power Sources (AREA)
- Charge And Discharge Circuits For Batteries Or The Like (AREA)
Description
図1は、第1実施形態の制御装置100の概略構成の一例を示すブロック図である。制御装置100は、複数のデバイス1〜デバイスnの各々から、処理装置120に対して割り込み処理の実行を要求する割り込み要求を受信し、その受信した割り込み要求を処理装置120へ送信する。デバイスは、処理装置120に対して外部からデータを入力する機能、および、処理装置120から外部へデータを出力する機能のうちの少なくとも一方を有する装置であり、例えばキーボード、HDD、ネットワークインタフェース装置、タイマー装置などが挙げられる。処理装置120は、例えばCPU(Central Processing Unit)121やメモリ122などを含んで構成され得る。
次に、第2実施形態について説明する。第2実施形態では、制御装置100は、処理装置120が処理を実行しているアクティブ状態(稼動状態)の場合は、受信した割り込み要求を処理装置120へ送信する一方、処理装置120が何の処理も実行していないアイドル状態の場合は、所定の条件が成立したときにのみ、受信した割り込み要求を処理装置120へ送信する。以下、具体的な内容を説明する。なお、第1実施形態と共通する部分については、同一の符号を付して適宜に説明を省略する。
なお、ここでは、トリガー送信部84は、上述の状態変化信号、タイマー信号、および、受信信号の各々に応じて、トリガー信号の送信の可否を決定しているが、例えば状態変化信号、タイマー信号、および、受信信号のうちの何れか1つ、または、任意の2つの信号に応じて、トリガー信号の送信の可否を決定してもよい。要するに、トリガー送信部84は、上述の状態変化信号、タイマー信号、および、受信信号のうちの少なくとも1つの信号に応じて、トリガー信号の送信の可否を決定することができる。
処理装置120がアクティブ状態(稼動状態)であると判断された場合(ステップS11の結果:YES)、許可部83は、第2記憶部81に記憶された割り込み要求を処理装置120へ送信することを許可する許可信号を決定部50へ送信する(ステップS12)。また、許可部83は、受信部10で割り込み要求を受信したことを契機として動作を開始した場合は、当該受信した割り込み要求を処理装置120へ送信することを許可する許可信号を決定部50へ送信する。そして、許可処理は終了して許可部83の動作は停止する。
第3実施形態では、処理装置120、制御装置100および各デバイスが搭載された装置(例えばPCなどの端末装置)の電源の供給能力がしきい値を超えることを許可条件として採用している点で第2実施形態と相違する。以下、具体的な内容を説明する。なお、第2実施形態と共通する部分については、同一の符号を付して適宜に説明を省略する。
以上、本発明の実施形態を説明したが、上述の各実施形態は、例として提示したものであり、発明の範囲を限定することは意図していない。これら新規な実施形態は、その他の様々な形態で実施されることが可能であり、発明の要旨を逸脱しない範囲で、種々の省略、置き換え、変更を行うことができる。これら実施形態やその変形は、発明の範囲や要旨に含まれるとともに、特許請求の範囲に記載された発明とその均等の範囲に含まれる。
処理装置120を構成する要素の種類や数は任意である。例えば、処理装置120を構成する要素として、各種の情報を表示する機能を有する表示部が含まれてもよい。また、処理装置120を構成する各要素のモードの種類は任意である。例えば上述の「休止モード」は、要素の消費電力量に応じて、複数のモードに細分化されて設定されてもよい。また、上述の「稼動モード」は、要素が実際に動作している状態を示すアクティブモードと、要素が動作可能な状態で待機している状態を示すスタンバイモードとに分けられて設定されてもよい。そして、各モードに対応する起動時間が予め設定される。要するに、処理装置120を構成する要素ごとに、当該要素のモードと、起動時間とが対応付けられて第1記憶部30に記憶されていればよい。
例えば制御装置100は、受信部10で受信した割り込み要求の種類に応じて、起動する要素を絞り込むこともできる。例えば受信した割り込み要求により実行を要求された割り込み処理においてメモリ122が不要である場合は、制御装置100は、電源部130に対して、メモリ122への電力供給の実行を指示しない。すなわち、決定部50は、処理装置120を構成する複数の要素のうち、受信した割り込み要求により実行を要求された割り込み処理に用いられる要素の開始タイミングを決定する一方、他の要素(割り込み処理に不要な要素)の開始タイミングは決定しないこともできる。
受信部10で受信する割り込み要求の出力元は任意であり、上述のデバイス1〜デバイスnに限られるものではない。例えばデバイス1〜デバイスnの各々の状態を定期的にポーリングし、割り込み処理の実行の契機となる状態変化を検出した場合に、当該割り込み処理の実行を要求する信号(つまりは割り込み要求)を出力するポーリング部が制御装置100に設けられ、当該ポーリング部が割り込み要求の出力元となる構成であってもよい。要するに、受信部10が受信する割り込み要求は、外部から出力される割り込み要求であってもよいし、内部から出力される割り込み要求であってもよい。
図20に示すように、上述の供給能力検出部85は、第1実施形態における制御装置100内に設けられてもよい。供給能力検出部85が図17の構成の場合、受信部10で割り込み要求を受信すると、決定部50は、バッテリ残量検出部86に対して、バッテリ残量を通知することを要求する。この要求を受けたバッテリ残量検出部86は、バッテリにアクセスしてバッテリ残量を検出し、その検出したバッテリ残量を決定部50へ通知する。
また、供給能力検出部85が図18の構成の場合、受信部10で割り込み要求を受信すると、決定部50は、保持部88に保持されたバッテリ残量を読み出す。決定部50は、供給能力検出部85で検出されたバッテリ残量が所定の基準値を下回っていた場合は、受信した割り込み要求を、処理装置120へ送信しないことを決定する。要するに、電源部130の電力供給能力が所定の基準値を下回る状態で受信した割り込み要求は、処理装置120へ送信されずに廃棄される。
上述の第3記憶部82に記憶される許可条件は任意である。例えば、割り込み要求の数が2つであることを許可条件とすることもできる。以下では、第2記憶部81に割り込み要求が存在しない状態の下、第2実施形態の制御装置100に対して、ある割り込み要求(第1の割り込み要求と呼ぶ)が送信された後に、他の割り込み要求(第2の割り込み要求と呼ぶ)が送信される場合を例に挙げて説明する(併せて図14参照)。
例えば割り込み要求ごとに、許可条件が成立する記憶時間(しきい値時間と呼ぶ)が個別に設定されてもよい。いま、キーボードの入力により発生する割り込み要求1に対応するしきい値時間がt1に設定され、マウスの入力により発生する割り込み要求2に対応するしきい値時間がt2(<t1)に設定される場合を想定する。ここでは、第2記憶部81に記憶された何れかの割り込み要求の記憶時間が、当該割り込み要求に対応するしきい値時間を越えることが許可条件であるとする。
例えば処理装置120のアイドル状態が継続する時間長を示すアイドル時間が所定値を超えることを許可条件とすることもできる。この場合、例えば処理装置120がアイドル状態に遷移した時刻を記憶する記憶装置が設けられ、特定部40は、処理装置120がアクティブ状態(稼動状態)からアイドル状態に遷移したことを検知した場合、その時刻を記憶装置に書き込む。一例として、アイドル時間が100ms以上であることを許可条件とすることもできる。この変形例によれば、処理装置120が既に十分な時間にわたってアイドル状態を継続し、十分な省電力効果が得られている場合には、割り込み要求の到着とともに直ちに許可信号を出力することができる。
上述の各実施形態では、電源部130の電源はバッテリで構成されているが、これに限らず、電源の種類は任意である。例えば電源が太陽電池などで構成されてもよい。
20 判定部
22 状態検出部
24 状態受信部
26 保持部
30 第1記憶部
40 特定部
50 決定部
60 指示部
70 送信部
80 トリガー部
81 第2記憶部
82 第3記憶部
83 許可部
84 トリガー送信部
85 供給能力検出部
86 バッテリ残量検出部
87 バッテリ残量受信部
88 保持部
90 タイマー情報管理部
100 制御装置
120 処理装置
121 CPU
122 メモリ
130 電源部
Claims (27)
- 電圧を個別に制御可能な複数の要素を含んで構成される処理装置に対して割り込み処理の実行を要求する割り込み要求を受信する受信部と、
前記複数の要素の各々の状態を判定する判定部と、
前記判定部による判定結果に基づき、前記要素ごとに、電力の供給を受けて当該要素が動作可能な状態を示す稼動モードへ移行するのに要する時間を示す起動時間を特定する特定部と、
各前記要素の前記起動時間の差に基づいて、前記要素ごとに、電力供給を開始するタイミングを示す開始タイミングを決定する決定部と、
各前記要素に電力を供給するための電源部に対して、前記決定部により決定された前記開始タイミングに従って電力供給を実行するように指示する指示部と、
前記割り込み要求を前記処理装置へ送信する送信部と、
前記電源部の電力供給能力を検出する供給能力検出部と、を備え、
前記電源部の電力供給能力が所定の基準値を下回る状態で受信した前記割り込み要求は、前記処理装置へ送信されずに廃棄される、
制御装置。 - 電圧を個別に制御可能な複数の要素を含んで構成される処理装置に対して割り込み処理の実行を要求する割り込み要求を受信する受信部と、
前記複数の要素の各々の状態を判定する判定部と、
前記判定部による判定結果に基づき、前記要素ごとに、電力の供給を受けて当該要素が動作可能な状態を示す稼動モードへ移行するのに要する時間を示す起動時間を特定する特定部と、
各前記要素の前記起動時間の差に基づいて、前記要素ごとに、電力供給を開始するタイミングを示す開始タイミングを決定する決定部と、
各前記要素に電力を供給するための電源部に対して、前記決定部により決定された前記開始タイミングに従って電力供給を実行するように指示する指示部と、
前記割り込み要求を前記処理装置へ送信する送信部と
前記判定部により、前記処理装置が何の処理も実行していないアイドル状態であると判定され、所定の条件が成立しない場合は、前記受信部で受信した前記割り込み要求を、割り込み要求を記憶する第2記憶部に登録し、前記所定の条件が成立した場合もしくは前記処理装置が稼動状態であると判定された場合は、前記第2記憶部に記憶された前記割り込み要求を前記処理装置へ送信することを許可する許可部と、を備える、
制御装置。 - 前記所定の条件は、前記割り込み要求が前記第2記憶部に記憶され続ける時間長を示す記憶時間が所定値を超えることである、
請求項2に記載の制御装置。 - 前記所定の条件は、前記アイドル状態が継続する時間長を示すアイドル時間が所定値を超えることである、
請求項2に記載の制御装置。 - 前記決定部は、各前記要素の前記開始タイミングが、前記記憶時間が前記所定値を超える時刻よりも前になるように、各前記要素の前記開始タイミングを決定する、
請求項3に記載の制御装置。 - 前記決定部は、前記記憶時間が前記所定値を超える時刻に到達したときに、各前記要素が前記稼動モードへの移行を完了するように、各前記要素の前記開始タイミングを決定する、
請求項5に記載の制御装置。 - 電圧を個別に制御可能な複数の要素を含んで構成される処理装置に対して割り込み処理の実行を要求する割り込み要求を受信する受信部と、
前記複数の要素の各々の状態を判定する判定部と、
前記割り込み要求を前記処理装置へ送信する送信部と、
前記判定部により、前記処理装置が何の処理も実行していないアイドル状態であると判定され、所定の条件が成立しない場合は、前記受信部で受信した前記割り込み要求を、前記割り込み要求を記憶する第2記憶部に登録し、前記所定の条件が成立した場合もしくは前記処理装置が稼動状態であると判定された場合は、前記第2記憶部に記憶された前記割り込み要求を前記処理装置へ送信することを許可する許可部と、を備える、
制御装置。 - 前記所定の条件は、前記割り込み要求が前記第2記憶部に記憶され続ける時間長を示す記憶時間が所定値を超えることである、
請求項7に記載の制御装置。 - 前記所定の条件は、前記アイドル状態が継続する時間長を示すアイドル時間が所定値を超えることである、
請求項7に記載の制御装置。 - 電圧を個別に制御可能な複数の要素を含んで構成される処理装置に対して割り込み処理の実行を要求する割り込み要求を受信する受信部と、
前記割り込み要求を前記処理装置へ送信する送信部と、を有し、
前記複数の要素のうち、電力の供給を受けて当該要素が動作可能な状態を示す稼動モードへ移行するのに要する時間を示す起動時間が最も長い前記要素を示す基準要素の前記起動時間と、他の前記要素の前記起動時間との差に応じて、他の前記要素の、電力供給を開始するタイミングを示す開始タイミングが、前記基準要素の前記開始タイミングよりも遅くなるように、各前記要素に電力を供給するための電源部に対して電力供給を実行するように指示し、
前記電源部の電力供給能力が所定の基準値を下回る状態で受信した前記割り込み要求は、前記処理装置へ送信されずに廃棄される、
制御装置。 - 電圧を個別に制御可能な複数の要素を含んで構成される処理装置に対して割り込み処理の実行を要求する割り込み要求を受信する受信部と、
前記割り込み要求を前記処理装置へ送信する送信部と、を有し、
前記複数の要素のうち、電力の供給を受けて当該要素が動作可能な状態を示す稼動モードへ移行するのに要する時間を示す起動時間が最も長い前記要素を示す基準要素の前記起動時間と、他の前記要素の前記起動時間との差に応じて、他の前記要素の、電力供給を開始するタイミングを示す開始タイミングが、前記基準要素の前記開始タイミングよりも遅くなるように、各前記要素に電力を供給するための電源部に対して電力供給を実行するように指示し、
各前記要素に供給する電力を蓄えるバッテリの残量が所定の基準値を下回る状態で受信した前記割り込み要求は、前記処理装置へ送信されずに廃棄される、
制御装置。 - 電圧を個別に制御可能な複数の要素を含んで構成される処理装置に対して割り込み処理の実行を要求する割り込み要求を受信する受信部と、
前記割り込み要求を前記処理装置へ送信する送信部と、を有し、
前記複数の要素のうち、電力の供給を受けて当該要素が動作可能な状態を示す稼動モードへ移行するのに要する時間を示す起動時間が最も長い前記要素を示す基準要素の前記起動時間と、他の前記要素の前記起動時間との差に応じて、他の前記要素の、電力供給を開始するタイミングを示す開始タイミングが、前記基準要素の前記開始タイミングよりも遅くなるように、各前記要素に電力を供給するための電源部に対して電力供給を実行するように指示し、
各前記要素に供給する電力を生成する太陽電池の発電電圧が所定の基準値を下回る状態で受信した前記割り込み要求は、前記処理装置へ送信されずに廃棄される、
制御装置。 - 電圧を個別に制御可能な複数の要素を含んで構成される処理装置に対して割り込み処理の実行を要求する割り込み要求を受信する受信部と、
前記割り込み要求を前記処理装置へ送信する送信部と、を有し、
前記複数の要素のうち、電力の供給を受けて当該要素が動作可能な状態を示す稼動モードへ移行するのに要する時間を示す起動時間が最も長い前記要素を示す基準要素の前記起動時間と、他の前記要素の前記起動時間との差に応じて、他の前記要素の、電力供給を開始するタイミングを示す開始タイミングが、前記基準要素の前記開始タイミングよりも遅くなるように、各前記要素に電力を供給するための電源部に対して電力供給を実行するように指示し、
各前記要素に供給する電力を生成する太陽電池の発電電流が所定の基準値を下回る状態で受信した前記割り込み要求は、前記処理装置へ送信されずに廃棄される、
制御装置。 - 電圧を個別に制御可能な複数の要素を含んで構成される処理装置に対して割り込み処理の実行を要求する割り込み要求を受信する受信部と、
前記複数の要素の各々の状態を判定する判定部と、
前記判定部による判定結果に基づき、前記要素ごとに、電力の供給を受けて当該要素が動作可能な状態を示す稼動モードへ移行するのに要する時間を示す起動時間を特定する特定部と、
各前記要素の前記起動時間の差に基づいて、前記要素ごとに、電力供給を開始するタイミングを示す開始タイミングを決定する決定部と、
各前記要素に電力を供給するための電源部に対して、前記決定部により決定された前記開始タイミングに従って電力供給を実行するように指示する指示部と、
前記割り込み要求を前記処理装置へ送信する送信部と、
前記電源部の電力供給能力を検出する供給能力検出部と、を備え、
前記電源部の電力供給能力が所定の基準値を下回る状態で受信した前記割り込み要求は、前記処理装置へ送信されずに廃棄される、
半導体装置。 - 電圧を個別に制御可能な複数の要素を含んで構成される処理装置に対して割り込み処理の実行を要求する割り込み要求を受信する受信部と、
前記複数の要素の各々の状態を判定する判定部と、
前記判定部による判定結果に基づき、前記要素ごとに、電力の供給を受けて当該要素が動作可能な状態を示す稼動モードへ移行するのに要する時間を示す起動時間を特定する特定部と、
各前記要素の前記起動時間の差に基づいて、前記要素ごとに、電力供給を開始するタイミングを示す開始タイミングを決定する決定部と、
各前記要素に電力を供給するための電源部に対して、前記決定部により決定された前記開始タイミングに従って電力供給を実行するように指示する指示部と、
前記割り込み要求を前記処理装置へ送信する送信部と
前記判定部により、前記処理装置が何の処理も実行していないアイドル状態であると判定され、所定の条件が成立しない場合は、前記受信部で受信した前記割り込み要求を、割り込み要求を記憶する第2記憶部に登録し、前記所定の条件が成立した場合もしくは前記処理装置が稼動状態であると判定された場合は、前記第2記憶部に記憶された前記割り込み要求を前記処理装置へ送信することを許可する許可部と、を備える、
半導体装置。 - 電圧を個別に制御可能な複数の要素を含んで構成される処理装置に対して割り込み処理の実行を要求する割り込み要求を受信する受信部と、
前記複数の要素の各々の状態を判定する判定部と、
前記割り込み要求を前記処理装置へ送信する送信部と、
前記判定部により、前記処理装置が何の処理も実行していないアイドル状態であると判定され、所定の条件が成立しない場合は、前記受信部で受信した前記割り込み要求を、前記割り込み要求を記憶する第2記憶部に登録し、前記所定の条件が成立した場合もしくは前記処理装置が稼動状態であると判定された場合は、前記第2記憶部に記憶された前記割り込み要求を前記処理装置へ送信することを許可する許可部と、を備える、
半導体装置。 - 電圧を個別に制御可能な複数の要素を含んで構成される処理装置に対して割り込み処理の実行を要求する割り込み要求を受信する受信部と、
前記割り込み要求を前記処理装置へ送信する送信部と、を有し、
前記複数の要素のうち、電力の供給を受けて当該要素が動作可能な状態を示す稼動モードへ移行するのに要する時間を示す起動時間が最も長い前記要素を示す基準要素の前記起動時間と、他の前記要素の前記起動時間との差に応じて、他の前記要素の、電力供給を開始するタイミングを示す開始タイミングが、前記基準要素の前記開始タイミングよりも遅くなるように、各前記要素に電力を供給するための電源部に対して電力供給を実行するように指示し、
前記電源部の電力供給能力が所定の基準値を下回る状態で受信した前記割り込み要求は、前記処理装置へ送信されずに廃棄される、
半導体装置。 - 電圧を個別に制御可能な複数の要素を含んで構成される処理装置に対して割り込み処理の実行を要求する割り込み要求を受信する受信部と、
前記割り込み要求を前記処理装置へ送信する送信部と、を有し、
前記複数の要素のうち、電力の供給を受けて当該要素が動作可能な状態を示す稼動モードへ移行するのに要する時間を示す起動時間が最も長い前記要素を示す基準要素の前記起動時間と、他の前記要素の前記起動時間との差に応じて、他の前記要素の、電力供給を開始するタイミングを示す開始タイミングが、前記基準要素の前記開始タイミングよりも遅くなるように、各前記要素に電力を供給するための電源部に対して電力供給を実行するように指示し、
各前記要素に供給する電力を蓄えるバッテリの残量が所定の基準値を下回る状態で受信した前記割り込み要求は、前記処理装置へ送信されずに廃棄される、
半導体装置。 - 電圧を個別に制御可能な複数の要素を含んで構成される処理装置に対して割り込み処理の実行を要求する割り込み要求を受信する受信部と、
前記割り込み要求を前記処理装置へ送信する送信部と、を有し、
前記複数の要素のうち、電力の供給を受けて当該要素が動作可能な状態を示す稼動モードへ移行するのに要する時間を示す起動時間が最も長い前記要素を示す基準要素の前記起動時間と、他の前記要素の前記起動時間との差に応じて、他の前記要素の、電力供給を開始するタイミングを示す開始タイミングが、前記基準要素の前記開始タイミングよりも遅くなるように、各前記要素に電力を供給するための電源部に対して電力供給を実行するように指示し、
各前記要素に供給する電力を生成する太陽電池の発電電圧が所定の基準値を下回る状態で受信した前記割り込み要求は、前記処理装置へ送信されずに廃棄される、
半導体装置。 - 電圧を個別に制御可能な複数の要素を含んで構成される処理装置に対して割り込み処理の実行を要求する割り込み要求を受信する受信部と、
前記割り込み要求を前記処理装置へ送信する送信部と、を有し、
前記複数の要素のうち、電力の供給を受けて当該要素が動作可能な状態を示す稼動モードへ移行するのに要する時間を示す起動時間が最も長い前記要素を示す基準要素の前記起動時間と、他の前記要素の前記起動時間との差に応じて、他の前記要素の、電力供給を開始するタイミングを示す開始タイミングが、前記基準要素の前記開始タイミングよりも遅くなるように、各前記要素に電力を供給するための電源部に対して電力供給を実行するように指示し、
各前記要素に供給する電力を生成する太陽電池の発電電流が所定の基準値を下回る状態で受信した前記割り込み要求は、前記処理装置へ送信されずに廃棄される、
半導体装置。 - 電圧を個別に制御可能な複数の要素を含んで構成される処理装置に対して割り込み処理の実行を要求する割り込み要求を受信する受信ステップと、
前記複数の要素の各々の状態を判定する判定ステップと、
前記判定ステップによる判定結果に基づき、前記要素ごとに、電力の供給を受けて当該要素が動作可能な状態を示す稼動モードへ移行するのに要する時間を示す起動時間を特定する特定ステップと、
各前記要素の前記起動時間の差に基づいて、前記要素ごとに、電力供給を開始するタイミングを示す開始タイミングを決定する決定ステップと、
各前記要素に電力を供給するための電源部に対して、前記開始タイミングに従って電力供給を実行するように指示する指示ステップと、
前記割り込み要求を前記処理装置へ送信する送信ステップと、
前記電源部の電力供給能力を検出する供給能力検出ステップと、をコンピュータに実行させ、
前記電源部の電力供給能力が所定の基準値を下回る状態で受信した前記割り込み要求は、前記処理装置へ送信されずに廃棄される、
プログラム。 - 電圧を個別に制御可能な複数の要素を含んで構成される処理装置に対して割り込み処理の実行を要求する割り込み要求を受信する受信ステップと、
前記複数の要素の各々の状態を判定する判定ステップと、
前記判定ステップによる判定結果に基づき、前記要素ごとに、電力の供給を受けて当該要素が動作可能な状態を示す稼動モードへ移行するのに要する時間を示す起動時間を特定する特定ステップと、
各前記要素の前記起動時間の差に基づいて、前記要素ごとに、電力供給を開始するタイミングを示す開始タイミングを決定する決定ステップと、
各前記要素に電力を供給するための電源部に対して、前記開始タイミングに従って電力供給を実行するように指示する指示ステップと、
前記割り込み要求を前記処理装置へ送信する送信ステップと、
前記判定ステップにより、前記処理装置が何の処理も実行していないアイドル状態であると判定され、所定の条件が成立しない場合は、前記受信ステップで受信した前記割り込み要求を、割り込み要求を記憶する第2記憶部に登録し、前記所定の条件が成立した場合もしくは前記処理装置が稼動状態であると判定された場合は、前記第2記憶部に記憶された前記割り込み要求を前記処理装置へ送信することを許可する許可ステップと、をコンピュータに実行させるためのプログラム。 - 電圧を個別に制御可能な複数の要素を含んで構成される処理装置に対して割り込み処理の実行を要求する割り込み要求を受信する受信ステップと、
前記複数の要素の各々の状態を判定する判定ステップと、
前記割り込み要求を前記処理装置へ送信する送信ステップと、
前記判定ステップにより、前記処理装置が何の処理も実行していないアイドル状態であると判定され、所定の条件が成立しない場合は、前記受信ステップで受信した前記割り込み要求を、前記割り込み要求を記憶する第2記憶部に登録し、前記所定の条件が成立した場合もしくは前記処理装置が稼動状態であると判定された場合は、前記第2記憶部に記憶された前記割り込み要求を前記処理装置へ送信することを許可する許可ステップと、をコンピュータに実行させるためのプログラム。 - 電圧を個別に制御可能な複数の要素を含んで構成される処理装置に対して割り込み処理の実行を要求する割り込み要求を受信する受信ステップと、
前記割り込み要求を前記処理装置へ送信する送信ステップと、コンピュータに実行させ、
前記複数の要素のうち、電力の供給を受けて当該要素が動作可能な状態を示す稼動モードへ移行するのに要する時間を示す起動時間が最も長い前記要素を示す基準要素の前記起動時間と、他の前記要素の前記起動時間との差に応じて、他の前記要素の、電力供給を開始するタイミングを示す開始タイミングが、前記基準要素の前記開始タイミングよりも遅くなるように、各前記要素に電力を供給するための電源部に対して電力供給を実行するように指示し、
前記電源部の電力供給能力が所定の基準値を下回る状態で受信した前記割り込み要求は、前記処理装置へ送信されずに廃棄される、
プログラム。 - 電圧を個別に制御可能な複数の要素を含んで構成される処理装置に対して割り込み処理の実行を要求する割り込み要求を受信する受信ステップと、
前記割り込み要求を前記処理装置へ送信する送信ステップと、コンピュータに実行させ、
前記複数の要素のうち、電力の供給を受けて当該要素が動作可能な状態を示す稼動モードへ移行するのに要する時間を示す起動時間が最も長い前記要素を示す基準要素の前記起動時間と、他の前記要素の前記起動時間との差に応じて、他の前記要素の、電力供給を開始するタイミングを示す開始タイミングが、前記基準要素の前記開始タイミングよりも遅くなるように、各前記要素に電力を供給するための電源部に対して電力供給を実行するように指示し、
各前記要素に供給する電力を蓄えるバッテリの残量が所定の基準値を下回る状態で受信した前記割り込み要求は、前記処理装置へ送信されずに廃棄される、
プログラム。 - 電圧を個別に制御可能な複数の要素を含んで構成される処理装置に対して割り込み処理の実行を要求する割り込み要求を受信する受信ステップと、
前記割り込み要求を前記処理装置へ送信する送信ステップと、コンピュータに実行させ、
前記複数の要素のうち、電力の供給を受けて当該要素が動作可能な状態を示す稼動モードへ移行するのに要する時間を示す起動時間が最も長い前記要素を示す基準要素の前記起動時間と、他の前記要素の前記起動時間との差に応じて、他の前記要素の、電力供給を開始するタイミングを示す開始タイミングが、前記基準要素の前記開始タイミングよりも遅くなるように、各前記要素に電力を供給するための電源部に対して電力供給を実行するように指示し、
各前記要素に供給する電力を生成する太陽電池の発電電圧が所定の基準値を下回る状態で受信した前記割り込み要求は、前記処理装置へ送信されずに廃棄される、
プログラム。 - 電圧を個別に制御可能な複数の要素を含んで構成される処理装置に対して割り込み処理の実行を要求する割り込み要求を受信する受信ステップと、
前記割り込み要求を前記処理装置へ送信する送信ステップと、コンピュータに実行させ、
前記複数の要素のうち、電力の供給を受けて当該要素が動作可能な状態を示す稼動モードへ移行するのに要する時間を示す起動時間が最も長い前記要素を示す基準要素の前記起動時間と、他の前記要素の前記起動時間との差に応じて、他の前記要素の、電力供給を開始するタイミングを示す開始タイミングが、前記基準要素の前記開始タイミングよりも遅くなるように、各前記要素に電力を供給するための電源部に対して電力供給を実行するように指示し、
各前記要素に供給する電力を生成する太陽電池の発電電流が所定の基準値を下回る状態で受信した前記割り込み要求は、前記処理装置へ送信されずに廃棄される、
プログラム。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011207133A JP5777467B2 (ja) | 2011-09-22 | 2011-09-22 | 制御装置およびプログラム |
US13/622,514 US20130091372A1 (en) | 2011-09-22 | 2012-09-19 | Control device and computer program product |
CN201510387404.5A CN105159426A (zh) | 2011-09-22 | 2012-09-21 | 控制设备和控制方法 |
TW101134799A TWI451337B (zh) | 2011-09-22 | 2012-09-21 | 控制裝置及電腦程式產品 |
CN201210355544.0A CN103064500B (zh) | 2011-09-22 | 2012-09-21 | 控制设备和控制方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011207133A JP5777467B2 (ja) | 2011-09-22 | 2011-09-22 | 制御装置およびプログラム |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2013069110A JP2013069110A (ja) | 2013-04-18 |
JP5777467B2 true JP5777467B2 (ja) | 2015-09-09 |
Family
ID=48042895
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011207133A Expired - Fee Related JP5777467B2 (ja) | 2011-09-22 | 2011-09-22 | 制御装置およびプログラム |
Country Status (4)
Country | Link |
---|---|
US (1) | US20130091372A1 (ja) |
JP (1) | JP5777467B2 (ja) |
CN (2) | CN105159426A (ja) |
TW (1) | TWI451337B (ja) |
Families Citing this family (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5340335B2 (ja) * | 2011-03-24 | 2013-11-13 | 株式会社東芝 | 情報処理装置 |
JP5674613B2 (ja) | 2011-09-22 | 2015-02-25 | 株式会社東芝 | 制御システム、制御方法およびプログラム |
JP5674611B2 (ja) | 2011-09-22 | 2015-02-25 | 株式会社東芝 | 制御システム、制御方法およびプログラム |
JP2013149093A (ja) | 2012-01-19 | 2013-08-01 | Toshiba Corp | 制御装置、制御方法、プログラムおよび電子機器 |
JP6113538B2 (ja) | 2012-03-23 | 2017-04-12 | 株式会社東芝 | 制御装置、制御方法、プログラムおよび半導体装置 |
JP5677376B2 (ja) | 2012-07-06 | 2015-02-25 | 株式会社東芝 | メモリ制御装置、半導体装置、およびシステムボード |
JP5787852B2 (ja) | 2012-09-07 | 2015-09-30 | 株式会社東芝 | 制御装置、情報処理装置、制御方法およびプログラム |
JP5696110B2 (ja) | 2012-09-19 | 2015-04-08 | 株式会社東芝 | 電源システム、電源制御装置およびプログラム |
JP5802637B2 (ja) | 2012-09-21 | 2015-10-28 | 株式会社東芝 | 情報処理装置、情報処理方法およびプログラム |
JP6054203B2 (ja) | 2013-02-28 | 2016-12-27 | 株式会社東芝 | 情報処理装置、デバイス制御方法及びプログラム |
JP6116941B2 (ja) | 2013-02-28 | 2017-04-19 | 株式会社東芝 | 情報処理装置 |
JP6071647B2 (ja) | 2013-02-28 | 2017-02-01 | 株式会社東芝 | 情報処理装置、動作状態制御方法及びプログラム |
JP6087662B2 (ja) | 2013-02-28 | 2017-03-01 | 株式会社東芝 | 制御装置、制御プログラム及び情報処理システム |
JP2015064676A (ja) | 2013-09-24 | 2015-04-09 | 株式会社東芝 | 情報処理装置、半導体装置、情報処理方法およびプログラム |
CN104575586B (zh) * | 2013-10-15 | 2019-02-22 | 恩智浦美国有限公司 | 基于错误信息的存储器设备保持模式 |
JP6184891B2 (ja) | 2014-03-12 | 2017-08-23 | 東芝メモリ株式会社 | 情報処理装置、半導体チップ、情報処理方法およびプログラム |
US9568987B2 (en) | 2015-03-10 | 2017-02-14 | Kabushiki Kaisha Toshiba | Memory system, method of controlling memory system having volatile memory and nonvolatile memory, and controller |
JP6665735B2 (ja) * | 2016-08-31 | 2020-03-13 | コニカミノルタ株式会社 | 画像形成装置、画像形成装置の制御方法、およびプログラム |
JP2018195905A (ja) * | 2017-05-15 | 2018-12-06 | オリンパス株式会社 | データ処理装置 |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0668587A (ja) * | 1992-08-20 | 1994-03-11 | Toshiba Corp | ディスクドライブ装置 |
JP3404723B2 (ja) * | 1994-06-22 | 2003-05-12 | 株式会社安川電機 | 突入電流防止装置と方法 |
JPH10283057A (ja) * | 1997-04-04 | 1998-10-23 | Mitsubishi Electric Corp | 情報処理装置並びにクロック一時停止及び周波数選択方法 |
US6458008B1 (en) * | 2000-09-05 | 2002-10-01 | Jamie Hyneman | Remote control device with gyroscopic stabilization and directional control |
US7417971B2 (en) * | 2002-10-04 | 2008-08-26 | Ntt Docomo, Inc. | Method and apparatus for dormant mode support with paging |
JP2005111715A (ja) * | 2003-10-03 | 2005-04-28 | Seiko Epson Corp | 印刷装置及びその制御方法 |
JP2005115720A (ja) * | 2003-10-09 | 2005-04-28 | Sony Corp | 情報処理装置及びこれに用いるプログラム |
US7493620B2 (en) * | 2004-06-18 | 2009-02-17 | Hewlett-Packard Development Company, L.P. | Transfer of waiting interrupts |
JP2006277558A (ja) * | 2005-03-30 | 2006-10-12 | Fujitsu Ten Ltd | 信号変化検出装置及び信号変化検出方法 |
US7683697B2 (en) * | 2008-05-30 | 2010-03-23 | Freescale Semiconductor, Inc. | Circuitry and method for buffering a power mode control signal |
JP5283078B2 (ja) * | 2009-01-13 | 2013-09-04 | セイコーインスツル株式会社 | 検出回路及びセンサ装置 |
JP2011065072A (ja) * | 2009-09-18 | 2011-03-31 | Fuji Xerox Co Ltd | 画像形成装置、および制御構造体 |
JP5359742B2 (ja) * | 2009-09-29 | 2013-12-04 | 富士ゼロックス株式会社 | 省電力制御装置、画像形成装置、及びプログラム |
TWM405680U (en) * | 2010-12-15 | 2011-06-11 | Kinpo Elect Inc | Power control circuit, power control power control apparatus and portable electronic device having the same |
TWM411070U (en) * | 2011-02-10 | 2011-09-01 | Aba Electronics Technology Co Ltd | 8A) Energy-saving Remote Image Receiver control device |
JP5318139B2 (ja) * | 2011-03-24 | 2013-10-16 | 株式会社東芝 | 制御装置およびプログラム |
JP5284401B2 (ja) * | 2011-03-24 | 2013-09-11 | 株式会社東芝 | 動作切替装置およびプログラム |
-
2011
- 2011-09-22 JP JP2011207133A patent/JP5777467B2/ja not_active Expired - Fee Related
-
2012
- 2012-09-19 US US13/622,514 patent/US20130091372A1/en not_active Abandoned
- 2012-09-21 CN CN201510387404.5A patent/CN105159426A/zh not_active Withdrawn
- 2012-09-21 CN CN201210355544.0A patent/CN103064500B/zh not_active Expired - Fee Related
- 2012-09-21 TW TW101134799A patent/TWI451337B/zh not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
TW201324363A (zh) | 2013-06-16 |
CN103064500B (zh) | 2015-07-22 |
US20130091372A1 (en) | 2013-04-11 |
CN105159426A (zh) | 2015-12-16 |
CN103064500A (zh) | 2013-04-24 |
TWI451337B (zh) | 2014-09-01 |
JP2013069110A (ja) | 2013-04-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5777467B2 (ja) | 制御装置およびプログラム | |
JP5318139B2 (ja) | 制御装置およびプログラム | |
US10241551B2 (en) | Control and synchronization mechanism for a complex distributed power management system | |
JP2006516780A (ja) | デバッグの間データ処理システムを制御するための方法および装置 | |
JP2009151789A (ja) | 低電力モードに入る前にハードウェアで駆動されるプロセッサのステートを記憶する装置 | |
US8117474B2 (en) | CPU clock control during cache memory stall | |
US9477293B2 (en) | Embedded controller for power-saving and method thereof | |
JP2015170292A (ja) | 半導体装置 | |
US9552050B2 (en) | Information processing device, printing device, and control method | |
JP2014130424A (ja) | 電子機器、及びデバイス接続可否判定方法 | |
US20150261283A1 (en) | Communication device | |
US10459503B2 (en) | Electronic system, terminal device, and function expansion device | |
JP6675220B2 (ja) | 画像形成装置及びその制御方法、並びにプログラム | |
JP5783348B2 (ja) | 制御装置、制御プログラム、画像形成装置 | |
JP6252799B2 (ja) | 演算処理装置およびその制御方法 | |
EP3029544A1 (en) | Function control device apparatus including same and communication establishing method | |
JP2014060686A (ja) | 半導体装置 | |
CN107977294B (zh) | 监控电子元件温度的方法及装置 | |
JP7302303B2 (ja) | 画像処理装置、画像処理方法、及びプログラム | |
JP2019057132A (ja) | 電子機器、通信処理方法及びプログラム | |
JP2014048865A (ja) | 情報処理装置、および画像処理装置 | |
EP2555121B1 (en) | Communication control device, information processing apparatus, and path selecting method | |
KR20230104625A (ko) | Ap 구동형 링크 복구에 대해 대기 시에 모뎀 안정화를 위한 시스템 및 방법 | |
JP2014071834A (ja) | 通信装置およびプログラム | |
JP2018181129A (ja) | 演算処理装置、情報処理装置及び演算処理装置の制御方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20131001 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20140611 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140805 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20141006 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150310 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150416 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150609 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150707 |
|
LAPS | Cancellation because of no payment of annual fees |