JP5468224B2 - フラッシュメモリ装置及びそのプログラム方法 - Google Patents
フラッシュメモリ装置及びそのプログラム方法 Download PDFInfo
- Publication number
- JP5468224B2 JP5468224B2 JP2008235102A JP2008235102A JP5468224B2 JP 5468224 B2 JP5468224 B2 JP 5468224B2 JP 2008235102 A JP2008235102 A JP 2008235102A JP 2008235102 A JP2008235102 A JP 2008235102A JP 5468224 B2 JP5468224 B2 JP 5468224B2
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- high voltage
- program
- control circuit
- flash memory
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 claims description 19
- 230000004044 response Effects 0.000 claims description 11
- 239000004065 semiconductor Substances 0.000 claims description 6
- 238000010586 diagram Methods 0.000 description 14
- 230000006378 damage Effects 0.000 description 3
- 238000012545 processing Methods 0.000 description 3
- 238000012360 testing method Methods 0.000 description 3
- 238000012795 verification Methods 0.000 description 3
- 230000015556 catabolic process Effects 0.000 description 1
- 238000012937 correction Methods 0.000 description 1
- 238000013500 data storage Methods 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/04—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
- G11C16/0483—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells having several storage transistors connected in series
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/08—Address circuits; Decoders; Word-line control circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
- G11C16/12—Programming voltage switching circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/34—Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
- G11C5/145—Applications of charge pumps; Boosted voltage circuits; Clamp circuits therefor
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Read Only Memory (AREA)
Description
ポンプクロックCLK_VPPが印加されると、高電圧発生部130はチャージポンプ動作により高電圧Vppを発生する。
実施の形態として、前記フラッシュメモリ装置及び前記メモリコントローラは、一つの半導体装置に集積される。
実施の形態として、前記フラッシュメモリ装置及び前記メモリコントローラは、メモリカードに集積される。
Claims (19)
- 複数のメモリブロックを有するメモリセルアレイと、
プログラム電圧を選択されたワード線に提供するための行デコーダと、
前記メモリセルアレイと前記行デコーダとの間に連結され、前記複数のメモリブロックのうち一つまたはそれ以上を選択するためのブロック選択回路と、
前記ブロック選択回路に高電圧を提供し、前記行デコーダにプログラム電圧を提供する高電圧発生回路と、を含み、
前記高電圧発生回路は、
チャージポンプと、
前記チャージポンプを制御して前記高電圧を提供する高電圧制御回路と、
前記高電圧を用いて前記プログラム電圧を提供するプログラム電圧制御回路とを含み、
前記高電圧制御回路及び前記プログラム電圧制御回路は、同じコード信号に応じて動作するフラッシュメモリ装置。 - 前記高電圧制御回路及び前記プログラム電圧制御回路は同じ構造を有する請求項1に記載のフラッシュメモリ装置。
- 前記高電圧を受信し、前記高電圧より予め設定されたレベルだけ低い前記プログラム電圧を提供する電圧差発生器をさらに含み、
前記プログラム電圧制御回路は、前記電圧差発生器から前記プログラム電圧を受信し、前記プログラム電圧のレベルを制御する請求項1に記載のフラッシュメモリ装置。 - 前記高電圧制御回路及び前記プログラム電圧制御回路は、前記コード信号に応じて前記高電圧と前記プログラム電圧との電圧差を一定に維持する請求項3に記載のフラッシュメモリ装置。
- 前記ブロック選択回路は、前記行デコーダと前記メモリセルアレイとの間に直列に連結された複数のトランジスタを含み、
前記電圧差は、前記複数のトランジスタの各々のしきい値電圧より大きいことを特徴とする請求項4に記載のフラッシュメモリ装置。 - プログラム動作を制御する制御ロジックをさらに含み、
前記プログラム動作時に、前記高電圧制御回路及び前記プログラム電圧制御回路は、前記コード信号に応じて前記高電圧と前記プログラム電圧との間の電圧差が維持されるように各々前記高電圧及び前記プログラム電圧を段階的に上昇させる請求項5に記載のフラッシュメモリ装置。 - 前記高電圧発生回路は、前記高電圧制御回路から提供された分配電圧を基準電圧と比較し、前記比較結果に基づいて前記チャージポンプを制御する比較器をさらに含む請求項5に記載のフラッシュメモリ装置。
- 前記プログラム電圧制御回路は前記プログラム電圧が提供される経路から電流を流出するように制御して前記プログラム電圧のレベルを制御する請求項7に記載のフラッシュメモリ装置。
- 前記高電圧制御回路は、
前記高電圧を分配し、前記分配された電圧を前記比較器に提供するための第1分配器と、
前記コード信号に応じて前記第1分配器を制御するための第1分配制御機とを含む請求項8に記載のフラッシュメモリ装置。 - 前記プログラム電圧制御回路は、
前記プログラム電圧が提供される経路から電流を流出するように制御するための第2分配器と、
前記コード信号に応じて前記第2分配器を制御するための第2分配制御機とを含み、
前記第1分配器と前記第2分配器との構造は同じである請求項9に記載のフラッシュメモリ装置。 - 前記電圧差は制御可能である請求項5に記載のフラッシュメモリ装置。
- 複数のメモリブロックを有するメモリセルアレイと、プログラム電圧を選択されたワード線に提供するための行デコーダと、前記メモリセルアレイと前記行デコーダとの間に連結され、前記複数のメモリブロックのうち一つまたはそれ以上を選択するためのブロック選択回路と、前記ブロック選択回路に高電圧を提供し、前記行デコーダにプログラム電圧を提供する高電圧発生回路と、を含むフラッシュメモリ装置の前記高電圧及び前記高電圧に対応する前記プログラム電圧の発生の制御方法であって、
コード信号に応じて電源電圧より高い前記高電圧を発生するステップと、
前記コード信号に応じて、前記高電圧を用いて前記高電圧との間に予め設定された電圧差を有する前記プログラム電圧を誘導するステップとを含む制御方法。 - 前記電圧差は制御可能である請求項12に記載の制御方法。
- 前記プログラム電圧は前記プログラム電圧が提供される経路から電流を流出する量を制御することによって前記高電圧から誘導される請求項13に記載の制御方法。
- 前記コード信号に応じて前記電圧差を維持しつつ、前記高電圧及び前記プログラム電圧を段階的に上昇させるステップをさらに含む請求項14に記載の制御方法。
- メモリシステムであって、
フラッシュメモリ装置と、
前記フラッシュメモリ装置を制御するためのメモリコントローラとを含み、
前記フラッシュメモリ装置は、
複数のメモリブロックを有するメモリセルアレイと、
プログラム電圧を選択されたワード線に提供するための行デコーダと、
前記メモリセルアレイと前記行デコーダとの間に連結され、前記複数のメモリブロックのうち一つまたはそれ以上を選択するためのブロック選択回路と、
前記ブロック選択回路に高電圧を提供し、前記行デコーダにプログラム電圧を提供する高電圧発生回路と、を含み、
前記高電圧発生回路は、
チャージポンプと、
前記チャージポンプを制御して前記高電圧を提供する高電圧制御回路と、
前記高電圧を用いて前記プログラム電圧を提供するプログラム電圧制御回路と、を含み、
前記高電圧制御回路及び前記プログラム電圧制御回路は、同じコード信号に応じて動作するメモリシステム。 - 前記高電圧制御回路及び前記プログラム電圧制御回路は、同じ構造を有する請求項16に記載のメモリシステム。
- 前記フラッシュメモリ装置及び前記メモリコントローラは、一つの半導体装置に集積される請求項16に記載のメモリシステム。
- 前記フラッシュメモリ装置及び前記メモリコントローラは、メモリカードに集積される請求項16に記載のメモリシステム。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2007-0096338 | 2007-09-21 | ||
KR1020070096338A KR101354608B1 (ko) | 2007-09-21 | 2007-09-21 | 플래시 메모리 장치 및 그것의 프로그램 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009076193A JP2009076193A (ja) | 2009-04-09 |
JP5468224B2 true JP5468224B2 (ja) | 2014-04-09 |
Family
ID=40471408
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008235102A Active JP5468224B2 (ja) | 2007-09-21 | 2008-09-12 | フラッシュメモリ装置及びそのプログラム方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US7817471B2 (ja) |
JP (1) | JP5468224B2 (ja) |
KR (1) | KR101354608B1 (ja) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8625382B2 (en) | 2011-06-24 | 2014-01-07 | Micron Technology, Inc. | Block-row decoders, memory block-row decoders, memories, methods for deselecting a decoder of a memory and methods of selecting a block of memory |
CN103811065B (zh) * | 2014-03-07 | 2017-12-08 | 上海华虹宏力半导体制造有限公司 | 非易失性存储器系统 |
KR102499388B1 (ko) | 2016-07-15 | 2023-02-14 | 에스케이하이닉스 주식회사 | 음의 전압 생성 장치를 포함하는 메모리 장치 |
TWI602058B (zh) * | 2016-09-08 | 2017-10-11 | 宜鼎國際股份有限公司 | 具備實體銷毀功能之快閃記憶體裝置 |
US10860918B2 (en) | 2018-08-21 | 2020-12-08 | Silicon Storage Technology, Inc. | Analog neural memory system for deep learning neural network comprising multiple vector-by-matrix multiplication arrays and shared components |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5943263A (en) | 1997-01-08 | 1999-08-24 | Micron Technology, Inc. | Apparatus and method for programming voltage protection in a non-volatile memory system |
JP3702229B2 (ja) * | 2002-01-16 | 2005-10-05 | 株式会社東芝 | 半導体記憶装置 |
JP3908957B2 (ja) | 2002-01-24 | 2007-04-25 | シャープ株式会社 | 不揮発性半導体メモリ装置 |
KR100609576B1 (ko) * | 2004-10-05 | 2006-08-09 | 에스티마이크로일렉트로닉스 엔.브이. | 플래쉬 메모리 소자의 블럭 스위치 |
KR100784861B1 (ko) | 2005-10-10 | 2007-12-14 | 삼성전자주식회사 | 플래시 메모리 장치 및 그것을 위한 전압 발생회로 |
KR100648295B1 (ko) | 2005-10-12 | 2006-11-23 | 삼성전자주식회사 | 플래시 메모리 장치 및 그것을 위한 전압 발생회로 |
KR100655430B1 (ko) * | 2005-11-17 | 2006-12-08 | 삼성전자주식회사 | 플래시 메모리 장치 및 그것의 워드 라인 인에이블 방법 |
KR100729353B1 (ko) | 2005-11-22 | 2007-06-15 | 삼성전자주식회사 | 통합된 레귤레이터/펌프 구조를 갖는 플래시 메모리 장치 |
KR100733953B1 (ko) * | 2006-06-15 | 2007-06-29 | 삼성전자주식회사 | 플래시 메모리 장치의 전압 레귤레이터 |
-
2007
- 2007-09-21 KR KR1020070096338A patent/KR101354608B1/ko active IP Right Grant
-
2008
- 2008-09-11 US US12/208,574 patent/US7817471B2/en active Active
- 2008-09-12 JP JP2008235102A patent/JP5468224B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
US7817471B2 (en) | 2010-10-19 |
US20090080256A1 (en) | 2009-03-26 |
KR20090030791A (ko) | 2009-03-25 |
JP2009076193A (ja) | 2009-04-09 |
KR101354608B1 (ko) | 2014-01-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101434403B1 (ko) | 플래시 메모리 장치, 그것의 프로그램 방법, 그리고 그것을포함하는 메모리 시스템 | |
US7403422B2 (en) | NAND flash memory device and programming method | |
JP5106817B2 (ja) | 信頼性を向上させることができるフラッシュメモリ装置 | |
US6975542B2 (en) | NAND flash memory with improved read and verification threshold uniformity | |
US8045392B2 (en) | Multiple level programming in a non-volatile memory device | |
KR100541819B1 (ko) | 스타트 프로그램 전압을 차등적으로 사용하는 불휘발성반도체 메모리 장치 및 그에 따른 프로그램 방법 | |
KR101423612B1 (ko) | 불휘발성 메모리 장치 및 그것의 동작 방법, 그리고 그것을포함하는 메모리 시스템 | |
US7405977B2 (en) | Flash memory device with improved read speed | |
KR100684873B1 (ko) | 불휘발성 메모리 장치 및 그것의 워드라인 전압 제어 방법 | |
KR101434399B1 (ko) | 공통 소스 라인의 노이즈를 줄이는 플래시 메모리 장치,그것의 프로그램 검증 방법, 그리고 그것을 포함하는메모리 시스템 | |
US20080137460A1 (en) | Temperature compensation of memory signals using digital signals | |
JP6494139B1 (ja) | 半導体記憶装置 | |
JP2009026447A (ja) | 選択トランジスタをプログラムするメモリ装置及びそのプログラム方法とこれを用いたメモリシステム | |
US7907446B2 (en) | Nonvolatile semiconductor memory device and method of driving the same | |
US10553283B2 (en) | Semiconductor storage device | |
JP2008269775A (ja) | プログラムディスターブを減少させることができるフラッシュメモリ装置及びそのプログラム方法 | |
KR100723488B1 (ko) | 플래쉬 메모리 장치의 프로그램 동작을 위한 고전압 발생회로 및 고전압 발생 방법 | |
JP5468224B2 (ja) | フラッシュメモリ装置及びそのプログラム方法 | |
KR101435889B1 (ko) | 공통 소스 라인 전압을 제어하는 플래시 메모리 장치,그것의 프로그램 검증 방법, 그리고 그것을 포함하는메모리 시스템 | |
CN110689913B (zh) | 非易失性存储器装置 | |
JP2010108548A (ja) | 不揮発性半導体記憶装置とその制御方法 | |
KR102618534B1 (ko) | 레귤레이터 및 이를 포함하는 메모리 장치 | |
KR20140078986A (ko) | 레귤레이터, 전압 발생기, 반도체 메모리 장치 및 전압 발생 방법 | |
US20240120008A1 (en) | Nonvolatile memory device including selection transistors and operating method thereof | |
US20240144995A1 (en) | Memory device for perfoming read operation and program verification operation |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20110804 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130321 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130423 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130719 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140114 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140129 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 Ref document number: 5468224 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |