JP5468224B2 - フラッシュメモリ装置及びそのプログラム方法 - Google Patents

フラッシュメモリ装置及びそのプログラム方法 Download PDF

Info

Publication number
JP5468224B2
JP5468224B2 JP2008235102A JP2008235102A JP5468224B2 JP 5468224 B2 JP5468224 B2 JP 5468224B2 JP 2008235102 A JP2008235102 A JP 2008235102A JP 2008235102 A JP2008235102 A JP 2008235102A JP 5468224 B2 JP5468224 B2 JP 5468224B2
Authority
JP
Japan
Prior art keywords
voltage
high voltage
program
control circuit
flash memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2008235102A
Other languages
English (en)
Other versions
JP2009076193A (ja
Inventor
裕 相 李
允 熙 崔
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of JP2009076193A publication Critical patent/JP2009076193A/ja
Application granted granted Critical
Publication of JP5468224B2 publication Critical patent/JP5468224B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0483Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells having several storage transistors connected in series
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/08Address circuits; Decoders; Word-line control circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • G11C16/12Programming voltage switching circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
    • G11C5/145Applications of charge pumps; Boosted voltage circuits; Clamp circuits therefor

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Read Only Memory (AREA)

Description

本発明は、半導体メモリ装置に関し、より詳細にはフラッシュメモリ装置及びそのプログラム方法に関する。
半導体メモリ装置(semiconductor memory device)はデータを保存し、必要時に読み出すことのできる記憶装置である。半導体メモリ装置はRAM(Random Access Memory)とROM(Read Only Memory)とに大別される。RAMは電源が遮断されると保存されたデータが消滅する揮発性メモリ装置(volatile memory device)である。ROMは電源が遮断されても保存されたデータが消滅しない不揮発性メモリ装置(nonvolatile memory device)である。RAMはDRAM(Dynamic RAM)、SRAM(Static RAM)などを含む。ROMはPROM(Programmable ROM)、EPROM(Erasable PROM)、EEPROM(Electrically EPROM)、フラッシュメモリ装置(flash memory device)などを含む。フラッシュメモリ装置はNAND型(NAND type)とNOR型とに大別される。NAND型フラッシュメモリ装置はNOR型フラッシュメモリ装置に比べて集積度が非常に高い。
図1は、従来のフラッシュメモリ装置を示すブロック図である。図1に示すフラッシュメモリ装置は特許文献1に開示されており、本発明の参照として含まれる。図1に示すように、従来のフラッシュメモリ装置100は、メモリセルアレイ110、ワード線デコーダ120、及び高電圧発生部130を含む。メモリセルアレイ110は複数のメモリブロックを含み、各々のメモリブロックは各々のワード線デコーダ120に連結される。図1には一つのメモリブロック及び一つのワード線デコーダ120が図示されている。
メモリセルアレイ110は、n個のビット線BL0〜BLn−1に連結されたメモリストリングCSで構成される。メモリストリングCSは共通ソース線CSLに連結される。メモリストリングCSのメモリセルM0〜M15のゲートはワード線WL0〜WL15にそれぞれ連結される。メモリストリングCSをそれぞれビット線BL0〜BLn−1に連結させるストリング選択トランジスタSSTのゲートはストリング選択線SSLに連結される。メモリストリングを共通ソース線CSLに連結させる接地選択トランジスタGSTのゲートは接地選択線GSLに連結される。
ワード線デコーダ120は、メモリセルアレイ110のストリング選択線SSL、接地選択線GSL及びワード線WL0〜WL15を選択的に活性化する。ワード線デコーダ120はアドレス信号ADDRを受信してワード線駆動信号S0〜S15、ストリング選択電圧VSSL及び接地選択電圧VGSLをワード線WL0〜WL15、ストリング選択線SSL及び接地選択線GSLに伝達するワード線駆動部124を含む。
デコード部122は、受信したアドレス信号ADDRをデコードして、プログラム動作、消去動作、又は読み出し動作で、ストリング選択線SSL、ワード線WL0〜WL15及び接地選択線GSLに該当する駆動電圧、例えばプログラム電圧Vpgm、消去電圧Verase、読み出し電圧Vread、又はパス電圧Vpassを提供する。
ワード線駆動部124は、ストリング選択電圧VSSL、ワード線駆動信号S0〜S15、接地選択電圧VGSL及び共通ソース線電圧VCSLの各々とストリング選択線SSL、ワード線WL0〜WL15、接地選択線GSL及び共通ソース線CSLの各々との間に連結される高電圧用パストランジスタSN、WN0〜WN15、GN、CNを含む。高電圧用パストランジスタSN、WN0〜WN15、GN、CNのゲートが互いに連結されたブロックワード線BLKWLに高電圧発生部130より出力される高電圧Vppが連結される。
ポンプクロックCLK_VPPが印加されると、高電圧発生部130はチャージポンプ動作により高電圧Vppを発生する。
フラッシュメモリ装置100のプログラム動作時に、プログラム電圧がワード線WL0〜WL15に伝達されるためには、高電圧とプログラム電圧との電圧差がパストランジスタSN、WN0〜WN15、GN、CNのしきい値電圧より高くなければならない。この時、高電圧とプログラム電圧との電圧差が大きすぎると、無駄な消費電力が発生してパストランジスタSN、WN0〜WN15、GN、CNが高い電圧により破壊されることがある。逆に、高電圧とプログラム電圧との電圧差が小さすぎると、パストランジスタSN、WN0〜WN15、GN、CNがターンオンされないため、プログラム電圧がワード線WL0〜WL15に伝達されない。
フラッシュメモリ装置100のプログラム動作時に、プログラム電圧は段階的に上昇する。従来のフラッシュメモリ装置100は、高電圧の電圧レベルがプログラム電圧の最も高い電圧レベルより高いレベルを維持するように高電圧を制御する。この時、プログラム電圧に関係なく高電圧が高いレベルを維持するため、無駄な消費電力が発生し、パストランジスタSN、WN0〜WN15、GN、CNが高電圧により破壊されるという問題が発生する。
韓国公開特許第10−2006−0131507号
本発明の目的は、同じ構造を有する高電圧制御回路及びプログラム電圧制御回路を用い、同じコード信号を用いて高電圧及びプログラム電圧を制御することによって、高電圧とプログラム電圧との電圧差を一定に維持するフラッシュメモリ装置を提供することにある。
本発明の実施の形態によるフラッシュメモリ装置は、複数のメモリブロックを有するメモリセルアレイと、プログラム電圧を選択されたワード線に提供するための行デコーダと、前記メモリセルアレイと前記行デコーダとの間に連結され、前記複数のメモリブロックのうち一つまたはそれ以上を選択するためのブロック選択回路と、前記ブロック選択回路に高電圧を提供し、前記行デコーダにプログラム電圧を提供する高電圧発生回路と、を含み、前記高電圧発生回路はチャージポンプと、前記チャージポンプを制御して前記高電圧を提供する高電圧制御回路と、前記高電圧を用いて前記プログラム電圧を提供するプログラム電圧制御回路を含み、前記高電圧制御回路及び前記プログラム電圧制御回路は同じコード信号に応じて動作する。
実施の形態として、前記高電圧制御回路及び前記プログラム電圧制御回路は同じ構造を有する。
実施の形態として、前記高電圧を提供され、前記高電圧より予め設定されたレベルだけ低い前記プログラム電圧を提供する電圧差発生器をさらに含み、前記プログラム電圧制御回路は、前記電圧差発生器から前記プログラム電圧を提供され、前記プログラム電圧のレベルを制御する。前記高電圧制御回路及び前記プログラム電圧制御回路は、前記コード信号に応じて前記高電圧と前記プログラム電圧との電圧差を一定に維持する。前記ブロック選択回路は、前記行デコーダと前記メモリセルアレイとの間に直列に連結された複数のトランジスタを含み、前記電圧差は前記複数のトランジスタの各々のしきい値電圧より大きいことを特徴とする。プログラム動作を制御する制御ロジックをさらに含み、前記プログラム動作時に、前記高電圧制御回路及び前記プログラム電圧制御回路は、前記コード信号に応じて前記高電圧と前記プログラム電圧との間の電圧差が維持されるように各々前記高電圧及び前記プログラム電圧を段階的に上昇させる。
実施の形態として、前記高電圧発生回路は前記高電圧制御回路から提供された分配電圧を基準電圧と比較し、前記比較結果に基づいて前記チャージポンプを制御する比較器をさらに含む。前記プログラム電圧制御回路は前記プログラム電圧が提供される経路から電流を流出するように制御して前記プログラム電圧のレベルを制御する。前記高電圧制御回路は前記高電圧を分配し、前記分配された電圧を前記比較器に提供するための第1分配器、及び前記コード信号に応じて前記第1分配器を制御するための第1分配制御機を含む。前記プログラム電圧制御回路は前記プログラム電圧が提供される経路から電流を流出するように制御するための第2分配器、及び前記コード信号に応じて前記第2分配器を制御するための第2分配制御機を含み、前記第1分配器と前記第2分配器との構造は同じである。
実施の形態として、前記電圧差は制御可能である。前記電圧差発生器は直列に連結された複数のダイオードを含み、前記複数のダイオードは各々前記コード信号に応じて選択的に活性化される。
本発明の実施の形態によるフラッシュメモリ装置の高電圧及び前記高電圧に対応するプログラム電圧の発生の制御方法は、コード信号に応じて電源電圧より高い前記高電圧を発生するステップ、及び前記コード信号に応じて前記高電圧を用いて前記高電圧と予め設定された電圧差を有するプログラム電圧を誘導するステップを含む。
実施の形態として、前記電圧差は制御可能である。前記プログラム電圧は前記プログラム電圧が提供される経路から電流を流出する量を制御することによって前記高電圧から誘導される。前記コード信号に応じて前記電圧差を維持しつつ、前記高電圧及び前記プログラム電圧を段階的に上昇させるステップをさらに含む。
本発明の実施の形態によるメモリシステムは、フラッシュメモリ装置、及び前記フラッシュメモリ装置を制御するためのメモリコントローラを含み、前記フラッシュメモリ装置は、複数のメモリブロックを有するメモリセルアレイと、プログラム電圧を選択されたワード線に提供するための行デコーダと、前記メモリセルアレイと前記行デコーダとの間に連結され前記複数のメモリブロックのうち一つまたはそれ以上を選択するためのブロック選択回路と、前記ブロック選択回路に高電圧を提供し前記行デコーダにプログラム電圧を提供する高電圧発生回路と、を含み、前記高電圧発生回路は、チャージポンプと、前記チャージポンプを制御して前記高電圧を提供する高電圧制御回路と、前記高電圧を用いて前記プログラム電圧を提供するプログラム電圧制御回路と、を含み、前記高電圧制御回路及び前記プログラム電圧制御回路は、同じコード信号に応じて動作する。
実施の形態として、前記高電圧制御回路及び前記プログラム電圧制御回路は、同じ構造を有する。
実施の形態として、前記フラッシュメモリ装置及び前記メモリコントローラは、一つの半導体装置に集積される。
実施の形態として、前記フラッシュメモリ装置及び前記メモリコントローラは、メモリカードに集積される。
本発明によるフラッシュメモリ装置は、高電圧とプログラム電圧とが一定の電圧差を維持するようにすることで、無駄な消費電力を防止し、ブロック選択トランジスタが高電圧によって破損されることを防止する。また、本発明によるフラッシュメモリ装置は高電圧及びプログラム電圧を発生するために一つのチャージポンプを用いることによって、フラッシュメモリ装置が占める面積を減少させる。本発明によるフラッシュメモリ装置は同じコード信号及び同じ構造を有する電圧制御回路を用いて高電圧及びプログラム電圧を制御するため、高電圧またはプログラム電圧のうち一つに対してのみ電圧調整を遂行する。従って、フラッシュメモリ装置のテストに必要とする時間が短縮される。
本発明によるフラッシュメモリ装置は、プログラム動作時に高電圧とプログラム電圧との電圧差を維持しつつ、プログラム電圧を段階的に上昇させる高電圧発生回路を含む。また、本発明によるフラッシュメモリ装置は、同じ構造を有する高電圧制御回路及びプログラム電圧制御回路を用い、同じコード信号を用いて高電圧及びプログラム電圧を制御する高電圧発生回路を含む。
以下で、本発明の属する技術分野における通常の知識を有する者が本発明の技術的思想を容易に実施できるように詳細に説明するために、本発明の実施の形態を添付図面に基づき説明する。
図2は、図1に示す従来のフラッシュメモリ装置におけるプログラム動作時に高電圧及びプログラム電圧が制御される方法を示すグラフである。図2に示すように、プログラム電圧Vpgm、Bは時間の流れに沿って段階的に上昇する。一方、高電圧Vpp、Aはプログラム電圧Bに関係なく一定の電圧レベルを維持する。高電圧Aとプログラム電圧Bとの電圧差が所定レベル以上であれば、フラッシュメモリ装置のプログラム動作が正常に遂行される。ところが、従来のフラッシュメモリ装置はプログラム電圧Bに関係なく、高電圧Aは高いレベルを維持する。従って、必要以上に高い高電圧Aにより無駄な消費電力が発生する。また、高い電圧レベルを維持する高電圧Aにより、フラッシュメモリ装置の高電圧トランジスタが損傷される可能性がある。
図3は、本発明による高電圧及びプログラム電圧の制御方法を示すグラフである。図3に示すように、プログラム電圧Vpgm、Dは時間の流れに沿って段階的に上昇する。高電圧Vpp、Cも時間の流れに沿って段階的に上昇する。そして、高電圧Cとプログラム電圧Dとは一定の電圧差Vdを維持する。プログラム電圧Dが低い場合には高電圧Cも低いレベルであるため、無駄な消費電力が防止され、高い電圧によるフラッシュメモリ装置の高電圧トランジスタの破壊が防止される。
図4は、本発明によるフラッシュメモリ装置を示すブロック図である。図4に示すように、本発明によるフラッシュメモリ装置200は、メモリセルアレイ210、ブロック選択回路220、行デコーダ230、列デコーダ240、制御ロジック250、及び高電圧発生回路300を含む。
メモリセルアレイ210は、複数のメモリブロック(memory block)からなる。図4にはそのうち一つのメモリブロックが図示されている。それぞれのメモリブロックは複数のページ(page)で構成される。それぞれのページは複数のメモリセルM0〜Mn−1で構成される。NANDフラッシュメモリ装置200におけるメモリブロックは消去の単位であって、ページは読み出しまたは書き込みの単位である。
一方、それぞれのメモリブロックは複数のセルストリング(cell string)で構成される。それぞれのセルストリングは、接地選択トランジスタGST、複数のメモリセルM0〜Mn−1、及びストリング選択トランジスタSSTで構成される。接地選択トランジスタGSTは、接地選択線GSLに連結され、メモリセルM0〜Mn−1はワード線WL0〜WLn−1に連結され、ストリング選択トランジスタSSTはストリング選択線SSLに連結される。セルストリングは対応するビット線(例えば、BL1)と共通ソース線CSLとの間に連結される。
メモリセルアレイ210と行デコーダ230との間にブロック選択回路220が連結される。ブロック選択回路220はブロック選択トランジスタPG、P0〜Pn−1、PSで構成される。ブロック選択回路220は行デコーダ230の制御によって行デコーダ230及びメモリセルアレイ210との間の連結を断続する。ブロック選択トランジスタPG、P0〜Pn−1、PSには高電圧Vpp及びプログラム電圧Vpgmが印加される。この時、高電圧及びプログラム電圧は高い電圧レベルを有するため、ブロック選択トランジスタPG、P0〜Pn−1、PSは高電圧トランジスタで構成される。高電圧トランジスタは高い電圧に耐え得るように設計されるが、破壊電圧(breakdown voltage)以上の高い電圧が印加されるか、または高い電圧が持続的に印加されると損傷され得る。
行デコーダ230は、ブロック選択回路220を介してメモリセルアレイ110と連結される。行デコーダ120はアドレスADDRを受信し、ブロック選択回路220を介してメモリセルアレイ210のうち一つまたはそれ以上のメモリブロックを選択する。行デコーダ230は選択されたメモリブロックに連結されたブロック選択トランジスタPG、P0〜Pn−1、PSのゲートに高電圧発生回路300から提供された高電圧Vppを印加する。行デコーダ230はブロック選択回路220を介して接地選択線GSL、ワード線WL0〜WLn−1及びストリング選択線SSLに読み出し電圧またはパス電圧を印加する。フラッシュメモリ装置200のプログラム動作時、行デコーダ230は選択されたワード線に高電圧発生回路300から提供されるプログラム電圧Vpgmを印加する。
列デコーダ240はビット線BL1〜BLm−1を介してメモリセルアレイ210に連結される。列デコーダ240は書き込み及び読み出し動作時にビット線を選択する。メモリセルアレイ210に保存されるデータまたはメモリセルアレイ210から読み出されたデータは列デコーダを介して外部と交換される。プログラム動作時、プログラム電圧Vpgmは段階的に増加する。プログラム動作の各ステップが終了するごとに、列デコーダ240は制御回路250に応じて検証動作を遂行する。
制御ロジック250は外部から制御信号CTRLを受信してコード信号CODEを生成する。コード信号CODEは高電圧発生回路300に提供される。コード信号CODEは高電圧発生回路300から適切なレベルの高電圧Vpp及びプログラム電圧Vpgmを受信するために、高電圧発生回路300を制御する信号である。プログラム動作時、制御ロジック250は高電圧発生回路300を制御してプログラム電圧Vpgmを段階的に上昇させる。プログラム動作の各ステップが終了すると、制御ロジック250は列デコーダ250を用いて検証動作を遂行する。検証の結果、プログラムが完了していないメモリセルが存在すれば、制御ロジック250は高電圧発生回路300を制御してプログラム電圧Vpgmを上昇させる。
高電圧発生回路300は制御ロジック250から伝送されたコード信号CODEに応じて高電圧Vpp及びプログラム電圧Vpgmを発生する。図3に示すように、高電圧発生回路300が発生する高電圧Vpp及びプログラム電圧Vpgmは一定の電圧差Vdを維持する。そして、メモリセルアレイ210と行デコーダ230との間の連結を短絡するために、高電圧Vppとプログラム電圧Vpgmとの電圧差Vdはブロック選択トランジスタPG、P0〜Pn−1、PSのしきい値電圧より大きい。
図5は、図4に示す高電圧発生回路300を示すブロック図である。図5に示すように、本発明による高電圧発生回路300は高電圧発生部310及びプログラム電圧発生部320を含む。
高電圧発生部310はコード信号CODE[2:0]に応じて高電圧Vppを発生する。高電圧発生部はチャージポンプ312、高電圧制御回路314、及び比較器316を含む。チャージポンプ312は比較器316から伝達された動作信号ENに応じて、チャージポンプ動作を行って高電圧Vppを発生する。高電圧制御回路314はコード信号CODE[2:0]に応じて、チャージポンプ312から提供された高電圧Vppを分配する。分配された電圧Vdvd(以下、分配電圧と称する)は比較器316に伝達される。比較器316は高電圧制御回路316から伝達された分配電圧Vdvdを基準電圧Vrefと比較して動作信号ENを発生する。
高電圧Vppがフラッシュメモリ装置200(図4参照)で要求される電圧レベルより低い場合、チャージポンプ312は動作信号ENに応じてポンプ動作を遂行する。従って、チャージポンプ312が発生する高電圧Vppのレベルは上昇する。
高電圧Vppがフラッシュメモリ装置200で要求される電圧レベルと同じであれば、チャージポンプ312はポンプ動作を中断する。従って、チャージポンプ312が発生する高電圧Vppはフラッシュメモリ装置200で要求される電圧レベルに制御される。
プログラム電圧発生部320は高電圧発生部310から提供される高電圧Vppを用いてプログラム電圧Vpgmを発生する。プログラム電圧発生部320は電圧差発生器322及びプログラム電圧制御回路324を含む。電圧差発生器322は高電圧Vppを提供され、高電圧Vppと電圧差Vdを有するプログラム電圧Vpgmを提供する。この時、電圧差発生器322が提供する電圧差Vdは制御可能である。電圧差発生器322が提供する電圧差Vdはブロック選択トランジスタPG、P0〜Pn−1、PS(図4参照)のしきい値電圧より高い必要がある。ところが、工程上の変数などにより、ブロック選択トランジスタPG、P0〜Pn−1、PSのしきい値電圧は一定でない。従って、工程上の変数に関係なくフラッシュメモリ装置が正常に動作するために、電圧差Vdの可変性が要求される。プログラム電圧制御回路324はコード信号CODE[2:0]に応じて、電圧差発生器322から提供されるプログラム電圧Vpgmをフラッシュメモリ装置200で要求される電圧レベルに制御する。
実施の形態として、電圧差発生器322は直列に連結された複数のダイオードで構成することが出来る。電圧差発生器322が提供する電圧差Vdは複数のダイオードの各々の出力端を選択的に使用することで制御することが出来る。また、電圧差Vdはウェーハのテストステップで、ダイオードを構成するメタルオプション(metal option)を調整して活性化されるダイオードの数を調整することで制御できる。この時、電圧差発生器332が提供するプログラム電圧Vpgmはチャージポンプ312が提供する高電圧Vppより、各ダイオードのしきい値電圧の合計値に相当する分だけ低い電圧である。
図6は、図5に示す高電圧制御回路314の実施の形態を示す回路図である。図6に示すように、高電圧制御回路314は電圧分配器410及び分配制御機420を含む。電圧分配器410は分配制御機420の制御に応じて高電圧Vppを分配する。分配された電圧Vdvdは比較器316(図5参照)に伝達される。電圧分配器410は直列に連結された複数の抵抗R0〜R9を含む。実施の形態として、第1抵抗R1の抵抗値は第0抵抗R0より大きく、第2抵抗R2の抵抗値は第1抵抗R1より大きい。同じく、第0乃至7抵抗R0〜R7の抵抗値は参照番号の順序が大きくなる程、抵抗値も大きくなる。
分配制御機420はコード信号CODE[2:0]に応じて電圧分配器410を制御する。電圧分配器410の複数の抵抗R0〜R7に各々並列に連結された複数のトランジスタT0〜T7及びデコーダ422を含む。デコーダ422はコード信号CODE[2:0]に応じて複数のトランジスタT0〜T7を制御する。例えば、コード信号CODE[2:0]が「000」を示す場合、デコーダ422は第0トランジスタT0をターンオフし、他のトランジスタT1〜T7をターンオンする。コード信号CODE[2:0]が「001」を示す場合、デコーダ422は第1トランジスタT1をターンオフし、他のトランジスタT0、T2〜T7をターンオンする。上記方法により、高電圧Vppを分配する抵抗R0〜R8の抵抗値が変わると、分配電圧Vdvdのレベルが変化する。比較器316(図5参照)は分配電圧Vdvdを基準電圧Vrefと比較してチャージポンプ312を制御するため、分配電圧Vdvdが変化すると、チャージポンプ312が提供する高電圧Vppも変化する。
図7は、図5に示すプログラム電圧制御回路324を示す回路図である。図7に示すように、プログラム電圧制御回路324は電圧分配器430及び分配制御機440を含む。上述したように、プログラム電圧回路324の構造は高電圧制御回路314と同じである。従って、説明の重複を避けるために詳細な説明は省略する。プログラム電圧制御回路324は電圧差分配器322から提供されるプログラム電圧Vpgmをフラッシュメモリ装置200(図4参照)で要求される電圧レベルに制御する。即ち、電圧差発生器322から高電圧Vppより低いプログラム電圧Vpgmが提供されると、プログラム電圧制御回路324は電圧差発生器322から提供されるプログラム電圧を精密に制御する。
以下、図5、図6及び図7を参照して、フラッシュメモリ装置200(図4参照)のプログラム動作時に高電圧Vpp及びプログラム電圧Vpgmが制御される過程について説明する。
プログラム動作を開始すると、高電圧発生回路300にコード信号CODE[2:0]が伝達される。この時、コード信号CODE[2:0]は第0乃至第7抵抗R0〜R7のうち最も低い抵抗を選択するための信号(例えば、「000」)である。そして、プログラムステップが進行するにつれ、コード信号CODE[2:0]は前のステップで選択された抵抗より高い抵抗値を有する抵抗のうち最も低い抵抗値を有する抵抗を順次に選択する。
コード信号CODE[2:0]が伝達されると、高電圧制御回路314はチャージポンプ312から提供される高電圧Vppを分配し、比較器316は分配電圧Vdvdと基準電圧Vrefとを比較する。ところが、高電圧Vppは接地電圧であるので分配電圧Vdvdも接地電圧である。基準電圧Vrefが分配電圧Vdvdより高いので比較器316は動作信号ENを発生する。チャージポンプ312は動作信号ENに応じて高電圧Vppを提供する。高電圧制御回路314はコード信号CODE[2:0]に応じて高電圧を分配する。コード信号CODE[2:0]が「000」を示すため、デコーダ422は第0トランジスタT0をターンオフし、第1乃至第7トランジスタT1〜T7をターンオンする。第0、第8及び第9抵抗R0、R8、R8によって分配された分配電圧Vdvdは比較器316に伝達される。比較器316は分配電圧Vdvdのレベルが基準電圧Vrefと同じになるまで動作信号ENを発生する。比較器316及び高電圧制御回路314に基づき、高電圧Vppはフラッシュメモリ装置200(図4参照)で要求される電圧レベルまで上昇する。
一方、電圧差発生器322は高電圧Vppを受信して、高電圧Vppとの電圧差Vdを有するプログラム電圧Vpgmを提供する。プログラム電圧制御回路324はコード信号CODE[2:0]に応じて、第0トランジスタT0をターンオフし、第1乃至第7トランジスタT1〜T7をターンオンする。第0、第8及び第9抵抗R0、R8、R9によりプログラム電圧Vpgmが提供される経路から電流を流出する。プログラム電圧制御回路324はプログラム電圧Vpgmが提供される経路から一定の電流を流出してプログラム電圧Vpgmを制御する。電圧差発生器322及びプログラム電圧制御機324に基づき、プログラム電圧Vpgmはプログラム目標電圧Vpp−Vdのレベルまで上昇する。
次のステップで、コード信号CODE[2:0]は「001」に変換される。高電圧制御回路314はコード信号CODE[2:0]に応じて、第1トランジスタT1をターンオフし、第0及び第2乃至第7トランジスタT0、T2〜T7をターンオンする。高電圧Vppを分配する抵抗値が上昇したため、分配電圧Vdvdは低くなる。即ち、基準電圧Vrefが分配電圧Vdvdより高い電圧であるので、比較器316は動作信号ENを発生する。チャージポンプ312は動作信号ENに応じてチャージポンプ動作を遂行する。従って、高電圧Vppのレベルは前のステップの高電圧Vppより上昇する。そして、電圧差発生器322及びプログラム電圧制御回路324により、プログラム電圧Vpgmのレベルも前のステップのプログラム電圧Vpgmより高くなる。この時、高電圧Vppとプログラム電圧Vpgmとの電圧差Vdは一定に維持される。
高電圧Vppはコード信号CODE[2:0]に応じて段階的に上昇する。この時、同じコード信号CODE[2:0]に応じて、プログラム電圧制御回路324の電圧分配器430が有する抵抗値は段階的に上昇する。高電圧制御回路314及びプログラム電圧制御回路324の構造は同じであるため、それぞれのプログラムステップにおいて、高電圧制御回路314の電圧分配器410及びプログラム電圧制御回路324の電圧分配器430が有する抵抗値は同じである。言い換えると、プログラム電圧Vpgmが上昇した分だけ、プログラム電圧Vpgmを分配する抵抗値も増加する。従って、電流は電圧及び電流の比率に基づいて決定されるため、高電圧Vpp及びプログラム電圧Vpgmが段階的に上昇する時、プログラム電圧Vpgmから流出する電流の量は一定に維持される。従って、高電圧Vpp及びプログラム電圧Vpgmが段階的に上昇しても、プログラム電圧制御回路324がプログラム電圧Vpgmを制御する特性は変わらない。
上記方法により、同じコード信号CODE[2:0]に応じて、高電圧Vpp及びプログラム電圧Vpgmは電圧差Vdを維持しつつ段階的に上昇する。即ち、高電圧Vppとプログラム電圧Vpgmとの間に一定の電圧差Vdを維持しつつ、フラッシュメモリ装置200(図4参照)でプログラム動作が遂行される。
図8は、本発明によるフラッシュメモリ装置を具備するメモリカードを例示的に示すブロック図である。図8に示すように、高容量のデータ保存能力を具備するためのメモリカード500は、本発明によるフラッシュメモリ装置510を装着する。本発明によるメモリカード500は、ホスト(Host)とフラッシュメモリ装置510との間のあらゆるデータの交換を制御するメモリコントローラ520を含む。
SRAM521はプロセスユニット522の動作メモリとして用いられる。ホストインタフェース523はメモリカード500と接続されるホストのデータ交換プロトコルを具備する。エラー訂正ブロック524は、本発明によるフラッシュメモリ装置510から読み出されたデータに含まれるエラーを検出及び訂正する。メモリインタフェース525は本発明のフラッシュメモリ装置510とインタフェースする。プロセスユニット522はメモリコントローラ520のデータ交換のためのあらゆる制御動作を遂行する。図面には示していないが、本発明によるメモリカード500はホストとのインタフェースのためのコードデータを保存するROM(図示せず)などがさらに提供され得ることは当分野における通常の知識を有する者には自明である。
図9は、本発明によるフラッシュメモリ装置を含むメモリシステムを示すブロック図である。図9に示すように、メモリシステム600はフラッシュメモリシステム610、電源620、中央処理装置630、RAM640、ユーザインタフェース650、及びシステムバス660を含む。
フラッシュメモリシステム610は、メモリコントローラ612及びフラッシュメモリ装置611を含む。フラッシュメモリシステム610は、システムバス660を介して電源620、中央処理装置630、RAM640、及びユーザインタフェース650に電気的に連結される。フラッシュメモリ装置611にはユーザインタフェース650を介して提供されるか、又は中央処理装置630によって処理されたデータがメモリコントローラ612を介して保存される。
もし、フラッシュメモリシステム610が半導体ディスク装置(SSD)に装着される場合、システム600の起動速度が画期的に高速化するはずである。図面には示していないが、本発明によるシステムには応用チップセット(Application Chipset)、カメライメージプロセッサ(CIS:Camera Image Processor)などがさらに提供され得ることは当分野における通常の知識を有する者に自明である。
本発明による高電圧発生回路は、高電圧Vpp及びプログラム電圧Vpgmを発生するために同じコード信号を用いる。コード信号に応じて高電圧Vpp及びプログラム電圧Vpgmを制御する高電圧制御回路及びプログラム電圧制御回路は同じ構造を有する。同じコード信号を用いて高電圧Vpp及びプログラム電圧Vpgmを発生するため、高電圧Vpp及びプログラム電圧Vpgmのうち一つに対してのみ電圧調整を遂行する。従って、フラッシュメモリ装置のテストに必要とする時間が短縮される。
本発明による高電圧発生回路は、高電圧制御回路、プログラム電圧制御回路及び電圧差発生器を用いて、高電圧Vppとプログラム電圧Vpgmとの電圧差Vdを一定に維持する。従って、フラッシュメモリ装置において、必要以上に高い高電圧Vppによって発生する消費電力、及び持続的に高い電圧を維持する高電圧Vppによって発生する高電圧トランジスタの破損が防止される。
本発明による高電圧発生回路は、高電圧Vpp及びプログラム電圧Vpgmを発生するための一つのチャージポンプを含む。高電圧Vpp及びプログラム電圧Vpgmが一つのチャージポンプから提供されるため、フラッシュメモリ装置で要求される空間が減少する。
上述の実施の形態では、コード信号が3ビットのデータであることを説明した。しかし、コード信号は他の個数のビットであるか、またはデジタル信号でないアナログ信号であり得ることは自明である。
上述の実施の形態では、電圧分配器は九つの抵抗を含み、分配制御機は七つのトランジスタを含むことを説明した。しかし、電圧分配機の抵抗の数及び分配制御機のトランジスタの数はフラッシュメモリ装置の特性及び用途によって変わることが出来ることは自明である。
本発明の発明の開示では、具体的な実施の形態について説明したが、本発明の範囲から離脱しない限度内で様々な変形が可能であることは自明である。従って、本発明の範囲は上述の実施の形態に限定されず、上記特許請求の範囲だけでなく、本発明の特許請求の範囲と均等なものによって決定されるべきである。
従来のフラッシュメモリ装置を示すブロック図である。 図1に示す従来のフラッシュメモリ装置におけるプログラム動作時に高電圧及びプログラム電圧が制御される方法を示すグラフである。 本発明による高電圧及びプログラム電圧の制御方法を示すグラフである。 本発明によるフラッシュメモリ装置を示すブロック図である。 図4に示す高電圧発生回路を示すブロック図である。 図5に示す高電圧制御回路の実施の形態を示す回路図である。 図5に示すプログラム電圧制御回路を示す回路図である。 本発明によるフラッシュメモリ装置を具備するメモリカードを例示的に示すブロック図である。 本発明によるフラッシュメモリ装置を含むメモリシステムを示すブロック図である。

Claims (19)

  1. 複数のメモリブロックを有するメモリセルアレイと、
    プログラム電圧を選択されたワード線に提供するための行デコーダと、
    前記メモリセルアレイと前記行デコーダとの間に連結され、前記複数のメモリブロックのうち一つまたはそれ以上を選択するためのブロック選択回路と、
    前記ブロック選択回路に高電圧を提供し、前記行デコーダにプログラム電圧を提供する高電圧発生回路と、を含み、
    前記高電圧発生回路は、
    チャージポンプと、
    前記チャージポンプを制御して前記高電圧を提供する高電圧制御回路と、
    前記高電圧を用いて前記プログラム電圧を提供するプログラム電圧制御回路とを含み、
    前記高電圧制御回路及び前記プログラム電圧制御回路は、同じコード信号に応じて動作するフラッシュメモリ装置。
  2. 前記高電圧制御回路及び前記プログラム電圧制御回路は同じ構造を有する請求項1に記載のフラッシュメモリ装置。
  3. 前記高電圧を受信し、前記高電圧より予め設定されたレベルだけ低い前記プログラム電圧を提供する電圧差発生器をさらに含み、
    前記プログラム電圧制御回路は、前記電圧差発生器から前記プログラム電圧を受信し、前記プログラム電圧のレベルを制御する請求項1に記載のフラッシュメモリ装置。
  4. 前記高電圧制御回路及び前記プログラム電圧制御回路は、前記コード信号に応じて前記高電圧と前記プログラム電圧との電圧差を一定に維持する請求項3に記載のフラッシュメモリ装置。
  5. 前記ブロック選択回路は、前記行デコーダと前記メモリセルアレイとの間に直列に連結された複数のトランジスタを含み、
    前記電圧差は、前記複数のトランジスタの各々のしきい値電圧より大きいことを特徴とする請求項4に記載のフラッシュメモリ装置。
  6. プログラム動作を制御する制御ロジックをさらに含み、
    前記プログラム動作時に、前記高電圧制御回路及び前記プログラム電圧制御回路は、前記コード信号に応じて前記高電圧と前記プログラム電圧との間の電圧差が維持されるように各々前記高電圧及び前記プログラム電圧を段階的に上昇させる請求項5に記載のフラッシュメモリ装置。
  7. 前記高電圧発生回路は、前記高電圧制御回路から提供された分配電圧を基準電圧と比較し、前記比較結果に基づいて前記チャージポンプを制御する比較器をさらに含む請求項5に記載のフラッシュメモリ装置。
  8. 前記プログラム電圧制御回路は前記プログラム電圧が提供される経路から電流を流出するように制御して前記プログラム電圧のレベルを制御する請求項7に記載のフラッシュメモリ装置。
  9. 前記高電圧制御回路は、
    前記高電圧を分配し、前記分配された電圧を前記比較器に提供するための第1分配器と、
    前記コード信号に応じて前記第1分配器を制御するための第1分配制御機とを含む請求項8に記載のフラッシュメモリ装置。
  10. 前記プログラム電圧制御回路は、
    前記プログラム電圧が提供される経路から電流を流出するように制御するための第2分配器と、
    前記コード信号に応じて前記第2分配器を制御するための第2分配制御機とを含み、
    前記第1分配器と前記第2分配器との構造は同じである請求項9に記載のフラッシュメモリ装置。
  11. 前記電圧差は制御可能である請求項5に記載のフラッシュメモリ装置。
  12. 複数のメモリブロックを有するメモリセルアレイと、プログラム電圧を選択されたワード線に提供するための行デコーダと、前記メモリセルアレイと前記行デコーダとの間に連結され、前記複数のメモリブロックのうち一つまたはそれ以上を選択するためのブロック選択回路と、前記ブロック選択回路に高電圧を提供し、前記行デコーダにプログラム電圧を提供する高電圧発生回路と、を含むフラッシュメモリ装置の前記高電圧及び前記高電圧に対応する前記プログラム電圧の発生の制御方法であって、
    コード信号に応じて電源電圧より高い前記高電圧を発生するステップと、
    前記コード信号に応じて、前記高電圧を用いて前記高電圧との間に予め設定された電圧差を有する前記プログラム電圧を誘導するステップとを含む制御方法。
  13. 前記電圧差は制御可能である請求項12に記載の制御方法。
  14. 前記プログラム電圧は前記プログラム電圧が提供される経路から電流を流出する量を制御することによって前記高電圧から誘導される請求項13に記載の制御方法。
  15. 前記コード信号に応じて前記電圧差を維持しつつ、前記高電圧及び前記プログラム電圧を段階的に上昇させるステップをさらに含む請求項14に記載の制御方法。
  16. メモリシステムであって、
    フラッシュメモリ装置と、
    前記フラッシュメモリ装置を制御するためのメモリコントローラとを含み、
    前記フラッシュメモリ装置は、
    複数のメモリブロックを有するメモリセルアレイと、
    プログラム電圧を選択されたワード線に提供するための行デコーダと、
    前記メモリセルアレイと前記行デコーダとの間に連結され、前記複数のメモリブロックのうち一つまたはそれ以上を選択するためのブロック選択回路と、
    前記ブロック選択回路に高電圧を提供し、前記行デコーダにプログラム電圧を提供する高電圧発生回路と、を含み、
    前記高電圧発生回路は、
    チャージポンプと、
    前記チャージポンプを制御して前記高電圧を提供する高電圧制御回路と、
    前記高電圧を用いて前記プログラム電圧を提供するプログラム電圧制御回路と、を含み、
    前記高電圧制御回路及び前記プログラム電圧制御回路は、同じコード信号に応じて動作するメモリシステム。
  17. 前記高電圧制御回路及び前記プログラム電圧制御回路は、同じ構造を有する請求項16に記載のメモリシステム。
  18. 前記フラッシュメモリ装置及び前記メモリコントローラは、一つの半導体装置に集積される請求項16に記載のメモリシステム。
  19. 前記フラッシュメモリ装置及び前記メモリコントローラは、メモリカードに集積される請求項16に記載のメモリシステム。
JP2008235102A 2007-09-21 2008-09-12 フラッシュメモリ装置及びそのプログラム方法 Active JP5468224B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2007-0096338 2007-09-21
KR1020070096338A KR101354608B1 (ko) 2007-09-21 2007-09-21 플래시 메모리 장치 및 그것의 프로그램 방법

Publications (2)

Publication Number Publication Date
JP2009076193A JP2009076193A (ja) 2009-04-09
JP5468224B2 true JP5468224B2 (ja) 2014-04-09

Family

ID=40471408

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2008235102A Active JP5468224B2 (ja) 2007-09-21 2008-09-12 フラッシュメモリ装置及びそのプログラム方法

Country Status (3)

Country Link
US (1) US7817471B2 (ja)
JP (1) JP5468224B2 (ja)
KR (1) KR101354608B1 (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8625382B2 (en) 2011-06-24 2014-01-07 Micron Technology, Inc. Block-row decoders, memory block-row decoders, memories, methods for deselecting a decoder of a memory and methods of selecting a block of memory
CN103811065B (zh) * 2014-03-07 2017-12-08 上海华虹宏力半导体制造有限公司 非易失性存储器系统
KR102499388B1 (ko) 2016-07-15 2023-02-14 에스케이하이닉스 주식회사 음의 전압 생성 장치를 포함하는 메모리 장치
TWI602058B (zh) * 2016-09-08 2017-10-11 宜鼎國際股份有限公司 具備實體銷毀功能之快閃記憶體裝置
US10860918B2 (en) 2018-08-21 2020-12-08 Silicon Storage Technology, Inc. Analog neural memory system for deep learning neural network comprising multiple vector-by-matrix multiplication arrays and shared components

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5943263A (en) 1997-01-08 1999-08-24 Micron Technology, Inc. Apparatus and method for programming voltage protection in a non-volatile memory system
JP3702229B2 (ja) * 2002-01-16 2005-10-05 株式会社東芝 半導体記憶装置
JP3908957B2 (ja) 2002-01-24 2007-04-25 シャープ株式会社 不揮発性半導体メモリ装置
KR100609576B1 (ko) * 2004-10-05 2006-08-09 에스티마이크로일렉트로닉스 엔.브이. 플래쉬 메모리 소자의 블럭 스위치
KR100784861B1 (ko) 2005-10-10 2007-12-14 삼성전자주식회사 플래시 메모리 장치 및 그것을 위한 전압 발생회로
KR100648295B1 (ko) 2005-10-12 2006-11-23 삼성전자주식회사 플래시 메모리 장치 및 그것을 위한 전압 발생회로
KR100655430B1 (ko) * 2005-11-17 2006-12-08 삼성전자주식회사 플래시 메모리 장치 및 그것의 워드 라인 인에이블 방법
KR100729353B1 (ko) 2005-11-22 2007-06-15 삼성전자주식회사 통합된 레귤레이터/펌프 구조를 갖는 플래시 메모리 장치
KR100733953B1 (ko) * 2006-06-15 2007-06-29 삼성전자주식회사 플래시 메모리 장치의 전압 레귤레이터

Also Published As

Publication number Publication date
US7817471B2 (en) 2010-10-19
US20090080256A1 (en) 2009-03-26
KR20090030791A (ko) 2009-03-25
JP2009076193A (ja) 2009-04-09
KR101354608B1 (ko) 2014-01-22

Similar Documents

Publication Publication Date Title
KR101434403B1 (ko) 플래시 메모리 장치, 그것의 프로그램 방법, 그리고 그것을포함하는 메모리 시스템
US7403422B2 (en) NAND flash memory device and programming method
JP5106817B2 (ja) 信頼性を向上させることができるフラッシュメモリ装置
US6975542B2 (en) NAND flash memory with improved read and verification threshold uniformity
US8045392B2 (en) Multiple level programming in a non-volatile memory device
KR100541819B1 (ko) 스타트 프로그램 전압을 차등적으로 사용하는 불휘발성반도체 메모리 장치 및 그에 따른 프로그램 방법
KR101423612B1 (ko) 불휘발성 메모리 장치 및 그것의 동작 방법, 그리고 그것을포함하는 메모리 시스템
US7405977B2 (en) Flash memory device with improved read speed
KR100684873B1 (ko) 불휘발성 메모리 장치 및 그것의 워드라인 전압 제어 방법
KR101434399B1 (ko) 공통 소스 라인의 노이즈를 줄이는 플래시 메모리 장치,그것의 프로그램 검증 방법, 그리고 그것을 포함하는메모리 시스템
US20080137460A1 (en) Temperature compensation of memory signals using digital signals
JP6494139B1 (ja) 半導体記憶装置
JP2009026447A (ja) 選択トランジスタをプログラムするメモリ装置及びそのプログラム方法とこれを用いたメモリシステム
US7907446B2 (en) Nonvolatile semiconductor memory device and method of driving the same
US10553283B2 (en) Semiconductor storage device
JP2008269775A (ja) プログラムディスターブを減少させることができるフラッシュメモリ装置及びそのプログラム方法
KR100723488B1 (ko) 플래쉬 메모리 장치의 프로그램 동작을 위한 고전압 발생회로 및 고전압 발생 방법
JP5468224B2 (ja) フラッシュメモリ装置及びそのプログラム方法
KR101435889B1 (ko) 공통 소스 라인 전압을 제어하는 플래시 메모리 장치,그것의 프로그램 검증 방법, 그리고 그것을 포함하는메모리 시스템
CN110689913B (zh) 非易失性存储器装置
JP2010108548A (ja) 不揮発性半導体記憶装置とその制御方法
KR102618534B1 (ko) 레귤레이터 및 이를 포함하는 메모리 장치
KR20140078986A (ko) 레귤레이터, 전압 발생기, 반도체 메모리 장치 및 전압 발생 방법
US20240120008A1 (en) Nonvolatile memory device including selection transistors and operating method thereof
US20240144995A1 (en) Memory device for perfoming read operation and program verification operation

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20110804

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20130321

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130423

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20130719

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20140114

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20140129

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

Ref document number: 5468224

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250