JP5409996B2 - 多層プリント配線板 - Google Patents
多層プリント配線板 Download PDFInfo
- Publication number
- JP5409996B2 JP5409996B2 JP2006347849A JP2006347849A JP5409996B2 JP 5409996 B2 JP5409996 B2 JP 5409996B2 JP 2006347849 A JP2006347849 A JP 2006347849A JP 2006347849 A JP2006347849 A JP 2006347849A JP 5409996 B2 JP5409996 B2 JP 5409996B2
- Authority
- JP
- Japan
- Prior art keywords
- interlayer connection
- layer
- wiring
- wiring board
- printed wiring
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/11—Printed elements for providing electric connections to or between printed circuits
- H05K1/111—Pads for surface mounting, e.g. lay-out
- H05K1/112—Pads for surface mounting, e.g. lay-out directly combined with via connections
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0213—Electrical arrangements not otherwise provided for
- H05K1/0237—High frequency adaptations
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0296—Conductive pattern lay-out details not covered by sub groups H05K1/02 - H05K1/0295
- H05K1/0298—Multilayer circuits
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/09218—Conductive traces
- H05K2201/09227—Layout details of a plurality of traces, e.g. escape layout for Ball Grid Array [BGA] mounting
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/09218—Conductive traces
- H05K2201/09236—Parallel layout
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/095—Conductive through-holes or vias
- H05K2201/09509—Blind vias, i.e. vias having one side closed
- H05K2201/09518—Deep blind vias, i.e. blind vias connecting the surface circuit to circuit layers deeper than the first buried circuit layer
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/095—Conductive through-holes or vias
- H05K2201/09627—Special connections between adjacent vias, not for grounding vias
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/10—Details of components or other objects attached to or integrated in a printed circuit board
- H05K2201/10007—Types of components
- H05K2201/10159—Memory
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/10—Details of components or other objects attached to or integrated in a printed circuit board
- H05K2201/10613—Details of electrical connections of non-printed components, e.g. special leads
- H05K2201/10621—Components characterised by their electrical contacts
- H05K2201/10734—Ball grid array [BGA]; Bump grid array
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
- Printing Elements For Providing Electric Connections Between Printed Circuits (AREA)
Description
題を解決するための手段]を説明する。これらの番号・符号は、[特許請求の範囲]の記
載と[発明を実施するための最良の形態]との対応関係を明らかにするために括弧付きで
付加されたものである。ただし、それらの番号・符号を、[特許請求の範囲]に記載され
ている発明の技術的範囲の解釈に用いてはならない。
P≧(W1+W2+・・・WNa−1+WNa)+(G1+G2+・・・+GNa−1)+(E1+E2)+{(D1+D2)/2}
を満たすことのできる本数である。
添付の図面を参照しつつ、本発明の第1の実施形態について説明する。図13は、本実施形態に係る多層プリント配線板11の上面図であり、図14は裏面図を示している。
本発明の第2の実施形態について、図28〜32を参照しつつ説明する。図28〜32は、本実施形態に係る多層プリント配線板11の各配線層の配線レイアウトを示す図である。図28はメモリを実装する実装面20を、図29は裏面21を、図30は内層配線層22を、図31は電源、グランド層23を示している。また、図32は、多層プリント配線板11の断面図である。
2 導電体パターン
3 実装パッド
4 スペース
5 アンチパッド
6 導電体
7 プリント配線板
8 ロジック部品
9 インピーダンス低減用部品
10 メモリ
11 多層プリント配線板
12 メモリ搭載用エリア
13 ロジック部品搭載用エリア
14 基板コネクタ
15 端子(ロジック部品用)
16 配線層
17 端子(基板コネクタ用)
18 層間接続構成物
19 配線
20 メモリ実装面
21 裏面
22 内層配線層
23 電源グランド層
24 端子(メモリ搭載用)
25 配線(実装面上)
26 配線(内層配線上)
27 配線(裏面上)
28 アンチパッド
Claims (5)
- メモリ搭載用の多層プリント配線板であって、
積層された複数の配線層と、
前記複数層の配線層の各々を電気的に接続する複数の層間接続構成物と、
を具備し、
前記複数の層間接続構成物の少なくとも一つは、ブラインドビアホールであり、
前記複数の層間接続構成物は、
前記複数層の配線層のうちの少なくとも一層である第1層に接続された第1層間接続構成物と、
前記第1層に接続されないブラインドビアホールである第2層間接続構成物と、
前記第1層に接続された第3層間接続構成物と、
を備え、
前記複数の層間接続構成物の前記第1層上への投影位置において、前記第1層間接続構成物と前記第2層間接続構成物とは隣接し、
前記複数の層間接続構成物のうち前記第1層に接続されたもののなかで、前記第1層間接続構成物と前記第3層間接続構成物とは、前記第2層間接続構成物の第1層への投影位置を挟む様にして隣接し、
前記第1層上には、前記第1層間接続構成物と前記第3層間接続構成物との間を横切る様に少なくとも一本の配線が設けられ、
前記第1層上において、前記第1層間接続構成物と前記第3接続構成物間に配置することのできる最大配線可能数Naは、前記第2層間接続構成物が前記第1層に接続されていた場合に前記第1層間接続構成物と前記第3層間接続構成物との間に設けることのできる最大配線本数Nbよりも多い
多層プリント配線板。 - 請求項1に記載された多層プリント配線板であって、
前記配線の本数Naは、前記第1層間接続構成物の中心と前記第3層間接続構成物の中心との間の距離Pと、n本目の配線の配線幅Wnと、n本目と(n+1)本目の配線間で必要な最小スペースGnと、前記第1層間接続構成物と隣接する配線との間で必要な最小スペースE1と、前記第3層間接続構成物と隣接する配線との間で必要な最小スペースE2と、前記第1層間接続構成物の外寸法D1と、前記第3層間接続構成物の外寸法D2とを用いて表される式
P≧(W1+W2+・・・WNa−1+WNa)+(G1+G2+・・・+GNa−1)+(E1+E2)+{(D1+D2)/2}
を満たすことのできる本数である
多層プリント配線板。 - 請求項1又は2に記載された多層プリント配線板であって、
前記少なくとも一本の配線は、差動配線を含む
多層プリント配線板。 - 請求項1乃至3のいずれかに記載された多層プリント配線板であって、
前記複数層の配線層の層数は、3層以上である
多層プリント配線板。 - 請求項1乃至4のいずれかに記載された多層プリント配線板であって、
前記複数層の配線層のうちの最外層上には、複数の端子が設けられ、
前記複数の端子は、少なくとも2つ以上の外部部品と電気的に接続される様に配置されている
多層プリント配線板。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006347849A JP5409996B2 (ja) | 2006-12-25 | 2006-12-25 | 多層プリント配線板 |
US12/004,020 US8198549B2 (en) | 2006-12-25 | 2007-12-20 | Multi-layer printed wiring board |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006347849A JP5409996B2 (ja) | 2006-12-25 | 2006-12-25 | 多層プリント配線板 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008159897A JP2008159897A (ja) | 2008-07-10 |
JP5409996B2 true JP5409996B2 (ja) | 2014-02-05 |
Family
ID=39593305
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006347849A Expired - Fee Related JP5409996B2 (ja) | 2006-12-25 | 2006-12-25 | 多層プリント配線板 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8198549B2 (ja) |
JP (1) | JP5409996B2 (ja) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9659600B2 (en) | 2014-07-10 | 2017-05-23 | Sap Se | Filter customization for search facilitation |
JP5396415B2 (ja) | 2011-02-23 | 2014-01-22 | 株式会社東芝 | 半導体装置 |
JP2012203807A (ja) * | 2011-03-28 | 2012-10-22 | Elpida Memory Inc | メモリモジュール |
JP6371583B2 (ja) * | 2014-05-20 | 2018-08-08 | ローム株式会社 | 半導体パッケージ、pcb基板および半導体装置 |
US10917976B1 (en) * | 2017-07-12 | 2021-02-09 | Juniper Networks, Inc. | Designing a printed circuit board (PCB) to detect slivers of conductive material included within vias of the PCB |
JP7465823B2 (ja) | 2021-01-29 | 2024-04-11 | 京セラ株式会社 | 配線基板 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61208169A (ja) * | 1985-03-12 | 1986-09-16 | Hitachi Ltd | プリント基板自動配線径路決定方法 |
JPH08107280A (ja) * | 1994-10-05 | 1996-04-23 | Oki Electric Ind Co Ltd | ブラインドスルーホールを有する多層基板およびその製造方法 |
JPH08274471A (ja) * | 1995-03-31 | 1996-10-18 | Sumitomo Metal Ind Ltd | 多層回路基板 |
JP3395621B2 (ja) | 1997-02-03 | 2003-04-14 | イビデン株式会社 | プリント配線板及びその製造方法 |
JP2000004086A (ja) | 1998-06-16 | 2000-01-07 | Toshiba Corp | 回路モジュール及び回路モジュールを内蔵した電子機器 |
JP4434845B2 (ja) * | 2004-06-08 | 2010-03-17 | 三洋電機株式会社 | 半導体モジュールとその製造方法および半導体装置 |
JP4761524B2 (ja) * | 2004-09-28 | 2011-08-31 | キヤノン株式会社 | プリント配線板及びプリント回路板 |
JP2006303003A (ja) | 2005-04-18 | 2006-11-02 | Toshiba Corp | プリント基板、および情報処理装置 |
-
2006
- 2006-12-25 JP JP2006347849A patent/JP5409996B2/ja not_active Expired - Fee Related
-
2007
- 2007-12-20 US US12/004,020 patent/US8198549B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2008159897A (ja) | 2008-07-10 |
US8198549B2 (en) | 2012-06-12 |
US20080164058A1 (en) | 2008-07-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5409996B2 (ja) | 多層プリント配線板 | |
US9674941B2 (en) | Printed circuit board for mobile platforms | |
JP6614903B2 (ja) | プリント回路板及びプリント配線板 | |
US8120927B2 (en) | Printed circuit board | |
JP4916300B2 (ja) | 多層配線基板 | |
JP5530092B2 (ja) | 半導体素子 | |
CN101140924A (zh) | 半导体集成电路中的电源布线结构 | |
JPH07272932A (ja) | プリントインダクタ | |
US9681554B2 (en) | Printed circuit board | |
JP4993929B2 (ja) | 半導体集積回路装置 | |
JP4507099B2 (ja) | 半導体装置モジュール | |
JP6671551B1 (ja) | 多層プリント基板 | |
US20050091440A1 (en) | Memory system and memory module | |
EP1714530B1 (en) | Method for increasing a routing density for a circuit board and such a circuit board | |
CN115209613A (zh) | 印刷电路板和包括印刷电路板的电子设备 | |
US7394026B2 (en) | Multilayer wiring board | |
JP2006344787A (ja) | 半導体装置 | |
US8487423B2 (en) | Interconnect structure of semiconductor integrated circuit and semiconductor device including the same | |
JP6658234B2 (ja) | 積層型電子部品 | |
JP2007281004A (ja) | 多層配線構造体および多層プリント基板 | |
US6312269B1 (en) | Card connector circuit board | |
JP5296963B2 (ja) | 多層配線半導体集積回路、半導体装置 | |
CN217936067U (zh) | 印刷电路板和包括印刷电路板的电子设备 | |
WO2024202599A1 (ja) | 多層基板、半導体装置および多層基板の配線設計プログラム | |
CN116314086A (zh) | 电子模块和电子装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20091117 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20110728 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110928 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20111121 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20130730 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130920 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20131021 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20131106 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20131125 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20131127 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: R3D02 |
|
A072 | Dismissal of procedure [no reply to invitation to correct request for examination] |
Free format text: JAPANESE INTERMEDIATE CODE: A072 Effective date: 20140313 |
|
A072 | Dismissal of procedure [no reply to invitation to correct request for examination] |
Free format text: JAPANESE INTERMEDIATE CODE: A072 Effective date: 20140318 |
|
LAPS | Cancellation because of no payment of annual fees |