JP5282690B2 - 画素回路、固体撮像素子、およびカメラシステム - Google Patents

画素回路、固体撮像素子、およびカメラシステム Download PDF

Info

Publication number
JP5282690B2
JP5282690B2 JP2009172388A JP2009172388A JP5282690B2 JP 5282690 B2 JP5282690 B2 JP 5282690B2 JP 2009172388 A JP2009172388 A JP 2009172388A JP 2009172388 A JP2009172388 A JP 2009172388A JP 5282690 B2 JP5282690 B2 JP 5282690B2
Authority
JP
Japan
Prior art keywords
circuit
source follower
pixel
output
follower circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2009172388A
Other languages
English (en)
Other versions
JP2011029838A (ja
Inventor
利幸 西原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP2009172388A priority Critical patent/JP5282690B2/ja
Priority to US12/829,807 priority patent/US8456558B2/en
Priority to CN2010102321742A priority patent/CN101964878B/zh
Publication of JP2011029838A publication Critical patent/JP2011029838A/ja
Application granted granted Critical
Publication of JP5282690B2 publication Critical patent/JP5282690B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/60Noise processing, e.g. detecting, correcting, reducing or removing noise
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/71Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
    • H04N25/75Circuitry for providing, modifying or processing image signals from the pixel array
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/767Horizontal readout lines, multiplexers or registers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/77Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)
  • Solid State Image Pick-Up Elements (AREA)

Description

本発明は、CMOSイメージセンサに代表される画素回路、固体撮像素子、およびカメラシステムに関するものである。
近年デジタルスチルカメラやカムコーダ、監視カメラ等の用途に、CMOSイメージャーが広く使われるようになり、市場も拡大している。
CMOSイメージャーは、各画素に入射した光を光電変換素子であるフォトダイオードで電子に変換し、それを一定期間蓄積した上で、その蓄積電荷量を反映した信号をデジタル化して外部に出力する。
図1は、1単位画素で4つのトランジスタを含む画素回路の一例を示す図である。
1単位の画素回路PX1はフォトダイオード1、転送トランジスタ2、リセットトランジスタ3、アンプトランジスタ4、選択トランジスタ5、蓄積ノード6、およびフローティングディフュージョン(FD:Floating Diffusion、浮遊拡散層)ノード7を有する。
転送トランジスタ2のゲート電極が転送線8に接続され、リセットトランジスタ3のゲート電極がリセット線9に接続されている。アンプトランジスタ4のゲート電極がFDノード7に接続され、選択トランジスタ5のゲート電極が行選択線10に接続されている。そして、選択トランジスタ5のソースが垂直信号線11に接続されている。
垂直信号線11には、定電流回路12、および感知回路13が接続されている。
画素回路PX1においては、画素のシリコン基板に入射した光は電子とホールのペアを発生させ、その内の電子がフォトダイオード1によって、ノード6に集光、蓄積される。その電子が最終的には垂直信号線11への信号となって読み出される。
通常、CMOSイメージャーではこのような画素がマトリクス状に配置されており、垂直信号線11は列方向の複数画素で、各トランジスタをオン/オフするゲート制御線である転送線8、リセット線9、行選択線10は行方向の複数画素で共有されている。
画素アクセスはゲート制御線である転送線8、リセット線9、行選択線10の駆動により、行単位で一括して実施される。
各垂直信号線11に読み出されたアナログ信号は、感知回路13によってセンシングされ、AD変換されて出力される。
以下に、電荷蓄積と読み出しの具体的動作を図2に関連付けて説明する。
図2(A)〜(E)は、図1の画素回路のタイミングチャートを示す図である。
電荷蓄積に先立って、まず画素のリセットを行う。これはリセット線9および転送線8をハイレベルにして、リセットトランジスタ3と転送トランジスタ2をオン状態にする。これはたとえば3Vの電源電圧をフォトダイオード1の蓄積ノード6に伝達させる操作である。
これによって、蓄積ノード6のポテンシャルは上昇し、そこに蓄積された電子の引き抜きが行われる。
近年主流のHAD(Hole-Accumulation Diode)構造においては、蓄積ノード6はp型層に挟まれたn型の埋め込み拡散層で形成されており、その電子は全て排出されて完全空乏状態となる。
その後、転送線8をローレベルにして、転送トランジスタ2をオフすることで、蓄積ノード6は浮遊状態となって、新たな電荷蓄積が開始される。電荷蓄積中はリセットトランジスタ3も通常オフにしておくが、オン状態を維持してもよい。
一般にこのような画素のリセット動作は、CMOSイメージセンサの電子シャッター動作として利用される。
次に、蓄積された電荷の読み出し動作について説明する。
まず、行選択線10がハイレベルとなり、選択トランジスタ5がオンして、垂直信号線11に画素のアンプトランジスタ4が接続される。
ここでアンプトランジスタ4と定電流回路12に接続された垂直信号線11はソースフォロアー回路を形成しており、その入力であるFDノード7のポテンシャルVfと、出力である垂直信号線11の電位Vslは、変動比が1に近いリニアな関係となる。
すなわち定電流回路12の電流値をiとすると、理想的には次式が成立する。
[数1]
i=(1/2)*β*(Vf−Vth−Vsl) //βは定数
ここで、(Vf−Vth−Vsl)は一定となって、Vfの変動はリニアにVslに反映される。
すなわち、ソースファロアー回路はゲインが略1のアンプ回路として動作し、入力ノードであるFDノード7の電位Vfの変化に追随するように、垂直信号線11の電位Vslは変調される。
ここで、リセット線9をハイレベルにしてリセットトランジスタ3をオンすることで、FDノード7に電源電圧3Vが伝達される。
さらに、リセット線9をローレベルにしてリセットトランジスタ3をオフにすることで、FDノード7は浮遊状態となる。
ここにおいて、感知回路13によって、垂直信号線11の電位Vslの1回目の感知を行う。これはリセット信号の読み出しである。
次に、転送線8をハイレベルにして転送トランジスタ2をオンすることで、蓄積ノード6に蓄積された電子が、ソースフォロアーの入力ノードであるFDノード7に流れ込む。
この際、FDノード7のポテンシャルが十分深ければ、すなわち高電位であれば、蓄積ノード6に蓄積されていた電子は全てFDノード7に流出し、蓄積ノード6は完全空乏状態になる。
ここで転送線8をローレベルにして転送トランジスタ2をオフし、感知回路13によって、垂直信号線11の電位の2回目の感知を行う。これは蓄積信号の読み出しである。
上記Vslの1回目の感知と2回目の感知の差分は、フォトダイオード1の露光によって蓄積ノード6に蓄積された電荷量を正確に反映している。
CMOSイメージャーはこの差分をデジタル化し、画素の信号値として外部に出力する。各画素の電子蓄積時間は、上記リセット動作と読み出し動作との間の期間であり、正確には転送トランジスタ2がリセット後オフしてから、読み出しでオフするまでの期間T1である。
なお、より詳細に信号線の挙動を説明すると、FDノード7は、リセット線9がローレベルに落ちる際、および転送線8のレベルの上げ下げの際にカップリングの影響を受けて若干電位が変動している。さらにそれに追随する垂直信号線11も同様の影響を受けている。
転送線8からのカップリングの影響は上昇と下降でほぼ相殺され、リセット線9からのカップリングの影響は、1回目の感知と2回目の感知で差分を取ることにより相殺される。
このように、一般にCMOS型イメージャーでは、光電変換素子により生成された蓄積電子は画素ごとにアンプ回路を介して垂直信号線11のアナログ信号に変換されて感知回路13に伝達される。
さらに、このアナログ信号はAD変換器によりデジタル信号に変換されてチップ外に出力される。
これは蓄積電子そのものがチップ出力用アンプ回路の直前までCCD転送により垂直、水平転送されていくCCD型イメージャーと著しい対照をなしている。
図3は、図1におけるフォトダイオード1からソースフォロアー入力ノードであるFDノード7への、電荷転送の回路構成を抽出して示す図である。
電荷蓄積時、フォトダイオード1で光電変換により生成された電子は、フォトダイオード1の拡散層ノード6に蓄積される。
読み出し時、それらは転送トランジスタ2を介して、ソースフォロアー回路のアンプトランジスタ4の入力たるFDノード7に完全転送される。
転送時、FDノード7は浮遊状態となっており、グランド基板や他の電位固定された配線等に対する寄生容量14を有している。
蓄積電荷量をQ、寄生容量値をCfとすると、その電位変化量ΔVfは次のようになる。
[数2]
ΔVf=Q/C
ソースフォロアー回路には通常アンプトランジスタ4としてNMOSトランジスタが使用されるが、固有のランダムノイズNrを発生させる。
したがって、そのゲインをGとすると、ソースフォロアー回路の出力ノード15に発生する蓄積信号のS/N比は{G・ΔVf/Nr}である。
GやNrはアンプトランジスタ4のパラメータが決まればほぼ一定なので、ΔVfの大きさは撮像性能に直接的な影響を及ぼす。
図4(A)〜(D)は、図1および図3のような画素回路を用いた、読み出し転送動作に伴うポテンシャル推移を示す図である。
なお各ノードのポテンシャルは、図面上は正電位方向を下方に、負電位方向を上方に記載している。各ノードは負電荷を持つ電子を蓄積する井戸の役割を果たし、井戸を電子が満たしていく形でポテンシャルが上方に、即ち負電位方向に持ち上がる。
[ステップST1]
図4(A)のステップST1において、フォトダイオード1の拡散ノードである蓄積ノード6は、一定数のドナーによる正電荷で、その完全空乏時にポテンシャルの底が1.5V程度になるように設計されている。ここに光電変換された電子が飽和状態(約0V)にまで満たされている。
一方、転送トランジスタ2のチャネル領域は、ゲート電極に与えられる電位、たとえば1V〜3Vに従って、そのポテンシャルがR1の範囲で変調される。
また、FDノード7にはリセットがかけられて、2.7Vの浮遊状態となっている。これは3Vでリセットされた後、リセットトランジスタをローレベルに戻した際に0.3Vのカップリングを受けた状態である。
[ステップST2]
図4(B)のステップST2において、転送トランジスタ2がオンすると、フォトダイオード1拡散ノードである蓄積ノード6に蓄積されていた電子が残らず転送トランジスタ2のチャネル領域およびFDノード7に分配された状態で移動する。
[ステップST3]
図4(C)のステップST3において、転送トランジスタ2をオフするため、ゲート電極の上昇に伴ってチャネル領域のポテンシャルが上昇すると、そこに蓄積されていた電子がFDノード7に移動する。
[ステップST4]
図4(D)のステップST4において、転送トランジスタ2がオフ状態では、ステップST1でフォトダイオード1に蓄積されていた電子が全てFDノード7に移動した状態になる。
これによってソースフォロアーが垂直信号線11を駆動し、蓄積信号の読み出しが実施される。
このように完全な電子の移動を実現するには、完全空乏状態となったフォトダイオード1の蓄積ノード6とFDノード7との間には、ポテンシャル差M1が確保されている必要がある。
逆に、このポテンシャル差M1が十分確保されていないと、FDノード7に蓄積された電子がフォトダイオード1に逆流し、フォトダイオード1の蓄積電子量が読み出し信号にリニアに反映されなくなる。
特表2007−535199号公報
上述のように、読み出し時に光電変換した電子を完全転送するためには、FDノード7の転送後のポテンシャルが、完全空乏時のフォトダイオード1より高電位に保たれる必要がある。
しかし、そのためにFDノード7のポテンシャルのダイナミックレンジが限定され、ΔVfを十分に上げることができず、S/N比を上げることができないという不利益がある。
たとえば図4では、ΔVfは(3.0V−1.5V)が限界であり、転送マージン分のポテンシャル差がさらに差し引かれる。
さらにフォトダイオード1の飽和蓄積電荷量Qsはその拡散層内のドナー数に対応するので、通常Qsを上げると完全空乏時のポテンシャルは深く(高電位に)なる。これはΔVfのレンジをさらに狭める方向となってしまう。
このような転送マージンの問題は、設計上の大きな制約となっていた。
このような問題を解決する一手段が、特許文献1にてホン、スンクウォンらにより提案されている。
ホン、スンクウォンらは画素内に予備のMOSトランジスタを接続させ、そこにチャネルを形成することで、電荷転送時に一時的に入力ノードであるFDノード7の寄生容量14を増加させる構成を提案している。
しかし、そのためには各画素に余分な素子を設け、余分な信号線を配置する必要があり、画素の開口率を低下させるという不利益がある。
本発明は、画素の開口率を低下させることなく、画素内の電荷転送を容易にし、蓄積電荷量の向上や感度の向上を図れ、撮像性能を向上させることが可能な画素回路、固体撮像素子、およびカメラシステムを提供することにある。
本発明の第1の観点の画素回路は、光電変換素子と、ソースフォロアー回路と、上記光電変換素子で生成した電荷を、上記ソースフォロアー回路の入力ノードに転送する転送トランジスタと、上記ソースフォロアー回路を通して上記生成された電荷に応じた信号を読み出す読み出し系と、を有し、上記読み出し系は、上記ソースフォロアー回路の入力ノードを浮遊状態として、上記転送トランジスタをオンさせて信号電荷を上記入力ノードに転送し、上記転送トランジスタをオフさせて上記ソースフォロアー回路の出力ノード電位を検知して出力信号を読み出す機能を含み、さらに上記転送トランジスタがオンした際に、上記ソースファロアー回路の出力変調度を一時的に低下させる出力変調度制御機能部を含み、上記出力変調度制御機能部は、上記出力変調度の低下制御時に、上記ソースフォロアー回路の出力ノードに異なるソースフォロアー回路の出力ノードを接続する。
または、上記出力変調度制御機能部は、上記出力変調度の低下制御時に、異なる画素に各々転送トランジスタを介して接続された複数のソースフォロアー回路の出力ノードを、互いにショートさせる。
本発明の第2の観点の固体撮像素子は、複数の画素回路が配列された画素部と、上記画素部の画素回路を駆動して画素信号の読み出しを行う画素駆動部と、を有し、上記各画素回路は、光電変換素子と、ソースフォロアー回路と、上記光電変換素子で生成した電荷を、上記ソースフォロアー回路の入力ノードに転送する転送トランジスタと、上記ソースフォロアー回路を通して上記生成された電荷に応じた信号を読み出す読み出し系と、を有し、上記読み出し系は、上記ソースフォロアー回路の入力ノードを浮遊状態として、上記転送トランジスタをオンさせて信号電荷を上記入力ノードに転送し、上記転送トランジスタをオフさせて上記ソースフォロアー回路の出力ノード電位を検知して出力信号を読み出す機能を含み、さらに上記転送トランジスタがオンした際に、上記ソースファロアー回路の出力変調度を一時的に低下させる出力変調度制御機能部を含み、上記出力変調度制御機能部は、上記出力変調度の低下制御時に、上記ソースフォロアー回路の出力ノードに異なるソースフォロアー回路の出力ノードを接続する
または、上記出力変調度制御機能部は、上記出力変調度の低下制御時に、異なる画素に各々転送トランジスタを介して接続された複数のソースフォロアー回路の出力ノードを、互いにショートさせる。
本発明の第3の観点のカメラシステムは、固体撮像素子と、上記固体撮像素子に被写体像を結像する光学系と、上記固体撮像素子の出力画像信号を処理する信号処理回路と、を有し、上記固体撮像素子は、複数の画素回路が配列された画素部と、上記画素部の画素回路を駆動して画素信号の読み出しを行う画素駆動部と、を有し、上記各画素回路は、光電変換素子と、ソースフォロアー回路と、上記光電変換素子で生成した電荷を、上記ソースフォロアー回路の入力ノードに転送する転送トランジスタと、上記ソースフォロアー回路を通して上記生成された電荷に応じた信号を読み出す読み出し系と、を有し、上記読み出し系は、上記ソースフォロアー回路の入力ノードを浮遊状態として、上記転送トランジスタをオンさせて信号電荷を上記入力ノードに転送し、上記転送トランジスタをオフさせて上記ソースフォロアー回路の出力ノード電位を検知して出力信号を読み出す機能を含み、さらに上記転送トランジスタがオンした際に、上記ソースファロアー回路の出力変調度を一時的に低下させる出力変調度制御機能部を含み、上記出力変調度制御機能部は、上記出力変調度の低下制御時に、上記ソースフォロアー回路の出力ノードに異なるソースフォロアー回路の出力ノードを接続する
または、上記出力変調度制御機能部は、上記出力変調度の低下制御時に、異なる画素に各々転送トランジスタを介して接続された複数のソースフォロアー回路の出力ノードを、互いにショートさせる。
本発明によれば、画素の開口率を低下させることなく、画素内の電荷転送を容易にし、蓄積電荷量の向上や感度の向上を図れ、撮像性能を向上させることができる。
画素回路の一例を示す図である。 図1の画素回路のタイミングチャートを示す図である。 図1におけるフォトダイオード1からソースフォロアー入力ノードであるFDノードへの、電荷転送の回路構成を抽出して示す図である。 図1および図3のような画素回路を用いた、読み出し転送動作に伴うポテンシャル推移を示す図である。 本発明の実施形態に係る画素回路を採用したCMOSイメージセンサ(固体撮像素子)の構成例を示す図である。 本発明の第1の実施形態に係るCMOSイメージセンサの画素回路を示す図である。 本実施形態に係る出力変調度制御機能部を設けた基本概念を説明するための図である。 図6の回路の動作を説明するためのタイミングチャートである。 本第1の実施形態に係る画素回路の転送回路を用いた、読み出し転送動作に伴うポテンシャル推移を示す第1図である。 本第1の実施形態に係る画素回路の転送回路を用いた、読み出し転送動作に伴うポテンシャル推移を示す第2図である。 本実施形態に係る画素回路の他の構成例(共有画素構成)を示す回路図である。 本実施形態に係る画素回路の他の構成例(3Tr.型画素)を示す回路図である。 本発明の第2の実施形態に係るCMOSイメージセンサの画素回路を示す図である。 本発明の第3の実施形態に係るCMOSイメージセンサの画素回路を示す図である。 本発明の第4の実施形態に係るCMOSイメージセンサの画素回路を示す図である。 本発明の第5の実施形態に係るCMOSイメージセンサの画素回路を示す図である。 本発明の実施形態に係る固体撮像素子が適用されるカメラシステムの構成の一例を示す図である。
以下、本発明の実施形態を図面に関連付けて説明する。
なお、説明は以下の順序で行う。
1.第1の実施形態(画素回路の第1の構成例)
2.第2の実施形態(画素回路の第2の構成例)
3.第3の実施形態(画素回路の第3の構成例)
4.第4の実施形態(画素回路の第4の構成例)
5.第5の実施形態(画素回路の第5の構成例)
6.第6の実施形態(カメラシステム)
図5は、本発明の実施形態に係る画素回路を採用したCMOSイメージセンサ(固体撮像素子)の構成例を示す図である。
本CMOSイメージセンサ100は、画素アレイ部110、画素駆動部としての行選択回路(Vdec)120、およびカラム読み出し回路(AFE)130を有する。
画素アレイ部110は、複数の画素回路がM行×N列の2次元状(マトリクス状)に配列されている。
本実施形態に係る画素回路110Aは、基本的に、光電変換素子、転送トランジスタ、リセットトランジスタ、アンプトランジスタ、選択トランジスタ、蓄積ノード、およびFD(フローティングディフュージョン)を含んで構成される。
この画素回路110Aの具体的な構成については、後で詳述する。
画素アレイ部110に配線されている転送線140(LTRG)、リセット線150(LRST)、および行選択線160(LSEL)が一組として画素配列の各行単位で配線されている。
転送線140(LTRG)、リセット線150(LRST)、および行選択線160(LSL)の各制御線はそれぞれM本ずつ設けられている。
これらの転送線140(LTRG)、リセット線150(LRST)、および行選択線160(LSL)は、行選択回路120により駆動される。
行選択回路120は、画素アレイ部110の中の任意の行に配置された画素の動作を制御する。行選択回路120は、転送線140(LTRG)、リセット線150(LRST)、および行選択線160(LSL)を通して画素回路を制御する。
カラム読み出し回路130は、行選択回路120により読み出し制御された画素行のデータを垂直信号線(LSGN)170を介して受け取り、後段の信号処理回路に転送する。垂直信号線170には、定電流回路、感知回路、クランプ回路が接続される。
読み出し回路130は、CDS回路やADC(アナログデジタルコンバータ)を含む。
以下に、上記したような構成を有するCMOSイメージセンサ100における画素回路の具体的な構成例について説明する。
<1.第1の実施形態>
図6は、本発明の第1の実施形態に係るCMOSイメージセンサの画素回路を示す図である。
図6の画素回路110Aにおいて、破線で示す構成部が1単位の画素回路PX111である。
単位画素回路PX111は、光電変換素子としてのフォトダイオード111、転送トランジスタ112、リセットトランジスタ113、アンプトランジスタ114、選択トランジスタ115、蓄積ノード116、およびFDノード117を有する。
なお、アンプトランジスタ114によりアンプ回路118が形成され、FDノード117によりアンプ回路118の入力ノードが形成される。
本第1の実施形態の転送トランジスタ112は、フォトダイオード111と出力ノードとしてのFDノード117との間に接続されている。転送トランジスタ112のゲート電極が転送線140に共通に接続されている。
リセットトランジスタ113は、電源ラインLVDDとFDノード117との間に接続され、ゲート電極がリセット線150に接続されている。
FDノード117には、アンプトランジスタ114のゲートが接続されている。アンプトランジスタ114は、選択トランジスタ115を介して垂直信号線170に接続され、単位画素部外の定電流回路131とソースフォロアーを構成している。
選択トランジスタ115のゲート電極が行選択線160に接続されている。そして、選択トランジスタ115のソースが垂直信号線170に接続されている。
垂直信号線170には、定電流回路131、感知回路132、およびクランプ回路180が接続されている。
読み出し系は、たとえば垂直信号線170、定電流回路131、感知回路132、クランプ回路180等を含んで構成される。
クランプ回路180は、転送トランジスタ112がオンした際に、ソースフォロアー回路の出力変調度を一時的に低下させる出力変調度制御機能を有する。
このような構成を有する画素回路110Aの単位画素回路PX111では、画素のシリコン基板に入射した光は電子とホールのペアを発生させ、その内の電子がフォトダイオード111によって、蓄積ノード116に収集、蓄積される。
その電子が最終的には垂直信号線170への信号となって読み出される。
CMOSイメージャーではこのような画素がマトリクス状に配置されており、垂直信号線170は列方向の複数画素で、各トランジスタをオン/オフするゲート制御線である転送線140、リセット線150、行選択線160は行方向の複数画素で共有されている。
画素アクセスはゲート制御線である転送線140、リセット線150、行選択線160の駆動により、行単位で一括して実施される。
各垂直信号線170に読み出されたアナログ信号は、感知回路132によってセンシングされ、AD変換されて出力される。
一方、クランプ回路180は列ごとに一つずつ配置されている。
クランプ回路180は、電源に接続されたクランプトランジスタ181、選択トランジスタ182を含んで構成されている。
クランプトランジスタ181のゲート電極はバイアス電源183に接続され、選択トランジスタ182のゲート電極がクランプ駆動線184に接続されている。なお、クランプ駆動線184は、たとえば行選択回路120により駆動される。クランプ駆動線184の駆動系は、行選択回路120と別個に設けることも可能である。
選択トランジスタ182は、クランプ駆動線184がハイレベルのときオン状態となってクランプ回路180を有効化する。
クランプトランジスタ181のゲートは適切なレベルで垂直信号線170にクランプがかかるように一定電位に設定されている。
クランプ回路180の機能は、クランプ駆動線184がハイレベルの時、垂直信号線170の電位が一定以下に落ちぬようクランプするものである。
クランプ回路180は、転送トランジスタ112がオンした際に、ソースフォロアー回路の出力変調度を一時的に低下させる出力変調度制御機能部の一例として採用されている。
ここで、本実施形態に係る出力変調度制御機能部を設けた基本概念を説明する。
図7は、本実施形態に係る出力変調度制御機能部を設けた基本概念を説明するための図である。
図7は、図6におけるフォトダイオード111からソースフォロアー入力ノードであるFDノード117への、電荷転送の回路構成を抽出して示している。
本発明の実施形態においては、図7におけるFDノード117の実効的寄生容量がソースフォロアー回路そのものの状態によって変動することに着目し、画素ごとに新たな素子を追加することなく、出力変調度制御機能部により、最適な容量制御を実現する。
基本的なコンセプトは以下の通りである。
すなわち、FDノード117には、ソースフォロアーを構成するNMOSからなるアンプトランジスタ114のチャネル容量や、ソースフォロアーの出力配線との間の配線容量が存在する。これらの容量の存在により、ソースフォロアーの出力ノード119との間に有意なカップリング容量C110が形成されている。
しかし、ソースフォロアーの出力ノード119は、その入力たるFDノード117の電位変動に対して同方向に、かつほぼ同電位分(略1のゲインで)変調されるので、両者のカップリング容量は実効的には寄生容量C111に殆ど追加されることは無い。
この現象を逆に利用して、FDノード117の電位が変動する際にソースフォロアー回路の出力ノード119の変調を抑止すれば、寄生容量120が有効化されて、FDノード117の総合的な寄生容量を一時的に増加させることができる。
これにより、画素内電荷転送時のFDノード117の電位変動を一時的に減少させ、転送マージンを大幅に引き上げることが可能になる。
本構成を採用すれば、転送の際のポテンシャル余裕を大幅に向上させることができ、広い信号変動幅において良好なリニアリティを維持できる。それによってQsを上げ、あるいはFDノードの寄生容量を減らして、信号のダイナミックレンジを向上させることができる。
ソースフォロアー回路の出力ノードの変調制御は複数のソースフォロアー回路に接続された垂直信号線170を介して実施することができるので、単位画素ごとの回路追加は不要である。
次に、クランプ回路180を有する図6の回路の動作を説明する。
図8(A)〜(F)は、図6の回路の動作を説明するためのタイミングチャートである。
図8(A)はリセット線150のレベルを、図8(B)は転送線140のレベルを、図8(C)は行選択線160のレベルを、それぞれ表している。図8(D)はクランプ駆動線184のレベルを、図8(E)はFDノード117の電位Vfを、図8(F)は垂直信号線170のレベルを、それぞれ表している。
電荷蓄積に先立って、まず画素のリセットを行う。リセットはリセット線150および転送線140をハイレベルにして、リセットトランジスタ113と転送トランジスタ112をオン状態にする。これによって蓄積ノード116の電位は上昇し、そこに蓄積された電子の引き抜きが行われる。
その後、転送線140をローレベルにして、転送トランジスタ112をオフにすることで、蓄積ノード116は浮遊状態となって、新たな電荷蓄積が開始される。
次に、蓄積された電荷の読み出し動作について説明する。
まず、行選択線160がハイレベルとなり、選択トランジスタ115がオンして、垂直信号線170に単位画素のアンプトランジスタ114が接続される。
ここでアンプトランジスタ114と定電流回路131に接続された垂直信号線170はソースフォロアー回路を形成しており、その入力であるFDノード117の電位Vfと、出力である垂直信号線170の電位Vslは、変動比が1に近いリニアな関係となる。
ここでリセット線150をハイレベルにしてリセットトランジスタ113をオンすることで、FDノード117に電源電圧VDD、たとえば3Vが伝達される。
さらにリセット線150をローレベルにしてリセットトランジスタ113をオフにした後、コンパレータやAD変換機等で構成された感知回路132によって、垂直信号線170の電位Vslの一回目の感知を行う。
これはリセット信号の読み出しである。リセットトランジスタ113のオフ以降、FDノード117は浮遊状態となる。
さらに転送に入る前に、クランプ駆動線184をハイレベルにして垂直信号線170にクランプ回路180を接続する。
ここではクランプレベルは垂直信号線170のリセットレベルよりやや高い電位に設定してあるので、この時点では垂直信号線170およびFDノード117の挙動は図1の場合と変わらない。
次に、転送線140をハイレベルにして転送トランジスタ112をオンすることで、蓄積ノード116に蓄積された電子が、FDノード117に流れ込む。
ここにおいて垂直信号線170にはクランプが働き、クランプ駆動線184がハイレベルであるTCLPの期間中、その電位はVCLPのレベルにクランプされる。
これにより、FDノード117の寄生容量C111に、図7に示したソースフォロアー回路の出力ノード119とのカップリング容量C110が追加され、FDノード117の電位変動幅もその分小さくなる。
さらに転送線140をローレベルにして転送トランジスタ112をオフし、その後さらにクランプ駆動線184をローレベルにしてクランプ回路180を垂直信号線170から切り離す。この時クランプが外れたクランプ駆動線184の電位が低下するとともに、FDノード117の電位も低下する。
最後に、感知回路132によって、垂直信号線170の電位の2回目の感知を行う。これは蓄積信号の読み出しである。
上記Vslの1回目の感知と2回目の感知の差分は、フォトダイオード111の露光によって蓄積ノード116に蓄積された電荷量を正確に反映している。
CMOSイメージャーはこの差分をデジタル化し、画素の信号値として外部に出力する。各画素の電子蓄積時間は、上記リセット動作と読み出し動作との間の期間であり、正確には転送トランジスタがリセット後オフしてから、読み出しでオフするまでのT1で示す期間である。
図9(A)〜(D)および図10は、本第1の実施形態に係る画素回路の転送回路を用いた、読み出し転送動作に伴うポテンシャル推移を示す図である。
図9(A)〜(D)および図10において、各ノードのポテンシャルは、図面上は正電位方向を下方に、負電位方向を上方に記載している。
各ノードは負電荷を持つ電子を蓄積する井戸の役割を果たし、井戸を電子が満たしていく形でポテンシャルが上方に、すなわち負電位方向に持ち上がる。
[ステップST11]
図9(A)のステップST11においては、フォトダイオード111の拡散ノードである蓄積ノード116は、一定数のドナーによる正電荷で、その完全空乏時にポテンシャルの底が1.5V程度になるように設計されている。ここに光電変換された電子が飽和状態(約0V)にまで満たされている。
一方、転送トランジスタ112のチャネル領域は、ゲート電極に与えられる電位(たとえば1V〜3V)に従って、そのポテンシャルがR11の範囲で変調される。
また、FDノード117にはリセットがかけられて、2.7Vの浮遊状態となっている。
これは3Vでリセットされた後、リセット線150をローレベルに戻した際に0.3Vのカップリングを受けた状態である。
[ステップST12]
図9(B)のステップST12においては、クランプ駆動線184をハイレベルにして垂直信号線170にクランプ回路180が接続される。
すると、クランプレベルVCLPより浅いポテンシャル側(低電位側)では、FDノード117の寄生容量C111に、FDとソースフォロアー回路の出力ノード119間のカップリング容量C110が追加される。
図面はこのようなFD容量の増加を概念的に記載している。
[ステップST13]
図9(C)のステップST13において、転送トランジスタ112がオンすると、フォトダイオード111の蓄積ノード116に蓄積されていた電子が残らず転送トランジスタ112のチャネル領域およびFDノード117に分配された状態で移動する。
[ステップST14]
図9(D)のステップST14においては、転送トランジスタ112をオフすると、ステップST11,ST12でフォトダイオード111に蓄積されていた電子が全てFDノード117に移動した状態になる。
このように完全な電子の移動を実現するには、完全空乏状態となったフォトダイオード111の蓄積ノード116とFDノード117との間に、ポテンシャル差M11が確保されている必要がある。
[ステップST15]
図10のステップST15においては、クランプ駆動線184をローレベルにして垂直信号線170からクランプ回路180が切り離される。
すると、FDノード117とソースフォロアー回路の出力ノード119間のカップリング容量C110が消滅し、FDノード117のポテンシャルはより浅い(低電位の)状態に推移する。
この時点では、既に転送トランジスタ112は閉じているので、最終的なFDノード117のポテンシャルがフォトダイオード111のポテンシャルより浅くなっても構わない。
すなわち、このステップST15におけるFDノード117のポテンシャル変動幅分だけ、電荷転送のマージンが向上したことになる。
これによって、フォースフォロアーが垂直信号線170を駆動し、蓄積信号の読み出しが実施される。
このような転送を行うと、読み出しの時点で完全空乏状態となったフォトダイオード111の蓄積ノード116とFDノード117との間にポテンシャル差を確保する必要は無い。電子を満たしたFDノード117のポテンシャルが蓄積ノード116より浅い状態となっても完全な転送が完了しており、したがって信号は広いレンジで良好なリニアリティを得る。
ところで、上記実施例におけるクランプレベルVCLPの設定には、以下の配慮を行うのが望ましい。
信号が無い暗時の撮像ではごく僅かなノイズが問題となる。
したがって、転送トランジスタ112が暗時にオンした際には、そのゲート下にノイズ源となる強いチャネルが発生しない方が望ましい。そのためには、FDノード117が転送線140からのカップリングを受けて、そのポテンシャルが深くなる方に推移するのが望ましい。
しかし、このときクランプによるFDノード117の容量増加が発生していると、上記カップリングを受けにくくなって、FDノード117は十分深いポテンシャルに移行しない。
したがって、ソースフォロアー回路の出力ノード119のクランプレベルは、リセットレベルよりやや低め(ポテンシャルとしては浅め)の設定が望ましく、蓄積電荷の無い暗時の読み出しではクランプは開始されていない方が良い。
一方、感知限界となる最大出力時には、当然クランプが行われていないと意味が無い。
すなわち、クランプ電位VCLPと、ソースフォロアーからの信号出力レベルとの関係は、クランプ電位VCLPが暗時の出力レベルと最大出力時の出力レベルの間に設定されるのが望ましく、暗時の出力レベルよりやや低めに設定されるのが望ましい。
ところで、本発明は、図7のような信号転送形態を持つイメージセンサであれば、あらゆるイメージセンサに適用できる。
すなわち、各画素において光電変換された電荷信号が、読み出しのために転送トランジスタ112を介してソースフォロアー回路の入力ノードであるFDノード117に転送される。
さらに、ソースフォロアー回路の出力ノード119の電位変調として読み出し回路に伝達される形態を持つイメージャーにおいては、画素の構成要素に関らず本発明を適用することができる。
以下に、本発明が適用可能な幾つかの画素構成の例を示す。
[画素回路の他の構成例(共有画素)]
図11は、本実施形態に係る画素回路の他の構成例(共有画素構成)を示す回路図である。
図11の画素回路110Bは、2つの画素PX112、PX113がソースフォロアーを形成するアンプトランジスタ114を共有しており、さらにリセットトランジスタ113と選択トランジスタ115を共有している。
画素PX112は、フォトダイオード111−1、転送トランジスタ112−1、および蓄積ノード116−1を含んでいる。
画素PX113は、フォトダイオード111−2、転送トランジスタ112−2、および蓄積ノード116−2を含んでいる。
これら2画素分の共有単位がマトリクス状に配置されており、その複数が垂直信号線170を共有する。
選択画素に接続された転送トランジスタ112−1または112−2がオンした際に、垂直信号線170に一時的にクランプをかけることで、転送マージンを拡大することができる。
また、このような共有型の画素では、転送トランジスタ112−1,112−2を同時にオンすることで、双方の画素PX112、PX113から同時に電荷を読み出して、共有されたFDノード117上で両者の信号を加算する機能を持つことがある。
このようなケースでは、FDノードは通常の2倍の電荷を受けることになり、潜在的には出力信号も2倍のダイナミックレンジを得ることができる。ただし、これまでは前述したポテンシャル上の制約から、加算しないときと同じダイナミックレンジしか保証できなかった。
しかし、本発明の実施形態を採用すれば、加算しないときより大きなダイナミックレンジを保証することが可能になる。
[画素回路の他の構成例(3Tr.型画素)]
図12は、本実施形態に係る画素回路の他の構成例(3Tr.型画素)を示す回路図である。
この画素回路110Cの単位画素PX114は、図6の構成から選択トランジスタが削除されている。そして、非選択行の画素はリセット電源122を0Vに落としつつリセットトランジスタ113をオンすることで、ソースフォロアーであるアンプトランジスタ114をオフ状態にする。
このような画素がマトリクス状に配置されており、その複数が垂直信号線170を共有する。
画素(PX)が選択され、転送トランジスタ112がオンした際に垂直信号線170に一時的にクランプをかけることで、転送マージンを拡大することができる。
このように垂直信号線にクランプをかけるのは、ソースフォロアー出力の変調量を抑制する出力変調度制御機能部の最適な方式の一つであり、この場合垂直信号線の電流変動もないので電源電圧の揺れによるノイズも発生しない。
しかもリセットレベルよりやや低い電位からクランプを開始することで、暗時に余分なノイズを発生する弊害も生じない。垂直信号線は複数のソースフォロアーで共有されているので、回路規模も殆ど増加しない。
しかしそれ以外にも、ソースフォロアー出力の変調抑制には複数の方式が適用可能である。
方式を大きく分ければ、その一つはソースフォロアー出力を他の固定電圧源に接続することである。このとき、ソースフォロアー出力は固定電圧源に引っ張られて、変調量が低下するか、あるいは全く変調しなくなる。
上記クランプ回路への接続はその一例であるが、それ以外にも幾つか類似した方式があるので、以下のその例を第2〜第5の実施形態として示す。
<2.第2の実施形態>
図13は、本発明の第2の実施形態に係るCMOSイメージセンサの画素回路を示す図である。
本第2の実施形態に係る画素回路110Dが第1の実施形態に係る画素回路110Aと異なる点は次のことにある。
すなわち、画素回路110Dでは、たとえば垂直信号線170に、クランプ回路ではなく、リセットレベルにあるダミー画素190が接続されている。
本第2の実施形態によれば、上述した第1の実施形態と類似した効果を得ることができる。
画素回路110Dにおいて、垂直信号線170には選択画素PX111のソースフォロアー出力の他に、一時的にダミー画素(DM)190のソースフォロアー出力が接続される。
ダミー画素(DM)190は、たとえば図6に示された単位画素PX111と同じ内部構成であるが、転送トランジスタ112が常時オフしており、リセットトランジスタ113は常時オンしている。
選択トランジスタ115は選択画素PX111が読み出し用の内部電荷転送を実施する期間を挟んで一時的にオンし、ダミー画素(DM)190を垂直信号線170に接続する。
このとき、垂直信号線170はダミー画素(DM)190のアンプトランジスタ114を介して電源に接続されることになる。
<3.第3の実施形態>
図14は、本発明の第3の実施形態に係るCMOSイメージセンサの画素回路を示す図である。
本第3の実施形態に係る画素回路110Eが第1の実施形態に係る画素回路110Aと異なる点は次のことにある。
すなわち、画素回路110Eでは、ソースフォロアー出力を、スイッチ素子200を介して電源電圧VDDにそのまま固定可能に構成されている。
この例では、スイッチ素子200はPMOSトランジスタにより形成され、そのドレインが垂直信号線170に接続され、ソースが電源ラインLVDDに接続され、ゲート電極が電源接続線201に接続されている。
選択画素PX111が読み出し用の内部電荷転送を実施する期間を挟んで、電源接続線201をハイレベルからローレベルに切り替える。
これにより、PMOSトランジスタであるスイッチ素子200が一時的にオンし、垂直信号線170が電源に接続されてその電位は電源電圧VDDにまで吊り上げられる。
<4.第4の実施形態>
図15は、本発明の第4の実施形態に係るCMOSイメージセンサの画素回路を示す図である。
本第4の実施形態に係る画素回路110Fが第1の実施形態に係る画素回路110Aと異なる点は次のことにある。
すなわち、画素回路110Fでは、各単位画素PX111−1、PX111−2,PX111−3,・・・のソースフォロアー出力を、隣接した垂直信号線170−1と1702、170−2と170−3同士でショートさせることが可能に構成されている。
具体的には、垂直信号線170−1と170−2間、170−2と170−3間にスイッチ素子210−1,210−2,・・・が接続されている。
この例では、スイッチ素子210−1,210−,2,・・はNMOSトランジスタにより形成され、そのドレイン、ソースが垂直信号線170−1と170−2、170−2と170−3に接続され、ゲート電極が相互接続線211に接続されている。
この例では、選択画素PX111−1、PX111−2、PX111−3が各々読み出し用の内部電荷転送を実施する期間を挟んで、相互接続線211をローレベルからハイレベルに切り替える。これにより、各垂直信号線170−1と170−2、170−2と170−3をショートさせる。
このとき、信号の大きな画素に接続された変調量の大きな垂直信号線170は、信号の小さな画素に接続された他の垂直信号線170に引っ張られて、その変調度が低下する。
したがって、信号の大きな画素に対してのみFDノード117の容量増加効果が現れる。
<5.第5の実施形態>
図16は、本発明の第5の実施形態に係るCMOSイメージセンサの画素回路を示す図である。
本第5の実施形態に係る画素回路110Gが第1の実施形態に係る画素回路110Aと異なる点は次のことにある。
すなわち、画素回路100Gでは、ソースフォロアー出力の変調抑制を、スイッチ220を介して垂直信号線170を定電流回路131から切り離し、浮遊状態にすることでも実現できるように構成されている。
この例では、スイッチ素子220はNMOSトランジスタにより形成され、そのドレインが垂直信号線170に接続され、ソースが定電流回路131に接続され、ゲート電極が定電流回路接続線221に接続されている。
この例では、選択画素PX111が読み出し用の内部電荷転送を実施する期間を挟んで、定電流回路接続線221をハイレベルからローレベルに切り替えることで、定電流回路131を垂直信号線170から切り離す。
このとき、垂直信号線170は、選択画素PX111のアンプトランジスタ114を介して電源からプルアップされ、その電位Vslは次式で示すレベルまで引き上げられる。
[数3]
Vsl=Vdd−Vtha
のレベルまで引き上げられる。ここでVddは電源電圧、Vthaはアンプトランジスタの閾値である。ここに至ってアンプトランジスタのチャネルが切れ、垂直信号線は浮遊状態となる。
FDノード117に電荷転送が行われても、垂直信号線170はその寄生容量によって固定されて殆ど動かない。
一方,このときFDノード117には、アンプトランジスタの基板との間に寄生容量が発生する。また、垂直信号線170との配線容量も有効化される。
したがって、この場合にもFDノードの容量増加効果が現出し、転送マージンが拡大する。
なお、以上説明した第1〜第5の実施形態に係る画素回路の構成は、それぞれ個別の構成として説明したが、これらの構成を適宜組み合わせて構成することも可能であることはいうまでもない。
たとえば、第4の実施形態に係る画素回路は、他の実施形態と組み合わせて適用することも可能である。
以上説明した第1〜第5の実施形態に係る画素回路を含む固体撮像素子は、デジタルカメラやビデオカメラの撮像デバイスとして適用することができる。
<6.第6の実施形態>
図17は、本発明の実施形態に係る固体撮像素子が適用されるカメラシステムの構成の一例を示す図である。
本カメラシステム300は、図17に示すように、本実施形態に係るCMOSイメージセンサ(固体撮像素子)100が適用可能な撮像デバイス310を有する。
カメラシステム300は、この撮像デバイス310の画素領域に入射光を導く(被写体像を結像する)光学系、たとえば入射光(像光)を撮像面上に結像させるレンズ320を有する。
さらに、カメラシステム300は、撮像デバイス310を駆動する駆動回路(DRV)330と、撮像デバイス310の出力信号を処理する信号処理回路(PRC)340と、を有する。
駆動回路330は、撮像デバイス310内の回路を駆動するスタートパルスやクロックパルスを含む各種のタイミング信号を生成するタイミングジェネレータ(図示せず)を有し、所定のタイミング信号で撮像デバイス310を駆動する。
また、信号処理回路340は、撮像デバイス310の出力信号に対して所定の信号処理を施す。
信号処理回路340で処理された画像信号は、たとえばメモリなどの記録媒体に記録される。記録媒体に記録された画像情報は、プリンタなどによってハードコピーされる。また、信号処理回路340で処理された画像信号を液晶ディスプレイ等からなるモニターに動画として映し出される。
上述したように、デジタルスチルカメラ等の撮像装置において、撮像デバイス310として、先述した固体撮像素子100を搭載することで、低消費電力で、高精度なカメラが実現できる。
100・・・CMOSイメージセンサ、110・・・画素アレイ部、PX111・・・単位画素、110A〜110G・・・画素回路、111・・・フォトダイオード、112・・・転送トランジスタ、113・・・リセットトランジスタ、114・・・アンプトランジスタ、115・・選択トランジスタ、116・・・蓄積ノード、117・・FD、118・・・アンプ回路、119・・・出力ノード、120・・・行選択回路、130・・・カラム読み出し回路(AFE)、131・・・定電流回路、132・・・感知回路、140・・・転送線、150・・・リセット線、160・・・行選択線、170・・・垂直信号線、180・・・クランプ回路、190・・・ダミー画素(DM)、200・・・スイッチ素子、201・・・電源接続線、210−1,210−2・・・スイッチ素子、211・・・相互接続線、220・・・スイッチ素子、221・・・定電流回路接続線、300・・・カメラシステム。

Claims (6)

  1. 光電変換素子と、
    ソースフォロアー回路と、
    上記光電変換素子で生成した電荷を、上記ソースフォロアー回路の入力ノードに転送する転送トランジスタと、
    上記ソースフォロアー回路を通して上記生成された電荷に応じた信号を読み出す読み出し系と、
    を有し、
    上記読み出し系は、
    上記ソースフォロアー回路の入力ノードを浮遊状態として、上記転送トランジスタをオンさせて信号電荷を上記入力ノードに転送し、
    上記転送トランジスタをオフさせて上記ソースフォロアー回路の出力ノード電位を検知して出力信号を読み出す機能を含み、
    さらに上記転送トランジスタがオンした際に、上記ソースファロアー回路の出力変調度を一時的に低下させる出力変調度制御機能部を含み、
    上記出力変調度制御機能部は、
    上記出力変調度の低下制御時に、上記ソースフォロアー回路の出力ノードに異なるソースフォロアー回路の出力ノードを接続する
    画素回路。
  2. 光電変換素子と、
    ソースフォロアー回路と、
    上記光電変換素子で生成した電荷を、上記ソースフォロアー回路の入力ノードに転送する転送トランジスタと、
    上記ソースフォロアー回路を通して上記生成された電荷に応じた信号を読み出す読み出し系と、
    を有し、
    上記読み出し系は、
    上記ソースフォロアー回路の入力ノードを浮遊状態として、上記転送トランジスタをオンさせて信号電荷を上記入力ノードに転送し、
    上記転送トランジスタをオフさせて上記ソースフォロアー回路の出力ノード電位を検知して出力信号を読み出す機能を含み、
    さらに上記転送トランジスタがオンした際に、上記ソースファロアー回路の出力変調度を一時的に低下させる出力変調度制御機能部を含み、
    上記出力変調度制御機能部は、
    上記出力変調度の低下制御時に、異なる画素に各々転送トランジスタを介して接続された複数のソースフォロアー回路の出力ノードを、互いにショートさせる
    画素回路。
  3. 複数の画素回路が配列された画素部と、
    上記画素部の画素回路を駆動して画素信号の読み出しを行う画素駆動部と、を有し、
    上記各画素回路は、
    光電変換素子と、
    ソースフォロアー回路と、
    上記光電変換素子で生成した電荷を、上記ソースフォロアー回路の入力ノードに転送する転送トランジスタと、
    上記ソースフォロアー回路を通して上記生成された電荷に応じた信号を読み出す読み出し系と、
    を有し、
    上記読み出し系は、
    上記ソースフォロアー回路の入力ノードを浮遊状態として、上記転送トランジスタをオンさせて信号電荷を上記入力ノードに転送し、
    上記転送トランジスタをオフさせて上記ソースフォロアー回路の出力ノード電位を検知して出力信号を読み出す機能を含み、
    さらに上記転送トランジスタがオンした際に、上記ソースファロアー回路の出力変調度を一時的に低下させる出力変調度制御機能部を含み、
    上記出力変調度制御機能部は、
    上記出力変調度の低下制御時に、上記ソースフォロアー回路の出力ノードに異なるソースフォロアー回路の出力ノードを接続する
    固体撮像素子。
  4. 複数の画素回路が配列された画素部と、
    上記画素部の画素回路を駆動して画素信号の読み出しを行う画素駆動部と、を有し、
    上記各画素回路は、
    光電変換素子と、
    ソースフォロアー回路と、
    上記光電変換素子で生成した電荷を、上記ソースフォロアー回路の入力ノードに転送する転送トランジスタと、
    上記ソースフォロアー回路を通して上記生成された電荷に応じた信号を読み出す読み出し系と、
    を有し、
    上記読み出し系は、
    上記ソースフォロアー回路の入力ノードを浮遊状態として、上記転送トランジスタをオンさせて信号電荷を上記入力ノードに転送し、
    上記転送トランジスタをオフさせて上記ソースフォロアー回路の出力ノード電位を検知して出力信号を読み出す機能を含み、
    さらに上記転送トランジスタがオンした際に、上記ソースファロアー回路の出力変調度を一時的に低下させる出力変調度制御機能部を含み、
    上記出力変調度制御機能部は、
    上記出力変調度の低下制御時に、異なる画素に各々転送トランジスタを介して接続された複数のソースフォロアー回路の出力ノードを、互いにショートさせる
    固体撮像素子。
  5. 固体撮像素子と、
    上記固体撮像素子に被写体像を結像する光学系と、
    上記固体撮像素子の出力画像信号を処理する信号処理回路と、を有し、
    上記固体撮像素子は、
    複数の画素回路が配列された画素部と、
    上記画素部の画素回路を駆動して画素信号の読み出しを行う画素駆動部と、を有し、
    上記各画素回路は、
    光電変換素子と、
    ソースフォロアー回路と、
    上記光電変換素子で生成した電荷を、上記ソースフォロアー回路の入力ノードに転送する転送トランジスタと、
    上記ソースフォロアー回路を通して上記生成された電荷に応じた信号を読み出す読み出し系と、
    を有し、
    上記読み出し系は、
    上記ソースフォロアー回路の入力ノードを浮遊状態として、上記転送トランジスタをオンさせて信号電荷を上記入力ノードに転送し、
    上記転送トランジスタをオフさせて上記ソースフォロアー回路の出力ノード電位を検知して出力信号を読み出す機能を含み、
    さらに上記転送トランジスタがオンした際に、上記ソースファロアー回路の出力変調度を一時的に低下させる出力変調度制御機能部を含み、
    上記出力変調度制御機能部は、
    上記出力変調度の低下制御時に、上記ソースフォロアー回路の出力ノードに異なるソースフォロアー回路の出力ノードを接続する
    カメラシステム。
  6. 固体撮像素子と、
    上記固体撮像素子に被写体像を結像する光学系と、
    上記固体撮像素子の出力画像信号を処理する信号処理回路と、を有し、
    上記固体撮像素子は、
    複数の画素回路が配列された画素部と、
    上記画素部の画素回路を駆動して画素信号の読み出しを行う画素駆動部と、を有し、
    上記各画素回路は、
    光電変換素子と、
    ソースフォロアー回路と、
    上記光電変換素子で生成した電荷を、上記ソースフォロアー回路の入力ノードに転送する転送トランジスタと、
    上記ソースフォロアー回路を通して上記生成された電荷に応じた信号を読み出す読み出し系と、
    を有し、
    上記読み出し系は、
    上記ソースフォロアー回路の入力ノードを浮遊状態として、上記転送トランジスタをオンさせて信号電荷を上記入力ノードに転送し、
    上記転送トランジスタをオフさせて上記ソースフォロアー回路の出力ノード電位を検知して出力信号を読み出す機能を含み、
    さらに上記転送トランジスタがオンした際に、上記ソースファロアー回路の出力変調度を一時的に低下させる出力変調度制御機能部を含み、
    上記出力変調度制御機能部は、
    上記出力変調度の低下制御時に、異なる画素に各々転送トランジスタを介して接続された複数のソースフォロアー回路の出力ノードを、互いにショートさせる
    カメラシステム。
JP2009172388A 2009-07-23 2009-07-23 画素回路、固体撮像素子、およびカメラシステム Expired - Fee Related JP5282690B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2009172388A JP5282690B2 (ja) 2009-07-23 2009-07-23 画素回路、固体撮像素子、およびカメラシステム
US12/829,807 US8456558B2 (en) 2009-07-23 2010-07-02 Pixel circuit, a solid-state image sensing device, and a camera system that facilitates charge transfer within a pixel
CN2010102321742A CN101964878B (zh) 2009-07-23 2010-07-16 像素电路、固态图像感测器件和相机系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2009172388A JP5282690B2 (ja) 2009-07-23 2009-07-23 画素回路、固体撮像素子、およびカメラシステム

Publications (2)

Publication Number Publication Date
JP2011029838A JP2011029838A (ja) 2011-02-10
JP5282690B2 true JP5282690B2 (ja) 2013-09-04

Family

ID=43496988

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2009172388A Expired - Fee Related JP5282690B2 (ja) 2009-07-23 2009-07-23 画素回路、固体撮像素子、およびカメラシステム

Country Status (3)

Country Link
US (1) US8456558B2 (ja)
JP (1) JP5282690B2 (ja)
CN (1) CN101964878B (ja)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102021908B1 (ko) * 2011-05-03 2019-09-18 삼성전자주식회사 광터치 스크린 장치 및 그 구동 방법
JP5791982B2 (ja) * 2011-07-06 2015-10-07 オリンパス株式会社 固体撮像装置、撮像装置、および信号読み出し方法
US9349761B2 (en) 2011-12-07 2016-05-24 Olympus Corporation Solid-state image pickup device and color signal reading method including a plurality of electrically-coupled substrates
TWI527450B (zh) * 2012-05-01 2016-03-21 Sony Corp Image sensor, and image sensor control method
CN104486565B (zh) * 2014-12-31 2019-03-05 格科微电子(上海)有限公司 一种像素点结构、阵列及其控制方法
US10580809B2 (en) * 2016-12-07 2020-03-03 Stmicroelectronics (Grenoble 2) Sas Image sensor with improved settling time
JP2018113613A (ja) * 2017-01-12 2018-07-19 ソニーセミコンダクタソリューションズ株式会社 撮像素子および電子機器
JP7154010B2 (ja) 2017-01-18 2022-10-17 三星電子株式会社 イメージセンサー
CN106982337B (zh) 2017-04-27 2019-07-23 京东方科技集团股份有限公司 一种cmos图像传感器及其像素电路、驱动方法
KR102324224B1 (ko) 2017-06-28 2021-11-10 삼성전자주식회사 이미지 센서 및 그것에 포함되는 전자 회로
CN107424570B (zh) * 2017-08-11 2022-07-01 京东方科技集团股份有限公司 像素单元电路、像素电路、驱动方法和显示装置

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6320616B1 (en) * 1997-06-02 2001-11-20 Sarnoff Corporation CMOS image sensor with reduced fixed pattern noise
JP3962561B2 (ja) * 2001-07-12 2007-08-22 キヤノン株式会社 固体撮像装置及びそれを用いた撮像システム
US7078746B2 (en) 2003-07-15 2006-07-18 Micron Technology, Inc. Image sensor with floating diffusion gate capacitor
JP4274533B2 (ja) * 2003-07-16 2009-06-10 キヤノン株式会社 固体撮像装置及びその駆動方法
JP4229804B2 (ja) * 2003-10-24 2009-02-25 Necエレクトロニクス株式会社 半導体出力回路
JP4194544B2 (ja) * 2003-12-05 2008-12-10 キヤノン株式会社 固体撮像装置及び固体撮像装置の駆動方法
US7372493B2 (en) * 2004-07-12 2008-05-13 Micron Technology, Inc. Column-wise clamp voltage driver for suppression of noise in an imager
JP5019705B2 (ja) * 2004-11-17 2012-09-05 ソニー株式会社 固体撮像装置及び固体撮像装置の駆動方法
JP2007035674A (ja) * 2005-07-22 2007-02-08 Nikon Corp 固体撮像装置
JP4701975B2 (ja) * 2005-10-05 2011-06-15 パナソニック株式会社 固体撮像装置および撮像装置
JP4848739B2 (ja) * 2005-11-01 2011-12-28 ソニー株式会社 物理量検出装置および撮像装置
US7368698B2 (en) * 2006-04-12 2008-05-06 Micron Technology, Inc. Imaging device with reduced row readout time and method of operating the same
JP4185949B2 (ja) * 2006-08-08 2008-11-26 キヤノン株式会社 光電変換装置及び撮像装置
JP5173171B2 (ja) * 2006-09-07 2013-03-27 キヤノン株式会社 光電変換装置、撮像装置及び信号読出方法
JP4242427B2 (ja) * 2007-02-01 2009-03-25 シャープ株式会社 増幅型固体撮像装置
JP2008199254A (ja) * 2007-02-13 2008-08-28 Matsushita Electric Ind Co Ltd 固体撮像装置およびその駆動方法、撮像装置
JP2008205638A (ja) * 2007-02-16 2008-09-04 Texas Instr Japan Ltd 固体撮像装置及びその動作方法
JP2009017371A (ja) * 2007-07-06 2009-01-22 Canon Inc 撮像装置及びその制御方法
JP5187550B2 (ja) * 2007-08-21 2013-04-24 ソニー株式会社 撮像装置
JP5258416B2 (ja) * 2008-06-27 2013-08-07 パナソニック株式会社 固体撮像装置
JP2010200025A (ja) * 2009-02-25 2010-09-09 Panasonic Corp 固体撮像装置

Also Published As

Publication number Publication date
JP2011029838A (ja) 2011-02-10
CN101964878B (zh) 2013-11-20
US20110019053A1 (en) 2011-01-27
US8456558B2 (en) 2013-06-04
CN101964878A (zh) 2011-02-02

Similar Documents

Publication Publication Date Title
JP5282690B2 (ja) 画素回路、固体撮像素子、およびカメラシステム
KR101611646B1 (ko) 화소 회로, 고체 촬상 소자, 및 카메라 시스템
US10257452B2 (en) Solid-state image pickup apparatus, signal processing method for a solid-state image pickup apparatus, and electronic apparatus
JP5564918B2 (ja) 撮像素子およびカメラシステム
JP5552858B2 (ja) 固体撮像装置、固体撮像装置の駆動方法、及び、電子機器
JP6688165B2 (ja) 撮像装置及び撮像システム
TW202101967A (zh) 固態攝像裝置、固態攝像裝置的驅動方法、以及電子設備
US10638067B2 (en) Solid state image sensor and image-capturing device
US20090101914A1 (en) Semiconductor Image Sensing Device
JP2010011224A (ja) 固体撮像装置
US9270912B2 (en) Pixel circuit, solid-state image pickup device, and camera system
JP2007060500A (ja) 増幅型固体撮像装置
KR20100041784A (ko) 픽셀 대 픽셀 복사기 장치, 시스템 및 방법
KR100621558B1 (ko) Cmos 이미지 센서 및 그 구동 방법

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20120712

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20130131

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130205

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20130401

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20130430

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20130513

LAPS Cancellation because of no payment of annual fees