JP5282082B2 - プローブ装置および試験システム - Google Patents
プローブ装置および試験システム Download PDFInfo
- Publication number
- JP5282082B2 JP5282082B2 JP2010505090A JP2010505090A JP5282082B2 JP 5282082 B2 JP5282082 B2 JP 5282082B2 JP 2010505090 A JP2010505090 A JP 2010505090A JP 2010505090 A JP2010505090 A JP 2010505090A JP 5282082 B2 JP5282082 B2 JP 5282082B2
- Authority
- JP
- Japan
- Prior art keywords
- wafer
- probe
- semiconductor chip
- semiconductor
- substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000000523 sample Substances 0.000 title claims description 165
- 238000012360 testing method Methods 0.000 title claims description 142
- 239000004065 semiconductor Substances 0.000 claims description 205
- 239000000758 substrate Substances 0.000 claims description 78
- 239000012528 membrane Substances 0.000 claims description 53
- 230000004044 response Effects 0.000 claims description 12
- 238000005259 measurement Methods 0.000 claims description 9
- 238000007493 shaping process Methods 0.000 claims description 9
- 239000000463 material Substances 0.000 claims description 8
- 239000004020 conductor Substances 0.000 claims description 7
- 239000011810 insulating material Substances 0.000 claims description 7
- 230000000149 penetrating effect Effects 0.000 claims description 6
- 235000012431 wafers Nutrition 0.000 description 266
- 238000010586 diagram Methods 0.000 description 13
- 230000006870 function Effects 0.000 description 11
- 238000000034 method Methods 0.000 description 5
- 230000008878 coupling Effects 0.000 description 4
- 238000010168 coupling process Methods 0.000 description 4
- 238000005859 coupling reaction Methods 0.000 description 4
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 2
- 238000010438 heat treatment Methods 0.000 description 2
- 238000007747 plating Methods 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 238000001816 cooling Methods 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 238000001704 evaporation Methods 0.000 description 1
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 1
- 239000010931 gold Substances 0.000 description 1
- 229910052737 gold Inorganic materials 0.000 description 1
- 230000020169 heat generation Effects 0.000 description 1
- 230000001939 inductive effect Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/2851—Testing of integrated circuits [IC]
- G01R31/2886—Features relating to contacting the IC under test, e.g. probe heads; chucks
- G01R31/2889—Interfaces, e.g. between probe and tester
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
- Measuring Leads Or Probes (AREA)
- Testing Of Individual Semiconductor Devices (AREA)
Description
Claims (19)
- 複数の半導体チップが形成された半導体ウエハと電気的に接続するプローブ装置であって、
ウエハ基板と、前記ウエハ基板に形成され、それぞれの前記半導体チップに対して少なくとも一つずつ設けられ、対応する前記半導体チップの入出力端子と電気的に接続する複数のウエハ側接続端子とを有するプローブウエハと、
絶縁材料で形成されたシートの表裏を貫通する導電体の複数のバンプが設けられ、前記半導体チップに電気的に接続されるウエハ側メンブレンと、
前記ウエハ側メンブレンおよび前記プローブウエハの間に配置され、ウエハ側メンブレンの前記複数のバンプと前記プローブウエハの複数のウエハ側接続端子とを電気的に接続する、異方性導電膜で形成されたウエハ側シートと、
を備えるプローブ装置。 - 前記プローブウエハは、前記ウエハ基板に形成され、それぞれの前記半導体チップに対して少なくとも一つずつ設けられ、前記ウエハ側接続端子を介して、対応する前記半導体チップとの間で信号を受け渡す複数の回路部を更に有する請求項1に記載のプローブ装置。
- 前記プローブウエハのそれぞれの前記回路部は、同一の構成を有する
請求項2に記載のプローブ装置。 - 前記プローブウエハのそれぞれの前記回路部は、対応する前記半導体チップに供給する信号を生成する
請求項2または3に記載のプローブ装置。 - 前記プローブウエハのそれぞれの前記回路部は、前記半導体チップの試験に用いる試験信号を生成して、対応する前記半導体チップにそれぞれ供給する
請求項2から4のいずれか一項に記載のプローブ装置。 - 前記プローブウエハのそれぞれの前記回路部は、対応する前記半導体チップが前記試験信号に応じて出力する応答信号に基づいて、対応する前記半導体チップの良否を判定する
請求項5に記載のプローブ装置。 - 前記プローブウエハのそれぞれの前記回路部は、
前記試験信号の論理パターンを生成するパターン発生部と、
前記論理パターンに基づいて前記試験信号の波形を成形して出力する波形成形部と、
前記応答信号を測定するコンパレータと、
前記コンパレータにおける測定結果に基づいて、前記半導体チップの良否を判定する判定部と
を含む請求項6に記載のプローブ装置。 - 前記プローブウエハの前記ウエハ基板は、
前記ウエハ側接続端子が形成されるウエハ接続面と、
前記ウエハ接続面の裏面に形成される装置接続面とを含み、
前記プローブウエハは、前記ウエハ基板の前記装置接続面に形成され、前記回路部における良否判定結果を外部の装置に出力する複数の装置側接続端子を更に有する
請求項2から7のいずれか一項に記載のプローブ装置。 - 前記プローブウエハの前記ウエハ基板は、前記半導体ウエハの基板と同一の半導体材料で形成される
請求項8に記載のプローブ装置。 - 前記プローブウエハの前記ウエハ基板の前記ウエハ接続面は、前記半導体ウエハの前記半導体チップが形成される面と略同一の形状に形成される
請求項8または9に記載のプローブ装置。 - 前記プローブウエハの前記ウエハ基板の前記装置接続面は、異方性導電膜を介して前記外部の装置と接触する
請求項8から10のいずれか一項に記載のプローブ装置。 - 前記プローブウエハと電気的に接続される装置側プローブウエハを更に備え、
前記装置側プローブウエハは、
前記プローブウエハの前記ウエハ基板の前記複数の装置側接続端子が形成される面と対向して設けられる装置側ウエハ基板と、
前記装置側ウエハ基板に形成され、前記複数の装置側接続端子と一対一に対応して設けられ、対応する前記装置側接続端子と電気的に接続される複数の中間接続端子と、
前記プローブウエハの前記複数の回路部に与えるべき信号を生成する複数の装置側回路部と
を有する請求項8から11のいずれか一項に記載のプローブ装置。 - 前記プローブウエハの前記回路部は、前記半導体チップの品種毎または前記半導体チップに対する試験毎に取り替えられるべきものであり、
前記装置側回路部は、前記半導体チップの品種毎または前記半導体チップに対する試験毎において共通して使用される
請求項12に記載のプローブ装置。 - 前記回路部および前記装置側回路部は、対応する前記半導体チップの試験に用いる信号を生成する
請求項12または13に記載のプローブ装置。 - 前記装置側ウエハ基板は、前記半導体ウエハの基板と同一の半導体材料で形成される
請求項14に記載のプローブ装置。 - 前記装置側ウエハ基板は、前記半導体ウエハの前記半導体チップが形成される面と略同一の形状に形成された面を有する
請求項14または15に記載のプローブ装置。 - 一つの半導体ウエハに形成された複数の半導体チップを試験する試験システムであって、
ウエハ基板と、前記ウエハ基板に形成され、それぞれの前記半導体チップに対して少なくとも一つずつ設けられ、対応する前記半導体チップの入出力端子と電気的に接続する複数のウエハ側接続端子と、前記ウエハ基板に形成され、前記複数の半導体チップの試験に用いる試験信号を生成して、前記複数の半導体チップに供給することで、前記複数の半導体チップを試験する複数の回路部と、を有するプローブウエハと、
絶縁材料で形成されたシートの表裏を貫通する導電体の複数のバンプが設けられ、前記半導体チップに電気的に接続されるウエハ側メンブレンと、
前記ウエハ側メンブレンおよび前記プローブウエハの間に配置され、ウエハ側メンブレンの前記複数のバンプと前記プローブウエハの複数のウエハ側接続端子とを電気的に接続する、異方性導電膜で形成されたウエハ側シートと、
前記複数の回路部を制御する制御信号を生成する制御装置と
を備える試験システム。 - 前記複数の回路部は、それぞれの前記半導体チップに対して少なくとも一つずつ設けられ、対応する前記半導体チップの試験に用いる試験信号を生成して、対応する前記半導体チップにそれぞれ供給することで、それぞれの前記半導体チップを試験する請求項17に記載の試験システム。
- 前記プローブウエハと電気的に接続される装置側プローブウエハを更に備え、
前記プローブウエハは、前記複数のウエハ側接続端子と電気的に接続される複数の装置側接続端子を有し、
前記装置側プローブウエハは、
前記プローブウエハの前記ウエハ基板の前記複数の装置側接続端子が形成される面と対向して設けられる装置側ウエハ基板と、
前記装置側ウエハ基板に形成され、前記複数の装置側接続端子と一対一に対応して設けられ、対応する前記装置側接続端子と電気的に接続される複数の中間接続端子と、
前記プローブウエハの前記複数の回路部に与えるべき信号を生成する複数の装置側回路部と、
を有する請求項17または18に記載の試験システム。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/JP2008/055789 WO2009118849A1 (ja) | 2008-03-26 | 2008-03-26 | プローブウエハ、プローブ装置、および、試験システム |
Publications (2)
Publication Number | Publication Date |
---|---|
JPWO2009118849A1 JPWO2009118849A1 (ja) | 2011-07-21 |
JP5282082B2 true JP5282082B2 (ja) | 2013-09-04 |
Family
ID=41113090
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010505090A Expired - Fee Related JP5282082B2 (ja) | 2008-03-26 | 2008-03-26 | プローブ装置および試験システム |
Country Status (7)
Country | Link |
---|---|
US (1) | US8427187B2 (ja) |
EP (1) | EP2259296A1 (ja) |
JP (1) | JP5282082B2 (ja) |
KR (1) | KR101204109B1 (ja) |
CN (1) | CN101978485B (ja) |
TW (1) | TW200947579A (ja) |
WO (1) | WO2009118849A1 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9514084B2 (en) | 2012-07-19 | 2016-12-06 | International Business Machines Corporation | Power saving based on clock management claim of priority |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011112411A (ja) | 2009-11-25 | 2011-06-09 | Elpida Memory Inc | 半導体装置 |
JP2011196934A (ja) * | 2010-03-23 | 2011-10-06 | Hitachi Ltd | 試験方法およびそれに用いられるインターポーザ |
TWI484190B (zh) * | 2010-08-04 | 2015-05-11 | Univ Nat Cheng Kung | 探針晶圓 |
WO2013101239A1 (en) * | 2011-12-31 | 2013-07-04 | Intel Corporation | Increasing current carrying capability through direct liquid cooling of test contacts |
US20130229199A1 (en) * | 2012-03-05 | 2013-09-05 | Star Technologies, Inc. | Testing apparatus for performing avalanche test |
JP5690321B2 (ja) * | 2012-11-29 | 2015-03-25 | 株式会社アドバンテスト | プローブ装置および試験装置 |
CN104181453A (zh) * | 2013-05-24 | 2014-12-03 | 标准科技股份有限公司 | 芯片测试机 |
TWI571642B (zh) * | 2015-09-10 | 2017-02-21 | 新特系統股份有限公司 | 使用單一探針測試晶片的多個連接墊的測試裝置及方法 |
CN112114238A (zh) * | 2019-06-19 | 2020-12-22 | 矽电半导体设备(深圳)股份有限公司 | 一种晶圆片测试系统 |
CN113030701A (zh) * | 2021-03-09 | 2021-06-25 | 上海华虹宏力半导体制造有限公司 | 一种射频器件的功率承载力的测量方法 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH08148533A (ja) * | 1994-11-15 | 1996-06-07 | Nec Corp | 半導体ウェハの試験装置及び試験方法 |
JPH08162508A (ja) * | 1994-12-01 | 1996-06-21 | Nec Corp | シリコン・テスタの測定装置 |
JP2006054731A (ja) * | 2004-08-12 | 2006-02-23 | Advantest Corp | タイミング発生器、試験装置、及びスキュー調整方法 |
JP2006138825A (ja) * | 2004-11-15 | 2006-06-01 | Jsr Corp | シート状プローブおよびその製造方法ならびにその応用 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH11160356A (ja) * | 1997-11-25 | 1999-06-18 | Matsushita Electric Ind Co Ltd | ウェハ一括型測定検査用プローブカードおよびセラミック多層配線基板ならびにそれらの製造方法 |
US6337577B1 (en) * | 1998-05-11 | 2002-01-08 | Micron Technology, Inc. | Interconnect and system for testing bumped semiconductor components with on-board multiplex circuitry for expanding tester resources |
JP2001007165A (ja) * | 1999-06-21 | 2001-01-12 | Mitsubishi Electric Corp | プローブカード装置 |
US6400173B1 (en) * | 1999-11-19 | 2002-06-04 | Hitachi, Ltd. | Test system and manufacturing of semiconductor device |
JP2002222839A (ja) * | 2001-01-29 | 2002-08-09 | Advantest Corp | プローブカード |
TW498476B (en) * | 2001-08-30 | 2002-08-11 | Macronix Int Co Ltd | Synchronization test method and circuit for the segment of memory |
JP4559733B2 (ja) * | 2002-01-25 | 2010-10-13 | 株式会社アドバンテスト | プローブカード及びプローブカードの製造方法 |
KR100648260B1 (ko) * | 2004-08-09 | 2006-11-23 | 삼성전자주식회사 | 자기 차폐 기능을 갖는 반도체 웨이퍼 및 그것의 테스트방법 |
JP4247719B2 (ja) | 2005-05-20 | 2009-04-02 | セイコーエプソン株式会社 | 半導体装置の検査プローブ及び半導体装置の検査プローブの製造方法 |
KR100712561B1 (ko) * | 2006-08-23 | 2007-05-02 | 삼성전자주식회사 | 웨이퍼 형태의 프로브 카드 및 그 제조방법과 웨이퍼형태의 프로브 카드를 구비한 반도체 검사장치 |
US7649366B2 (en) * | 2006-09-01 | 2010-01-19 | Formfactor, Inc. | Method and apparatus for switching tester resources |
-
2008
- 2008-03-26 CN CN2008801282224A patent/CN101978485B/zh not_active Expired - Fee Related
- 2008-03-26 WO PCT/JP2008/055789 patent/WO2009118849A1/ja active Application Filing
- 2008-03-26 KR KR1020107013847A patent/KR101204109B1/ko active IP Right Grant
- 2008-03-26 EP EP08738956A patent/EP2259296A1/en not_active Withdrawn
- 2008-03-26 JP JP2010505090A patent/JP5282082B2/ja not_active Expired - Fee Related
-
2009
- 2009-03-17 TW TW098108616A patent/TW200947579A/zh unknown
-
2010
- 2010-08-16 US US12/857,483 patent/US8427187B2/en not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH08148533A (ja) * | 1994-11-15 | 1996-06-07 | Nec Corp | 半導体ウェハの試験装置及び試験方法 |
JPH08162508A (ja) * | 1994-12-01 | 1996-06-21 | Nec Corp | シリコン・テスタの測定装置 |
JP2006054731A (ja) * | 2004-08-12 | 2006-02-23 | Advantest Corp | タイミング発生器、試験装置、及びスキュー調整方法 |
JP2006138825A (ja) * | 2004-11-15 | 2006-06-01 | Jsr Corp | シート状プローブおよびその製造方法ならびにその応用 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9514084B2 (en) | 2012-07-19 | 2016-12-06 | International Business Machines Corporation | Power saving based on clock management claim of priority |
Also Published As
Publication number | Publication date |
---|---|
EP2259296A1 (en) | 2010-12-08 |
US20110121848A1 (en) | 2011-05-26 |
US8427187B2 (en) | 2013-04-23 |
KR101204109B1 (ko) | 2012-11-23 |
TW200947579A (en) | 2009-11-16 |
JPWO2009118849A1 (ja) | 2011-07-21 |
KR20100077060A (ko) | 2010-07-06 |
CN101978485A (zh) | 2011-02-16 |
WO2009118849A1 (ja) | 2009-10-01 |
CN101978485B (zh) | 2012-07-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5282082B2 (ja) | プローブ装置および試験システム | |
JP5306326B2 (ja) | プローブウエハ、プローブ装置、および、試験システム | |
JP5269897B2 (ja) | 試験システムおよび試験用基板ユニット | |
JP5588347B2 (ja) | プローブ装置および試験装置 | |
JP5208208B2 (ja) | 製造方法および試験用ウエハユニット | |
TWI389234B (zh) | 測試用晶圓單元以及測試系統 | |
US8749260B2 (en) | Test wafer unit and test system | |
JP2737774B2 (ja) | ウェハテスタ | |
JP5314684B2 (ja) | 試験用ウエハ、および、試験システム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20110209 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130219 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130403 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130521 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130527 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5282082 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |