JP5200914B2 - 半導体メモリおよびシステム - Google Patents
半導体メモリおよびシステム Download PDFInfo
- Publication number
- JP5200914B2 JP5200914B2 JP2008323174A JP2008323174A JP5200914B2 JP 5200914 B2 JP5200914 B2 JP 5200914B2 JP 2008323174 A JP2008323174 A JP 2008323174A JP 2008323174 A JP2008323174 A JP 2008323174A JP 5200914 B2 JP5200914 B2 JP 5200914B2
- Authority
- JP
- Japan
- Prior art keywords
- data
- write
- signal
- latch circuit
- semiconductor memory
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- For Increasing The Reliability Of Semiconductor Memories (AREA)
Description
MEM‥半導体メモリ;PARY‥パリティメモリセルアレイ;PMC‥パリティメモリセル;PRE‥プリチャージ回路;PWDLZ‥書き込みデータラッチ信号;PWDT‥書き込みデータ;RA‥リードアンプ;RARY‥レギュラーメモリセルアレイ;RCTL‥ロウ制御部;SA‥センスアンプ;SW1、SW2、SW3、SW4‥スイッチ回路;SYS‥システム;WA‥ライトアンプ;WDLZ‥書き込みデータラッチ信号;WDT‥書き込みデータ;WP‥パリティデータ
Claims (6)
- コア回路と、書込みデータをラッチして前記書込みデータを前記コア回路に供給するデータラッチ回路と、を備え、エラー訂正機能を有する半導体メモリにおいて、
前記データラッチ回路は、
前記書込みデータをラッチする第1ラッチ回路と、
前記第1ラッチ回路の出力をラッチする第2ラッチ回路と、
前記第2ラッチ回路の出力をラッチする第3ラッチ回路と、
を備え、
前記第2ラッチ回路の出力に基づいてパリティデータを生成し、
前記第3ラッチ回路の出力を前記コア回路に供給すること
を特徴とする半導体メモリ。 - 前記パリティデータを前記コア回路に供給すること
を特徴とする請求項1に記載の半導体メモリ。 - 前記データラッチ回路は、
前記第1ラッチ回路の出力に接続される第1トランスファーゲートと、
前記第2ラッチ回路の出力に接続される第2トランスファーゲートと、
を備え、
第1制御信号に基づいて前記第1トランスファーゲートが制御され、
第2制御信号に基づいて前記第2トランスファーゲートが制御されること
を特徴とする請求項1または請求項2に記載の半導体メモリ。 - メモリコントローラと、
コア回路と、前記メモリコントローラから供給される書込みデータをラッチして前記コア回路に供給する半導体メモリと、
を備えたシステムにおいて、
前記半導体メモリは、
前記書込みデータをラッチする第1ラッチ回路と、前記第1ラッチ回路の出力をラッチする第2ラッチ回路と、前記第2ラッチ回路の出力をラッチする第3ラッチ回路とを含むデータラッチ回路を備え、
前記第2ラッチ回路の出力に基づいてパリティデータを生成し、
前記第3ラッチ回路の出力を前記コア回路に供給すること
を特徴とするシステム。 - 前記パリティデータを前記コア回路に供給すること
を特徴とする請求項4に記載のシステム。 - 前記メモリコントローラから供給される読み出しコマンドに基づいて、データと前記データに対応する前記パリティデータとを読み出し、前記パリティデータを使用して前記データのエラー訂正を行うこと
を特徴とする請求項4または請求項5に記載のシステム。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008323174A JP5200914B2 (ja) | 2008-12-19 | 2008-12-19 | 半導体メモリおよびシステム |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008323174A JP5200914B2 (ja) | 2008-12-19 | 2008-12-19 | 半導体メモリおよびシステム |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2010146645A JP2010146645A (ja) | 2010-07-01 |
JP5200914B2 true JP5200914B2 (ja) | 2013-06-05 |
Family
ID=42566914
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008323174A Expired - Fee Related JP5200914B2 (ja) | 2008-12-19 | 2008-12-19 | 半導体メモリおよびシステム |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5200914B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20160034698A (ko) * | 2014-09-22 | 2016-03-30 | 에스케이하이닉스 주식회사 | 반도체장치 및 이를 포함하는 반도체시스템 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62214599A (ja) * | 1986-03-14 | 1987-09-21 | Fujitsu Ltd | 半導体記憶装置 |
JPH05274253A (ja) * | 1992-03-25 | 1993-10-22 | Casio Comput Co Ltd | システムバス制御装置 |
KR100266748B1 (ko) * | 1997-12-31 | 2000-10-02 | 윤종용 | 반도체 메모리 장치 및 그 장치의 에러 정정 방법 |
JP2005327437A (ja) * | 2004-04-12 | 2005-11-24 | Nec Electronics Corp | 半導体記憶装置 |
JP5067131B2 (ja) * | 2007-11-07 | 2012-11-07 | 富士通セミコンダクター株式会社 | 半導体メモリ、半導体メモリの動作方法およびシステム |
-
2008
- 2008-12-19 JP JP2008323174A patent/JP5200914B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2010146645A (ja) | 2010-07-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10956260B2 (en) | Semiconductor memory devices, and methods of operating semiconductor memory devices | |
US8286054B2 (en) | Semiconductor memory, operating method of semiconductor memory, and system | |
KR100518397B1 (ko) | 반도체 메모리 장치 및 제어 방법 | |
US20210183462A1 (en) | Shared error check and correct logic for multiple data banks | |
JP5343544B2 (ja) | 半導体メモリ、半導体装置およびシステム | |
US8472263B2 (en) | Mode-register reading controller and semiconductor memory device | |
KR20190022965A (ko) | 메모리 시스템, 및 이를 위한 메모리 모듈과 반도체 메모리 장치 | |
JP5599560B2 (ja) | 半導体メモリ | |
JP4392681B2 (ja) | 半導体記憶装置 | |
US20210406208A1 (en) | Apparatuses and methods for writing data to a memory | |
KR100881133B1 (ko) | 컬럼 어드레스 제어 회로 | |
JP4889343B2 (ja) | 半導体記憶装置 | |
JP5200914B2 (ja) | 半導体メモリおよびシステム | |
JP2001266570A (ja) | 同期型半導体記憶装置 | |
JP5262246B2 (ja) | 半導体記憶装置およびメモリシステム | |
JP4750526B2 (ja) | 半導体記憶装置 | |
JP4528087B2 (ja) | 半導体メモリ | |
US7102949B2 (en) | Semiconductor memory device and memory system | |
JP2008165879A (ja) | 半導体記憶装置 | |
JP2007141372A (ja) | 半導体記憶装置 | |
JP7428689B2 (ja) | メモリシステム | |
KR102645215B1 (ko) | 메모리 시스템 | |
US7755957B2 (en) | Semiconductor memory, method of controlling the semiconductor memory, and memory system | |
JP4881911B2 (ja) | 半導体記憶装置 | |
JP2023090690A (ja) | メモリからeccを読み出す回路および方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20110826 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20121114 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20121120 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20121220 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130115 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130128 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20160222 Year of fee payment: 3 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |