JP5054394B2 - 電流源制御回路 - Google Patents

電流源制御回路 Download PDF

Info

Publication number
JP5054394B2
JP5054394B2 JP2007056030A JP2007056030A JP5054394B2 JP 5054394 B2 JP5054394 B2 JP 5054394B2 JP 2007056030 A JP2007056030 A JP 2007056030A JP 2007056030 A JP2007056030 A JP 2007056030A JP 5054394 B2 JP5054394 B2 JP 5054394B2
Authority
JP
Japan
Prior art keywords
current
circuit
output
current source
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2007056030A
Other languages
English (en)
Other versions
JP2008220090A (ja
JP2008220090A5 (ja
Inventor
堅次 武渕
宗 藤原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
New Japan Radio Co Ltd
Original Assignee
New Japan Radio Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by New Japan Radio Co Ltd filed Critical New Japan Radio Co Ltd
Priority to JP2007056030A priority Critical patent/JP5054394B2/ja
Publication of JP2008220090A publication Critical patent/JP2008220090A/ja
Publication of JP2008220090A5 publication Critical patent/JP2008220090A5/ja
Application granted granted Critical
Publication of JP5054394B2 publication Critical patent/JP5054394B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Protection Of Static Devices (AREA)
  • Dc-Dc Converters (AREA)
  • Power Conversion In General (AREA)
  • Amplifiers (AREA)

Description

本発明は、信号出力回路等において用いられる電流源の動作制御回路に係り、特に、短絡保護機能の向上等を図ったものに関する。
所望する処理等が施された信号を出力する回路としては、従来から、例えば、図3に示されたような構成を有するものが知られている。
以下、同図を参照しつつ、この従来回路について説明すれば、この従来回路は、外部から印加された入力信号がコンダクタンスアンプgm AMPにより電流変換され、トランジスタQ1を介して、出力段に印加されてフルスイング出力可能となっているもので、出力段は、トランジスタQ8,Q9がプッシュプル接続されて構成されたものとなっている。
また、この出力回路には、出力段のトランジスタQ8、Q9のアイドリング電流供給のため、npn型の第5のトランジスタQ5、pnp型の第6のトランジスタQ6、定電流源I5及び定電流源I6を主たる構成要素として構成されたアイドリング電流供給部41Aが設けられている。
なお、図3において、電流源回路7Aは、出力回路の動作に必要な電流の供給を行う回路であって、具体的には、トランジスタQ1に接続された電流源I2、上述のアイドリング電流供給部41Aに設けられた電流源I5及び電流源I6を含むと共に、図示されない他の電流源、例えば、コンダクタンスアンプgm AMPへ電流を供給するための電流源(図示せず)などを総括的に現したものである。
なお、この種の出力回路としては、例えば、特許文献1等に開示されたものがある。
米国特許第5311145号明細書
ところで、かかる従来回路においては、出力トランジスタQ8とQ9の相互の接続点である信号出力端子5Aが何らかの原因によりグランドなどに短絡された場合、出力トランジスタQ8,Q9に大電流が継続的に流れる虞があるが、この従来回路においては、そのような場合に対応できる短絡保護回路が備えられていないため、最悪時には、出力トランジスタQ8,Q9の破壊等に至る可能性がある。
本発明は、上記実状に鑑みてなされたもので、出力回路の出力端子短絡時に生ずる大電流からの回路素子の保護と共に回路動作の信頼性向上を図った電流源制御回路を提供するものである。
上記本発明の目的を達成するため、本発明に係る電流源制御回路は、プッシュプル接続されてなる出力段と、当該出力段のアイドリング電流を供給するアイドリング電流供給部と、回路動作に必要な電流を供給する電流源回路とを具備してなる出力回路の前記出力段の異常電流を検出し、前記電流源回路を動作停止とする電流源制御回路であって、
前記アイドリング電流供給部の電流変化を検出するアイドル電流検出部と、
前記アイドル電流検出部により検出された前記アイドリング電流供給部の電流変化が、所定時間以上に亘って所定以上である場合に、前記出力段に異常電流が生じたとする所定の判定信号を出力する判定部と、前記判定部の出力に応じて、前記電流源回路の動作を停止せしめる所定の制御信号を出力する制御信号出力部と、を具備してなるものである。
かかる構成において、前記出力回路の前段には、信号処理回路が設けられ、当該信号処理回路は回路動作に必要な電流供給を行う電流源回路を有する一方、前記制御信号出力部の制御信号を、前記出力回路に設けられた電流源回路と共に、前記信号処理回路に設けられた電流源回路に印加し、2つの電流源回路の停止を可能としても好適である。
また、前記出力段を構成するトランジスタのベース電流の変化を検出するベース電流検出部が設けられ、前記判定部は、前記ベース電流検出部により検出されたベース電流の変化が、所定時間以上に亘って所定以上である場合に、前記出力段に異常電流が生じたとする所定の判定信号を出力するよう構成されてなるものとしても好適である。
本発明によれば、出力回路の出力が短絡され、また、特定電位とされて、出力段を構成するトランジスタに大電流が流れ始めた際に、それを検出し、少なくとも出力回路に用いられる電流源回路の動作、又は、出力回路に用いられる電流源回路と共に、出力回路の前段の回路において用いられ、必要な電流の供給を行う電流源回路の動作をも停止できるように構成することにより、出力段における大電流の継続的な流れを早期に、確実に断つことができるので、大電流による回路素子の破損などの最悪事態を確実に回避することができ、信頼性の高い回路、装置を提供することができるという効果を奏するものである。
特に、出力回路の前段の回路は動作状態にしつつ、出力回路の電流源回路だけを動作停止とする場合には、出力回路は、前段の回路に比して回路構成が簡素なため、動作復帰の際に要する時間が比較的短くて済み、円滑な動作復帰が実現できるという効果を奏するものである。
以下、本発明の実施の形態について、図1及び図2を参照しつつ説明する。
なお、以下に説明する部材、配置等は本発明を限定するものではなく、本発明の趣旨の範囲内で種々改変することができるものである。
最初に、本発明の実施の形態における電流源制御回路の第1の構成例について、図1を参照しつつ説明する。
本発明の実施の形態における電流源制御回路3は、入力信号に対して所定の信号処理を施す信号処理回路2と、この信号処理回路2の出力をフルスイングで出力可能に構成された出力回路1とを具備してなる装置において、信号処理回路2に設けられた電流源回路(図1においては「I−SOURCE1」と表記)6及び出力回路1に設けられた電流源回路(図1においては「I−SOURCE2」と表記)7の動作制御に適するものである。
まず、信号処理回路2は、その信号入力端子4に外部から印加される信号に対して、所定の信号処理を施して出力するよう構成されてなるもので、回路の必要な箇所へ必要な電流を供給する電流源回路6を有するものとなっている。
なお、かかる電流源回路6は、外部から所定の制御信号が印加されることで、その動作の開始、停止が制御できるようになっているものである。
出力回路1は、従来回路と基本的に同一の構成を有してなるもので、外部から印加された入力信号を電流変換して出力するコンダクタンスアンプ(図1においては「gm AMP」と表記)20と、このコンダクタンスアンプ20の出力を電流・電圧変換し、第8及び第9のトランジスタ((図1においては、それぞれ「Q8」、「Q9」と表記))により構成された最終出力段を駆動する第1のトランジスタ(図1においては「Q1」と表記)11と、最終出力段を構成する第8及び第9のトランジスタ18,19と、アイドリング電流供給部41とを主たる構成要素として構成されたものとなっている。
以下、具体的にその接続構成について説明する。
コンダクタンスアンプ20の出力端子は、pnp型の第1のトランジスタ11のベースに接続されており、この第1のトランジスタ11のエミッタは、定電流I2を出力する第1の定電流源21及び定電流I5を出力する第2の定電流源22に接続されている。さらに、第1のトランジスタ11のエミッタは、npn型の第5のトランジスタ(図1においては「Q5」と表記)15のコレクタ、pnp型の第6及び第7のトランジスタ(図1においては、それぞれ「Q6」、「Q7」と表記)16,17のエミッタ並びに第8のトランジスタ18のベースに接続されている。
一方、第1のトランジスタ11のコレクタは、npn型の第2のトランジスタ
(図1においては「Q2」と表記)12のコレクタに接続されている。
第2のトランジスタ12は、npn型の第3のトランジスタ(図1においては「Q3」と表記)13と共にカレントミラー回路を構成するものとなっている。
すなわち、第2及び第3のトランジスタ12,13は、各々のベースと第2のトランジスタ12のコレクタが相互に接続されて、第2のトランジスタ12がいわゆるダイオード接続された状態とされている一方、第2及び第3のトランジスタ12,13のエミッタは、共にグランドに接続されている。
そして、第3のトランジスタ13のコレクタは、後述する電流源制御回路3に設けられた第2のカレントミラー回路(図1においては「CUR2」と表記)32の入力段INに接続されたものとなっている。なお、この第2及び第3のトランジスタ12,13によるカレントミラー回路は、後述するように電流源制御回路3の第2のカレントミラー回路32と共に、ベース電流検出部43を構成するものとなっているが。回路表記の便宜上、図1においては、出力回路1内に図示されている。
また一方、第5のトランジスタ15は、そのべースがnpn型の第4のトランジスタ(図1においては「Q4」と表記)14のベースと相互に接続されると共に、所定の定電圧V1が印加されるようになっている。さらに、第4及び第5のトランジスタ14,15は、エミッタが相互に接続されると共に、第9のトランジスタ19のベース及び第6のトランジスタ16のコレクタに接続され、この接続点とグランドとの間には、定電流I6を出力する第3の定電流源23が接続されている。
そして、第4のトランジスタ14のコレクタは、後述する電流制御回路3に設けられた第1のカレントミラー回路(図1においては「CUR1」と表記)31の入力段INに接続されたものとなっている。
また、第6及び第7のトランジスタ16,17は、ベースが相互に接続されると共に、所定の定電圧V2が印加されるようになっている。そして、第7のトランジスタ17のコレクタは、後述する電流制御回路3に設けられた第3のカレントミラー回路(図1においては「CUR3」と表記)33の入力段INに接続されたものとなっている。
上述の第5及び第6のトランジスタ15,16と、第2及び第3の定電流源22,23で構成される部分は、この出力回路1のアイドリング電流、すなわち、出力段を構成する第8及び第9のトランジスタ18,19が信号出力を行っていない定常動作状態において、この第8及び第9のトランジスタ18,19に流れる電流を設定、供給する機能を果たすアイドリング電流供給部41となっている。
また、第4及び第7のトランジスタ14,17は、後述するように第1及び第3のカレントミラー回路31,33と共に、電流源制御回路3のアイドル電流検出部42を構成するものとなっており、第4のトランジスタ14及び第1のカレントミラー回路31により、第5のトランジスタ15の電流検出が、また、第7のトランジスタ17及び第3のカレントミラー回路33により、第6のトランジスタ16の電流検出が、それぞれ行われるようになっている。なお、第4及び第7のトランジスタ14,17は、電流源制御回路3におけるアイドル電流検出部42を構成するものであるが、図1においては、回路表記の便宜上、出力回路1内に図示してある。
出力段を構成する第8及び第9のトランジスタ18,19は、コレクタが相互に接続されると共に信号出力端子5に接続されている一方、第8のトランジスタ18のエミッタには、電源電圧Vccが印加されるようになっている。また、第9のトランジスタ19のエミッタは、グランドに接続されて、これら第8及び第9のトランジスタ18,19は、プッシュプル接続されたものとなっている。
なお、出力回路1には、その回路動作に必要な電流を供給する電流源回路7が設けられている。ここで、本発明の実施の形態における電流源回路7は、コンダクタンスアンプ20への電流を供給するための電流源(図示せず)などの他に、先に述べた第1乃至第3の定電流源21〜23をも含み、これらを総括的に現したものである。
また、かかる電流源回路7は、外部から所定の制御信号が印加されることで、その動作の開始、停止が制御できるようになっているものである。
本発明の実施の形態における電流源制御回路3は、アイドル電流検出部42と、ベース電流検出部43、判定部44と、制御信号出力部としての制御信号出力回路37とに大別されて構成されたものとなっている。
アイドル電流検出部42は、先に説明したアイドリング電流供給部41の第5のトランジスタ15に対して、ベース及びエミッタがそれぞれ共通となるように接続された第4のトランジスタ14と、この第4のトランジスタ14のコレクタに接続された第1のカレントミラー回路31と、アイドリング電流供給部41の第6のトランジスタ16に対して、ベース及びエミッタがそれぞれ共通となるように接続された第7のトランジスタ17と、この第7のトランジスタ17のコレクタが接続された第3のカレントミラー回路33とを具備して構成されたものとなっている。
ベース電流検出部43は、カレントミラー回路を構成するよう設けられた第2及び第3のトランジスタ12,13と、第3のトランジスタ13のコレクタに入力段INが接続された第2のカレントミラー回路32とを具備して構成されたものとなっている。かかるベース電流検出部43は、後述するように、第8のトランジスタ18のベース電流が極端に大となった状態を検出し、電流源回路6,7の動作停止を行えるようにするためのものである。
判定部44は、電流・電圧変換回路(図1においては「I/V」と表記)34と、コンパレータ回路(図1においては「COMP」と表記)35と、タイミング信号発生回路(図1においては「TIME」と表記)36とを具備して構成されたものとなっている。かかる判定部44は、詳細は後述するようにアイドリング電流に所定以上の変化が生じたか、又は、第8のトランジスタ18のベース電流が所定以上の大きな電流となった場合に、所定の信号(タイミング信号)を制御信号出力回路37へ出力するものとなっている。
電流・電圧変換回路34の入力段には、第1乃至第3のカレントミラー回路31〜33の各々の出力段OUTが接続されており、入力された電流を電圧信号として出力するようになっている。
コンパレータ回路35は、一方の入力端子に電流・電圧変換回路34の出力電圧が印加される一方、他方の入力端子には、所定の基準電圧V3が印加されるようになっており、電流・電圧変換回路34の出力電圧と基準電圧V3との比較を行い、その比較結果に応じた信号を出力するようになっているものである。
タイミング信号発生回路36は、コンパーレタ回路35から所定の信号(詳細は後述)が出力されてから所定時間経過後に、コンパレータ回路35から所定の信号が出力されている間、対応して判定信号としての、タイミング信号を出力するよう構成されたものである。
制御信号出力部としての制御信号出力回路(図1においては「CONT−SIG」と表記)37は、タイミング信号発生回路36からのタイミング信号に同期して、電流源回路6,7の動作を停止せしめるための所定の制御信号を出力するよう構成されてなるものである。
次に、上記構成における動作について説明する。
信号入力端子4に信号が入力されると、信号処理回路2により所定の信号処理が施され、その出力信号は、出力回路1の入力段を構成するコンダクタンスアンプ20に印加され、電流出力に変換されて第1のトランジスタ11のベースへ入力されることとなる。
第1のトランジスタ11のベースに入力された信号は、そのエミッタから出力され、第5、第6、第8及び第9のトランジスタ15、16、18、19を介して信号出力端子5から出力される。
ここで、第2の定電流源22が出力する定電流I5と第3の定電流源23が出力する定電流I6とをほぼ同一電流に設定すると、第1の定電流源21が出力する定電流I2と第1のトランジスタ11に流れる電流I1とが等しくなる。
また、第8のトランジスタ18に流れる電流I9は、Vbe8の大きさに応じた値となり、Vbe8は以下の式で決定できる。
Vbe8=Vcc−(所望する定電圧V2)−Vbe6
なお、ここで、Vbe8は第8のトランジスタ18のベース・エミッタ間電圧、Vbe6は、第6のトランジスタ16のベース・エミッタ間電圧である。
同様に、第9のトランジスタ19に流れる電流I10は、Vbe9の大きさに応じた値となり、Vbe9は以下の式で決定できる。
Vbe9=(所望する定電圧V1)−Vbe5
なお、ここで、Vbe9は第9のトランジスタ19のベース・エミッタ間電圧、Vbe5は、第5のトランジスタ15のベース・エミッタ間電圧である。
また、第4のトランジスタ14に流れる電流をI3、第5のトランジスタ15に流れる電流をI4、第6のトランジスタ16に流れる電流をI7、第7のトランジスタ17に流れる電流をI8、第3のトランジスタ13に流れる電流をI11とすると、これらの間には、下記する式で表される関係が成立する。
I5=I4+I7+I8
I6=I3+I4+I7
I2=I1=I11
なお、ここで、第6のトランジスタ16を流れる電流I7と、第7のトランジスタ17を流れる電流I8は、同一のみならず、一方が他方のN倍となる関係であっても良い。これは、第4のトランジスタ14を流れる電流I3と第5のトランジスタ15を流れる電流I4との関係についても同様である。
さらに、第1のトランジスタ11を流れる電流I1と第3のトランジスタ13を流れる電流I3も、同一としても良く、また、一方が他方のN倍の関係となるようにしても良い。
また、第4のトランジスタ14を流れる電流I3、第3のトランジスタ13を流れる電流I11、第7のトランジスタ17を流れる電流I8は、第1乃至第3のカレントミラー回路31〜33へそれぞれ入力される電流であり、それぞれ、ミラーされて、同一、又は、N倍の電流としてそれぞれの出力段OUTから出力されて電流・電圧変換回路34に入力される。そして、電流・電圧変換回路34に入力された第1乃至第3のカレントミラー回路31〜33の電流は、電流・電圧変換回路34により電圧信号に変換されて、コンパレータ回路35に入力され、基準電圧V3と比較される。そして、電流・電圧変換回路34の出力が、第8及び第9のトランジスタ18,19の電流I9,I10の異常時に対応する電圧となると、コンパレータ回路35の基準電圧V3との比較結果は、電流I9,I10の異常時に対応する所定の論理状態(論理値High又は論理値Low)となる。
タイミング信号発生回路36においては、上述のように電流I9,I10の異常時に対応してコンパレータ回路35から所定の論理値が所定時間以上出力されると、論理値High又は論理値Lowに相当する所定レベルの信号が、コンパレータ回路35から所定の論理値が出力されている間、出力されるようになっている。それによって、制御信号出力回路37からは、電流源回路6,7の動作を停止状態とする所定の制御信号が出力され、電流源回路6,7によるそれぞれの電流供給動作が停止されるため、出力段の第8及び第9のトランジスタ18,19における異常電流の流れが遮断されることとなる。
ここで、信号出力端子5が、何らかの原因により短絡され、あるいは、特定の電圧が印加されたと仮定し、その場合の回路動作についてさらに説明することとする。
信号出力端子5の短絡や、特定電圧の印加などにより、第8のトランジスタ18に流れる電流I9が大電流となると、第6及第7のトランジスタ16,17の電流I7、I8が減少する一方、第4及び第5のトランジスタ14,15の電流I4、I3が増加する。
電流I3の増加は、第1のカレントミラー回路31において、その設定された増幅度で増幅、出力されて電流・電圧変換回路34へ入力され、電流・電圧変換回路34からは、出力電流I9の異常時に対応した所定の論理値(論理値High又は論理値Low)に相当した電圧信号が出力されることとなる。
かかる電流・電圧変換回路34の出力信号は、コンパレータ回路35において、基準電圧V3と比較され、例えば、電流・電圧変換回路34の出力信号が基準電圧V3を越えることで、出力電流I9の異常であるとして、コンパレータ回路35の出力は、所定の論理値、すなわち、例えば、論理値Highの状態となる。なお、電流・電圧変換回路34の出力信号と基準電圧V3との比較により、出力電流I9の異常であるとして、コンパレータ回路35から出力する信号の論理値としては、上述のように論理値Highに限定される必要はなく、論理値Lowとしても勿論良いものである。
タイミング信号発生回路36は、上述のようにコンパレータ回路35において、出力電流I9の異常との判定に対応する信号が所定時間以上出力された場合に、論理値High又は論理値Lowに相当するレベルの信号を出力し、その信号は、制御信号出力回路37に入力されることとなる。
その結果、制御信号出力回路37からは、電流源回路6,7を動作停止とするための所定の制御信号が出力されることとなる。
なお、タイミング信号発生回路36において、コンパレータ回路35から出力電流I9の異常との判定に対応する信号が所定時間以上出力された後に、タイミング信号を出力するようにしたのは、ノイズ等によって誤ってタイミング信号を出力しないようにするためである。
ここで、例えば、第8のトランジスタ18のベース電流が極端に大きくなるようなことが無い場合には、通常は、第1のカレントミラー回路31により上述のように電流I3の変化を検出することで、電流源回路6,7の動作停止が可能である。
しかし、第8のトランジスタ18のベース電流が、アイドリング状態から一気に極端に大きな電流となるような場合、例えば、何らかの原因により電流I9がアイドリング状態から一気に異常な大電流となり、そのため、第8のトランジスタ18の電流増幅率hfeが極端に低下し、その結果、ベース電流の異常な増大が生ずる場合などにおいて、そのベース電流は、上述のように第5及び第6のトランジスタ15,16における電流I4、I7のバランスを崩して第5のトランジスタ15へ流れ込むには大きすぎるために、第1のトランジスタ11に流れ込むこととなる。
そのため、この第1のトランジスタ11の電流I11の増加を検出し、それによって、上述したように電流源回路7を動作停止とするために、第2のカレントミラ回路32が設けられている。したがって、かかる第2のカレントミラー回路32の動作も、基本的には、第1のカレントミラー回路31と同一であり、そのため、ここでの再度の詳細な説明は省略することとする。
一方、第9のトランジスタ19に流れる電流I10が何らかの原因により、通常よりも大きな電流となった場合、例えば、信号出力端子5に何らかの原因によりほぼ電源電圧Vccが印加されたような場合には、第6のトランジスタ16の電流I7が増加する一方、第5のトランジスタ15の電流I4が減少することとなる。
そして、第6のトランジスタ16の電流I7の増加は、第7のトランジスタ17により第3のカレントミラー回路33へ入力され、出力側へミラーされて電流・電圧変換回路34へ入力されるることとなる。その結果、先の第1、第2のカレントミラー回路31、32と同様にして、電流I10の異常に対して電流源回路6,7を動作停止とする制御信号が制御信号出力回路37より出力されることとなる。なお、電流・電圧変換回路34より後段の回路動作は、既に述べた通りであるので、ここでの再度の詳細な説明は省略することとする。
次に、第2の構成例について、図2を参照しつつ説明する。
なお、図1に示された第1の構成例における構成要素と同一の構成要素には、同一の符号を付して、その詳細な説明を省略し、以下、異なる点を中心に説明することとする。
この第2の構成例は、電流源制御回路3の制御対象を、出力回路1の電流源回路7に限定した点が、先の図1に示された構成例と異なるもので、他の構成部分は、図1に示された構成例と同一のものである。
したがって、その動作は、図1に示された構成例と基本的に同一であるので、ここでの再度の詳細な説明は省略する。
この第2の構成例の場合、図1に示された第1の構成例と異なり、電流源回路7のみを動作制御し、短絡等により出力段の電流I9が異常な大きさとなった場合に、信号処理回路2は常時動作状態としたままで、出力回路1のみを動作停止させるので、動作復帰の場合に要する時間が図1に示された第1の構成例の場合に比して比較的短くて済み、全体としての回路動作の復帰が速やかに行えるという利点を有するものである。これは、出力回路1は、信号処理回路2と比較して比較的構成要素が少ないため、その動作復帰に要する時間が信号処理回路2の動作復帰に要する時間に比して短く済むためである。
本発明の実施の形態における電流源制御回路の第1の構成例を示す構成図である。 本発明の実施の形態における電流源制御回路の第2の構成例を示す構成図である。 従来の信号出力回路の一構成例を示す回路図である。
符号の説明
1…出力回路
2…信号処理回路
3…電流源制御回路
4…信号入力端子
5…信号出力端子
6…電流源回路
7…電流源回路
31…第1のカレントミラー回路
32…第2のカレントミラー回路
33…第3のカレントミラー回路
34…電流・電圧変換回路
35…コンパレータ回路
36…タイミング信号発生回路
37…制御信号出力回路

Claims (3)

  1. プッシュプル接続されてなる出力段と、当該出力段のアイドリング電流を供給するアイドリング電流供給部と、回路動作に必要な電流を供給する電流源回路とを具備してなる出力回路の前記出力段の異常電流を検出し、前記電流源回路を動作停止とする電流源制御回路であって、
    前記アイドリング電流供給部の電流変化を検出するアイドル電流検出部と、
    前記アイドル電流検出部により検出された前記アイドリング電流供給部の電流変化が、所定時間以上に亘って所定以上である場合に、前記出力段に異常電流が生じたとする所定の判定信号を出力する判定部と、
    前記判定部の出力に応じて、前記電流源回路の動作を停止せしめる所定の制御信号を出力する制御信号出力部と、
    を具備してなることを特徴とする電流源制御回路。
  2. 前記出力回路の前段には、信号処理回路が設けられ、当該信号処理回路は回路動作に必要な電流供給を行う電流源回路を有する一方、
    前記制御信号出力部の制御信号を、前記出力回路に設けられた電流源回路と共に、前記信号処理回路に設けられた電流源回路に印加し、2つの電流源回路の停止を可能としたことを特徴とする請求項1記載の電流源制御回路。
  3. 前記出力段を構成するトランジスタのベース電流の変化を検出するベース電流検出部が設けられ、
    前記判定部は、前記ベース電流検出部により検出されたベース電流の変化が、所定時間以上に亘って所定以上である場合に、前記出力段に異常電流が生じたとする所定の判定信号を出力するよう構成されてなることを特徴とする請求項1又は請求項2記載の電流源制御回路。
JP2007056030A 2007-03-06 2007-03-06 電流源制御回路 Active JP5054394B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2007056030A JP5054394B2 (ja) 2007-03-06 2007-03-06 電流源制御回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007056030A JP5054394B2 (ja) 2007-03-06 2007-03-06 電流源制御回路

Publications (3)

Publication Number Publication Date
JP2008220090A JP2008220090A (ja) 2008-09-18
JP2008220090A5 JP2008220090A5 (ja) 2010-03-04
JP5054394B2 true JP5054394B2 (ja) 2012-10-24

Family

ID=39839442

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007056030A Active JP5054394B2 (ja) 2007-03-06 2007-03-06 電流源制御回路

Country Status (1)

Country Link
JP (1) JP5054394B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101264346B1 (ko) 2011-09-05 2013-05-14 한국전기연구원 계측장비를 위한 정밀 펄스형 전류원

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0618294B2 (ja) * 1987-02-27 1994-03-09 株式会社東芝 音声出力増幅器
JPH04282907A (ja) * 1991-03-12 1992-10-08 Matsushita Electric Ind Co Ltd 電流制限回路
US5311145A (en) * 1993-03-25 1994-05-10 North American Philips Corporation Combination driver-summing circuit for rail-to-rail differential amplifier
JPH11330871A (ja) * 1998-05-15 1999-11-30 Mitsubishi Electric Corp 保護回路
JP4789136B2 (ja) * 2005-04-07 2011-10-12 ルネサスエレクトロニクス株式会社 演算増幅器

Also Published As

Publication number Publication date
JP2008220090A (ja) 2008-09-18

Similar Documents

Publication Publication Date Title
US7259619B2 (en) Amplifier circuit with reduced power-on transients and method thereof
US7332969B2 (en) Output offset protection for power amplifier
JP2005249519A (ja) 電流検出回路、負荷駆動回路、及び記憶装置
JP3697679B2 (ja) 安定化電源回路
US7265614B2 (en) Amplifier circuit with reduced power-off transients and method thereof
JPWO2004010575A1 (ja) パワーアンプ装置
JP2019527981A (ja) 選択可能な電流リミッタ回路
US4821000A (en) Audio output amplifier
JP5054394B2 (ja) 電流源制御回路
JP5193751B2 (ja) 電流源制御回路
JP4800688B2 (ja) ミューティング回路を設けた半導体集積回路
JP2004032689A (ja) 電流センス増幅器
JP2008011192A (ja) 増幅器およびその制御方法
JP2004282959A (ja) 電圧制御型駆動素子の駆動装置
JP5785437B2 (ja) 安定化電圧電源回路
JP2011155497A (ja) レベルシフト回路
JP3648702B2 (ja) パワーアンプicおよびオーディオシステム
JPH06104664A (ja) オーディオ用パワーアンプic
JP2005268338A (ja) レーザー駆動回路
JP4903494B2 (ja) ドライバの出力段の過度の電流引き込みを検知して、それに応答する回路が設けられたドライバの出力電流の振動を低減するための方法及び装置
JP4887180B2 (ja) 短絡保護機能付き半導体装置
US7053681B2 (en) Comparator and method for amplifying an input signal
JP6874974B2 (ja) 不具合判定装置、電源装置、不具合判定装置の判定方法及びプログラム
JP2007019850A (ja) Dcオフセットキャンセル回路およびこれを用いた表示装置
JP4613932B2 (ja) 増幅回路

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100120

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20100129

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20110610

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110809

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120717

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120727

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

Ref document number: 5054394

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150803

Year of fee payment: 3

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250