JP4973243B2 - 半導体出力回路及び外部出力信号生成方法並びに半導体装置 - Google Patents
半導体出力回路及び外部出力信号生成方法並びに半導体装置 Download PDFInfo
- Publication number
- JP4973243B2 JP4973243B2 JP2007055046A JP2007055046A JP4973243B2 JP 4973243 B2 JP4973243 B2 JP 4973243B2 JP 2007055046 A JP2007055046 A JP 2007055046A JP 2007055046 A JP2007055046 A JP 2007055046A JP 4973243 B2 JP4973243 B2 JP 4973243B2
- Authority
- JP
- Japan
- Prior art keywords
- output
- signal
- transistor
- unit
- external output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0175—Coupling arrangements; Interface arrangements
- H03K19/0185—Coupling arrangements; Interface arrangements using field effect transistors only
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0005—Modifications of input or output impedance
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Logic Circuits (AREA)
Description
図は、半導体出力回路を含むチップ91から、他のチップ93へ外部出力信号EBを出力する出力回路部分の例である。ここでは、入出力インタフェースの1つであるGTL(Gunning Transceiver Logic)出力回路の例を示している。
|Vgs−Vth| > |Vds| ・・・(1)
において、左辺(Vgs−Vth)が小さくなることによって動作点が非飽和領域から飽和領域側へシフトしたことにある。これにより、出力段のトランジスタ91bの動作に応じて信号レベルが決まる外部出力信号EBの低電圧側出力電圧VOLのばらつきが大きくなる。
内部電源電圧VDDが高いときにはVgsは大きく、内部電源電圧VDDが低くなるとVgsは小さくなる。図は、高集積化による内部電源電圧VDDが低下する前のVgs大のときの出力トランジスタの特性95と、チップが高集積化して内部電源電圧VDDが低下し、Vgs小となったときの出力トランジスタの特性96と、を示している。なお、それぞれのVgsにおける特性のばらつきは、プロセスのばらつきにより生じる。
本発明はこのような点に鑑みてなされたものであり、内部電源電圧が低下したときの外部出力信号EBの低電圧側出力電圧VOLのばらつきを小さくすることを目的とする。
図1は、本発明の第1の実施の形態の半導体出力回路構成を示した回路図である。
本発明の第1の実施の形態の半導体出力回路は、外部出力信号EBを生成する出力部1と、外部出力信号EBの電圧を制御する差動部2と、を有し、内部入力信号Aによって外部出力信号EBが直接制御され、差動部2の一方の入力端子に外部出力信号EBが接続される場合の回路構成の一例を示している。
このような構成の本発明の第1の実施の形態の半導体出力回路の動作について説明する。
次に、本発明の第2の実施の形態について説明する。
第2の実施の形態の半導体出力回路は、図1に示した第1の実施の形態の半導体出力回路がNチャンネルオープンドレイン出力回路の例であるのに対し、Nチャンネルオープンドレイン出力回路をPチャンネルオープンドレイン出力回路に置き換えた場合の例である。
次に、本発明の第3の実施の形態について説明する。
第3の実施の形態の半導体出力回路では、図1に示した第1の実施の形態の半導体出力回路の差動部2のオペアンプ21の反転入力端子(−)に接続される基準電圧VREFを発生させる基準電圧発生回路を構成する電流源32と抵抗R33とが、トランジスタN34と電流源32との構成に置き換えられている。
図5は、本発明の第4の実施の形態の半導体出力回路構成を示した回路図である。
第4の実施の形態の半導体出力回路では、図4に示した第3の実施の形態のオペアンプ21が外部出力信号EBを帰還するのに対し、出力部のトランジスタN11と、トランジスタN11と直列接続される差動部のトランジスタN22との中間点に接続し、出力部の内部信号を帰還させるようにしている。
図6は、本発明の第5の実施の形態の半導体出力回路構成を示した回路図である。
第5の実施の形態の半導体出力回路は、第1の実施の形態から第4の実施の形態の半導体出力回路が、内部入力信号Aによって出力端のトランジスタN11またはP11が直接制御されるのに対し、内部入力信号Aが差動部を介してトランジスタN11を制御する構成としている。
2 差動部
21 オペアンプ(演算増幅器)
31 インバータ
32 電流源
A 内部入力信号
EB 外部出力信号
EX 出力パッド
N11、N22 (Nチャンネル)トランジスタ
VREF 基準電圧
VDD 内部電源電圧
Claims (4)
- チップ間の情報伝達に用いられる外部出力信号を生成する半導体出力回路において、
内部入力信号が直接または間接的に入力され、前記内部入力信号に応じて前記外部出力信号を生成する出力部と、
一方の入力端子に前記出力部から出力される前記外部出力信号または前記出力部の内部信号、他方の入力端子に所定の基準信号が入力され、出力端子に前記出力部が接続され、前記外部出力信号または前記内部信号を前記所定の基準信号に応じて制御する出力信号を出力する差動部と、
前記差動部の前記他方の入力端子に接続され、前記所定の基準信号を発生させる基準電圧発生部と、を備え、
前記出力部は、第1のトランジスタを有し、
前記基準電圧発生部には、前記第1のトランジスタと同一極性型の第2のトランジスタが含まれる、ことを特徴とする半導体出力回路。 - 前記差動部は、前記出力端子が前記第1のトランジスタと直列に接続する第3のトランジスタを介して、前記第1のトランジスタのソースに接続することを特徴とする請求項1記載の半導体出力回路。
- チップ間の情報伝達に用いられる外部出力信号を生成する外部出力信号生成方法において、
第1のトランジスタを有する出力部が、直接または間接的に入力される内部入力信号に応じて前記外部出力信号を生成し、
出力端子に前記出力部を接続した差動部が、一方の入力端子から前記出力部から出力される前記外部出力信号または前記出力部の内部信号を入力し、他方の入力端子から所定の基準信号を入力し、前記外部出力信号または前記内部信号を前記所定の基準信号に応じて制御する出力信号を出力し、前記出力信号によって前記出力部の前記外部出力信号を前記所定の基準信号に応じた値に制御し、
前記第1のトランジスタと同一極性型の第2のトランジスタを含み、前記差動部の前記他方の入力端子に接続された基準電圧発生部が、前記所定の基準信号を発生させる、ことを特徴とする外部出力信号生成方法。 - チップ間をバス配線で接続し、前記バス配線を介して前記チップ間の情報伝達を行う半導体装置において、
前記チップ間の情報伝達に用いられる外部出力信号の信号レベルを規定する内部入力信号が直接または間接的に入力され、前記内部入力信号に応じて前記外部出力信号を生成する出力部と、一方の入力端子に前記出力部から出力される前記外部出力信号または前記出力部の内部信号、他方の入力端子に所定の基準信号が入力され、出力端子に前記出力部が接続され、前記外部出力信号または前記内部信号を前記所定の基準信号に応じて制御する出力信号を出力する差動部と、前記差動部の前記他方の入力端子に接続され、前記所定の基準信号を発生させる基準電圧発生部と、を備え、前記バス配線を介して前記外部出力信号を出力する出力回路、を有し、
前記出力部は、第1のトランジスタを有し、前記基準電圧発生部には、前記第1のトランジスタと同一極性型の第2のトランジスタが含まれる、ことを特徴とする半導体装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007055046A JP4973243B2 (ja) | 2007-03-06 | 2007-03-06 | 半導体出力回路及び外部出力信号生成方法並びに半導体装置 |
US12/042,780 US8164360B2 (en) | 2007-03-06 | 2008-03-05 | Semiconductor output circuit, external output signal generation method, and semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007055046A JP4973243B2 (ja) | 2007-03-06 | 2007-03-06 | 半導体出力回路及び外部出力信号生成方法並びに半導体装置 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012033511A Division JP5408274B2 (ja) | 2012-02-20 | 2012-02-20 | 半導体出力回路及び外部出力信号生成方法並びに半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008219538A JP2008219538A (ja) | 2008-09-18 |
JP4973243B2 true JP4973243B2 (ja) | 2012-07-11 |
Family
ID=39741015
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007055046A Active JP4973243B2 (ja) | 2007-03-06 | 2007-03-06 | 半導体出力回路及び外部出力信号生成方法並びに半導体装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8164360B2 (ja) |
JP (1) | JP4973243B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5516449B2 (ja) * | 2011-02-14 | 2014-06-11 | 富士通セミコンダクター株式会社 | 出力回路、システム、及び出力回路の制御方法 |
Family Cites Families (22)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4800303A (en) * | 1987-05-19 | 1989-01-24 | Gazelle Microcircuits, Inc. | TTL compatible output buffer |
US5089723A (en) * | 1990-11-15 | 1992-02-18 | National Semiconductor Corporation | CMOS-based pseudo ECL output buffer |
JPH07112155B2 (ja) * | 1990-11-16 | 1995-11-29 | 株式会社東芝 | スイッチング定電流源回路 |
US5121080A (en) * | 1990-12-21 | 1992-06-09 | Crystal Semiconductor Corporation | Amplifier with controlled output impedance |
JPH06152261A (ja) * | 1992-10-31 | 1994-05-31 | Sony Corp | 出力バツフア回路 |
DE4324519C2 (de) * | 1992-11-12 | 1994-12-08 | Hewlett Packard Co | NCMOS - eine Hochleistungslogikschaltung |
US5585763A (en) * | 1995-03-30 | 1996-12-17 | Crystal Semiconductor Corporation | Controlled impedance amplifier |
JPH098637A (ja) * | 1995-06-21 | 1997-01-10 | Fujitsu Ltd | 半導体装置 |
JPH0946141A (ja) | 1995-07-27 | 1997-02-14 | Nec Eng Ltd | バイアス回路 |
US6054874A (en) * | 1997-07-02 | 2000-04-25 | Cypress Semiconductor Corp. | Output driver circuit with switched current source |
US5905389A (en) * | 1997-09-22 | 1999-05-18 | Cypress Semiconductor Corp. | Methods, circuits and devices for improving crossover performance and/or monotonicity, and applications of the same in a universal serial bus (USB) low speed output driver |
US5912569A (en) * | 1997-09-22 | 1999-06-15 | Cypress Semiconductor Corp. | Methods, circuits and devices for improving crossover performance and/or monotonicity, and applications of the same in a universal serial bus (USB) low speed output driver |
US6160441A (en) * | 1998-10-30 | 2000-12-12 | Volterra Semiconductor Corporation | Sensors for measuring current passing through a load |
JP3120795B2 (ja) * | 1998-11-06 | 2000-12-25 | 日本電気株式会社 | 内部電圧発生回路 |
KR100295427B1 (ko) * | 1999-04-14 | 2001-07-12 | 정명식 | 임피던스가 정합된 전류모드 양방향 입출력 버퍼 |
US6331785B1 (en) * | 2000-01-26 | 2001-12-18 | Cirrus Logic, Inc. | Polling to determine optimal impedance |
US6229396B1 (en) * | 2000-02-04 | 2001-05-08 | Stmicroelectronics, Inc. | Controlled impedance transformer line driver |
JP2002232243A (ja) | 2001-02-01 | 2002-08-16 | Hitachi Ltd | 半導体集積回路装置 |
KR100480599B1 (ko) * | 2002-06-11 | 2005-04-06 | 삼성전자주식회사 | 데이터 패턴에 의한 tQ 변동을 최소화하기 위한 데이터출력 드라이버 및 데이터 출력방법 |
US6836150B2 (en) * | 2002-12-23 | 2004-12-28 | Micron Technology, Inc. | Reducing swing line driver |
KR100597633B1 (ko) * | 2004-01-06 | 2006-07-05 | 삼성전자주식회사 | 임피던스 컨트롤 장치 및 그에 따른 컨트롤 방법 |
TWI319198B (en) * | 2005-08-19 | 2010-01-01 | Via Tech Inc | Adjustable termination resistor device ued in ic chip |
-
2007
- 2007-03-06 JP JP2007055046A patent/JP4973243B2/ja active Active
-
2008
- 2008-03-05 US US12/042,780 patent/US8164360B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US20080218214A1 (en) | 2008-09-11 |
US8164360B2 (en) | 2012-04-24 |
JP2008219538A (ja) | 2008-09-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10224922B1 (en) | Biasing cascode transistor of an output buffer circuit for operation over a wide range of supply voltages | |
US9136827B2 (en) | Power-on reset circuit | |
CN104142702A (zh) | 输出电路以及电压信号输出方法 | |
US7750723B2 (en) | Voltage generation circuit provided in a semiconductor integrated device | |
KR19990044770A (ko) | 차동 증폭 회로 및 op 앰프 회로 | |
KR100885830B1 (ko) | 리미터 회로 | |
WO2018055666A1 (ja) | インターフェース回路 | |
JP4823024B2 (ja) | レベル変換回路 | |
US6327190B1 (en) | Complementary differential input buffer for a semiconductor memory device | |
US7646234B2 (en) | Integrated circuit and method of generating a bias signal for a data signal receiver | |
JP4973243B2 (ja) | 半導体出力回路及び外部出力信号生成方法並びに半導体装置 | |
JP2009260804A (ja) | パワーオン検知回路およびレベル変換回路 | |
JP2006203762A (ja) | フリップフロップ回路および半導体装置 | |
JP5408274B2 (ja) | 半導体出力回路及び外部出力信号生成方法並びに半導体装置 | |
EP1804375A1 (en) | Differential amplifier circuit operable with wide range of input voltages | |
JP3673479B2 (ja) | ボルテージレギュレータ | |
JP2008289066A (ja) | 低電圧ボルテージフォロワ回路 | |
US7030696B2 (en) | Differential amplifier and semiconductor device | |
JP4741886B2 (ja) | レギュレータ回路 | |
KR100968594B1 (ko) | 전류 제한 방식의 레벨쉬프터 | |
JP6306413B2 (ja) | レギュレータ回路 | |
JP4032448B2 (ja) | データ判定回路 | |
KR100833186B1 (ko) | 증폭 회로, 및 증폭 회로의 바이어스 전압 발생 방법 | |
US7224214B2 (en) | Integrated circuit | |
KR100770445B1 (ko) | Cml 씨모스 컨버터 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20080730 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20091009 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20100301 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20100301 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20110921 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110927 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20111128 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20111220 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120220 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120313 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120326 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4973243 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150420 Year of fee payment: 3 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |