JP4864346B2 - メモリカードおよびカードアダプタ - Google Patents

メモリカードおよびカードアダプタ Download PDF

Info

Publication number
JP4864346B2
JP4864346B2 JP2005145437A JP2005145437A JP4864346B2 JP 4864346 B2 JP4864346 B2 JP 4864346B2 JP 2005145437 A JP2005145437 A JP 2005145437A JP 2005145437 A JP2005145437 A JP 2005145437A JP 4864346 B2 JP4864346 B2 JP 4864346B2
Authority
JP
Japan
Prior art keywords
interface
data communication
signal
memory card
contact piece
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2005145437A
Other languages
English (en)
Other versions
JP2006323583A (ja
Inventor
禎孝 青木
敬一 筒井
裕孝 西澤
隆 戸塚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Renesas Electronics Corp
Original Assignee
Sony Corp
Renesas Electronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority to JP2005145437A priority Critical patent/JP4864346B2/ja
Application filed by Sony Corp, Renesas Electronics Corp filed Critical Sony Corp
Priority to KR1020077001192A priority patent/KR20080012818A/ko
Priority to US11/632,681 priority patent/US20080065830A1/en
Priority to CN2006800005136A priority patent/CN1993702B/zh
Priority to PCT/JP2006/309844 priority patent/WO2006123707A1/ja
Priority to EP06746547A priority patent/EP1883041B1/en
Priority to TW095117668A priority patent/TW200709212A/zh
Publication of JP2006323583A publication Critical patent/JP2006323583A/ja
Priority to HK07109263.4A priority patent/HK1101211A1/xx
Application granted granted Critical
Publication of JP4864346B2 publication Critical patent/JP4864346B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/08Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers from or to individual record carriers, e.g. punched card, memory card, integrated circuit [IC] card or smart card
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/077Constructional details, e.g. mounting of circuits in the carrier
    • G06K19/0772Physical layout of the record carrier
    • G06K19/07732Physical layout of the record carrier the record carrier having a housing or construction similar to well-known portable memory devices, such as SD cards, USB or memory sticks

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Human Computer Interaction (AREA)
  • General Engineering & Computer Science (AREA)
  • Credit Cards Or The Like (AREA)
  • Geophysics And Detection Of Objects (AREA)

Description

本発明はメモリカードおよびそのようなメモリカードが装着されるカードアダプタに関する。
データの書き換えが可能なフラッシュメモリを有し、このフラッシュメモリにデータを書き込みおよび読み出すメモリカードが提供されている。
このようなメモリカードは、外部装置、例えばパーソナルコンピュータや携帯電話機のカードスロットに装着されてデータの書き込みおよび読み出しを行うものである。
現在、このようなメモリカードが複数種類用いられており、メモリスティック(ソニー株式会社の登録商標)、例えば、マルチメディアカード(MMC:Multi Media Card、Infineon Technologies AGの登録商標)、SDカード(松下電器株式会社、株式会社東芝、サンディスク株式会社の登録商標)などが知られている。
これらのメモリカードは、外部装置との間で行われるデータ通信のインターフェース、すなわち、データ通信を行うための信号の種類や数などの規格、および、データ通信の手順などが相違している。
このため、1つのメモリカードに予め複数種類のインターフェースを設けておき、これらインターフェースを選択することで、1つのメモリカードを、異なるインターフェースで使用できるようにする従来技術が提案されている(特許文献1参照)。
この従来技術では、メモリカードに設けたスイッチを機械的に動かすことでオン、オフ信号を発生させ、そのオン、オフ信号に基づいてメモリカードのインターフェースを選択している。
特開2003−30613号公報
しかしながらこのような従来技術では、メモリカードが装脱される外部装置のスロット部分に前記スイッチを動作させるための形状(突起)を設けたり、あるいは、手によってスイッチを動作させたりしなくてはならず使い勝手がよいものとはいえない。
また、上述した既存の複数種類のメモリカードは、その種類に応じてその大きさや形状が異なっているため、既存の複数のメモリカードの何れよりも外形が小さいメモリカードを用意するとともに、このメモリカードをカードアダプタに装着し、メモリカードが装着されたカードアダプタを外部装置のカードスロットに装着して使用することが考えられる。この場合、前記カードアダプタは、上述した既存のメモリカードと外形形状、端子形状、端子配置が一致するように形成されている。
このようなカードアダプタを用いることで前記メモリカードを既存のメモリカードと同様に使用することが可能となる。
しかしながら、この場合においても、メモリカードのインターフェースが1種類で固定されてしまうと、異なる種類のカードアダプタを準備しても、外部装置との機器での読み出し、書き込みができないので、メモリカードに複数のインターフェースを設けておき、複数のインターフェースから1つのインターフェースを選択して使用することが必要となる。
本発明はこのような事情に鑑みなされたものであり、その目的は、複数のインターフェースを選択して使用でき利便性を向上させる上で有利なメモリカードおよびそのようなメモリカードが装脱されるカードアダプタを提供することにある。
上述の目的を達成するため、本発明は、持体と、前記保持体に配置されデータの書き込みおよび/または読み出しが可能記憶部と、前記保持体に配置され、前記記憶部との第1のデータ通信を行うために通信相手の外部装置と接続可能な第1の接片と、前記保持体前記第1の接続とは別に配置された第2の接片と、前記保持体に配置され前記第1の接片を介して外部装置との間で第1のデータ通信を行うことにより前記記憶部に対するデータの書き込みおよび/または読み出しを行うコントローラと、記外部装置との間でデータ通信を行うための予め定められた複数種類のインターフェースと、前記複数種類のインターフェースから1つのインターフェースを選択するインターフェース選択手段と、を備え、前記第2の接片は、インターフェース選択信号および前記記憶部との前記第1のデータ通信とは別の第2のデータ通信用信号を供給可能であり、前記インターフェース選択手段は、前記第2の接片に供給される信号から、前記インターフェース選択信号を含むインターフェースの選択を指示する信号を切り分けて認識する機能を含み、当該選択を指示する信号に応じたインターフェースを選択し、前記コントローラは、前記インターフェース選択手段で選択されたインターフェースに基づいて前記第1の接片を介して前記第1のデータ通信を行
また、本発明は、保持体と、前記保持体に配置され、データの書き込みおよび/または読み出しが可能な記憶部と、前記保持体に配置され、前記記憶部との第1のデータ通信を行うために通信相手の外部装置と接続可能な第1の接片と、前記保持体に前記第1の接続とは別に配置され、AC成分の信号とDC成分の信号が供給される第2の接片と、前記保持体に配置され、前記第1の接片を介して外部装置との間で前記第1のデータ通信を行うことにより前記記憶部に対するデータの書き込みおよび/または読み出しを行うコントローラと、前記外部装置との間でデータ通信を行うための予め定められた複数種類のインターフェースと、前記記憶部との前記第1のデータ通信とは別の第2のデータ通信を行うデータ通信部と、前記複数種類のインターフェースから1つのインターフェースを選択するインターフェース選択手段と、前記第2の接片に接続され、当該第2の接片に供給されるAC成分の信号とDC成分の信号を分離する信号分離部と、を備え、前記第2の接片は、インターフェース選択信号が前記DC成分の信号として供給され、前記記憶部との前記第1のデータ通信とは別の第2のデータ通信用信号が前記AC成分の信号として供給され、前記信号分離部は、分離されたAC成分の信号を前記データ通信部に供給し、分離されたDC成分の信号が前記インターフェース選択信号として前記インターフェース選択手段に供給し、前記インターフェース選択手段は、前記信号分離部により供給される前記インターフェース選択信号に応じたインターフェースを選択し、前記コントローラは、前記インターフェース選択手段で選択されたインターフェースに基づいて前記第1の接片を介して前記第1のデータ通信を行う。
また、本発明は、保持体と、前記保持体に配置され、データの書き込みおよび/または読み出しが可能記憶部と、前記保持体に配置され、前記記憶部との第1のデータ通信を行うために通信相手の外部装置と接続可能な第1の接片と、前記保持体に前記第1の接続とは別に配置された第2の接片と、前記保持体に置され、前記第1の接片を介して外部装置との間で前記第1のデータ通信を行うことにより前記記憶部に対するデータの書き込みおよび/または読み出しを行うコントローラと、前記外部装置との間でデータ通信を行うための予め定められた複数種類のインターフェースと、前記第2の接片に接続され、前記記憶部との前記第1のデータ通信とは別の第2のデータ通信を行うデータ通信部と、前記複数種類のインターフェースから1つのインターフェースを選択するインターフェース選択手段と、を備え、前記第2の接片は、外部のアンテナと接続可能であり、前記データ通信部は、2つの前記第2の接片を介して接続された外部のアンテナを介して互いに周波数が異なる複数種類の電磁波による前記第2のデータ通信を行い、前記インターフェース選択手段は、前記複数種類の電磁波のうちの1つの電磁波の前記第2のデータ通信で前記データ通信部に受信されたインターフェース選択信号を形成するコマンドに応じてインターフェースの選択を行う
また、本発明は、請求項5、10、または12に記載されたメモリカードが装されるカードアダプタであって、前記メモリカードが装着された際に、前記第2の接片に前記外部装置から電源電位またはグランド電位が供給される電源ライン、または、グランド電位ラインを接続し、当該第2の接片を所定の論理状態とする手段を備える。
本発明のメモリカードによれば、第2の接片を介して供給されるインターフェース選択信号に基づいて複数種類のインターフェースから1つのインターフェースを選択し、前記選択したインターフェースによってデータ通信を行うようにした。
したがって、メモリカードを外部装置のメモリカード用スロットに差し込むだけで、外部装置のインターフェースと合致するインターフェースがメモリカード側で選択されるので、利便性を向上させる上で有利となる。
また、インターフェース切り換え用のスイッチをメモリカードに設けたり、外部装置のメモリカード用スロットに前記スイッチを操作するための構造を設けたりする必要がないのでコストダウンを図る上でも有利となる。
また、本発明のメモリカードによれば、インターフェース毎に設けた電源供給用の第1の接片の何れに電源が供給されたかに基づいてインターフェースを選択し、前記選択したインターフェースによって前記データ通信を行うようにした。
したがって、メモリカードを外部装置のメモリカード用スロットに差し込むだけで、外部装置のインターフェースと合致するインターフェースがメモリカード側で選択されるので、利便性を向上させる上で有利となり、インターフェース切り換え用のスイッチを操作するための構造を設ける必要がないのでコストダウンを図る上でも有利となる。
また、本発明のカードアダプタによれば、外部装置が既存のメモリカード用のカードスロットしか有していない場合であっても、カードアダプタに設けた配線により、メモリカードの第2の接片に電源あるいはグランドレベルの信号を供給することができる。
したがって、メモリカードが複数のインターフェースを有している場合に、第2の接片に供給する電源あるいはグランドレベルの信号を利用して前記複数のインターフェースの選択を行わせることが可能となる。
(第1の実施の形態)
次に本発明の第1の実施の形態について図面を参照して説明する。
図1(A)はメモリカード100の斜視図、(B)はメモリカード100の上下を反転した状態で見た斜視図、図2(A)は第1の実施の形態におけるメモリカード100の下面図、(B)は(A)のBB断面図である。
図3はメモリカード100の構成を示すブロック図、図4はメモリカード100の構成の一例を示すブロック図、図5はメモリカード100の構成の他の例を示すブロック図である。
図6はメモリカード100の接片と信号名の対応を示す図である。
図1、図2に示すように、メモリカード100は、薄板状の保持体20と、保持体20に埋設された記憶部22と、保持体20に埋設されたコントローラ24と、コントローラ24に接続された複数の第1の接片2〜10と、保持体20に埋設された切り換え信号生成部26と、切り換え信号生成部26に接続された2つの第2の接片11、12とを備えている。
なお、本実施の形態では、メモリカード100が2種類のインターフェースを選択して使用するものである場合について説明する。2種類のインターフェースとは、例えば、メモリスティックのインターフェースおよびマルチメディアカードのインターフェースである。
ここで、前記インターフェースとは、メモリカード100が外部装置に装着された状態でこの外部装置との間で行われるデータ通信のインターフェース、すなわち、データ通信を行うための信号の種類や数などの規格、および、データ通信の手順などを含むものである。
本実施の形態では、図2(B)に示すように、メモリカード100は、プリント基板21と、プリント基板21を被覆する保持体20とで構成されている。
すなわち、絶縁基板の厚さ方向の一方の面(上面)に記憶部22、コントローラ24、切り換え信号生成部26が搭載され、前記絶縁基板の厚さ方向の他方の面(下面)に複数の第1の接片2〜10および2つの第2の接片11、12が形成されることでプリント基板21が構成され、記憶部22、コントローラ24および切り換え信号生成部26と、各接片2〜12とはいわゆる対面配置となっている。
そして、プリント基板21の厚さ方向の両面に絶縁性を有する合成樹脂が型により被覆され、プリント基板21と合成樹脂とが一体化され薄板状の保持体20として形成されている。
本実施の形態では、保持体20は、縦が15mm、横が12mm、厚さが1.0〜1.2mmの大きさである。プリント基板21の厚さ方向の両面を覆う絶縁性を有する合成樹脂としては、例えば、PC(ポリカーボネート)や液晶ポリマーなどを用いることができる。
なお、図2などでは、記憶部22およびコントローラ24は、説明をわかりやすくするために分離して描かれているが、これら記憶部22およびコントローラ24の構成として、例えば、積層構造とするなど従来公知の様々な構造が採用可能である。
図2(A)に示すように、複数の第1の接片2〜10および第2の接片11、12は保持体20の厚さ方向の方の面である面の一辺2002に沿って直線状に並べられて配置され、保持体20の面に複数の第1の接片2〜10および第2の接片11、12により列が構成されている。
また、複数の第1の接片2〜10とコントローラ24とはプリント基板21に形成された導電パターンによって接続されているが、図面の繁雑化を避けるため図2では前記導電パターンの図示を省略している。
複数の第1の接片2〜10は、コントローラ24に対して信号の授受を行う信号端子と、コントローラ24および記憶部22に対してグランド電位を供給するためのグランド端子と、コントローラ24および記憶部22に対して電源を供給するための電源端子を含んでいる。
接片2〜8は前記信号端子であり、接片9は前記電源端子であり、接片10は前記グランド端子である。
詳細に説明すると、図6に示すように、接片2はデータ信号DATA0〜DATA3で通信されるデータの区切りを示すバスステート信号BSが入力される信号端子である。
接片3はデータ信号DATA1の入出力を行う信号端子、接片4はデータ信号DATA0の入出力を行う信号端子、接片5はデータ信号DATA2の入出力を行う信号端子、接片7はデータ信号DATA3の入出力を行う信号端子である。
接片6は挿抜検出接片であり、前記外部装置がメモリカードの挿抜検出のために使用するINS信号を授受する信号端子である。
接片8はクロック信号SCLKが入力される信号端子であり、前記バスステート信号BSおよびデータ信号DATA0〜DATA3はこのクロック信号SCLKに同期して通信される。
接片9は電源Vccが入力される電源端子である。
接片10はグランドレベル(Vss)に接続されるグランド端子である。
また、第2の接片11、12は、外部から供給されるインターフェース選択信号D1、D2が入力される端子であり、切り換え信号生成部26に接続されている。
図3に示すように、記憶部22は、データの書き換えが可能なフラッシュメモリで構成されている。
コントローラ24は、記憶部22に対するデータの入出力動作の制御などを司るものである。
コントローラ24は、インターフェース部2402、レジスタ2404、データバッファ2406、フラッシュメモリコントローラ2408、エラー訂正部2410、クロック発生部2412、内部バス2414などを備えている。
インターフェース部2402は、第1の接片2〜10に接続され、これら第1の接片2〜10を介してメモリカード100が装着される外部装置との間でのデータ通信を司るものである。
後述するように、インターフェース部2402は、前記2種類のインターフェースから1つを選択するように構成されている。
レジスタ2404は、前記外部装置からインターフェース部2402および内部バス2414を介して供給されるデータの書き込みおよび読み出しなどに関わるコマンドが設定されるものである。
データバッファ2406は、内部バス2414とフラッシュメモリコントローラ2408との間に設けられデータを蓄積するものである。
フラッシュメモリコントローラ2408は、記憶部22とデータバッファ2406との間におけるデータ通信を司るものである。
エラー訂正部2410は、記憶部22に対する書き込みおよび読み出しの過程で生じるデータのエラーを訂正するものである。
クロック発生部2412は、インターフェース部2402、レジスタ2404、データバッファ2406、フラッシュメモリコントローラ2408、エラー訂正部2410の各部に動作用のクロックを供給するものである。
第2の接片11、12は、プリント基板21に形成された導電パターンによって切り換え信号生成部26に接続されている。
切り換え信号生成部26は、第2の接片11、12を介して供給されるインターフェース選択信号D1、D2に応じてインターフェース部2402に切り換え信号S1を供給するものである。
具体的には、インターフェース選択信号D1、D2がそれぞれ論理信号(2値化信号)の「H」、「L」であれば「H」の切り換え信号S1を出力し、インターフェース選択信号D1、D2がそれぞれ「L」、「H」であれば「L」の切り換え信号S1を出力する。
次に、図4を参照してインターフェース部2402について詳細に説明する。
インターフェース部2402は、第1のインターフェース部2402Aと、第2のインターフェース部2402Bと、選択部2402Cとを備えている。
第1のインターフェース部2402Aは、前記2種類のインターフェースのうちの一方、例えばメモリスティック用のインターフェースに基づいて前記外部装置との間でデータ通信を行うように構成されている。
第2のインターフェース部2402Bは、前記2種類のインターフェースのうちの一方、例えばマルチメディアメモリカード用のインターフェースに基づいて前記外部装置との間でデータ通信を行うように構成されている。
選択部2402Cは、切り換え信号生成部26から供給される切り換え信号S1に基づいて、各接片2乃至10を第1のインターフェース部2402Aと第2のインターフェース部2402Bの何れか一方に選択的に選択して接続するものである。
したがって、選択部2402Cによって2種類のインターフェースのうち何れか一方が選択されることになる。
すなわち、第1の実施の形態では、切り換え信号生成部26および選択部2402Cによって特許請求の範囲のインターフェース選択手段が構成されている。
次にメモリカード100の使用方法について説明する。
メモリカード100の記憶部22に対してデータの書き込みおよび読み出しを行う場合には、電子機器やパーソナルコンピュータなどの外部装置のメモリカード用スロットにメモリカード100を装着する。
この場合、外部装置のメモリカード用スロットには、第1の接片2〜10に対応する接片の他に、第2の接片11、12に対応する接片が設けられおり、この第2の接片11、12に対応する接片には、インターフェース選択信号D1、D2がそれぞれ供給される。
したがって、メモリカード100を前記メモリカード用スロットに装着することにより、第1の接片11、12を介してインターフェース選択信号D1、D2がメモリカード100に供給されるとともに、複数の第1の接片2〜10を介して電源Vcc、グランド電位Vssがメモリカード100に供給される。
この際、切り換え信号生成部26は、第2の接片11、12を介して供給されるインターフェース選択信号D1、D2に応じてインターフェース部2402に切り換え信号S1を供給することで、インターフェース部2402が2種類のインターフェースのうち、何れか一方のインターフェースに選択され、メモリカード100のインターフェースが外部装置のインターフェースと合致される。
したがって、前記選択されたインターフェースに基づいて各種制御信号およびデータ信号の授受がメモリカード100と外部装置との間で行われ、これにより記憶部22に対するデータの書き込みおよび読み出しが正常に行われる。
本実施の形態によれば、第2の接片11、12を介して供給されるインターフェース選択信号に基づいて2種類のインターフェースから1つのインターフェースを選択し、前記選択したインターフェースによって前記データ通信を行うようにした。
したがって、メモリカードを外部装置のメモリカード用スロットに差し込むだけで、外部装置のインターフェースと合致するインターフェースがメモリカード側で選択されるので、利便性を向上させる上で有利となる。
また、インターフェース切り換え用のスイッチをメモリカードに設けたり、外部装置のメモリカード用スロットに前記スイッチを操作するための構造を設けたりする必要がないのでコストダウンを図る上でも有利となる。
なお、第1の実施の形態では、図4に示すように、第1、第2のインターフェース部2402A、2402Bを設けた場合について説明したが、図5に示すように構成してもよい。
すなわち、図5に示すように、第1のインターフェース部2402Aに対応して第1のレジスタ2404A、第1のデータバッファ2406Aを設けるとともに、第2のインターフェース部2402Aに対応して第2のレジスタ2404B、第2のデータバッファ2406Bを設ける。
この場合にも、上述と同様の作用効果を奏することができることは無論のこと、2種類のインターフェースに応じて予め設計されているレジスタおよびデータバッファの回路を流用することができるため、コントローラ24の設計を簡略化しコストダウンを図る上で有利となる。
ただし、第1の実施の形態のように、第1、第2のインターフェース部2402A、2402Bを設け、レジスタ2404とデータバッファ2406を共用する場合には、コントローラ24の回路規模を縮小できるため、製造コストの低減を図る上で有利となる。
また、第1の実施の形態では、切り換え信号生成部26をコントローラ24の外部に設け、この切り換え信号生成部26で生成される切り換え信号S1によりコントローラ24でインターフェースの選択を行う場合について説明したが、切り換え信号生成部26をコントローラ24内部に設けてもよいことは無論である。
また、第1の実施の形態では、コントローラ24に第1、第2のインターフェース部2402A,2402Bを設け、これら第1、第2のインターフェース部2402A,2402Bを選択部2402Cによって選択することで、2種類のインターフェースのうち何れか一方を選択する場合について説明した。
しかしながら、このような第1、第2のインターフェース部2402A,2402B、選択部2402Cを設ける代わりに、CPUおよびプログラムを格納する記憶部などを含む信号処理装置を設け、前記信号処理装置のCPUが前記プログラムを実行することで第1、第2のインターフェース部2402A,2402B、選択部2402Cの機能を実現するようにしてもよいことは無論である。
この場合には、前記信号処理装置のCPUが前記プログラムを実行することで複数のインターフェースをソフトウェアで実現することになり、前記外部装置と前記コントローラとの間で送受信するデータのプロトコル変換をソフトウェアによって実現することになる。
(第2の実施の形態)
次に第2の実施の形態について説明する。
第2の実施の形態のメモリカード100は、記憶部22に対する読み出しおよび書き込みとは別のデータを通信するデータ通信部30を設けるとともに、第2の接片11、12をデータ通信部30による無線信号によるデータ通信とインターフェース選択信号D1、D2の入力との双方で使用する点が第1の実施の形態と異なっている。
図7は第2の実施の形態におけるメモリカード100の構成を示すブロック図、図8(A)乃至(C)は切り換え信号生成部26に設けられた信号分離部の構成を示す回路図、図9はメモリカード100のデータ通信部30の動作説明図である。
なお、以下の実施の形態では、第1の実施の形態と同一または同様の部分には同一の符号を付して説明する。
図7に示すように、メモリカード100には、第1の実施の形態の構成に加えて、信号分離部28とデータ通信部30が設けられている。
信号分離部28は第2の接片11、12に接続され、第2の接片11、12が後述するアンテナに接続された状態でアンテナから供給される無線信号をデータ通信部30に供給し、また、第2の接片11、12に供給されるインターフェース選択信号D1、D2を選択部2402Cに供給するものである。
すなわち、前記無線信号はAC信号であり、インターフェース選択信号D1、D2はDC信号であるため、信号分離部28は第2の接片11、12に供給される信号のAC成分とDC成分を分離するように構成されている。
図8(A)に示すように、信号分離部28は、第2の接片11、12に対して直列に接続されたAC成分阻止用のチョークコイルL1とチョークコイルL2の出力端とグランドレベルとの間に接続されたノイズおよびAC成分除去用のコンデンサC1と、チョークコイルL1の入力端とデータ通信部30との間に直列接続されたAC成分通過用のコンデンサC2とを有している。
この信号分離部28では、第2の接片11、12に前記無線信号が供給されると、この無線信号は、チョークコイルL1およびコンデンサC1によって切り換え信号生成部26への伝達が阻止され、かつ、無線信号はコンデンサC2を介してデータ通信部30と第2の接片11、12の間で伝達される。
また、第2の接片11、12にインターフェース選択信号D1、D2が入力すると、インターフェース選択信号D1、D2は、コンデンサC2によりデータ通信部30への伝達が阻止され、チョークコイルL1によって切り換え信号生成部26へ伝達される。
図8(B)に示すように、信号分離部28のチョークコイルL1、コンデンサCに代えてチップコイルL1’、チップコンデンサC’を用いても図8(A)と同様の作用が奏される。
また、図8(C)に示すように、チョークコイルL1に代えてプリント基板21上に巻回された導電パターン部分2102を形成し、この導電パターン部分2102によって自己誘導作用を生じるコイルL3を構成しても図8(A)と同様の作用が奏される。
データ通信部30は、このデータ通信部30に2つの第2の接片11、12を介して接続された外部のアンテナを介してリーダーライター装置との間で電磁波による双方向のデータ通信を行うものであり、いわゆる非接触ICカードに搭載される非接触IC機能チップである。データ通信部30によるデータ通信の周波数は、135kHz以下、13.56MHz、2.45GHzといったものが国際規格によって定められている。
データ通信部30は、受信した電磁波に基づいて電力を生成し、その電力によって動作するように構成されているため、電源供給を受ける必要がない。
データ通信部30が有する機能としては、例えば、認証を行うための認証データを保持しデータ通信によってこの認証データの通信を行うことによる認証機能、あるいは、電子マネーのデータを保持しデータ通信によりこの電子マネーのデータの通信を行うことによる電子決済機能などが挙げられる。
メモリカード100のデータ通信部30に対する通信を行う場合には、例えば、図9に示すように、メモリカード100を携帯電話機などの電子機器200のカードスロットに装着することで2つの第2の接片11、12が電子機器200側に設けられたアンテナ202に接続する。
この状態でメモリカード100および電子機器200をリーダーライター装置300に近接させると、リーダーライター装置300から送信される電磁波がアンテナ202に受信される。
アンテナ202で受信された電磁波は、2つの第2の接片11、12を介して、信号分離部28に供給され、この信号分離部28によってAC成分として分離されデータ通信部30に供給される。
データ通信部30では電磁波によって供給される電力によって動作を行い、アンテナ202を介してリーダーライター装置300との間で電磁波によるデータ通信を行う。
リーダーライター装置300には、パーソナルコンピュータなどの上位装置302に接続されており、この上位装置302はメモリカード100のデータ通信部30とリーダーライター装置300を介して通信したデータに基づいて前述したような認証処理、あるいは、電子マネーの決済処理を行う。
メモリカード100の記憶部22に対してデータの書き込みおよび読み出しを行う場合には、第1の実施の形態の場合と同様に、電子機器やパーソナルコンピュータなどの外部装置のメモリカード用スロットにメモリカード100を装着する。
これにより、インターフェース選択信号D1、D2は、第1の接片11、12を介して信号分離部28に供給され、この信号分離部28によってDC成分として分離され切り換え信号生成部26へ伝達される。
切り換え信号生成部26はインターフェース選択信号D1、D2に応じてインターフェース部2402に切り換え信号S1を供給することで、インターフェース部2402が2種類のインターフェースのうち、何れか一方のインターフェースに選択られ、メモリカード100のインターフェースが外部装置のインターフェースと合致される。
したがって、前記選択されたインターフェースに基づいて各種制御信号およびデータ信号の授受がメモリカード100と外部装置との間で行われ、これにより記憶部22に対するデータの書き込みおよび読み出しが正常に行われる。
なお、第2の実施の形態においても、切り換え信号生成部26および選択部2402Cによって特許請求の範囲のインターフェース選択手段が構成されている。
第2の実施の形態によれば、第1の実施の形態と同様の作用効果を奏することは無論のこと、データ通信部30による無線通信を行う際に、アンテナ202を接続するための第2の接片11、12を、インターフェース選択信号D1、D2を伝達するための接片として共用できるため、メモリカード100の接片の増加を抑制でき、メモリカード100の小型化、低コスト化を図る上で有利となる。
(第3の実施の形態)
次に第3の実施の形態について説明する。
説明の都合上、図7を流用して説明すると、第3の実施の形態のメモリカード100は、データ通信部30が差動形式のデジタル信号でデータ通信を行うように構成されている。
差動形式のデジタル信号によるデータ通信とは、USBのように、プラス側のデータ信号+Dと、マイナス側のデータ信号−Dが入出力されるようなデータ通信をいう。
すなわち、差動形式のデジタル信号は、AC成分として伝達されるので、第2の実施の形態と同様の信号分離部28を設けることで、AC成分としての前記差動形式のデジタル信号と、DC成分としてのインターフェース選択信号D1、D2とを分離すればよい。
したがって、データ通信部30による差動形式のデジタル信号でデータ通信を行えることは無論のこと、第2の接片11、12にインターフェース選択信号D1、D2を供給することで、メモリカード100のインターフェースが外部装置のインターフェースと合致されるように選択され、前記選択されたインターフェースに基づいて各種制御信号およびデータ信号の授受がメモリカード100と外部装置との間で行われ、これにより記憶部22に対するデータの書き込みおよび読み出しが正常に行われる。
なお、第3の実施の形態においても、切り換え信号生成部26および選択部2402Cによって特許請求の範囲のインターフェース選択手段が構成されている。
このような第3の実施の形態によれば、第1の実施の形態と同様の作用効果を奏することは無論のこと、データ通信部30によるデータ通信を行うために外部装置に接続される第2の接片11、12を、インターフェース選択信号D1、D2を伝達するための接片として共用できるため、メモリカード100の接片の増加を抑制でき、メモリカード100の小型化、低コスト化を図る上で有利となる。
(第4の実施の形態)
次に第4の実施の形態について説明する。
図10は第4の実施の形態におけるメモリカード100の構成を示すブロック図である。
第4の実施の形態は、第2の実施の形態における切り換え信号生成部26を省略するとともに、切り換え信号生成部26と同様の機能をデータ通信部30に付加したものである。
すなわち、データ通信部30は、第2の実施の形態と同様に第2の接片11、12を介して接続された外部のアンテナを介してデータ通信を行うものである。
そして、図9に示すように、メモリカード100を外部装置である携帯電話機などの電子機器200のカードスロットに装着することで2つの第2の接片11、12が電子機器200側に設けられたアンテナ202に接続する。
この状態でメモリカード100および電子機器200をリーダーライター装置300に近接させると、リーダーライター装置300から送信される電磁波がアンテナ202に受信される。
アンテナ202で受信された電磁波は、第2の接点11、12を介してデータ通信部30に供給される。
この際、リーダーライター装置300から最初に送信される無線信号は、電子機器200に対応したインターフェースの選択を指示するインターフェースモードコマンドを含んでいる。
したがって、前記インターフェースモードコマンドを受信したデータ通信部30は、そのインターフェースモードコマンドに対応した切り換え信号S1をインターフェース部2402に供給する。
これにより、インターフェース部2402が2種類のインターフェースのうち、何れか一方のインターフェースに選択され、メモリカード100のインターフェースが外部装置である電子機器200のインターフェースと合致される。
したがって、前記選択されたインターフェースに基づいて各種制御信号およびデータ信号の授受がメモリカード100と電子機器200との間で行われ、これにより記憶部22に対するデータの書き込みおよび読み出しが正常に行われる。
なお、第4の実施の形態においては、データ通信部30および選択部2402Cによって特許請求の範囲のインターフェース選択手段が構成され、前記コマンドによって特許請求の範囲のインターフェース選択信号が構成されている。
このような第4の実施の形態によれば、第2の実施の形態と同様の作用効果を奏することは無論のこと、第2の実施の形態に比べて切り換え信号生成部26や信号分離部28を省略することができるので、メモリカード100の回路構成の簡素化、小型化を図る上で有利となる。
また、インターフェースモードコマンドによってインターフェースの選択を指示できるので、選択できるインターフェースの種類の数が限定されない。
例えば、第2の接片11、12に「H」と「L」からなる論理信号(2値化信号)を与える場合には、2ビットの情報を識別可能であるため合計4種類のインターフェースの種類を識別できるだけであるが、第4の実施の形態ではこのような限定がない。
(第5の実施の形態)
次に第5の実施の形態について説明する。
第5の実施の形態は、第3の実施の形態における切り換え信号生成部26を省略するとともに、切り換え信号生成部26と同様の機能をデータ通信部30に付加したものである。
説明の都合上、図10を流用して説明すると、データ通信部30が差動形式のデジタル信号でデータ通信を行うように構成されている。
メモリカード100を外部装置に装着してこの外部装置から最初に送信される差動形式のデジタル信号は、電子機器200に対応したインターフェースの選択を指示するインターフェースモードコマンドを含んでいる。
したがって、前記インターフェースモードコマンドを受信したデータ通信部30は、そのインターフェースモードコマンドに対応した切り換え信号S1をインターフェース部2402に供給する。
これにより、インターフェース部2402が2種類のインターフェースのうち、何れか一方のインターフェースに選択され、メモリカード100のインターフェースが外部装置である電子機器200のインターフェースと合致される。
したがって、前記選択されたインターフェースに基づいて各種制御信号およびデータ信号の授受がメモリカード100と電子機器200との間で行われ、これにより記憶部22に対するデータの書き込みおよび読み出しが正常に行われる。
なお、第5の実施の形態においては、データ通信部30および選択部2402Cによって特許請求の範囲のインターフェース選択手段が構成され、前記コマンドによって特許請求の範囲のインターフェース選択信号が構成されている。
このような第5の実施の形態によれば、第3の実施の形態と同様の作用効果を奏することは無論のこと、第3の実施の形態に比べて切り換え信号生成部26や信号分離部28を省略することができるので、メモリカード100の回路構成の簡素化、小型化を図る上で有利となる。
また、インターフェースモードコマンドによってインターフェースの選択を指示できるので、選択できるインターフェースの種類の数が限定されない。
(第6の実施の形態)
次に第6の実施の形態について説明する。
第6の実施の形態は、第4の実施の形態の変形例である。
図11は第6の実施の形態におけるデータ通信部30で利用可能な無線信号の周波数の説明図である。
説明の都合上、図10を流用して説明すると、データ通信部30は、図11に示すように、通常のRF通信周波数F0でデータ通信を行うとともに、この通常のRF通信周波数F0よりも高い周波数Faの無線信号あるいは通常のRF通信周波数F0よりも低い周波数Fbの無線信号によってインターフェースの選択を指示するインターフェースモードコマンドを含むデータ通信を行うことができるように構成されている。
なお、第6の実施の形態においては、第4の実施の形態と同様に、データ通信部30および選択部2402Cによって特許請求の範囲のインターフェース選択手段が構成され、前記コマンドによって特許請求の範囲のインターフェース選択信号が構成されている。
したがって、第6の実施の形態においても第4の実施の形態と同様の作用効果を奏することができる。
(第7の実施の形態)
次に第7の実施の形態について説明する。
第7の実施の形態は、第1乃至第3の実施の形態における切り換え信号生成部26の具体例を示す。
図12(A)は、切り換え信号生成部26は、コンパレータ2610と抵抗2604で構成され、コンパレータ2610の基準電圧入力端子が抵抗2604を介して「H」レベル(Vcc)に設定され、コンパレータ2610の比較電圧入力端子が第2の接片11、12に接続されている場合を示す。
この場合、コンパレータ2610は、第2の接片11、12に入力される選択信号D1、D2のレベルを「H」レベルと比較して切り換え信号S1を生成する。
図12(B)は、切り換え信号生成部26は、コンパレータ2610と抵抗2606で構成され、コンパレータ2610の基準電圧入力端子が抵抗2606を介して「L」レベル(GND)に設定され、コンパレータ2610の比較電圧入力端子が第2の接片11、12に接続されている場合を示す。
この場合、コンパレータ2610は、第2の接片11、12に入力される選択信号D1、D2のレベルを「L」レベルと比較して切り換え信号S1を生成する。
図12(C)は、切り換え信号生成部26は、コンパレータ2610と2つの同じ抵抗値の抵抗2608、2608で構成され、コンパレータ2610の基準電圧入力端子は、「H」レベルの電圧Vccが2つの抵抗2608、2608で分圧された中間の電圧レベル(Vcc/2)に設定され、コンパレータ2610の比較電圧入力端子が第2の接片11、12に接続されている場合を示す。
この場合、コンパレータ2610は、第2の接片11、12に入力される選択信号D1、D2のレベルを中間の電圧レベル(Vcc/2)と比較して切り換え信号S1を生成する。
切り換え信号生成部26による選択信号D1、D2の判定および切り換え信号S1の選択部2402Cへの供給は、例えば、メモリカード100が装着された外部装置の電源が投入されメモリカード100への電源供給が開始された時点で行われる。
したがって、外部装置側に特別なドライバソフトを必要とすることなく、メモリカード100においてインターフェースの選択を簡単に行うことができる。
また、このようなメモリカード100を装着することでメモリカード100を既存のメモリカード(例えばメモリスティクやマルチメディアカード)と同様に用いることができるカードアダプタを製作する場合に、このカードアダプタに特別な回路を設ける必要がなく、カードアダプタを容易に構成することができる。
(第8の実施の形態)
次に第8の実施の形態について説明する。
第1乃至第3の実施の形態では、第2の接片11、12が2つ設けられている場合について説明したが、第2の接片は3つ以上であってもよい。
第2の接片の数をN個(Nは2以上の自然数)とすると、2の識別が可能となるため、2種類のインターフェースを選択することが可能となる。
(第9の実施の形態)
次に第9の実施の形態について説明する。
第9の実施の形態では、メモリカード100のインターフェースとして4ビットパラレル通信と8ビットパラレル通信に切り換えが可能な場合について説明する。
既存のメモリカード、例えば、メモリスティックやマルチメディアカードでは、データをシリアル転送および4ビットパラレル転送で行えるようにしている。
しかしながら、近年、メモリカードは、デジタルスチルカメラやデジタルビデオカメラなどの撮像装置に装着されて高画質で大容量の静止画データや動画データを記録あるいは再生するために用いられたり、あるいは、音響装置に装着されて大容量のオーディオデータを記録あるいは再生するために用いられてきている。
例えば、撮像装置の場合、データ転送速度が遅いと、シャッタを操作してからメモリカードに画像データが格納されるまでに時間を要するため操作性を向上させる上で不利があり、メモリカードの前段にデータ転送速度が高速なバッファメモリを設けるといったコストがかさむ対策が必要であった。
このような背景からメモリカードのデータ速度はより一層の高速化が求められるようになってきている。
一方、メモリカードのデータ転送速度(データ転送レート)を上げるには、転送クロックの高速化という方法があるが、従来のメモリカードにおける転送クロックは例えばすでに40MHzに達しており、この転送クロックをさらに高い周波数にするには、従来のメモリカードの伝送路を大幅に見直す必要がありメモリカードのコストアップが避けられないという問題がある。
よって、従来のメモリカードとの互換性を保持しつつデータ転送速度の向上を図る上で有利なメモリカードを提供するためには、転送できるデータのビット幅を増やし例えば8ビットにすることが提案されている。
例えば、図13に示すように、メモリスティック200では、接片の一部を2分割することによって、データ通信用として4ビット分(DATA4〜DATA7)の接片(接片11〜14)を増やしている。
この場合、各接片に割り当てられる信号は図15に示すようになっている。
また、図14に示すように、マルチメディアカード300においても、データ通信用として4ビット分(DAT4〜DAT7)の接片(接片10〜13)を増やしている。
この場合、各接片に割り当てられる信号は図15に示すようになっている。
なお、マルチメディアカード300の場合の接片と信号の関係は以下の通りである。
接片1はデータ信号DAT3、接片7〜13はそれぞれデータ信号DAT0〜DATA2、DAT4〜DAT7の入出力を行う信号端子である。
接片2はコマンド(CMD)の入力端子である。
接片3、6はグランドレベル(VSS)に接続されるグランド端子である。
接片4は電源VDDが入力される電源端子である。
接片5はクロック信号CLKが入力される信号端子である。
このように、4ビットパラレル通信と8ビットパラレル通信に切り換え可能が可能な既存のメモリカード(メモリスティックやマルチメディアカード)と同様に、4ビットパラレル通信と8ビットパラレル通信に切り換え可能が可能なメモリカード100について説明する。
図16は第9の実施の形態におけるメモリカード100の構成を示すブロック図である。
メモリカード100の第1の接片は接片2乃至10と接片13乃至16の合計14個設けられており、第2の接片は、接片11、12の2個設けられている。
メモリカード100のコントローラ24には、第1乃至第4のインターフェース2420A、2420B、2420C、2420Dが設けられている。
第1のインターフェース2420Aはメモリスティックの4ビットパラレル転送モードに対応している。
第2のインターフェース2420Bはメモリスティックの8ビットパラレル転送モードに対応している。
第3のインターフェース2420Cはマルチメディアカードの4ビットパラレル転送モードに対応している。
第4のインターフェース2420Dはマルチメディアカードの8ビットパラレル転送モードに対応している。
選択部2402Cは、切り換え信号生成部26から供給される切り換え信号S1に基づいて、各接片2乃至10を第1乃至第4のインターフェース2420A、2420B、2420C、2420Dのうちの何れか1つを選択するように構成されている。
この場合、第2の接片11、12に供給される選択信号D1、D2は4種類のインターフェースに対応して4通りの情報を識別する必要がある。したがって、選択信号D1、D2は2ビットの信号で供給されることになる。
なお、第9の実施の形態においては、切り換え信号生成部26および選択部2420A〜2420Dによって特許請求の範囲のインターフェース選択手段が構成されている。
第9の実施の形態によれば、第1の実施の形態と同様の作用効果を奏することは無論のこと、メモリカード100のインターフェースとして、メモリカード100と外部装置との間でなされるデータ転送のビット幅が異なるものが複数種類存在している場合にも対応することができる。
なお、データ転送のビット幅や既存のメモリカードの種類は上述のものに限定されないことは無論である。
また、第9の実施の形態においても、第2、第3の実施の形態と同様に、信号分離部28やデータ通信部30を設ける構成としてもよいことは無論である。
(第10の実施の形態)
次に第10の実施の形態について説明する。
第10の実施の形態は、2つのインターフェースのそれぞれに対応して第1の接片を独立して設けたものである。
図17は第10の実施の形態におけるメモリカード100の斜視図、図18は第10の実施の形態におけるメモリカード100の構成を示すブロック図、図19はインターフェースがメモリスティックとマルチメディアカードに対応している場合における各接片と信号の対応を示す説明図、図20はインターフェースがメモリスティックとSDカードに対応している場合における各接片と信号の対応を示す説明図である。
図17に示すように、メモリカード100には、一方のインターフェース、本実施の形態では、メモリスティックのインターフェースでデータ通信を行うための第1の接片2〜10およびデータ通信部30に接続された第2の接片11、12が保持体20の面のうち前方に位置する一辺2002に沿って直線状に並べられて配置され、保持体20の面に複数の第1の接片2〜10および第2の接片11、12により前列が構成されている。
さらに、他方のインターフェース、本実施の形態では、マルチメディアカードのインターフェースでデータ通信を行うための第1の接片2´〜10´が保持体20の面のうち後方に位置する一辺2004に沿って直線状に並べられて配置され、保持体20の面に複数の第1の接片2´〜10´により後列が構成されている。
そして、図19(A)に示すように、これら第1の接片2〜10、2´〜10´にそれぞれ信号が割り当てられている。
ここで、マルチメディアカードの場合の接片と信号について説明する。
接片9´、10´、2´、3´はそれぞれデータ信号DAT0、DAT1、DAT2、DAT3の入出力を行う信号端子である。
接片4´はコマンド(CMD)の入力端子である。
接片5´はグランドレベル(VSS)に接続されるグランド端子である。
接片6´、7´は電源VDD1、VDD2が入力される電源端子である。
接片8´はクロック信号CLKが入力される信号端子である。
図18に示すように、一方の第1の接片2〜10は第1のインターフェース部2402Aに接続され、他方の第1の接片2´〜10´は第2のインターフェース部2402Bに接続されている。
コントローラ24には、電源識別部2430が設けられている。
電源識別部2430は、一方の第1の接片2〜10のうち、電源端子(Vcc)を構成する接片9と、他方の第1の接片2´〜10´のうち、電源端子(VDD)を構成する接片4´に接続され、何れの接片に電源が供給されたかを識別しその識別結果に基づいては第1のインターフェース部2402Aと第2のインターフェース部2402Bの何れか一方を選択して動作させるものである。
具体的には、電源識別部2430は、一方の第1の接片9に電源が供給された場合には第1のインターフェース部2402Aを動作させ、他方の第1の接片4´に電源が供給された場合には第2のインターフェース部2402Bを動作させるように構成されている。
また、第10の実施の形態では、第2の接片11、12は、インターフェースの選択に用いられることなく、データ通信部30によるデータ通信のためにのみ使用される。
なお、第10の実施の形態においては、電源識別部2430によって特許請求の範囲のインターフェース選択手段が構成されている。
このような構成によれば、メモリカード100を外部装置のメモリカードスロットに装着した際に、電源供給の接片である第1の接片9あるいは第1の接片4´の何れかに電源が供給されることで、メモリスティックのインターフェースあるいはマルチメディアカードのインターフェースの何れかが選択され、メモリカード100のインターフェースが外部装置のインターフェースと合致される。
したがって、前記選択されたインターフェースに基づいて各種制御信号およびデータ信号の授受がメモリカード100と外部装置との間で行われ、これにより記憶部22に対するデータの書き込みおよび読み出しが正常に行われる。
第10の実施の形態によれば、インターフェース毎に設けた電源供給用の第1の接片の何れに電源が供給されたかに基づいてインターフェースを選択し、前記選択したインターフェースによって前記データ通信を行うようにした。
したがって、第1の実施の形態と同様に、メモリカードを外部装置のメモリカード用スロットに差し込むだけで、外部装置のインターフェースと合致するインターフェースがメモリカード側で選択されるので、利便性を向上させる上で有利となる。
また、インターフェース切り換え用のスイッチをメモリカードに設けたり、外部装置のメモリカード用スロットに前記スイッチを操作するための構造を設けたりする必要がないのでコストダウンを図る上でも有利となる。
なお、このようなメモリカード100を、既存のメモリカード用のスロット、例えば、メモリスティック用のスロットあるいはマルチメディアカード用のスロットに装着するためのカードアダプタに装着して使用するにあたっては、メモリカード100における第1の接片2〜10、2´〜10´と、前記カードアダプタの接片とをリード線などで接続する必要がある。
この際、メモリカード100における第1の接片2〜10、2´〜10´に割り当てられた信号の配列の順番と、前記カードアダプタの接片に割り当てられた信号の配列の順番とが入れ違うと前記リード線の配線が交差するなどして複雑になり製造コストを低減する上で不利となる。
したがって、メモリカード100の接片の配列の順番が前記カードアダプタの接片の順番となるべく同じように構成することが望ましい。
例えば、図19(A)は、メモリカード100をカードアダプタに挿入する場合、何れのインターフェースを用いる場合であっても常に一方の第1の接片2〜10をカードアダプタに向けて挿入するようにメモリカード100およびカードアダプタを構成した場合の例を示している。
この場合、メモリカード100の接片の配列の順番が前記カードアダプタの接片の順番とほぼ合致するように構成されている。
図19(B)は、メモリカード100をカードアダプタに挿入する場合、一方のインターフェースを用いる場合には一方の第1の接片2〜10をカードアダプタに向けて挿入し、かつ、他方のインターフェースを用いる場合には他方の第1の接片2´〜10´をカードアダプタに向けて挿入するようにメモリカード100およびカードアダプタを構成した場合の例を示している。
すなわち、図19(B)に示すように、他方のインターフェースに対応する第1の接片2´〜10´の配列の順番を図19(A)とは逆にしている。
この場合、何れの方向でメモリカード100をカードアダプタに挿入しても、メモリカード100の接片の配列の順番が前記カードアダプタの接片の順番とほぼ合致するように構成されている。
また、第10の実施の形態では、インターフェースがメモリスティックとマルチメディアカードに対応している場合について示したが、図20(A)に示すように、インターフェースがメモリスティックとSDカードに対応している場合にも無論適用可能である。
なお、図20(B)は、図19(A)の場合と同様に、他方のインターフェースに対応する第1の接片2´〜10´の配列の順番を図20(A)とは逆にした例を示す。
(第11の実施の形態)
次に第11の実施の形態について説明する。
第11の実施の形態は、第1の実施の形態と同様に、第1の接片2〜10を複数のインターフェースで共通に使用する場合において、特定の接片の電位をインターフェースの選択に応じて制御するものである。
メモリスティックとマルチメディアカードの2種類のインターフェースの何れかを選択する場合、第1の接片のうち、電源、グランド、クロックを入力するための接片は共通端子とすることができる。
また、メモリスティックのインターフェースでのバスステート信号BS入力用の接片と、マルチメディアカードのインターフェースでのコマンド(CMD)入力用の接片とは共通端子とすることができる。
また、4ビット分のデータ信号用の4つの接片も共通端子とすることができるが、マルチメディアカードでは、データ信号DAT3用の接片を、SPIモードというシリアル転送モードをサポートするための信号入力端子としても使用している。
すなわち、このデータ信号DAT3用の接片は、SPIモードセレクト端子としても利用される。そして、マルチメディアカードの仕様では、SPIモードセレクト端子に入力される信号に含まれるノイズによる誤動作を防止し、確実に「H」レベルとする目的で、プルアップ抵抗の設置が規定されている。
したがって、図4を流用して説明すると、コントローラ24には、マルチメディアカードのインターフェースが選択された場合には、データ信号DAT3用の接片に不図示のプルアップ抵抗を接続し、メモリスティックのインターフェースが選択された場合にはデータ信号DAT3用の接片と前記プルアップ抵抗を非接続とする機能が必要となる。
このような機能は、例えば、データ信号DAT3用の接片と電源VCCの接片との間に直列に接続されたプルアップ抵抗およびスイッチと、切り換え信号S1に基づいて前記スイッチのオンオフを行うプルアップ抵抗制御手段とを設けることによって実現できる。
あるいは、データ信号DAT3用の接片と電源VCCの接片との間に直列に接続されたプルアップ抵抗およびスイッチと、マルチメディアカードのインターフェースにおけるコマンド入力用の接片を介して外部装置から供給されるコマンドに基づいて前記スイッチのオンオフを行うプルアップ抵抗制御手段とを設けることによって実現できる。
(第12の実施の形態)
次に第12の実施の形態について説明する。
第12の実施の形態は、本発明のメモリカード100が装着されることで既存のメモリカードと同様に使用できるカードアダプタである。
図21はメモリスティック用のカードアダプタの説明図、図22はマルチメディアカード用のカードアダプタの説明図、図23はSDカード用のカードアダプタの説明図、図24はSDカード用のカードアダプタの変形例の説明図である。
説明の都合上、図4を流用して説明すると、第12の実施の形態では、メモリカード100の切り換え信号生成部26は、第2の接片11に供給されるインターフェース選択信号D1が「H」である場合に、メモリスティック用のインターフェースで外部装置との間のデータ通信を行う第1のインターフェース部2402Aを選択するための切り換え信号S1を選択部2402Cに供給する。
また、切り換え信号生成部26は、第2の接片11に供給されるインターフェース選択信号D1が「L」である場合に、マルチメディアカード用およびSDカード用のインターフェースで外部装置との間のデータ通信を第2のインターフェース部2402Bを選択するための切り換え信号S1を供給するように構成されている。
したがって、第2の接片11のみを用いてインターフェースの選択を行うようになっている。
図21に示すように、カードアダプタ400はメモリスティック用のカードアダプタであり、ケース420の一側に10個の接片401〜410が配列されている。
カードアダプタ400はメモリカード100が装脱可能に装着されるように構成されており、メモリカード100が装着された状態でメモリカード100の第1の接片2〜10と、カードアダプタ420の接片401〜409とを電気的に接続する不図示の配線が設けられている。
また、カードアダプタ400には、メモリカード100の第2の接片11、12に接続する接片は設けられていない。
したがって、このままの状態でメモリカード100をカードアダプタ400に装着し、カードアダプタ400を外部装置のカードスロットに装着してもメモリカード100の第2の接片11、12にインターフェース選択信号を供給することはできない。
そこで、カードアダプタ400には、メモリカード100が装着された状態で第2の接片11とカードアダプタ400の電源VCCに接続される接片409とを電気的に接続する配線430が設けられている。
このため、メモリカード100をカードアダプタ400に装着し、カードアダプタ400を外部装置のカードスロットに装着すると、メモリカード100の第2の接片11には配線430を介して電源VCCが印加される。
したがって、切り換え信号生成部26は、第2の接片11に電源VCC、すなわち「H」の信号が供給されるので、メモリスティック用のインターフェースで外部装置との間のデータ通信を行う第1のインターフェース部2402Aを選択するための切り換え信号S1を選択部2402Cに供給する。
これにより、メモリカード100のインターフェースが外部装置のインターフェースと合致される。
したがって、メモリスティック用のインターフェースに基づいて各種制御信号およびデータ信号の授受がメモリカード100と外部装置との間で行われ、これにより記憶部22に対するデータの書き込みおよび読み出しが正常に行われる。
なお、切り換え信号生成部26が入力端子の開放時(ハイインピーダンス時)に、「H」の信号が入力された場合と同様の動作をする場合には、図21の配線430を省略して、第2の接片11を開放状態としてもよい。
図22に示すように、カードアダプタ500は高速タイプのマルチメディアカード用のカードアダプタであり、ケース420の一側に接片501〜513が配列されている。
カードアダプタ500はメモリカード100が装脱可能に装着されるように構成されており、メモリカード100が装着された状態でメモリカード100の第1の接片2〜10と、カードアダプタ500の接片501〜513とを電気的に接続する不図示の配線が設けられている。
また、カードアダプタ500には、メモリカード100の第2の接片11、12に接続する接片は設けられていない。
したがって、このままの状態でメモリカード100をカードアダプタ500に装着し、カードアダプタ500を外部装置のカードスロットに装着してもメモリカード100の第2の接片11、12にインターフェース選択信号を供給することはできない。
そこで、カードアダプタ500には、メモリカード100が装着された状態で第2の接片11とカードアダプタ500のグランド端子に接続される接片503とを電気的に接続する配線530が設けられている。
このため、メモリカード100をカードアダプタ500に装着し、カードアダプタ500を外部装置のカードスロットに装着すると、メモリカード100の第2の接片11には配線530を介してグランド電位VSSが印加される。
したがって、切り換え信号生成部26は、第2の接片11にランド電位VSS、すなわち「L」の信号が供給されるので、マルチメディアカード用のインターフェースで外部装置との間のデータ通信を行う第2のインターフェース部2502Bを選択するための切り換え信号S1を選択部2502Cに供給する。
これにより、メモリカード100のインターフェースが外部装置のインターフェースと合致される。
したがって、マルチメディアカード用のインターフェースに基づいて各種制御信号およびデータ信号の授受がメモリカード100と外部装置との間で行われ、これにより記憶部22に対するデータの書き込みおよび読み出しが正常に行われる。
図23に示すように、カードアダプタ600はSDカード用のカードアダプタであり、ケース420の一側に10個の接片601〜610が配列されている。
なお、SDカードの接片の形状や配列、信号の割り当てはマルチメディアカードとほぼ同一である。また、SDカード用のインターフェースとマルチメディアカード用のインターフェースもほぼ同一である。
カードアダプタ600はメモリカード100が装脱可能に装着されるように構成されており、メモリカード100が装着された状態でメモリカード100の第1の接片2〜10と、カードアダプタ420の接片601〜609とを一対一に電気的に接続する不図示の配線が設けられている。
また、カードアダプタ600には、メモリカード100の第2の接片11、12に接続する接片は設けられていない。
したがって、このままの状態でメモリカード100をカードアダプタ600に装着し、カードアダプタ600を外部装置のカードスロットに装着してもメモリカード100の第2の接片11、12にインターフェース選択信号を供給することはできない。
そこで、カードアダプタ600には、メモリカード100が装着された状態で第2の接片11とカードアダプタ600のグランド端子に接続される接片603とを電気的に接続する配線630が設けられている。
このため、メモリカード100をカードアダプタ600に装着し、カードアダプタ600を外部装置のカードスロットに装着すると、メモリカード100の第2の接片11には配線630を介してグランド電位VSSが印加される。
したがって、切り換え信号生成部26は、第2の接片11にグランド電位VSS、すなわち「L」の信号が供給されるので、マルチメディアカード用のインターフェースで外部装置との間のデータ通信を行う第2のインターフェース部2402Bを選択するための切り換え信号S1を選択部2402Cに供給する。
これにより、メモリカード100のインターフェースが外部装置のインターフェースと合致される。
したがって、マルチメディアカード用のインターフェースに基づいて各種制御信号およびデータ信号の授受がメモリカード100と外部装置との間で行われ、これにより記憶部22に対するデータの書き込みおよび読み出しが正常に行われる。
なお、図21乃至図23では、2つの第2の接片11,12のうち、一方の第2の接片11に与える信号がグランドレベルの信号か、電源かによってインターフェースの選択を行った。
しかしながら、以下に説明するように、2つの第2の接片11,12のどちらの接片にグランドレベルの信号が与えられるかに基づいてインターフェースの選択を行なうようにしてもよい。
図24は、図23のSDカード用のカードアダプタの変形例であり、メモリカード100が少なくともマルチメディアカード用のインターフェースとSDカード用のインターフェースの2つのインターフェースを有している場合に用いられるものである。
すなわち、図4を流用して説明すると、コントローラ24は、マルチメディアカード用のインターフェースで外部装置との間のデータ通信を行う第1のインターフェース部2402Aと、SDカード用のインターフェースで外部装置との間のデータ通信を行う第2のインターフェース部2402Bと、第1、第2のインターフェース部2402A,2402Bを選択する選択部2402Cとを有している。
そして、切り換え信号生成部26は、第2の接片11にグランドレベルの信号が入力した場合には第1のインターフェース部2402Aを選択し、第2の接片12にグランドレベルの信号が入力した場合には第2のインターフェース部2402Bを選択するための切り換え信号S1を選択部2402Cに供給する。
このような構成によれば、メモリカード100を図22のカードアダプタ500に装着すれば、メモリカード100でマルチメディアカードのインターフェースが選択され、また、メモリカード100を図24のカードアダプタ600に装着すれば、メモリカード100でSDカードのインターフェースが選択される。
なお、図24では、2つの第2の接片11,12のどちらの接片にグランドレベルの信号が与えられるかに基づいてインターフェースの選択を行なったが、2つの第2の接片11,12に与える信号のレベルは任意であり、要するに信号のレベルはインターフェースの識別が行えればどのようなものであってもよいことは無論である。
なお、第12の実施の形態においては、配線430、530、630によって特許請求の範囲の第2の接片に外部装置から供給される電源、または、グランド電位を供給する手段が構成されている。
このようなカードアダプタ400、500、600によれば、外部装置が既存のメモリカード用のカードスロットしか有していない場合であっても、カードアダプタ400、500、600に設けた配線430、530、630により、メモリカード100の切り換え信号生成部26にインターフェース選択信号と同等の信号を供給することができ、メモリカード100の複数のインターフェースを選択して使用することができる。
なお、実施の形態では、メモリカード100がメモリスティック、マルチメディアカード、SDカードである場合について説明したが、メモリカード100の形式はこれらに限定されるものではない。
また、実施の形態では、記憶部22としてデータの書き換えが可能なフラッシュメモリを用いた場合について説明したが、本発明はこれに限定されるものではなく、記憶部22はデータの書き込みおよび/または読み出しが行われるものであればよい。
(A)はメモリカード100の斜視図、(B)はメモリカード100の上下を反転した状態で見た斜視図である。 (A)は第1の実施の形態におけるメモリカード100の下面図、(B)は(A)のBB断面図である。 メモリカード100の構成を示すブロック図である。 メモリカード100の構成の一例を示すブロック図である。 メモリカード100の構成の他の例を示すブロック図である。 メモリカード100の接片と信号名の対応を示す図である。 第2の実施の形態におけるメモリカード100の構成を示すブロック図である。 (A)乃至(C)は切り換え信号生成部26に設けられた信号分離部の構成を示す回路図である。 メモリカード100のデータ通信部30の動作説明図である。 第4の実施の形態におけるメモリカード100の構成を示すブロック図である。 第6の実施の形態におけるデータ通信部30で利用可能な無線信号の周波数の説明図である。 (A)〜(C)は切り換え信号生成部26の構成を示す回路図である。 メモリスティックの斜視図である。 マルチメディアカードの平面図である。 メモリスティックとマルチメディアカードの接片と信号の対応を示す説明図である。 第9の実施の形態におけるメモリカード100の構成を示すブロック図である。 第10の実施の形態におけるメモリカード100の斜視図である。 第10の実施の形態におけるメモリカード100の構成を示すブロック図である。 インターフェースがメモリスティックとマルチメディアに対応している場合における各接片と信号の対応を示す説明図である。 インターフェースがメモリスティックとマルチメディアカードに対応している場合における各接片と信号の対応を示す説明図である。 メモリスティック用のカードアダプタの説明図である。 マルチメディアカード用のカードアダプタの説明図である。 SDカード用のカードアダプタの説明図である。 SDカード用のカードアダプタの変形例の説明図である。
符号の説明
100……メモリカード、2〜10……第1の接片、11、12……第2の接片、20……保持体、22……記憶部、24……コントローラ。

Claims (14)

  1. 持体と、
    前記保持体に配置されデータの書き込みおよび/または読み出しが可能記憶部と、
    前記保持体に配置され、前記記憶部との第1のデータ通信を行うために通信相手の外部装置と接続可能な第1の接片と、
    前記保持体前記第1の接続とは別に配置された第2の接片と、
    前記保持体に配置され前記第1の接片を介して外部装置との間で第1のデータ通信を行うことにより前記記憶部に対するデータの書き込みおよび/または読み出しを行うコントローラと、
    記外部装置との間でデータ通信を行うための予め定められた複数種類のインターフェースと、
    前記複数種類のインターフェースから1つのインターフェースを選択するインターフェース選択手段と、
    を備え、
    前記第2の接片は、
    インターフェース選択信号および前記記憶部との前記第1のデータ通信とは別の第2のデータ通信用信号を供給可能であり、
    前記インターフェース選択手段は、
    前記第2の接片に供給される信号から、前記インターフェース選択信号を含むインターフェースの選択を指示する信号を切り分けて認識する機能を含み、当該選択を指示する信号に応じたインターフェースを選択し、
    前記コントローラは、
    前記インターフェース選択手段で選択されたインターフェースに基づいて前記第1の接片を介して前記第1のデータ通信を行
    メモリカード。
  2. 記複数種類のインターフェース毎に設けられ前記外部装置との間での前記第1のデータ通信を司る複数種類のインターフェース部と、
    前記複数種類のインターフェース部と前記記憶部との間でデータをバッファする単一のデータバッファと、を含み、
    前記インターフェース選択手段は、
    前記インターフェースの選択を指示する信号に応じて前記複数種類のインターフェース部から1つのインターフェースを選択して前記第1の接片に接続する選択部を含む
    請求項1記載のメモリカード。
  3. 記複数種類のインターフェース毎に設けられ前記外部装置との間での前記第1のデータ通信を司る複数種類のインターフェース部と、
    前記複数種類のインターフェース部毎に設けられ前記インターフェース部と前記記憶部との間でデータをバッファするデータバッファと、を含み、
    前記インターフェース選択手段は、
    前記インターフェースの選択を指示する信号に応じて前記複数種類のインターフェース部から1つのインターフェースを選択して前記第1の接片に接続する選択部を含
    請求項1記載のメモリカード。
  4. 前記インターフェース選択手段は、
    前記インターフェースの選択を指示する信号に応じて切り換え信号を生成し、
    前記選択部は、
    前記切り換え信号に応じて前記複数種類のインターフェース部から1つのインターフェースを選択して前記第1の接片に接続す
    請求項2または3記載のメモリカード。
  5. 前記インターフェースの選択を指示する信号は、論理信号のインターフェース選択信号であり、
    前記インターフェース選択手段は、
    前記第2の接片を介して入力される前記インターフェース選択信号の論理の状態に基づいて切り換え信号を生成する
    請求項4記載のメモリカード。
  6. 前記インターフェース選択手段は、
    前記第2の接片に接続され、当該第2の接片を介して前記記憶部との前記第1のデータ通信とは別の第2のデータ通信を行うデータ通信部を含む
    請求項1から4のいずれか一に記載のメモリカード
  7. 前記インターフェース選択手段は、
    前記データ通信部で受信されたコマンドに応じたインターフェースを選択する
    請求項6記載のメモリカード。
  8. 記データ通信部は、
    つの前記第2の接片接続された外部のアンテナを介して電磁波による前記第2のデータ通信を行う
    請求項6または7記載のメモリカード。
  9. 前記データ通信部は、
    つの前記第2の接片を介して接続された外部装置に対してプラス側のデータとマイナス側のデータとによる差動形式により前記データを送受信する前記第2のデータ通信を行う
    請求項6または7記載のメモリカード。
  10. 前記第2の接片を介して入力するAC成分の信号により、前記記憶部との前記第1のデータ通信とは別の第2のデータ通信を行うデータ通信部と、
    前記第2の接片に接続され、DC成分の信号とAD成分の信号を分離する信号分離部と、を含み、
    前記第2の接片は、
    インターフェース選択信号が前記DC成分の信号として供給され、前記記憶部との前記第1のデータ通信とは別の第2のデータ通信用信号が前記AC成分の信号として供給され、
    前記信号分離部は、
    分離されたAC成分の信号前記データ通信部に供給
    分離されたDC成分の信号前記インターフェース選択信号として前記インターフェース選択手段に供給
    前記インターフェース選択手段は、
    前記信号分離部により供給される前記インターフェース選択信号に応じたインターフェースを選択する
    請求項1から5のいずれか一に記載のメモリカード。
  11. 前記データ通信部は、
    前記第2の接片に接続された外部のアンテナを介して互いに周波数が異なる複数種類の電磁波による前記第2のデータ通信を行
    前記インターフェース選択手段は、
    前記複数種類の電磁波のうちの1つの電磁波の前記第2のデータ通信で前記データ通信部に受信された信号に応じてインターフェースの選択を行う
    請求項8記載のメモリカード。
  12. 保持体と、
    前記保持体に配置され、データの書き込みおよび/または読み出しが可能な記憶部と、
    前記保持体に配置され、前記記憶部との第1のデータ通信を行うために通信相手の外部装置と接続可能な第1の接片と、
    前記保持体に前記第1の接続とは別に配置され、AC成分の信号とDC成分の信号が供給される第2の接片と、
    前記保持体に配置され、前記第1の接片を介して外部装置との間で前記第1のデータ通信を行うことにより前記記憶部に対するデータの書き込みおよび/または読み出しを行うコントローラと、
    前記外部装置との間でデータ通信を行うための予め定められた複数種類のインターフェースと、
    前記記憶部との前記第1のデータ通信とは別の第2のデータ通信を行うデータ通信部と、
    前記複数種類のインターフェースから1つのインターフェースを選択するインターフェース選択手段と、
    前記第2の接片に接続され、当該第2の接片に供給されるAC成分の信号とDC成分の信号を分離する信号分離部と、
    を備え、
    前記第2の接片は
    インターフェース選択信号が前記DC成分の信号として供給され、前記記憶部との前記第1のデータ通信とは別の第2のデータ通信用信号が前記AC成分の信号として供給され、
    前記信号分離部は、
    分離されたAC成分の信号を前記データ通信部に供給し、
    分離されたDC成分の信号が前記インターフェース選択信号として前記インターフェース選択手段に供給し、
    前記インターフェース選択手段は、
    前記信号分離部により供給される前記インターフェース選択信号に応じたインターフェースを選択し、
    前記コントローラは、
    前記インターフェース選択手段で選択されたインターフェースに基づいて前記第1の接片を介して前記第1のデータ通信を行う
    メモリカード。
  13. 持体と、
    前記保持体に配置され、データの書き込みおよび/または読み出しが可能記憶部と、
    前記保持体に配置され、前記記憶部との第1のデータ通信を行うために通信相手の外部装置と接続可能な第1の接片と、
    前記保持体に前記第1の接続とは別に配置された第2の接片と、
    前記保持体に置され、前記第1の接片を介して外部装置との間で前記第1のデータ通信を行うことにより前記記憶部に対するデータの書き込みおよび/または読み出しを行うコントローラと、
    前記外部装置との間でデータ通信を行うための予め定められた複数種類のインターフェースと、
    前記第2の接片に接続され、前記記憶部との前記第1のデータ通信とは別の第2のデータ通信を行うデータ通信部と、
    記複数種類のインターフェースから1つのインターフェースを選択するインターフェース選択手段と、
    を備え、
    前記第2の接片は、
    外部のアンテナと接続可能であり、
    前記データ通信部は、
    2つの前記第2の接片を介して接続された外部のアンテナを介して互いに周波数が異なる複数種類の電磁波による前記第2のデータ通信を行い、
    前記インターフェース選択手段は、
    前記複数種類の電磁波のうちの1つの電磁波の前記第2のデータ通信で前記データ通信部に受信されたインターフェース選択信号を形成するコマンドに応じてインターフェースの選択を行う
    メモリカード。
  14. 請求項5、10、または12に記載されたメモリカードが装されるカードアダプタであって、
    前記メモリカードが装着された際に、前記第2の接片に前記外部装置から電源電位またはグランド電位が供給される電源ライン、または、グランド電位ラインを接続し、当該第2の接片を所定の論理状態とする手段を備えた
    カードアダプタ。
JP2005145437A 2005-05-18 2005-05-18 メモリカードおよびカードアダプタ Expired - Fee Related JP4864346B2 (ja)

Priority Applications (8)

Application Number Priority Date Filing Date Title
JP2005145437A JP4864346B2 (ja) 2005-05-18 2005-05-18 メモリカードおよびカードアダプタ
US11/632,681 US20080065830A1 (en) 2005-05-18 2006-05-17 Memory Card and Card Adapter
CN2006800005136A CN1993702B (zh) 2005-05-18 2006-05-17 存储卡和卡适配器
PCT/JP2006/309844 WO2006123707A1 (ja) 2005-05-18 2006-05-17 メモリカード及びカードアダプタ
KR1020077001192A KR20080012818A (ko) 2005-05-18 2006-05-17 메모리 카드 및 카드 어댑터
EP06746547A EP1883041B1 (en) 2005-05-18 2006-05-17 Memory card and card adapter
TW095117668A TW200709212A (en) 2005-05-18 2006-05-18 Memory card and card adaptor
HK07109263.4A HK1101211A1 (en) 2005-05-18 2007-08-27 Memory card and card adapter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005145437A JP4864346B2 (ja) 2005-05-18 2005-05-18 メモリカードおよびカードアダプタ

Publications (2)

Publication Number Publication Date
JP2006323583A JP2006323583A (ja) 2006-11-30
JP4864346B2 true JP4864346B2 (ja) 2012-02-01

Family

ID=37431280

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005145437A Expired - Fee Related JP4864346B2 (ja) 2005-05-18 2005-05-18 メモリカードおよびカードアダプタ

Country Status (8)

Country Link
US (1) US20080065830A1 (ja)
EP (1) EP1883041B1 (ja)
JP (1) JP4864346B2 (ja)
KR (1) KR20080012818A (ja)
CN (1) CN1993702B (ja)
HK (1) HK1101211A1 (ja)
TW (1) TW200709212A (ja)
WO (1) WO2006123707A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11436461B2 (en) 2005-02-22 2022-09-06 Kepler Computing Inc. Mobile phone with magnetic card emulation

Families Citing this family (45)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101272405B (zh) * 2007-03-22 2011-08-17 北京创毅视通科技有限公司 一种接收设备、mmis接口及数据交互方法
US9741027B2 (en) 2007-12-14 2017-08-22 Tyfone, Inc. Memory card based contactless devices
JP2009181666A (ja) * 2008-01-31 2009-08-13 Sony Corp 半導体メモリ装置およびその動作方法
JP2009252036A (ja) * 2008-04-08 2009-10-29 Panasonic Corp メモリカード
JP2010003290A (ja) * 2008-05-22 2010-01-07 Panasonic Corp リムーバブルメモリカード
US20100033310A1 (en) * 2008-08-08 2010-02-11 Narendra Siva G Power negotation for small rfid card
US8451122B2 (en) 2008-08-08 2013-05-28 Tyfone, Inc. Smartcard performance enhancement circuits and systems
US7961101B2 (en) * 2008-08-08 2011-06-14 Tyfone, Inc. Small RFID card with integrated inductive element
JP5221251B2 (ja) * 2008-08-27 2013-06-26 株式会社バッファロー 記憶装置
WO2010099093A1 (en) 2009-02-24 2010-09-02 Tyfone, Inc. Contactless device with miniaturized antenna
JP5198379B2 (ja) * 2009-07-23 2013-05-15 株式会社東芝 半導体メモリカード
US20110145465A1 (en) * 2009-12-14 2011-06-16 Kabushiki Kaisha Toshiba Semiconductor memory card
JP2011134174A (ja) * 2009-12-25 2011-07-07 Sony Corp カード型周辺装置およびカードシステム
JP5226722B2 (ja) * 2010-03-26 2013-07-03 株式会社バッファロー 記憶装置
JP2013025485A (ja) 2011-07-19 2013-02-04 Toshiba Corp 半導体記憶装置
CN103239233A (zh) * 2012-02-06 2013-08-14 上海宽带技术及应用工程研究中心 基于接口扩展的跌倒检测系统
TWI497305B (zh) * 2012-04-05 2015-08-21 儲存卡轉接裝置
US9442539B2 (en) * 2013-04-05 2016-09-13 Pny Technologies, Inc. Reduced length memory card
USD730910S1 (en) * 2014-05-02 2015-06-02 Samsung Electronics Co., Ltd. Memory card
USD730907S1 (en) * 2014-05-02 2015-06-02 Samsung Electronics Co., Ltd. Memory card
USD730908S1 (en) * 2014-05-02 2015-06-02 Samsung Electronics Co., Ltd. Memory card
USD727912S1 (en) * 2014-06-27 2015-04-28 Samsung Electronics Co., Ltd. Memory card
USD729251S1 (en) * 2014-06-27 2015-05-12 Samsung Electronics Co., Ltd. Memory card
USD730909S1 (en) * 2014-06-27 2015-06-02 Samsung Electronics Co., Ltd. Memory card
USD727911S1 (en) * 2014-06-27 2015-04-28 Samsung Electronics Co., Ltd. Memory card
USD727913S1 (en) * 2014-06-27 2015-04-28 Samsung Electronics Co., Ltd. Memory card
USD736212S1 (en) * 2014-07-01 2015-08-11 Samsung Electronics Co., Ltd. Memory card
USD736214S1 (en) * 2014-07-01 2015-08-11 Samsung Electronics Co., Ltd. Memory card
USD736215S1 (en) * 2014-07-01 2015-08-11 Samsung Electronics Co., Ltd. Memory card
USD736213S1 (en) * 2014-07-01 2015-08-11 Samsung Electronics Co., Ltd. Memory card
USD727910S1 (en) * 2014-07-02 2015-04-28 Samsung Electronics Co., Ltd. Memory card
USD736216S1 (en) * 2014-07-30 2015-08-11 Samsung Electronics Co., Ltd. Memory card
USD739856S1 (en) * 2014-07-30 2015-09-29 Samsung Electronics Co., Ltd. Memory card
CN104618059A (zh) * 2015-01-14 2015-05-13 华为技术有限公司 传送流数据传输方法、装置及系统
USD798868S1 (en) * 2015-08-20 2017-10-03 Isaac S. Daniel Combined subscriber identification module and storage card
USD773466S1 (en) * 2015-08-20 2016-12-06 Isaac S. Daniel Combined secure digital memory and subscriber identity module
USD783621S1 (en) * 2015-08-25 2017-04-11 Samsung Electronics Co., Ltd. Memory card
USD783622S1 (en) * 2015-08-25 2017-04-11 Samsung Electronics Co., Ltd. Memory card
USD773467S1 (en) * 2015-11-12 2016-12-06 Samsung Electronics Co., Ltd. Memory card
USD772232S1 (en) * 2015-11-12 2016-11-22 Samsung Electronics Co., Ltd. Memory card
KR102440366B1 (ko) * 2018-01-04 2022-09-05 삼성전자주식회사 메모리 카드 및 이를 포함하는 전자 장치
JPWO2020174735A1 (ja) * 2019-02-25 2020-09-03
US10999929B2 (en) * 2019-05-29 2021-05-04 Quanta Computer Inc. Expansion card interfaces for high-frequency signals and methods of making the same
CN111179996B (zh) * 2019-12-31 2021-04-06 普源精电科技股份有限公司 数据校准装置及其校准数据存写方法
TWI771697B (zh) * 2020-06-12 2022-07-21 佳易科技股份有限公司 具資料上傳功能之儲存卡裝置及應用於其上的資料上傳方法

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5418713A (en) * 1993-08-05 1995-05-23 Allen; Richard Apparatus and method for an on demand data delivery system for the preview, selection, retrieval and reproduction at a remote location of previously recorded or programmed materials
JPH08305814A (ja) * 1995-04-27 1996-11-22 Mitsubishi Electric Corp Pcカード
US6182162B1 (en) * 1998-03-02 2001-01-30 Lexar Media, Inc. Externally coupled compact flash memory card that configures itself one of a plurality of appropriate operating protocol modes of a host computer
WO1999049415A2 (en) * 1998-03-26 1999-09-30 Gemplus Versatile interface smart card
US6151647A (en) * 1998-03-26 2000-11-21 Gemplus Versatile interface smart card
US6581122B1 (en) * 1998-03-26 2003-06-17 Gemplus Smart card which operates with the USB protocol
FR2783336B1 (fr) * 1998-09-11 2001-10-12 Schlumberger Ind Sa Procede de transmission de donnees et carte pour une telle transmission
JP3815936B2 (ja) * 2000-01-25 2006-08-30 株式会社ルネサステクノロジ Icカード
WO2001084490A1 (en) * 2000-04-28 2001-11-08 Hitachi,Ltd Ic card
US6954929B2 (en) * 2001-07-30 2005-10-11 Hewlett-Packard Development Company, L.P. Method for just-in-time updating of programming parts
CN1367438B (zh) * 2002-02-09 2012-02-08 深圳市朗科科技股份有限公司 支持多种接口的半导体存储方法及装置
AU2002304041A1 (en) * 2001-11-23 2003-06-10 Netac Technology Co., Ltd. Semiconductor storage method and device supporting multi-interfaces
WO2004019261A2 (en) * 2002-08-26 2004-03-04 Dai Nippon Printing Co., Ltd. Sim, sim holder, ic module, ic card and ic card holder
KR100618814B1 (ko) * 2003-07-04 2006-08-31 삼성전자주식회사 다중 호스트 인터페이스를 지원하는 스마트 카드 겸용이동형 저장 장치 및 이에 대한 인터페이스 방법
US7119631B2 (en) * 2004-03-12 2006-10-10 Broadcom Corporation Off-chip LC circuit for lowest ground and VDD impedance for power amplifier

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11436461B2 (en) 2005-02-22 2022-09-06 Kepler Computing Inc. Mobile phone with magnetic card emulation

Also Published As

Publication number Publication date
TW200709212A (en) 2007-03-01
CN1993702B (zh) 2012-03-14
TWI300569B (ja) 2008-09-01
EP1883041A4 (en) 2010-04-14
JP2006323583A (ja) 2006-11-30
CN1993702A (zh) 2007-07-04
WO2006123707A1 (ja) 2006-11-23
HK1101211A1 (en) 2007-10-12
EP1883041B1 (en) 2012-06-20
EP1883041A1 (en) 2008-01-30
US20080065830A1 (en) 2008-03-13
KR20080012818A (ko) 2008-02-12

Similar Documents

Publication Publication Date Title
JP4864346B2 (ja) メモリカードおよびカードアダプタ
JP4236440B2 (ja) Icカード
US8639854B2 (en) Negotiation of a proper communication protocol between a data carrier and a reader device
KR101277810B1 (ko) 반도체 메모리 카드
US9202160B2 (en) Memory card adapter
JP4896450B2 (ja) 記憶装置
KR101010789B1 (ko) 멀티 펑션 카드 디바이스
US7374104B2 (en) Memory card
US8070067B2 (en) Receptacles for removable electrical interface devices
US20060131430A1 (en) Card-shaped memory device incorporating IC card function
US9722653B2 (en) Memory card adapter
WO2008075594A1 (ja) 半導体装置およびそのアダプタ
WO2019149278A1 (zh) 存储卡和终端
JP2007299377A (ja) マルチマイクロメモリカードとそのインタフェース切替検知方法
US6199764B1 (en) UART with an IC card reading interface and IC card reading system using the same
JP4743588B2 (ja) 半導体装置
US20060163364A1 (en) Ic chip, card and mobile terminal connected to the same
JP2010067128A (ja) 非接触型情報処理媒体
JP4778547B2 (ja) Icカード
JP2011175549A (ja) Icモジュール、及びこのicモジュールを有するicカード
CN114709613A (zh) 一种低被读取盲区的nfc天线及终端

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20080410

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20090831

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090908

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20091014

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A712

Effective date: 20100715

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110412

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110610

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20111018

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20111109

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20141118

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees