JP4634075B2 - 液晶表示装置の表示制御装置及びそれを有する液晶表示装置 - Google Patents

液晶表示装置の表示制御装置及びそれを有する液晶表示装置 Download PDF

Info

Publication number
JP4634075B2
JP4634075B2 JP2004192910A JP2004192910A JP4634075B2 JP 4634075 B2 JP4634075 B2 JP 4634075B2 JP 2004192910 A JP2004192910 A JP 2004192910A JP 2004192910 A JP2004192910 A JP 2004192910A JP 4634075 B2 JP4634075 B2 JP 4634075B2
Authority
JP
Japan
Prior art keywords
data
synchronization
internal clock
timing control
driver
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2004192910A
Other languages
English (en)
Other versions
JP2006017802A (ja
Inventor
浩 山崎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP2004192910A priority Critical patent/JP4634075B2/ja
Priority to US11/084,340 priority patent/US20060001631A1/en
Priority to TW094108353A priority patent/TWI282960B/zh
Priority to KR1020050028935A priority patent/KR100698420B1/ko
Priority to CNB200510065122XA priority patent/CN100430989C/zh
Publication of JP2006017802A publication Critical patent/JP2006017802A/ja
Application granted granted Critical
Publication of JP4634075B2 publication Critical patent/JP4634075B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • EFIXED CONSTRUCTIONS
    • E01CONSTRUCTION OF ROADS, RAILWAYS, OR BRIDGES
    • E01CCONSTRUCTION OF, OR SURFACES FOR, ROADS, SPORTS GROUNDS, OR THE LIKE; MACHINES OR AUXILIARY TOOLS FOR CONSTRUCTION OR REPAIR
    • E01C9/00Special pavings; Pavings for special parts of roads or airfields
    • E01C9/004Pavings specially adapted for allowing vegetation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • EFIXED CONSTRUCTIONS
    • E01CONSTRUCTION OF ROADS, RAILWAYS, OR BRIDGES
    • E01CCONSTRUCTION OF, OR SURFACES FOR, ROADS, SPORTS GROUNDS, OR THE LIKE; MACHINES OR AUXILIARY TOOLS FOR CONSTRUCTION OR REPAIR
    • E01C5/00Pavings made of prefabricated single units
    • E01C5/06Pavings made of prefabricated single units made of units with cement or like binders
    • EFIXED CONSTRUCTIONS
    • E01CONSTRUCTION OF ROADS, RAILWAYS, OR BRIDGES
    • E01CCONSTRUCTION OF, OR SURFACES FOR, ROADS, SPORTS GROUNDS, OR THE LIKE; MACHINES OR AUXILIARY TOOLS FOR CONSTRUCTION OR REPAIR
    • E01C13/00Pavings or foundations specially adapted for playgrounds or sports grounds; Drainage, irrigation or heating of sports grounds
    • E01C13/08Surfaces simulating grass ; Grass-grown sports grounds
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2352/00Parallel handling of streams of display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Architecture (AREA)
  • Civil Engineering (AREA)
  • Structural Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Description

本発明は、液晶表示装置の表示制御装置及びそれを有する液晶表示装置に関し、特に、外部クロックに依存することなく液晶パネルのタイミングマージンを確保することができる表示制御装置及びそれを有する液晶表示装置に関する。
液晶表示装置は、液晶層を有する表示パネルと、その表示パネルを駆動するゲートドライバ、データドライバと、ゲートドライバやデータドライバの制御を行う表示制御装置とを有し、パーソナルコンピュータなどの表示信号供給装置から画像データとクロックを供給され、画像データに対応する画像を表示する。
液晶表示装置は、外部からの入力クロックに同期して供給される画像データをラッチし、入力クロックに同期して内部のパネル駆動のためのタイミング制御信号を生成し、当該タイミング制御信号によってデータドライバやゲートドライバによるデータ線やゲート線のドライブ動作を制御する。このように、表示信号供給装置からの入力される入力クロックに同期して、入力画像データを入力し、表示パネル制御信号を生成する。
例えば、特許文献1に液晶表示装置の表示制御装置が提案されている。この特許文献1には、入力クロックに同期して画像データを1対の左ラインメモリと右ラインメモリに書き込み、1対の左右ラインメモリから並列に読み出してデータドライバに供給することが記載されている。この特許文献1によれば、内部で生成したクロックに同期して複数のラインメモリから並列に画像データを読み出してデータドライバに供給するので、画像データのデータドライバへの供給を確実に行うことができる。但し、データドライバやゲートドライバのタイミングを制御するタイミング制御信号についての記載はない。
特開2003−66911号公報
上記のように、従来の液晶表示装置の表示制御装置は、一部の例外を除いて、入力クロックに同期して表示パネルのドライブタイミングを制御している。ところが、近年において、液晶表示パネルの大型化と画素数の増大に伴い、ゲート線のドライブタイミングのマージンやデータ線のドライブタイミングのマージンがより厳しくなってきている。また、これらのドライブにおいて、従来に増してより複雑なドライブ制御が必要となり、様々なタイミングマージンが厳しく、つまり小さくなる傾向にある。
一方で、パーソナルコンピュータなどの表示信号供給装置側のクロック速度のばらつきが大きくなり、所定の規格範囲を超えたクロック速度で表示信号を供給することも少なくなく、前述のタイミングマージンの低下とあいまって、外部クロックに同期して表示パネルのドライブタイミングを制御することでは、安定して表示制御することができなくなるという課題を有する。
そこで、本発明の目的は、外部クロックの周波数に依存せず、安定した表示制御を可能にする液晶表示装置の表示制御装置及びそれを利用した液晶表示装置を提供することを目的とする。
上記の目的を達成するために、本発明の第1の側面は、外部クロックと共に画像データを供給され、液晶表示パネルのデータドライバ及びゲートドライバにそれらのドライブタイミングを制御するタイミング制御信号を供給する表示制御装置において、前記外部クロックに依存することなく内部クロックを生成する内部クロック生成ユニットと、前記供給される画像データが前記外部クロックに同期して書き込まれるバッファメモリと、前記バッファメモリに書き込まれた画像データを前記内部クロックに同期して前記データドライバに供給し、前記データドライバによる前記画像データに対応するデータ電圧のデータ線への印加タイミングを制御する電圧印加信号と、前記ゲートドライバによるゲート線のドライブタイミングを制御するゲートクロックとを少なくとも含むタイミング制御信号を、前記内部クロックに同期して生成するタイミング制御ユニットとを有する。
上記の第1の側面において、より好ましい実施例では、前記タイミング制御ユニットは、前記ゲート線のドライブ終了後に前記データ線へのデータ電圧の印加を継続するデータホールド時間、前記データ線へのデータ電圧印加に先立って隣接するデータ線を短絡するチャージシェア時間とを、前記内部クロックに同期して制御することを特徴とする。
上記の目的を達成するために、本発明の第2の側面は、上記第1の側面の表示制御装置と、液晶表示パネルと、データドライバ及びゲートドライバとを有する液晶表示装置である。
前記本発明の第1の側面によれば、液晶表示パネルのドライバ回路へのタイミング制御信号を外部から供給される入力クロックではなく、入力クロックに依存しない内部クロックに同期して生成しているので、ドライバ回路の種々のドライブマージンを満たすタイミング制御信号により安定して表示制御することができる。
以下、図面にしたがって本発明の実施の形態について説明する。但し、本発明の技術的範囲はこれらの実施の形態に限定されず、特許請求の範囲に記載された事項とその均等物まで及ぶものである。
図1は、本実施の形態における液晶表示装置の構成図である。液晶表示装置は、液晶表示パネル10と、表示パネルの水平方向に配置されたゲート線GLを水平同期信号に同期して駆動する複数のゲートドライバGD-1〜GD-M、表示パネルの垂直方向に配置されたデータ線DLに水平同期信号に同期して画像データに対応するデータ電圧を印加する複数のデータドライバDD-1〜DD-Nと、それらのドライバの動作タイミングを制御する表示制御装置20とを有する。表示パネル10には、水平方向に複数のゲート線GLが配置され、垂直方向に複数のデータ線DLが配置され、それらの交差位置にセルトランジスタTFTと液晶画素LCとを有する画素PXが配置されている。複数のゲートドライバGDは、ゲートドライバ基板12上に搭載され、それぞれが複数本のゲート線をドライブする。また、複数のデータドライバDDは、データドライブ基板14上に搭載され、それぞれが複数本のデータ線にデータ電圧を印加する。
更に、表示制御装置20は、図示しないパソコンなどの表示信号供給装置から入力クロックE-CLKに同期して画像データE-DATAが供給され、上記ドライバへのタイミング制御信号、つまり、ゲート信号制御信号GSG、ゲートクロックG-CLK、データ線電圧印加信号DVDと、内部画像データD-DATAとを生成し、ドライバGD、DDに供給する。表示制御装置20は、入力クロックに依存しない一定の周波数を有する内部クロックI-CLKを生成する内部クロック生成用発振回路OSCと、タイミング制御信号を生成するタイミング制御ユニット22と、入力される画像データE-DATAを一時的に蓄積するバッファメモリとしてのラインメモリ24とを有する。
タイミング制御ユニット22は、供給される画像データE-DATAを入力クロックE-CLKに同期してラインメモリ24に書き込み、内部クロックI-CLKに同期して上記タイミング制御信号を生成すると共に、ラインメモリ24内に書き込んだデータを内部クロックI-CLKに同期して読み出し、データドライバDDに供給する。詳細な動作については、後述する。
図2は、ゲートドライバとデータドライバの構成を示す図である。ゲートドライバGDは、ゲートクロックG-CLKに同期してシフトするシフトレジスタ30と、シフトレジスタ30の出力に応答して、対応するゲート線GLに所定のゲート電圧波形を印加するゲートドライバ回路32とを有する。このゲートドライバ回路32は、ゲート信号制御信号GSCのタイミングに応答して、ゲート電圧波形を後述する所定の形状に成形する。また、データドライバDDは、内部データD-DATAに対応してデータ線へのデータ電圧を生成し、データ線に当該データ電圧を印加するデータドライバ回路34と、データ線へのデータ電圧を印加する前に、隣接するデータ線間を短絡するデータ線短絡回路SCとを有する。
液晶表示パネルは、液晶の寿命を長くする目的で、隣接するデータ線に印加する電圧の極性を水平同期期間毎に反転する反転駆動方式で駆動されるのが一般的である。その場合、隣接する水平同期期間において、前の水平同期期間での印加電圧極性とは反対の極性で、現在の水平同期期間での印加データ電圧が生成される。そこで、前水平同期期間での印加電力を無駄にしないために、隣接データ線間を短絡して、両データ線のチャージをシェアし、その後に、逆極性のデータ電圧を印加することが行われる。この短絡する時間を最適化することで、データ線のチャージを無駄にすることなく省電力化を図ることができる。そして、データ線電圧印加信号DVDにより隣接データ線間の短絡制御のタイミングが制御される。したがって、このデータ線電圧印加信号DVDのタイミングは、省電力化に影響を与える。
図3、図4は、外部クロックに同期する場合の表示制御装置の動作波形図である。表示パネルのタイミング制御信号を外部クロックE-CLKに同期して生成することが従来例において行われている。パソコンなどの表示信号供給装置は、同期用のクロックE-CLKと表示同期信号情報が埋め込まれた画像データE-DATAとを液晶表示装置の表示制御装置20に供給する。そして、画像データに埋め込まれた表示同期信号情報に基づいて、表示制御装置20が入力クロックE-CLKに同期したイネーブル信号ENABLEを生成する。このイネーブル信号が、水平同期期間と垂直同期期間を制御する表示同期信号である。または、パソコンなどの表示信号供給装置は、同期用のクロックE-CLK及びイネーブル信号ENABLEと、画像データE-DATAとを供給する場合もある。その場合は、イネーブル信号及び画像データE-DATAはいずれも入力クロックE-CLKに同期している。
ゲートクロックG-CLKは、イネーブル信号ENABLEの立ち上がりより所定時間早く立ち上がり、イネーブル信号ENABLEの立ち下がりに応答して立ち下がる信号であり、ゲート線の走査タイミングを制御する。つまり、ゲートクロックG-CLKの立ち上がりに同期して、ゲート線GL-1,GL-2,GL-3が順次走査駆動される。また、ゲート信号制御信号GSCは、ゲートクロックG-CLKの立ち上がりに応答して立ち下がり、所定時間後に立ち上がるタイミング制御信号であり、ゲート信号制御信号GSCの立ち上がりに応答して、ゲート線GL-1,GL-2の駆動波形が、Hレベルから徐々に低下するように制御される。このゲート線駆動波形の低下は、表示パネルの水平方向に長く延びるゲート線の印加電圧波形が、ゲートドライバの反対側でなまるのを抑制するために行われる。
更に、イネーブル信号ENABLEの立ち下がりで立ち上がり、立ち上がりで立ち下がるデータ電圧印加信号DVDは、隣接するデータ線間を短絡する短絡回路のタイミング制御回路であり、データ電圧印加信号DVDがHレベルの間tSC、隣接データ線間が短絡される。したがって、水平同期期間Hsync開始から短絡期間(またはチャージシェア時間)tSCの間は、隣接データ線間が短絡され、その後、データ電圧印加信号DVDがLレベルの間、データ線DLが画像データD-DATAに対応するデータ電圧でドライブされる。つまり、データ電圧印加信号DVDは、データ線DLへの電圧印加タイミングを制御している。そして、ゲート線GL-1,GL-2へのゲート電圧の印加が終了した後も、所定のデータ保持時間DHの間は、データ線DLへのデータ電圧印加が継続される。
上記のデータ保持時間DHは、液晶表示パネルの駆動特性に影響を与えるので、設計された時間に納めることが必要である。同様に、前水平同期期間での蓄積チャージを有効利用してその駆動電力を無駄にしないために、短絡期間(チャージシェア時間)tGSを設計された時間を確保することが必要であり、それにより最適な省電力化を図ることができる。
図4は、入力クロックが高速になった場合の表示制御装置の動作波形図である。この動作波形においても、入力クロックE-CLKに同期して、表示パネルをドライブするタイミング制御信号G-CLK、GSC、DVDが生成される。但し、入力クロックE-CLKが高速になったことにより、各タイミング制御信号もそれに同期して高速化され、それらタイミング制御信号により生成される短絡期間(チャージシェア時間)tSCやデータ保持期間DHが短くなり、表示パネルの設計値通りのタイミングマージンを確保することができなくなり、安定した表示パネルの動作が得られなくなる。このようなタイミングマージンの問題は、近年において、表示パネルの大型化と画素数の増大に起因するものである。したがって、タイミングマージンがより厳格になった液晶表示パネルのタイミング制御を、入力クロックに同期させる方法は、かかる大型化され画素数が増大した表示パネルには不適切になる傾向がある。
図5は、本実施の形態における表示制御装置のタイミング制御ユニット22の構成図である。この図には、タイミング制御ユニット22の構成に加えて、ラインメモリ22も示されている。タイミング制御ユニット22は、入力画像データE-DATAから同期情報と画像データとを分離する信号分離回路44を有し、信号分離回路44は、分離した同期情報を基に入力クロックE-CLKに同期してイネーブル信号ENABLEを生成するとともに、分離した画像データD-DATAをラインメモリ22に供給する。このラインメモリ22は、たとえば、ライト入力端子とリード出力端子とを有し、書き込みと読み出しとを同時に行うことができるデュアルポートメモリであり、ラインメモリ制御回路48により生成されるライトイネーブル信号WEとライトクロックWCLKとにより、ラインメモリへの画像データの書き込み動作が制御され、ラインメモリ制御回路48により生成されるリードイネーブル信号REとリードクロックRCLKとにより、画像データの読み出し動作が制御される。ラインメモリ制御回路48は、イネーブル信号ENABLEと入力クロックE-CLKに同期して、ライトイネーブル信号WEとライトクロックWCLKとを生成し、入力クロックに同期して供給画像データE-DATAをラインメモリ22に書き込む。
タイミング制御ユニット22内の同期信号生成回路46は、イネーブル信号ENABLEのタイミングに基づき、内部クロックI-CLKに同期した内部同期信号I-SYNCを生成し、カウンタ40にリセット信号RSTとして供給する。カウンタ40は、リセット信号RSTによりリセットされた後、内部クロックI-CLKに同期してカウント動作を行う。そして、カウンタのカウント値COUNTがタイミング制御信号生成回路42に供給され、あらかじめ設定されたカウント値のタイミングで、ゲートクロックG-CLK、ゲート信号制御信号GSC、データ電圧印加信号DVDらのタイミング制御信号が生成される。また、タイミング制御ユニット22内のラインメモリ制御回路48は、このカウント値COUNTを入力し、あらかじめ設定されたカウント値のタイミングでリードイネーブル信号REとリードクロックRCLKとを生成し、ラインメモリ22の読み出し動作を制御する。
図6は、本実施の形態における表示制御装置の動作波形図である。入力クロックE-CLKに同期したイネーブル信号ENABLEに応じて、ライトイネーブル信号WEが生成され、それに基づいて、入力画像データE-DATAが、ラインメモリ22に書き込まれる。一方、内部クロックI-CLKに同期して生成される内部同期信号I-SYNC(図示せず)と内部クロックI-CLKに同期して生成されるカウンタ40のカウント値COUNT(図示せず)をもとに、リードイネーブル信号RE、ゲートクロックG-CLK、ゲート信号制御信号GSC、データ電圧印加信号DVDが生成される。つまり、これらのタイミング制御信号は、外部クロックE-CLKにかかわらず一定周期の内部クロックI-CLKに同期した設計値通りのタイミングになる。
まず、リードイネーブル信号REに応答して、ラインメモリ22内の画像データD-DATAが読み出され、データドライバに供給される。一方、ゲートクロックG-CLKに応答して、ゲート線が順次Hレベルにドライブされ、ゲート信号制御信号GSCに応答して、ゲート電圧が降下される。そして、データ電圧印加信号DVDに応答して、データドライバは、画像データD-DATAに対応するデータ電圧をデータ線に印加する。このように、内部のタイミング制御信号が全て内部クロックI-CLKに同期した設計値通りのタイミングになるので、データ線間の短絡期間(チャージシェア期間)tSCや、ゲート線への電圧印加終了後にデータ線へのデータ電圧印加を継続するデータ保持期間DHも設計値通りの時間に制御される。
図7は、本実施の形態における表示制御装置の動作波形図である。入力クロックE-CLKに同期するイネーブル信号ENABLEの立ち上がりエッジが発生する時に、内部クロックI-CLKに同期して内部同期信号I-SYNCが生成され、その内部同期信号I-SYNCでリセットされたカウンタが、内部クロックI-CLKに同期してカウントアップ(或いはカウントダウン)する。そして、そのカウンタのカウンタ値COUNTにもとづいて、タイミング制御信号、つまりリードイネーブル信号RE、ゲートクロック信号G-CLK、ゲート信号制御信号GSC、データ電圧印加信号DVDが生成される。例えば、ゲートクロック信号G-CLKは、カウント値COUNTが「2」になった次のタイミングでHレベルになり、カウント値が「6」になった次のタイミングでLレベルになる。他の制御信号も、図7に示されるとおり、それぞれのカウント値のタイミングでH,Lレベルに制御される。
図8は、本実施の形態の変形例における液晶表示装置の構成図である。この変形例は、特許文献1に開示されているように、ラインメモリを複数個に分割し、入力画像データをそれら複数のラインメモリにシリアルに書き込み、複数のラインメモリからパラレルに画像データを読み出してデータドライバに供給する。その場合に、ラインメモリへの入力画像データの書き込みは、入力クロックE-CLKに同期して行われ、ラインメモリからの読み出しと表示パネルのドライバのタイミング制御は、内部クロックI-CLKに同期して行われる。
図8に示されるように、表示制御装置20は、タイミング制御ユニット22と、左ラインメモリ24Lと右ラインメモリ24Rとを有する。そして、タイミング制御ユニット22は、左ラインメモリ24Lには、ライトイネーブル信号WE-Lのタイミングで入力クロックE-CLKに同期して1行の左側の画像データD-DATA-Lを書き込み、右ラインメモリ24Rには、ライトイネーブル信号WE-Rのタイミングで入力クロックE-CLKに同期して1行の右側の画像データDDATA-Rを書き込む。表示信号供給装置からは、入力クロックE-CLKに同期して画像データD-DATAが画素単位でシリアルに供給されるので、タイミング制御ユニット22は、入力クロックE-CLKに同期して、左ラインメモリ24Lと右ラインメモリ24Rに画像データE-DATA-L,Rをシリアルに書き込む。
一方、タイミング制御ユニット22は、左右ラインメモリ24L,24Rに書き込まれた画像データI-DATA-L、I-DATA−Rを、内部クロックI-CLKに同期したリードイネーブル信号REのタイミングで並列に読み出し、それぞれ対応するデータドライバDDに供給する。この時のリードクロックRCLKは、内部クロックICLKに同期し、例えば、入力クロックE-CLKよりも高速のクロックであることが好ましい。それにより、短時間で左右ラインメモリ内の画像データをデータドライバに転送することができる。そして、ゲートドライバGDへのゲートクロックG-CLK、ゲート信号制御信号GSC、及び、データドライバDDへのデータ電圧印加信号DVDは、前述の実施の形態と同様に、内部クロックI-CLKに同期して生成される。
図9は、図8の表示制御装置の動作波形図である。入力クロックE-CLKとイネーブル信号ENABLEに基づいてライトイネーブル信号WE-L,WE-Rが生成され、それに基づいて入力画像データE-DATA-L, E-DATA-Rがそれぞれ左右ラインメモリ24L,24Rに書き込まれる。一方、入力クロックI-CLKに同期する内部同期信号I-SYNCが生成され、それによりタイミング制御ユニット22内のカウンタがリセットされ、内部クロックI-CLKに同期してカウンタがカウントアップを行う。そして、そのカウンタ値COUNTに基づいて、それぞれのタイミングのリードイネーブル信号RE、データ電圧印加信号DVDが生成される。前述したとおり、リードイネーブル信号REに応答して、左右のラインメモリ24L,24Rから画像データが並列に読み出され、データドライバに供給される。この読み出し期間を短くするために、内部クロックI-CLKに同期し且つ外部クロックE-CLKよりも高速の読み出しクロックRCLK(図示せず)に同期して、読み出し動作を行うようにすることが好ましい。並列読みだしと高速読み出しクロックとにより、ラインメモリからデータドライバへの画像データの転送時間をより短くすることができる。しかも、ラインメモリからデータドライバへの画像データの転送は、内部クロックに同期して制御されるので、供給される入力クロックの周波数に依存せず、安定して画像データの転送を行うことができる。
更に、左右ラインメモリは、画像データのシリアル書き込みと、パラレル読み出しとを同時に行うことができるように、デュアルポートメモリが採用される。そして、図9に示されるように、左右ラインメモリへの書き込みが終了する前から、並列読みだしが開始される。
以上、実施の形態をまとめると以下の付記の通りである。
(付記1)外部クロックと共に画像データを供給され、液晶表示パネルのデータドライバ及びゲートドライバにそれらのドライブタイミングを制御するタイミング制御信号を供給する表示制御装置において、
前記外部クロックに依存することなく内部クロックを生成する内部クロック生成ユニットと、
前記供給される画像データが前記外部クロックに同期して書き込まれるバッファメモリと、
前記バッファメモリに書き込まれた画像データを前記内部クロックに同期して前記データドライバに供給し、前記データドライバ及びゲートドライバのタイミング制御信号を、前記内部クロックに同期して生成するタイミング制御ユニットとを有することを特徴とする表示制御装置。
(付記2)付記1において、
前記タイミング制御信号には、前記データドライバによる前記画像データに対応するデータ電圧のデータ線への印加タイミングを制御するデータ電圧印加信号と、前記ゲートドライバによるゲート線のドライブタイミングを制御するゲートクロックとが含まれることを特徴とする表示制御装置。
(付記3)付記1において、
前記タイミング制御ユニットは、前記ゲート線のドライブ終了後に前記データ線へのデータ電圧の印加を継続するデータホールド時間を、前記内部クロックに同期して制御することを特徴とする表示制御装置。
(付記4)付記1において、
前記タイミング制御ユニットは、前記データ線へのデータ電圧印加に先立って隣接するデータ線を短絡するチャージシェア時間を、前記内部クロックに同期して制御することを特徴とする表示制御装置。
(付記5)付記1において、
前記内部クロックは、前記外部クロックの周波数に依存することなく一定の周波数を有することを特徴とする表示制御装置。
(付記6)付記1または5において、
更に、外部からの表示同期信号に応じ且つ前記内部クロックに同期して生成される内部同期信号に応答して、カウンタ値をリセットし、前記内部クロックに同期してインクリメントまたはデクリメントするカウンタを有し、
前記タイミング制御ユニットは、前記カウンタのカウント値に基づいて、前記タイミング制御信号を生成することを特徴とする表示制御装置。
(付記7)付記1において、
前記バッファメモリは、1行分の画像データを格納するラインメモリであることを特徴とする表示制御装置。
(付記8)付記1において、
前記バッファメモリは、1行分の画像データを分割して格納する複数の分割ラインメモリであり、
前記タイミング制御ユニットは、前記外部クロックに同期して、前記画像データを前記複数の分割ラインメモリにシリアルに書き込み、前記内部クロックに同期して、前記複数の分割ラインメモリに格納された画像データをパラレルに読み出し、前記データドライバに供給することを特徴とする表示制御装置。
(付記9)外部クロックと共に表示同期信号に対応して画像データを供給され、液晶表示パネルのデータドライバ及びゲートドライバにそれらのドライブタイミングを制御するにタイミング制御信号を供給する表示制御装置において、
前記外部クロックに依存することなく一定周波数の内部クロックを生成する内部クロック生成ユニットと、
前記供給される画像データが前記外部クロックに同期してシリアルに書き込まれる第1及び第2のラインメモリと、
前記第1及び第2のラインメモリに書き込まれた画像データを前記内部クロックに同期して並列に読み出して前記データドライバに供給し、前記データドライバ及びゲートドライバのタイミング制御信号を前記内部クロックに同期して生成するタイミング制御ユニットとを有することを特徴とする表示制御装置。
(付記10)付記9において、
前記タイミング制御信号には、前記データドライバによる前記画像データに対応するデータ電圧のデータ線への印加タイミングを制御するデータ電圧印加信号と、前記ゲートドライバによるゲート線のドライブタイミングを制御するゲートクロックとが含まれることを特徴とする表示制御装置。
(付記11)付記9において、
前記タイミング制御ユニットは、前記ゲート線のドライブ終了後に前記データ線へのデータ電圧の印加を継続するデータホールド時間を、前記内部クロックに同期して制御することを特徴とする表示制御装置。
(付記12)付記9において、
前記タイミング制御ユニットは、前記データ線へのデータ電圧印加に先立って隣接するデータ線を短絡するチャージシェア時間を、前記内部クロックに同期して制御することを特徴とする表示制御装置。
(付記13)外部クロックと共に画像データを供給され、液晶表示パネルのデータドライバ及びゲートドライバにそれらのドライブタイミングを制御するタイミング制御信号を供給する表示制御装置を有する液晶表示装置において、
前記表示制御装置は、
前記外部クロックに依存することなく内部クロックを生成する内部クロック生成ユニットと、
前記供給される画像データが前記外部クロックに同期して書き込まれるバッファメモリと、
前記バッファメモリに書き込まれた画像データを前記内部クロックに同期して前記データドライバに供給し、前記データドライバ及びゲートドライバのタイミング制御信号を、前記内部クロックに同期して生成するタイミング制御ユニットとを有することを特徴とする液晶表示装置。
(付記14)外部クロックと共に表示同期信号に対応して画像データを供給され、液晶表示パネルのデータドライバ及びゲートドライバにそれらのドライブタイミングを制御するにタイミング制御信号を供給する表示制御装置を有する液晶表示装置において、
前記外部クロックに依存することなく一定周波数の内部クロックを生成する内部クロック生成ユニットと、
前記供給される画像データが前記外部クロックに同期してシリアルに書き込まれる第1及び第2のラインメモリと、
前記第1及び第2のラインメモリに書き込まれた画像データを前記内部クロックに同期して並列に読み出して前記データドライバに供給し、前記データドライバ及びゲートドライバのタイミング制御信号を前記内部クロックに同期して生成するタイミング制御ユニットとを有することを特徴とする液晶表示装置。
本実施の形態における液晶表示装置の構成図である。 ゲートドライバとデータドライバの構成を示す図である。 外部クロックに同期する場合の表示制御装置の動作波形図である。 外部クロックに同期する場合の表示制御装置の動作波形図である。 本実施の形態における表示制御装置のタイミング制御ユニットの構成図である。 本実施の形態における表示制御装置の動作波形図である。 本実施の形態における表示制御装置の動作波形図である。 本実施の形態の変形例における液晶表示装置の構成図である。 図8の表示制御装置の動作波形図である。
符号の説明
10:液晶表示パネル、20:表示制御装置、22:タイミング制御ユニット
24:バッファメモリ(ラインメモリ)、OSC:内部クロック発生ユニット
E-CLK:外部クロック、I-CLK:内部クロック、E-DATA:画像データ
GD:ゲートドライバ、DD:データドライバ
G-CLK:ゲートクロック、GSC:ゲート信号制御信号、DVD:データ電圧印加信号
WE:ライトイネーブル信号、RE:リードイネーブル信号

Claims (7)

  1. 外部クロックと共に画像データを供給され、液晶表示パネルのデータドライバ及びゲートドライバにそれらのドライブタイミングを制御するタイミング制御信号を供給する表示制御装置において、
    前記外部クロックに依存することなく内部クロックを生成する内部クロック生成ユニットと、
    前記供給される画像データが前記外部クロックに同期して書き込まれるバッファメモリと、
    前記バッファメモリに書き込まれた画像データを前記内部クロックに同期して前記データドライバに供給し、前記データドライバ及びゲートドライバのタイミング制御信号を、前記内部クロックに同期して生成するタイミング制御ユニットとを有し、
    前記タイミング制御ユニットは、前記ゲートドライバによるゲート線へのドライブ終了後に前記データドライバによるデータ線へのデータ電圧の印加を継続するデータホールド時間を、前記内部クロックに同期して制御し、又は、前記タイミング制御ユニットは、前記データ線へのデータ電圧印加に先立って隣接するデータ線を短絡するチャージシェア時間を、前記内部クロックに同期して制御することを特徴とする表示制御装置。
  2. 請求項1において、
    前記タイミング制御信号には、前記データドライバによる前記画像データに対応するデータ電圧のデータ線への印加タイミングを制御するデータ電圧印加信号と、前記ゲートドライバによるゲート線のドライブタイミングを制御するゲートクロックとが含まれることを特徴とする表示制御装置。
  3. 請求項1において、
    更に、外部からの表示同期信号に応じ且つ前記内部クロックに同期して生成される内部同期信号に応答して、カウンタ値をリセットし、前記内部クロックに同期してインクリメントまたはデクリメントするカウンタを有し、
    前記タイミング制御ユニットは、前記カウンタのカウント値に基づいて、前記タイミング制御信号を生成することを特徴とする表示制御装置。
  4. 請求項1において、
    前記バッファメモリは、1行分の画像データを分割して格納する複数の分割ラインメモリであり、
    前記タイミング制御ユニットは、前記外部クロックに同期して、前記画像データを前記複数の分割ラインメモリにシリアルに書き込み、前記内部クロックに同期して、前記複数の分割ラインメモリに格納された画像データをパラレルに読み出し、前記データドライバに供給することを特徴とする表示制御装置。
  5. 外部クロックと共に表示同期信号に対応して画像データを供給され、液晶表示パネルのデータドライバ及びゲートドライバにそれらのドライブタイミングを制御するにタイミング制御信号を供給する表示制御装置において、
    前記外部クロックに依存することなく一定周波数の内部クロックを生成する内部クロック生成ユニットと、
    前記供給される画像データが前記外部クロックに同期してシリアルに書き込まれる第1及び第2のラインメモリと、
    前記第1及び第2のラインメモリに書き込まれた画像データを前記内部クロックに同期して並列に読み出して前記データドライバに供給し、前記データドライバ及びゲートドライバのタイミング制御信号を前記内部クロックに同期して生成するタイミング制御ユニットとを有し、
    前記タイミング制御ユニットは、前記ゲートドライバによるゲート線へのドライブ終了後に前記データドライバによるデータ線へのデータ電圧の印加を継続するデータホールド時間を、前記内部クロックに同期して制御し、又は、前記タイミング制御ユニットは、前記データ線へのデータ電圧印加に先立って隣接するデータ線を短絡するチャージシェア時間を、前記内部クロックに同期して制御することを特徴とする表示制御装置。
  6. 外部クロックと共に画像データを供給され、液晶表示パネルのデータドライバ及びゲートドライバにそれらのドライブタイミングを制御するタイミング制御信号を供給する表示制御装置を有する液晶表示装置において、
    前記表示制御装置は、
    前記外部クロックに依存することなく内部クロックを生成する内部クロック生成ユニットと、
    前記供給される画像データが前記外部クロックに同期して書き込まれるバッファメモリと、
    前記バッファメモリに書き込まれた画像データを前記内部クロックに同期して前記データドライバに供給し、前記データドライバ及びゲートドライバのタイミング制御信号を、前記内部クロックに同期して生成するタイミング制御ユニットとを有し、
    前記タイミング制御ユニットは、前記ゲートドライバによるゲート線へのドライブ終了後に前記データドライバによるデータ線へのデータ電圧の印加を継続するデータホールド時間を、前記内部クロックに同期して制御し、又は、前記タイミング制御ユニットは、前記データ線へのデータ電圧印加に先立って隣接するデータ線を短絡するチャージシェア時間を、前記内部クロックに同期して制御することを特徴とする液晶表示装置。
  7. 外部クロックと共に表示同期信号に対応して画像データを供給され、液晶表示パネルのデータドライバ及びゲートドライバにそれらのドライブタイミングを制御するにタイミング制御信号を供給する表示制御装置を有する液晶表示装置において、
    前記外部クロックに依存することなく一定周波数の内部クロックを生成する内部クロック生成ユニットと、
    前記供給される画像データが前記外部クロックに同期してシリアルに書き込まれる第1及び第2のラインメモリと、
    前記第1及び第2のラインメモリに書き込まれた画像データを前記内部クロックに同期して並列に読み出して前記データドライバに供給し、前記データドライバ及びゲートドライバのタイミング制御信号を前記内部クロックに同期して生成するタイミング制御ユニットとを有し、
    前記タイミング制御ユニットは、前記ゲートドライバによるゲート線へのドライブ終了後に前記データドライバによるデータ線へのデータ電圧の印加を継続するデータホールド時間を、前記内部クロックに同期して制御し、又は、前記タイミング制御ユニットは、前記データ線へのデータ電圧印加に先立って隣接するデータ線を短絡するチャージシェア時間を、前記内部クロックに同期して制御することを特徴とする液晶表示装置。
JP2004192910A 2004-06-30 2004-06-30 液晶表示装置の表示制御装置及びそれを有する液晶表示装置 Expired - Fee Related JP4634075B2 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP2004192910A JP4634075B2 (ja) 2004-06-30 2004-06-30 液晶表示装置の表示制御装置及びそれを有する液晶表示装置
US11/084,340 US20060001631A1 (en) 2004-06-30 2005-03-18 Display control device of liquid crystal display apparatus, and liquid crystal display apparatus having same
TW094108353A TWI282960B (en) 2004-06-30 2005-03-18 Display control device of liquid crystal display apparatus, and liquid crystal display apparatus having same
KR1020050028935A KR100698420B1 (ko) 2004-06-30 2005-04-07 액정 표시 장치의 표시 제어 장치 및 그것을 갖는 액정표시 장치
CNB200510065122XA CN100430989C (zh) 2004-06-30 2005-04-08 液晶显示设备的显示控制装置和有该装置的液晶显示设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004192910A JP4634075B2 (ja) 2004-06-30 2004-06-30 液晶表示装置の表示制御装置及びそれを有する液晶表示装置

Publications (2)

Publication Number Publication Date
JP2006017802A JP2006017802A (ja) 2006-01-19
JP4634075B2 true JP4634075B2 (ja) 2011-02-16

Family

ID=35513344

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004192910A Expired - Fee Related JP4634075B2 (ja) 2004-06-30 2004-06-30 液晶表示装置の表示制御装置及びそれを有する液晶表示装置

Country Status (5)

Country Link
US (1) US20060001631A1 (ja)
JP (1) JP4634075B2 (ja)
KR (1) KR100698420B1 (ja)
CN (1) CN100430989C (ja)
TW (1) TWI282960B (ja)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100757430B1 (ko) * 2006-02-23 2007-09-11 엘지전자 주식회사 플라즈마 디스플레이 패널 제어 장치
KR100744135B1 (ko) 2006-02-28 2007-08-01 삼성전자주식회사 오실레이터 클럭 신호를 이용하여 시스템 클럭 신호를생성하는 디스플레이용 구동 집적회로 및 디스플레이용구동 집적회로의 시스템 클럭 신호 생성 방법
KR100885913B1 (ko) * 2007-01-23 2009-02-26 삼성전자주식회사 티어링 효과를 감소시키는 방법 및 그에 따른 lcd 장치
TWI382389B (zh) * 2007-06-25 2013-01-11 Novatek Microelectronics Corp 用於顯示器讀取記憶體資料的電路系統
TWI359610B (en) * 2008-05-07 2012-03-01 Novatek Microelectronics Corp Data synchronization method and related apparatus
TW201007672A (en) * 2008-08-07 2010-02-16 Chunghwa Picture Tubes Ltd Liquid crystal display with column inversion driving method
TWI394047B (zh) 2009-06-26 2013-04-21 Silicon Motion Inc 快閃記憶裝置、快閃記憶裝置操作方法、以及資料儲存系統
JP5409329B2 (ja) * 2009-12-21 2014-02-05 三菱電機株式会社 画像表示装置
KR101941621B1 (ko) * 2012-06-25 2019-01-23 엘지디스플레이 주식회사 전원 공급부 및 그를 포함하는 영상표시장치
CN103543567B (zh) * 2013-11-11 2016-03-30 北京京东方光电科技有限公司 一种阵列基板及其驱动方法、显示装置
KR102525544B1 (ko) 2017-07-21 2023-04-26 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
US10593256B2 (en) * 2018-03-22 2020-03-17 Sct Ltd. LED display device and method for operating the same
CN112967670B (zh) * 2021-03-03 2022-11-18 北京集创北方科技股份有限公司 显示驱动方法、装置和芯片、显示设备以及存储介质
US11915666B2 (en) * 2022-05-18 2024-02-27 Novatek Microelectronics Corp. Display device, display driving integrated circuit, and operation method

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000039870A (ja) * 1998-07-23 2000-02-08 Sony Corp 液晶表示装置
JP2001194644A (ja) * 2000-01-07 2001-07-19 Fujitsu Ltd 液晶表示装置及びその駆動方法
JP2002244622A (ja) * 2001-02-14 2002-08-30 Hitachi Ltd 液晶駆動回路および液晶表示装置
JP2002244611A (ja) * 2001-02-14 2002-08-30 Seiko Epson Corp 駆動回路、表示パネル、表示装置、および電子機器
JP2003066911A (ja) * 2001-08-22 2003-03-05 Fujitsu Display Technologies Corp 表示装置および表示方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10207446A (ja) * 1997-01-23 1998-08-07 Sharp Corp プログラマブル表示装置
JP2000224477A (ja) * 1999-02-02 2000-08-11 Matsushita Electric Ind Co Ltd 映像表示装置および方法
KR100353555B1 (ko) * 2000-10-25 2002-09-28 주식회사 하이닉스반도체 엘시디 소스 드라이버
KR100692680B1 (ko) * 2000-12-30 2007-03-14 비오이 하이디스 테크놀로지 주식회사 액정 표시 장치의 타이밍 컨트롤러
JP3876626B2 (ja) * 2001-01-19 2007-02-07 セイコーエプソン株式会社 駆動回路、表示装置および電子機器
KR100759974B1 (ko) * 2001-02-26 2007-09-18 삼성전자주식회사 액정 표시 장치 및 그의 구동 방법.
JP4904641B2 (ja) * 2001-07-13 2012-03-28 日本電気株式会社 液晶表示制御回路
US6738056B2 (en) * 2001-07-25 2004-05-18 Brillian Corporation System and method for handling the input video stream for a display
JP3890949B2 (ja) 2001-10-17 2007-03-07 ソニー株式会社 表示装置
US7091944B2 (en) * 2002-11-03 2006-08-15 Lsi Logic Corporation Display controller

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000039870A (ja) * 1998-07-23 2000-02-08 Sony Corp 液晶表示装置
JP2001194644A (ja) * 2000-01-07 2001-07-19 Fujitsu Ltd 液晶表示装置及びその駆動方法
JP2002244622A (ja) * 2001-02-14 2002-08-30 Hitachi Ltd 液晶駆動回路および液晶表示装置
JP2002244611A (ja) * 2001-02-14 2002-08-30 Seiko Epson Corp 駆動回路、表示パネル、表示装置、および電子機器
JP2003066911A (ja) * 2001-08-22 2003-03-05 Fujitsu Display Technologies Corp 表示装置および表示方法

Also Published As

Publication number Publication date
JP2006017802A (ja) 2006-01-19
CN100430989C (zh) 2008-11-05
KR20060045566A (ko) 2006-05-17
TWI282960B (en) 2007-06-21
CN1716371A (zh) 2006-01-04
KR100698420B1 (ko) 2007-03-26
TW200601227A (en) 2006-01-01
US20060001631A1 (en) 2006-01-05

Similar Documents

Publication Publication Date Title
KR100698420B1 (ko) 액정 표시 장치의 표시 제어 장치 및 그것을 갖는 액정표시 장치
JP4981928B2 (ja) 表示駆動回路及び表示装置
KR100477624B1 (ko) 액정 표시 제어 회로
JP5403879B2 (ja) 液晶表示装置及びその駆動方法
WO2011145360A1 (ja) 表示装置およびその駆動方法、ならびに表示システム
US7855707B2 (en) Liquid crystal display device and driving method thereof
JP2006039542A (ja) アレイ基板とこれを有する表示装置、その駆動装置、及び駆動方法
KR20020067097A (ko) 액정 표시 장치와 이의 구동 장치 및 방법
KR102246078B1 (ko) 표시장치
WO2012053466A1 (ja) 表示装置およびその駆動方法
US20110128279A1 (en) Device and method for driving liquid crystal display device
JP2008298913A (ja) 表示装置の駆動装置および駆動方法
KR20040009815A (ko) 액정 표시 장치 및 그 구동 방법
JP2006017804A (ja) 表示パネル用制御装置及びそれを有する表示装置
JP2009069562A (ja) 液晶表示装置
US9111499B2 (en) Liquid crystal display device
KR101989931B1 (ko) 액정표시장치
TWI425491B (zh) 液晶顯示器及其驅動方法
KR20090090657A (ko) 액정표시장치의 구동 장치
KR20090113080A (ko) 액정표시장치의 게이트 구동 회로
US10923011B2 (en) Bistable display device and driving circuit
JP2005043758A (ja) 表示ドライバ、電気光学装置及び駆動方法
JP4016930B2 (ja) 表示ドライバ、電気光学装置及び駆動方法
US20050110750A1 (en) Apparatus and method of processing signals
KR102559383B1 (ko) 표시 장치 및 이의 구동 방법

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20060912

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20100319

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100406

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100528

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100803

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100916

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20101116

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20101118

R150 Certificate of patent or registration of utility model

Ref document number: 4634075

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131126

Year of fee payment: 3

LAPS Cancellation because of no payment of annual fees