JP4595002B2 - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP4595002B2 JP4595002B2 JP2008178748A JP2008178748A JP4595002B2 JP 4595002 B2 JP4595002 B2 JP 4595002B2 JP 2008178748 A JP2008178748 A JP 2008178748A JP 2008178748 A JP2008178748 A JP 2008178748A JP 4595002 B2 JP4595002 B2 JP 4595002B2
- Authority
- JP
- Japan
- Prior art keywords
- layer
- well
- drain
- region
- drain layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004065 semiconductor Substances 0.000 title claims description 74
- 239000012535 impurity Substances 0.000 claims description 54
- 230000015556 catabolic process Effects 0.000 claims description 24
- 108091006146 Channels Proteins 0.000 description 25
- 238000002513 implantation Methods 0.000 description 22
- 239000000758 substrate Substances 0.000 description 19
- 238000000034 method Methods 0.000 description 17
- 230000000052 comparative effect Effects 0.000 description 11
- 230000000694 effects Effects 0.000 description 8
- 230000005684 electric field Effects 0.000 description 6
- 239000007943 implant Substances 0.000 description 6
- 230000015572 biosynthetic process Effects 0.000 description 4
- 230000005669 field effect Effects 0.000 description 4
- 230000004048 modification Effects 0.000 description 4
- 238000012986 modification Methods 0.000 description 4
- 238000009792 diffusion process Methods 0.000 description 3
- 238000004519 manufacturing process Methods 0.000 description 3
- 230000007547 defect Effects 0.000 description 2
- 150000002500 ions Chemical class 0.000 description 2
- 238000004088 simulation Methods 0.000 description 2
- 108010075750 P-Type Calcium Channels Proteins 0.000 description 1
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- 239000012141 concentrate Substances 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 1
- 229910052698 phosphorus Inorganic materials 0.000 description 1
- 239000011574 phosphorus Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7833—Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's
- H01L29/7835—Field effect transistors with field effect produced by an insulated gate with lightly doped drain or source extension, e.g. LDD MOSFET's; DDD MOSFET's with asymmetrical source and drain regions, e.g. lateral high-voltage MISFETs with drain offset region, extended drain MISFETs
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/10—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/107—Substrate region of field-effect devices
- H01L29/1075—Substrate region of field-effect devices of field-effect transistors
- H01L29/1079—Substrate region of field-effect devices of field-effect transistors with insulated gate
- H01L29/1083—Substrate region of field-effect devices of field-effect transistors with insulated gate with an inactive supplementary region, e.g. for preventing punch-through, improving capacity effect or leakage current
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66568—Lateral single gate silicon transistors
- H01L29/66659—Lateral single gate silicon transistors with asymmetry in the channel direction, e.g. lateral high-voltage MISFETs with drain offset region, extended drain MISFETs
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/26—Bombardment with radiation
- H01L21/263—Bombardment with radiation with high-energy radiation
- H01L21/265—Bombardment with radiation with high-energy radiation producing ion implantation
- H01L21/266—Bombardment with radiation with high-energy radiation producing ion implantation using masks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/08—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/0843—Source or drain regions of field-effect devices
- H01L29/0847—Source or drain regions of field-effect devices of field-effect transistors with insulated gate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/10—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/1025—Channel region of field-effect devices
- H01L29/1029—Channel region of field-effect devices of field-effect transistors
- H01L29/1033—Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure
- H01L29/1041—Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure with a non-uniform doping structure in the channel region surface
- H01L29/1045—Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure with a non-uniform doping structure in the channel region surface the doping structure being parallel to the channel length, e.g. DMOS like
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/10—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/107—Substrate region of field-effect devices
- H01L29/1075—Substrate region of field-effect devices of field-effect transistors
- H01L29/1079—Substrate region of field-effect devices of field-effect transistors with insulated gate
- H01L29/1087—Substrate region of field-effect devices of field-effect transistors with insulated gate characterised by the contact structure of the substrate region, e.g. for controlling or preventing bipolar effect
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Description
先ず、本発明の第1の実施形態について説明する。
図1は、本実施形態に係る半導体装置を例示する断面図であり、
図2は、図1に示す領域Rを拡大して示す断面図である。
図3は、本実施形態に係る半導体装置の動作を例示する断面図である。
図3に示すように、ゲート電極21にN型LDMOS26の閾値電圧よりも低い電位が印加されてN型LDMOS26がオフ状態となり、ソース層15に負極のソース電位が印加され、ドレイン層17に正極のドレイン電位が印加された状態、つまり逆バイアス電圧が印加された状態のとき、コンタクト層16を介してチャネルインプラ領域14及びPウエル13にもソース電位が印加される。また、コンタクト層19を介してDNW12の端部にもドレイン電位が印加される。なお、上述の「負極」及び「正極」は相対的な電位関係を示し、「負極」が必ずしも接地電位よりも低い電位というわけではなく、例えば、接地電位(ゼロ電位)であってもよい。
なお、ドレイン層17との接合耐圧が高くなるようにPウエル13の濃度を下げてやることもひとつの方法であるが、この方法だと既存のCMOSのPウエル13と別工程で形成する必要があり、工程増、コスト増につながってしまう。
よって、工程増を可能な限り抑えて、高耐圧LDMOSを形成するには、本実施例のような動作が求められる。
本実施形態においては、ドレイン層17とDNW12との間に縦方向のパンチスルーが発生することにより、DNW12におけるドレイン層17の直下域に相当する部分にドレイン電位を印加することができる。これにより、DNW12の面積を大きくしても、DNW12内の電位が位置によってばらつくことを抑制し、DNW12の電位を均一にすることができ、この結果、素子面積を大きくしても、N型LDMOS26全体で均一な特性を得ることができる。例えば、ソース層15及びドレイン層17を交互に多数配列させることにより、N型LDMOS26の電流駆動能力を増大させても、DNW12にはコンタクト層19だけでなく、各ドレイン層17から空乏層を介してもドレイン電位を印加することができため、DNW12の全体にわたって電位を均一化することができる。
先ず、本実施形態の実施例について説明する。
図4は、本実施例に係る半導体装置を例示する断面図であり、
図5(a)及び(b)は、横軸に素子深さ方向の位置をとり、縦軸に不純物濃度をとって、半導体装置における不純物濃度プロファイルを例示するグラフ図であり、(a)は図4に示すA−A’線に沿ったプロファイルを示し、(b)は図4に示すB−B’線に沿ったプロファイルを示す。
なお、図5(a)及び(b)において、破線はアクセプタ濃度を示し、一点鎖線はドナー濃度を示し、実線は実効的な不純物濃度を示す。
図6(a)乃至(c)は、本実施例に係る半導体装置内の電界分布のシミュレーション結果を例示する図であり、(a)はソース−ドレイン間の電圧(以下、「SD電圧」という)が0Vである場合を示し、(b)はSD電圧が通常の駆動電圧である場合を示し、(c)はSD電圧が素子耐圧付近の高電圧である場合を示す。
なお、図6(a)乃至(c)が示す領域は、図4に示す領域にほぼ対応する。
図7は、本比較例に係る半導体装置を例示する断面図である。
図7に示すように、本比較例に係る半導体装置101の層構造は、上述の本実施形態に係る半導体装置1の層構造と同じであるが、半導体装置101におけるPウエル13の実効的な不純物濃度は、半導体装置1におけるそれよりも高い。このため、N型LDMOS26を非導通状態としたときに、ドレイン層17とDNW12との間に縦方向のパンチスルーが発生しない。
図8は、本比較例に係る半導体装置を例示する断面図である。
図8に示すように、本比較例に係る半導体装置102においては、ドレイン層17の全体及びドリフト層18におけるドレイン層17側の部分の直下域にはPウエル13が形成されておらず、DNW12が上方に延出している。これにより、DNW12はドレイン層17の全体及びドリフト層18におけるドレイン層17側の部分に接触している。
図9は、本実施形態に係る半導体装置を例示する断面図であり、図1に示すN型LDMOSとは異なるN型LDMOSを示す。
本実施形態に係る半導体装置2においては、P型基板11の一部の領域に図1に示すN型LDMOS26が設けられており、P型基板11の他の一部の領域に図9に示すN型LDMOS46が設けられている。N型LDMOS26は、DC−DCコンバータのハイサイド・トランジスタを構成し、N型LDMOS46は、このDC−DCコンバータのローサイド・トランジスタを構成する。
DC−DCコンバータのハイサイド・トランジスタであるN型LDMOS26については、ドレイン層17にドレイン電位としてDC−DCコンバータの入力電位、例えば、+5Vの正電位が印加される。このとき、コンタクト層19を介してDNW12にも+5Vの入力電位が印加される。一方、DC−DCコンバータのローサイド・トランジスタであるN型LDMOS46については、ソース層15にソース電位としてDC−DCコンバータの基準電位、例えば、0Vの接地電位が印加される。そして、N型LDMOS26のソース層15はN型LDMOS46のドレイン層17に接続される。
図10は、本変形例に係る半導体装置を例示する断面図であり、ローサイド・トランジスタとなるN型LDMOSを示す。
図11は、本実施形態に係る半導体装置を例示する断面図である。
図11に示すように、本実施形態に係る半導体装置3においては、前述の第1の実施形態に係る半導体装置1(図1及び図2参照)の構成に加えて、Pウエル13内におけるチャネルインプラ領域14の直下域の一部に、チャネルインプラ領域14に接するように、Pウエル63が追加的に形成されている。Pウエル63の導電型はP型であり、Pウエル63の実効的な不純物濃度はPウエル13の実効的な不純物濃度よりも高い。
図12は、本実施形態に係る半導体装置を例示する断面図である。
図12に示すように、本実施形態に係る半導体装置4においては、DNW12がドレイン側の領域12dとソース側の領域12sとに分かれており、ドレイン側の領域12dの実効的な不純物濃度は、ソース側の領域12sの実効的な不純物濃度よりも高い。また、Pウエル13もドレイン側の領域13dとソース側の領域13sとに分かれており、ドレイン側の領域13dの実効的な不純物濃度は、ソース側の領域13sの実効的な不純物濃度よりも低い。このため、Pウエル13におけるドレイン層17の直下域に相当する部分の実効的な不純物濃度は、Pウエル13におけるソース層15の直下域に相当する部分の実効的な不純物濃度よりも低い。本実施形態における上記以外の構成は、前述の第1の実施形態に係る半導体装置1(図1及び図2参照)と同様である。
図13は、本実施形態に係る半導体装置の製造方法を例示する工程断面図である。
図13に示すように、例えば単結晶のシリコン(Si)からなるP型基板11を用意し、P型基板11の上面におけるソース側の領域上のみに、スリット状のレジストブロック71を形成する。次に、このレジストブロック71をマスクとして、P型基板11の上層部分にドナー、例えば、リン(P)をイオン注入する。これにより、ソース側の領域に注入されたドナーのドーズ量は、ドレイン側の領域に注入されたドナーのドーズ量よりも少なくなる。
図14は、本実施形態に係る半導体装置を例示する断面図である。
図14に示すように、本実施形態に係る半導体装置5においては、前述の第1の実施形態に係る半導体装置1(図1及び図2参照)の構成に加えて、ドレイン層17の全体及びドリフト層18のドレイン層17側の部分とDNW12との間に、導電型がN型のN型領域81が設けられている。N型領域81は周囲をPウエル13によって囲まれており、ドレイン層17、ドリフト層18及びDNW12には接触しておらず、フローティング状態となっている。
Claims (4)
- 第1導電型の半導体層と、
前記半導体層の上層部分の一部に形成された第2導電型のディープウエルと、
前記ディープウエルの上層部分の一部に形成された第1導電型のウエルと、
前記ウエル内に形成された第2導電型のソース層と、
前記ディープウエルと同電位であって、前記ウエル内に前記ソース層から離隔して形成された第2導電型のドレイン層と、
前記ディープウエルの上層部分における前記ウエルの外側に形成され、前記ドレイン層に接続される第2導電型のコンタクト層と、
前記ソース層と前記ドレイン層との間の領域の直上域に設けられたゲート電極と、
前記ウエルと前記ゲート電極との間に設けられたゲート絶縁膜と、
前記ウエルの上層部分における前記ドレイン層と前記ゲート電極の直下域との間に形成され、実効的な不純物ドーズ量が前記ドレイン層の実効的な不純物ドーズ量よりも低い第2導電型のドリフト層と、
前記ドレイン層と前記ディープウエルとの間に設けられ、周囲を前記ウエルによって囲まれており、前記ドレイン層及び前記ディープウエルに接触していない第2導電型領域と、
を備え、
前記ソース層と前記ドレイン層との間に逆バイアス電圧が印加された状態において、前記ドレイン層と前記ウエルとの間に第1の空乏層が形成され、前記ウエルと前記ディープウエルとの間に第2の空乏層が形成され、前記ソース層と前記ドレイン層との間ではパンチスルーが発生せず、前記第1の空乏層と前記第2の空乏層とが繋がることを特徴とする半導体装置。 - 前記ウエルの上層部分の一部に形成され、前記ソース層を囲み、前記ドレイン層は囲まず、実効的な不純物ドーズ量が前記ウエルの実効的な不純物ドーズ量よりも高い第1導電型領域をさらに備えたことを特徴とする請求項1記載の半導体装置。
- 前記ドレイン層と前記ディープウエルとが電気的に接続される電圧は、前記ドレイン層と前記ウエルとの間の接合耐圧よりも低い電圧であることを特徴とする請求項1または2に記載の半導体装置。
- 前記ウエルにおける前記ドレイン層の直下域に相当する部分の実効的な不純物ドーズ量は、前記ウエルにおける前記ソース層の直下域に相当する部分の実効的な不純物ドーズ量よりも低いことを特徴とする請求項1〜3のいずれか1つに記載の半導体装置。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008178748A JP4595002B2 (ja) | 2008-07-09 | 2008-07-09 | 半導体装置 |
US12/476,147 US7906808B2 (en) | 2008-07-09 | 2009-06-01 | Semiconductor device |
US13/022,611 US8212310B2 (en) | 2008-07-09 | 2011-02-07 | Semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008178748A JP4595002B2 (ja) | 2008-07-09 | 2008-07-09 | 半導体装置 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010165901A Division JP2010283366A (ja) | 2010-07-23 | 2010-07-23 | 半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2010021228A JP2010021228A (ja) | 2010-01-28 |
JP4595002B2 true JP4595002B2 (ja) | 2010-12-08 |
Family
ID=41504383
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008178748A Expired - Fee Related JP4595002B2 (ja) | 2008-07-09 | 2008-07-09 | 半導体装置 |
Country Status (2)
Country | Link |
---|---|
US (2) | US7906808B2 (ja) |
JP (1) | JP4595002B2 (ja) |
Families Citing this family (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9184097B2 (en) * | 2009-03-12 | 2015-11-10 | System General Corporation | Semiconductor devices and formation methods thereof |
JP5560812B2 (ja) * | 2010-03-23 | 2014-07-30 | 富士通セミコンダクター株式会社 | 半導体装置及びその製造方法 |
JP5898473B2 (ja) * | 2011-11-28 | 2016-04-06 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
JP6018376B2 (ja) | 2011-12-05 | 2016-11-02 | キヤノン株式会社 | 固体撮像装置およびカメラ |
JP5849670B2 (ja) * | 2011-12-09 | 2016-02-03 | セイコーエプソン株式会社 | 半導体装置 |
US9653459B2 (en) * | 2012-07-03 | 2017-05-16 | Taiwan Semiconductor Manufacturing Company, Ltd. | MOSFET having source region formed in a double wells region |
US9583618B2 (en) * | 2013-06-27 | 2017-02-28 | Taiwan Semiconductor Manufacturing Company, Ltd. | Metal oxide semiconductor field effect transistor having asymmetric lightly doped drain regions |
US9917168B2 (en) | 2013-06-27 | 2018-03-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | Metal oxide semiconductor field effect transistor having variable thickness gate dielectric |
JP6326853B2 (ja) * | 2014-02-17 | 2018-05-23 | セイコーエプソン株式会社 | 回路装置及び電子機器 |
US9105712B1 (en) | 2014-09-02 | 2015-08-11 | Tower Semiconductors Ltd. | Double RESURF LDMOS with separately patterned P+ and N+ buried layers formed by shared mask |
KR102164721B1 (ko) * | 2014-11-19 | 2020-10-13 | 삼성전자 주식회사 | 반도체 장치 |
US9666710B2 (en) * | 2015-05-19 | 2017-05-30 | Nxp Usa, Inc. | Semiconductor devices with vertical field floating rings and methods of fabrication thereof |
CN107301975B (zh) * | 2016-04-14 | 2020-06-26 | 世界先进积体电路股份有限公司 | 半导体装置及其制造方法 |
TWI624065B (zh) * | 2016-09-22 | 2018-05-11 | 立錡科技股份有限公司 | 雙擴散金屬氧化物半導體元件及其製造方法 |
JP6677672B2 (ja) | 2017-03-24 | 2020-04-08 | 株式会社東芝 | 半導体装置 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002026315A (ja) * | 2000-07-06 | 2002-01-25 | Toshiba Corp | 半導体装置 |
JP2005085959A (ja) * | 2003-09-08 | 2005-03-31 | Matsushita Electric Ind Co Ltd | 半導体装置、半導体装置の駆動方法および半導体装置の製造方法 |
JP2006505136A (ja) * | 2002-10-31 | 2006-02-09 | フリースケール セミコンダクター インコーポレイテッド | Resurトランジスタを含む半導体部品及びその製造方法 |
JP2006179632A (ja) * | 2004-12-22 | 2006-07-06 | Fuji Electric Device Technology Co Ltd | 半導体装置およびその製造方法 |
JP2008066508A (ja) * | 2006-09-07 | 2008-03-21 | New Japan Radio Co Ltd | 半導体装置 |
JP2008091445A (ja) * | 2006-09-29 | 2008-04-17 | Sanyo Electric Co Ltd | 半導体装置 |
JP2008235933A (ja) * | 2004-10-29 | 2008-10-02 | Toshiba Corp | 半導体装置 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2859029B2 (ja) | 1992-05-28 | 1999-02-17 | 三洋電機株式会社 | 高耐圧mosトランジスタの出力保護装置 |
US7238986B2 (en) * | 2004-05-03 | 2007-07-03 | Texas Instruments Incorporated | Robust DEMOS transistors and method for making the same |
JP2006245482A (ja) | 2005-03-07 | 2006-09-14 | Ricoh Co Ltd | 半導体装置及びその製造方法、並びにその応用装置 |
JP2007049039A (ja) | 2005-08-11 | 2007-02-22 | Toshiba Corp | 半導体装置 |
KR100731054B1 (ko) * | 2005-10-28 | 2007-06-22 | 동부일렉트로닉스 주식회사 | 전력용 반도체 소자 및 그의 제조방법 |
-
2008
- 2008-07-09 JP JP2008178748A patent/JP4595002B2/ja not_active Expired - Fee Related
-
2009
- 2009-06-01 US US12/476,147 patent/US7906808B2/en not_active Expired - Fee Related
-
2011
- 2011-02-07 US US13/022,611 patent/US8212310B2/en not_active Expired - Fee Related
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002026315A (ja) * | 2000-07-06 | 2002-01-25 | Toshiba Corp | 半導体装置 |
JP2006505136A (ja) * | 2002-10-31 | 2006-02-09 | フリースケール セミコンダクター インコーポレイテッド | Resurトランジスタを含む半導体部品及びその製造方法 |
JP2005085959A (ja) * | 2003-09-08 | 2005-03-31 | Matsushita Electric Ind Co Ltd | 半導体装置、半導体装置の駆動方法および半導体装置の製造方法 |
JP2008235933A (ja) * | 2004-10-29 | 2008-10-02 | Toshiba Corp | 半導体装置 |
JP2006179632A (ja) * | 2004-12-22 | 2006-07-06 | Fuji Electric Device Technology Co Ltd | 半導体装置およびその製造方法 |
JP2008066508A (ja) * | 2006-09-07 | 2008-03-21 | New Japan Radio Co Ltd | 半導体装置 |
JP2008091445A (ja) * | 2006-09-29 | 2008-04-17 | Sanyo Electric Co Ltd | 半導体装置 |
Also Published As
Publication number | Publication date |
---|---|
US8212310B2 (en) | 2012-07-03 |
US20100006936A1 (en) | 2010-01-14 |
US7906808B2 (en) | 2011-03-15 |
JP2010021228A (ja) | 2010-01-28 |
US20110133818A1 (en) | 2011-06-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4595002B2 (ja) | 半導体装置 | |
US8541862B2 (en) | Semiconductor device with self-biased isolation | |
US8772871B2 (en) | Partially depleted dielectric resurf LDMOS | |
JP6299581B2 (ja) | 半導体装置 | |
US9680011B2 (en) | Self-adjusted isolation bias in semiconductor devices | |
US8853780B2 (en) | Semiconductor device with drain-end drift diminution | |
TWI458095B (zh) | 半導體裝置 | |
KR101941295B1 (ko) | 반도체 소자 | |
US9390983B1 (en) | Semiconductor device and method for fabricating the same | |
EP2706566A1 (en) | Semiconductor device and method of manufacturing same | |
US20170250259A1 (en) | Semiconductor device and manufacturing method of semiconductor device | |
US10388785B2 (en) | LDMOS transistors for CMOS technologies and an associated production method | |
EP3142150B1 (en) | Partially biased isolation in semiconductor devices | |
CN112701153B (zh) | 具有注入拖尾补偿区的碳化硅器件 | |
US9478456B2 (en) | Semiconductor device with composite drift region | |
KR102391051B1 (ko) | 반도체 장치 | |
US7705399B2 (en) | Semiconductor device with field insulation film formed therein | |
US9666671B2 (en) | Semiconductor device with composite drift region and related fabrication method | |
KR20110078621A (ko) | 반도체 소자 및 그 제조 방법 | |
JP2009252972A (ja) | 半導体装置 | |
JP2014192361A (ja) | 半導体装置およびその製造方法 | |
JP2010283366A (ja) | 半導体装置 | |
JP7405230B2 (ja) | スイッチング素子 | |
JP2023177677A (ja) | 半導体装置およびその製造方法 | |
KR101090049B1 (ko) | 반도체 디바이스 및 그의 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20100331 |
|
A871 | Explanation of circumstances concerning accelerated examination |
Free format text: JAPANESE INTERMEDIATE CODE: A871 Effective date: 20100414 |
|
A975 | Report on accelerated examination |
Free format text: JAPANESE INTERMEDIATE CODE: A971005 Effective date: 20100517 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100524 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100723 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20100823 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20100917 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130924 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130924 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |