JP4215168B2 - 信号処理部及び無線機 - Google Patents

信号処理部及び無線機 Download PDF

Info

Publication number
JP4215168B2
JP4215168B2 JP2007010653A JP2007010653A JP4215168B2 JP 4215168 B2 JP4215168 B2 JP 4215168B2 JP 2007010653 A JP2007010653 A JP 2007010653A JP 2007010653 A JP2007010653 A JP 2007010653A JP 4215168 B2 JP4215168 B2 JP 4215168B2
Authority
JP
Japan
Prior art keywords
unit
carrier
correlation
detection
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2007010653A
Other languages
English (en)
Other versions
JP2008177944A5 (ja
JP2008177944A (ja
Inventor
薫 小林
滋 竹岸
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nihon Dempa Kogyo Co Ltd
Original Assignee
Nihon Dempa Kogyo Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nihon Dempa Kogyo Co Ltd filed Critical Nihon Dempa Kogyo Co Ltd
Priority to JP2007010653A priority Critical patent/JP4215168B2/ja
Priority to PCT/JP2007/074138 priority patent/WO2008087818A1/ja
Publication of JP2008177944A publication Critical patent/JP2008177944A/ja
Publication of JP2008177944A5 publication Critical patent/JP2008177944A5/ja
Application granted granted Critical
Publication of JP4215168B2 publication Critical patent/JP4215168B2/ja
Priority to US12/382,158 priority patent/US8233519B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/0014Carrier regulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/7073Synchronisation aspects
    • H04B1/7075Synchronisation aspects with code phase acquisition
    • H04B1/70751Synchronisation aspects with code phase acquisition using partial detection
    • H04B1/70752Partial correlation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/0014Carrier regulation
    • H04L2027/0024Carrier regulation at the receiver end
    • H04L2027/0026Correction of carrier offset
    • H04L2027/0036Correction of carrier offset using a recovered symbol clock
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/0014Carrier regulation
    • H04L2027/0044Control loops for carrier regulation
    • H04L2027/0046Open loops
    • H04L2027/0051Harmonic tracking
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/0014Carrier regulation
    • H04L2027/0083Signalling arrangements
    • H04L2027/0089In-band signals
    • H04L2027/0093Intermittant signals
    • H04L2027/0095Intermittant signals in a preamble or similar structure

Description

本発明は、スペクトラム拡散(SS:Spread Spectrum)方式を採用した微弱電波で動作する無線機に係り、特に、相関検出を行う場合、小規模の演算回路で短時間に周波数検出を行うことができる信号処理部及び無線機に関する。
[双方向無線システム:図12]
従来の双方向無線システムで用いられる無線機は、スペクトラム拡散方式を採用した微弱電波で動作する無線機である。
従来の双方向無線システムについて図12を参照しながら説明する。図12は、従来の双方向無線システムの概略図である。
従来の双方向無線システムは、送信部1aと受信部1bを有する親機1の無線機と、送信部2aと受信部2bを有する子機2の無線機とを備え、子機2の入力装置を動作させて、子機2から親機1に動作命令を送信し、親機1ではその命令に従って動作するようになっている。
また、親機1は、命令の伝達状況の応答や親機1の状態情報を子機2に送信するものである。
つまり、従来の双方向無線システムは、SSを採用した双方向通信(半2重)可能な微弱無線システムとなっている。
上記双方向無線システムでは、子機2主導で動作するものであり、親機1は、子機2の送信を間欠受信することにより、子機2からの命令を受信し、子機2は、動作させたいときだけ、動作状態にするため、消費電力を大幅に低減できるものとなっている。
[従来の信号処理部の構成:図13]
上記無線機における信号処理部について図13を参照しながら説明する。図13は、従来の信号処理部の構成ブロック図である。
従来の信号処理部は、ADC(Analog Digital Converter)制御部11と、AGC(Auto Gain Control)部12と、APC/AFC(Auto Power Control/Auto Frequency Control)制御部13と、DAC制御部14と、キャリア復調部15と、キャリアデータ生成部16と、キャリア変調部17と、受信データ復号部18′と、拡散符号生成部20′と、拡散変調部21′と、相関ピーク検出部22′と、粗周波数ズレ検出部23′と、微周波数ズレ検出部24′とから構成されている。
従来の信号処理部の各部について具体的に説明する。
ADC制御部11は、A/Dコンバータ(A/D)への制御信号の生成と、A/Dコンバータから受信IF(Intermediate Frequency)信号を入力する制御を行う。
AGC部12は、ADC制御部11から出力される受信IF信号に対して常に設定した振幅になるよう、無線部内のAGCアンプへ出力されるゲインコントロール信号を制御する。
APC/AFC制御部13は、サーミスタを使用し、無線部の温度モニタの制御信号をA/Dコンバータから入力し、そのモニタ値に対するAFC補正値をキャリアデータ生成部16に、APC補正値をキャリア変調部17に出力する。
DAC制御部14は、キャリア変調部17でキャリア変調処理を行ったデータをD/Aコンバータへ送出する。
キャリア復調部15は、ADC制御部11から出力された受信IF信号に対して、IFキャリア成分の除去を行い、更に、ダウンサンプル処理を行い、受信データ復号部18′、相関ピーク検出部22′と粗周波数ズレ検出部23′に出力する。
キャリアデータ生成部16は、粗周波数ズレ検出部23′及び微周波数ズレ検出部24′からの周波数ズレ値等に応じて周波数補正処理を行い、キャリア復調部15及びキャリア変調部17に供給するIFキャリアデータを生成する。
キャリア変調部17は、キャリアデータ生成部16から供給されるIFキャリアデータに対して、APC/AFC制御部13からのAPC補正要求に応じてAPC補正処理を行うと共に、拡散変調部21′から入力される拡散変調処理データに対して、IFキャリアデータによるキャリア変調を行う。
受信データ復号部18′は、同期確立後のIFキャリア周波数の微周波数補正後に、同期ワードの検出し、ユーザデータの復号処理を行う。
拡散符号生成部20′は、拡散変調、逆拡散処理に用いる拡散符号を生成する。使用する拡散符号は、同期ワード/REF(Reference)データ用とユーザデータ用の2種類必要である。
拡散変調部21′は、同期ワード/REFデータの差動符号化処理を行い、送信ユーザデータ及び差動符号化した同期ワード/REFデータの拡散変調処理を行う。
相関ピーク検出部22′は、キャリア復調部15から出力されるキャリア復調データに対して、相関検出処理を行い、相関ピーク検出を行う。
粗周波数ズレ検出部23′は、キャリア復調部15から出力されたキャリア復調データに対して、親機−子機間のIFキャリア周波数ズレ量に応じた残留周波数成分を検出し、周波数ズレ量をキャリアデータ生成部16に出力する。
微周波数ズレ検出部24′は、ピークが検出された相関データに対して、周波数ズレ量を更に少なくするために、高い精度の周波数検出を行い、微周波数ズレ量をキャリアデータ生成部16に出力する。
尚、関連する先行技術として、特開2004−214960号公報(特許文献1)がある。
特許文献1には、ピーク検出回路が所定数のシンボル周期でガード相関信号を累積して累積信号を生成し、累積信号からピークタイミングを検出し、ピークタイミングにおけるガード相関信号の位相成分を1シンボルに1回算出し、それによりOFDM信号の中心周波数のずれ量が補正されるOFDM復調装置が示されている。
特開2004−214960号公報
しかしながら、上記従来の無線機における信号処理部で、相関検出を行う場合、粗周波数ズレ検出部での検出精度は32Hzが要求される。
32Hz精度を実現するためにはFFT(Fast Fourier Transform:高速フーリェ変換)演算処理ポイントを本信号処理部の32ポイントから1,024ポイントにするか、FFT演算サンプル間隔を本信号処理部の1/32,768secから1/1,024secにする必要がある。
演算サンプル間隔を長くした場合、512Hz(ナイキスト周波数)以上の周波数ズレ成分も512Hz以下の周波数成分として認識されてしまうため、正常の周波数検出を行うことができず、つまり、検出周波数範囲に制限が掛かるという問題点があった。
一方、演算処理ポイントを1,024ポイントにした場合、演算処理時間及び演算処理回路の大幅増加を招くという問題点があった。
本発明は上記実情に鑑みて為されたもので、相関検出を行う場合、小規模の演算回路で短時間に周波数検出を行うことができる信号処理部及び無線機を提供することを目的とする。
上記従来例の問題点を解決するための本発明は、無線機に用いられる信号処理部において、入力される周波数ズレ量に応じて周波数補正を行い、IFキャリアデータを生成するキャリアデータ生成部と、IFキャリアデータに基づいて受信信号をキャリア復調し、キャリア復調データを出力するキャリア復調部と、キャリア復調データに対して、複数に分割して部分相関検出処理として逆拡散処理、累積演算処理を行って複数分割の相関値を算出し、更に複数分割の相関について全加算処理を行い、相関検出データを出力すると共に複数分割の相関値を相関ピークの検出によって部分相関検出値として出力するマッチドフィルタ部と、相関検出データから相関ピークを検出し、相関ピークの位置情報を出力する相関ピーク検出部と、キャリア復調データに対して高速フーリェ変換演算を行い、キャリア周波数ズレ量に応じた周波数成分を検出し、周波数ズレ量をキャリアデータ生成部に出力する粗周波数ズレ検出部と、相関ピーク検出時の部分相関検出値に対して高速フーリェ変換演算を行い、周波数ズレ量を少なくする微周波数ズレ量をキャリアデータ生成部に出力する微周波数検出部と、相関ピークの位置情報を入力し、相関ピーク検出部と粗周波数ズレ検出部における動作タイミングとなる処理クロックを調整する制御部とを有することを特徴とする。
本発明は、上記信号処理部において、マッチドフィルタ部が、同相成分のキャリア復調データを格納する第1のキャリア復調データ格納部と、直交成分のキャリア復調データを格納する第2のキャリア復調データ格納部と、拡散符号を分割して出力する拡散符号分割部と、第1のキャリア復調データ格納部から出力されたキャリア復調データを分割された拡散符号で逆拡散する第1の逆拡散処理部と、第2のキャリア復調データ格納部から出力されたキャリア復調データを分割された拡散符号で逆拡散する第2の逆拡散処理部と、第1の逆拡散処理部からの出力を累積演算する第1の累積処理部と、第2の逆拡散処理部からの出力を累積演算する第2の累積処理部と、第1及び第2の累積処理部からの出力を部分相関算出する部分相関算出処理部と、部分相関算出処理部からの出力を全加算する全加算処理部と、部分相関算出処理部からの出力を一時的に記憶し、外部から入力される相関ピークの位置情報となるシンボル同期信号により部分相関検出値として微周波数ズレ検出部に出力するシフトレジスタとを有することを特徴とする。
本発明は、上記信号処理部において、第1及び第2のキャリア復調データ格納部が、デュアルポートRAMを使用し、高速クロック処理にてパイプライン処理を行うことを特徴とする。
本発明は、上記信号処理部において、マッチドフィルタ部が、32分割の部分相関検出処理を行い、粗周波数ズレ検出部が、キャリア復調データに対してノイズ除去を行い、ダウンサンプリング処理して32ポイントの高速フーリェ変換演算を行い、微周波数ズレ検出部が、相関ピーク検出部で相関ピークが検出されたときの32分割相関値について32ポイントの高速フーリェ変換演算を行うことを特徴とする。
本発明は、上記信号処理部において、粗周波数ズレ検出部における高速フーリェ変換演算を行う演算回路と微周波数ズレ検出部における高速フーリェ変換演算を行う演算回路とを共用としたことを特徴とする。
本発明は、無線機において、上記信号処理部を備えることを特徴とする。
本発明によれば、無線機に用いられる信号処理部であって、キャリアデータ生成部が入力される周波数ズレ量に応じて周波数補正を行い、IFキャリアデータを生成し、キャリア復調部がIFキャリアデータに基づいて受信信号をキャリア復調し、キャリア復調データを出力し、マッチドフィルタ部がキャリア復調データに対して、複数に分割して部分相関検出処理として逆拡散処理、累積演算処理を行って複数分割の相関値を算出し、更に複数分割の相関について全加算処理を行い、相関検出データを出力すると共に複数分割の相関値を相関ピークの検出によって部分相関検出値として出力し、相関ピーク検出部が相関検出データから相関ピークを検出して、相関ピークの位置情報を出力し、粗周波数ズレ検出部がキャリア復調データに対して高速フーリェ変換演算を行い、キャリア周波数ズレ量に応じた周波数成分を検出し、周波数ズレ量をキャリアデータ生成部に出力し、微周波数検出部が相関ピーク検出時の部分相関検出値に対して高速フーリェ変換演算を行い、周波数ズレ量を少なくする微周波数ズレ量をキャリアデータ生成部に出力し、制御部が相関ピークの位置情報を入力し、相関ピーク検出部と粗周波数ズレ検出部における動作タイミングとなる処理クロックを調整するようにしているので、相関検出を行う場合、部分相関検出処理を用いることで、小規模の演算回路で短時間に周波数検出を行うことができる効果がある。
本発明によれば、マッチドフィルタ部が、同相成分のキャリア復調データを格納する第1のキャリア復調データ格納部と、直交成分のキャリア復調データを格納する第2のキャリア復調データ格納部と、拡散符号を分割して出力する拡散符号分割部と、第1のキャリア復調データ格納部から出力されたキャリア復調データを分割された拡散符号で逆拡散する第1の逆拡散処理部と、第2のキャリア復調データ格納部から出力されたキャリア復調データを分割された拡散符号で逆拡散する第2の逆拡散処理部と、第1の逆拡散処理部からの出力を累積演算する第1の累積処理部と、第2の逆拡散処理部からの出力を累積演算する第2の累積処理部と、第1及び第2の累積処理部からの出力を部分相関算出する部分相関算出処理部と、部分相関算出処理部からの出力を全加算する全加算処理部と、部分相関算出処理部からの出力を一時的に記憶し、外部から入力される相関ピークの位置情報となるシンボル同期信号により部分相関検出値として微周波数ズレ検出部に出力するシフトレジスタとを有する上記信号処理部としているので、相関検出を行う場合、部分相関検出処理を用いることで、小規模の演算回路で短時間に周波数検出を行うことができる効果がある。
本発明によれば、第1及び第2のキャリア復調データ格納部が、デュアルポートRAMを使用し、高速クロック処理にてパイプライン処理を行う上記信号処理部としているので、相関検出を行う場合、小規模の演算回路で短時間に周波数検出を行うことができる効果がある。
本発明によれば、マッチドフィルタ部が、32分割の部分相関検出処理を行い、粗周波数ズレ検出部が、キャリア復調データに対してノイズ除去を行い、ダウンサンプリング処理して32ポイントの高速フーリェ変換演算を行い、微周波数ズレ検出部が、相関ピーク検出部で相関ピークが検出されたときの32分割相関値について32ポイントの高速フーリェ変換演算を行う上記信号処理部としているので、粗周波数ズレ検出部及び微周波数ズレ検出部を部分相関検出処理に適応させることができる効果がある。
本発明によれば、粗周波数ズレ検出部における高速フーリェ変換演算を行う演算回路と微周波数ズレ検出部における高速フーリェ変換演算を行う演算回路とを共用とした上記信号処理部としているので、回路を更に小規模にできる効果がある。
本発明によれば、上記信号処理部を備える無線機としているので、小規模の演算回路で短時間に周波数検出を行うことができる効果がある。
[実施の形態の概要]
本発明の実施の形態について図面を参照しながら説明する。
本発明の実施の形態に係る信号処理部は、キャリアデータ生成部がIFキャリアデータを生成し、キャリア復調部がキャリアデータに基づいて受信信号をキャリア復調し、マッチドフィルタ部がキャリア復調データに対して、複数に分割して部分相関検出処理として逆拡散処理、累積演算処理を行い、更に部分相関検出処理の結果について全加算処理を行い、相関検出データを出力し、相関ピーク検出部が相関検出データから相関ピークを検出して、相関ピークの位置情報を出力し、粗周波数ズレ検出部がキャリア復調データに対してキャリア周波数ズレ量に応じた周波数成分を検出し、周波数ズレ量をキャリアデータ生成部に出力し、微周波数検出部が相関ピーク検出時の相関検出データから周波数ズレ量を少なくする微周波数ズレ量をキャリアデータ生成部に出力し、制御部が相関ピークの位置情報を入力し、処理クロックを調整するものであり、相関検出を行う場合、部分相関検出処理を用いることで、小規模の演算回路で短時間に周波数検出を行うことができる。
また、本発明の実施の形態に係る信号処理部は、マッチドフィルタ部におけるキャリア復調データを格納するキャリア復調データ格納部に、デュアルポートRAMを使用し、高速クロック処理にてパイプライン処理を行うようにしているので、相関検出を行う場合、小規模の演算回路で短時間に周波数検出を行うことができるものである。
更に、本発明の実施の形態に係る無線機は、上記信号処理部を備えるものであり、相関検出を行う場合、小規模の演算回路で短時間に周波数検出を行うことができるものである。
[信号処理部の全体構成:図1]
本発明の実施の形態に係る信号処理部部について図1を参照しながら説明する。図1は、本発明の実施の形態に係る信号処理部の構成ブロック図である。
本発明の実施の形態に係る信号処理部(本信号処理部)は、図1に示すように、ADC(Analog Digital Converter)制御部11と、AGC(Auto Gain Control)部12と、APC/AFC(Auto Power Control/Auto Frequency Control)制御部13と、DAC(Digital Analog Converter)制御部14と、キャリア復調部15と、キャリアデータ生成部16と、キャリア変調部17と、受信データ復号部18と、マッチドフィルタ部19と、拡散符号生成部20と、拡散変調部21と、相関ピーク検出部22と、粗周波数ズレ検出部23と、微周波数ズレ検出部24と、制御部25とから構成されている。
[各部]
次に、本信号処理部の各部について図面を参照しながら説明する。
[ADC制御部11]
ADC制御部11は、A/DコンバータIC(Integrated Circuit)から受信IF(Intermediate Frequency)信号を読み出し、受信信号をキャリア復調部15に出力する制御を行う。
また、ADC制御部11は、A/DコンバータICへの制御信号を生成して出力する。
[AGC部12]
AGC部12は、ADC制御部11から出力された受信信号に対して、常に設定した振幅になるよう、AGCアンプへゲインコントロールを行うための制御信号を出力する制御を行う。
[APC/AFC制御部13]
APC/AFC制御部13は、サーミスタを使用し、無線部(RF[Radio Frequency]部)の温度モニタを行うためのA/DコンバータICへの制御信号を生成して出力する。
また、APC/AFC制御部13は、A/DコンバータICからのモニタ値に応じて、AFC補正値をキャリアデータ生成部16へ、APC補正値をキャリア変調部17へ供給する。
ここで、APCは自動送信パワー制御、AFCは自動周波数制御を意味している。
[DAC制御部14]
DAC制御部14は、キャリア変調部17でキャリア変調処理を行ったデータをD/AコンバータICへ送出する制御を行う。
また、DAC制御部14は、D/AコンバータICへの制御信号を生成して出力する。
[キャリア復調部15:図2]
キャリア復調部15について図2を参照しながら説明する。図2は、キャリア復調部の構成ブロック図である。
キャリア復調部15は、受信IF信号に対して、キャリアデータ生成部16から入力されるIFキャリアデータに基づいてIFキャリア成分の除去処理を行い、更に512kHzサンプリング(厳密には524,288Hz)から256kHzサンプリング(厳密には262,144Hz)にダウンサンプル処理を行う。
キャリア復調部15は、図2に示すように、受信データ(RXデータ)を入力し、同相成分(I成分)についてIFキャリア変調処理を行うIFキャリア復調部151aと、直交成分(Q成分)についてIFキャリア復調処理を行うIFキャリア復調部151bと、IFキャリア復調されたI成分についてFIR(Finite Impulse Response)フィルタを用いて高周波成分を除去する高周波成分除去部152aと、IFキャリア復調されたQ成分についてFIRフィルタを用いて高周波成分を除去する高周波成分除去部152bと、高周波成分が除去されたI成分についてダウンサンプリングしてI成分のキャリア復調データを出力するダウンサンプル部153aと、高周波成分が除去されたQ成分についてダウンサンプリングしてQ成分のキャリア復調データを出力するダウンサンプル部153bとを備えている。
[キャリアデータ生成部16:図3]
キャリアデータ生成部16について図3を参照しながら説明する。図3は、キャリアデータ生成部の構成ブロック図である。
キャリアデータ生成部16は、キャリア変調部17及びキャリア復調部15へ供給するキャリアデータを生成する。
キャリアデータは、送受とも90°位相の違う2種類ずつを生成する。
また、キャリアデータ生成部16は、粗周波数ズレ検出部23及び微周波数ズレ検出部24からの周波数ズレ検出データ、APC/AFC制御部13からのAFC補正データに応じて、周波数補正処理を行う。
具体的には、キャリアデータ生成部16は、図3に示すように、入力される親機/子機フラグ及び基準周波数パラメータに基づいて粗周波数ズレ検出部23から入力されるAFC補正値(粗調整)と微周波数ズレ検出部24から入力されるAFC補正値(微調整)についてAFC調整を行うAFC調整部161aと、入力される親機/子機フラグ及び基準周波数パラメータに基づいてAPC/AFC制御部13から入力されるAFC補正値(温度)についてAFC調整を行うAFC調整部161bと、AFC調整部161aから入力されるデータについて受信用としてインデックスのカウントを行うインデックスカウンタ(Rx)162aと、AFC調整部161bから入力されるデータについて送信用としてインデックスのカウントを行うインデックスカウンタ(Tx)162bと、正弦波テーブル164に基づいてインデックスカウンタ162aのカウンタ値によりアドレスをデコードしてI成分のRx用IFキャリアデータとQ成分のRx用IFキャリアデータを出力するアドレスデコーダ163aと、正弦波テーブル164に基づいてインデックスカウンタ162bのカウンタ値によりアドレスをデコードしてI成分のTx用IFキャリアデータとQ成分のTx用IFキャリアデータを出力するアドレスデコーダ163bとを備えている。
[キャリア変調部17]
キャリア変調部17は、キャリアデータ生成部16から供給されるIFキャリアデータに対して、APC/AFC制御部13からのAPC補正要求に応じてAPC補正処理を行う。
更に、キャリア変調部17は、拡散変調部21から入力される拡散変調処理データ(ユーザデータ、同期ワード/REFデータ)に対して、IFキャリアデータによるキャリア変調を行う。
IFキャリアデータは、ユーザデータと同期ワード/REFデータで90°位相を変えたものを使用する。
また、キャリア変調部17は、各々キャリア変調処理を行ったものを加算する加算処理を行う。
[受信データ復号部18:図4,図5]
次に、受信データ復号部18について図4,5を参照しながら説明する。図4は、受信データ復号部前段の構成ブロック図であり、図5は、受信データ復号部後段の構成ブロック図である。尚、図4の(a)〜(d)と図5の(a)〜(d)とは各々接続するものとなっている。
受信データ復号部18は、同期確立してからIFキャリア周波数の微補正処理の後に、同期ワードの検出及びユーザデータの復号処理を行う。
キャリア復調データは、8倍オーバーサンプルデータ(チップレート32,768Hzに対して、キャリア復調データは262,144Hzサンプルデータ)であるため、デシメーションフィルタリング(8タップの移動平均フィルタ)の後、32,768Hzサンプルデータにダウンサンプルする。
ダウンサンプル後にHPF(High Pass Filter =FIRフィルタ)にて低周波成分の除去を行う。
具体的には、受信データ復号部18は、図4,5に示すように、I成分のキャリア復調データを8タップ移動平均のフィルタリングするデシメーションフィルタ181aと、その出力をダウンサンプルするダウンサンプル部182aと、その出力についてFIRフィルタを用いて低周波成分を除去する低周波成分除去部183aと、Q成分のキャリア復調データを8タップ移動平均のフィルタリングするデシメーションフィルタ181bと、その出力をダウンサンプルするダウンサンプル部182bと、その出力についてFIRフィルタを用いて低周波成分を除去する低周波成分除去部183bと、低周波成分除去部183aからの出力をRX用拡散符号(シリアル正転符号)で逆拡散する逆拡散処理部184aと、低周波成分除去部183aからの出力をRX用拡散符号(シリアル反転符号)で逆拡散する逆拡散処理部184bと、低周波成分除去部183bからの出力をRX用拡散符号(シリアル正転符号)で逆拡散する逆拡散処理部184cと、低周波成分除去部183bからの出力をRX用拡散符号(シリアル反転符号)で逆拡散する逆拡散処理部184dと、各逆拡散処理部184a〜dからの出力を分割累積処理する分割累積処理部185a〜dと、分割累積処理部185a〜dからの出力を加算して部分相関を算出する部分相関算出処理部186と、その出力を累積する累積処理部187と、その出力から符号bitを取り出し、受信データを出力する符号bit取り出し部189aと、分割累積処理部185a,cの出力を入力し、遅延検波を行う遅延検波処理部188と、その出力から符号bitを取り出し、同期ワードを出力する符号bit取り出し部189bとを備える。
受信データ復号部18が、低周波成分除去部183a,183bによるHPF処理を行う目的は、信号帯域内にCW(Continuous Wave:連続波)干渉波が入ってきた場合、その干渉波成分の除去を行うためである。
信号帯域内のため、同時に信号成分も除去されてしまうが、HPFのカットオフ周波数を信号帯域幅の影響の出ない一部分に留めることで、感度劣化につながらないようにしている。
本信号処理部では、チップレート32,768Hz(≒信号帯域幅)に対して、HPFのカットオフ周波数を約2.6kHzに設定している。
受信データ復号部18におけるフィルタリング処理後、スライディング相関処理により、逆拡散処理及び累積処理を行う。
微周波数ズレ検出と補正により、±32Hz精度までIFキャリア周波数ズレ量を低減したが、チップレートが32,768Hz、512チップ/bitの場合、ビットレートは64bpsであり、キャリア復調後の残留周波数成分の許容値は±16Hzとなるため、精度の追い込みがまだ不十分である。
そのため、上記相関処理(スライディング相関処理)では分割相関処理を実施する。理論上2分割で足りるが、本信号処理部ではマージンを見て、4分割の相関処理としている。
拡散変調部21で詳細に説明するが、ユーザデータの復号は、同期ワード/REFデータとの相対位置関係により判断する。
また、同時に同期ワード/REFデータ成分から同期ワードの検出を行う。検出は遅延検波処理にて行う。但し、分割相関処理を行っているため、通常の遅延検波処理ではなく、2段遅延検波処理となる。
[マッチドフィルタ部19:図6]
次に、マッチドフィルタ部19について図6を参照しながら説明する。図6は、マッチドフィルタ部の構成ブロック図である。
マッチドフィルタ部19は、キャリア復調データに対して、相関検出処理としてマッチドフィルタリングにて逆拡散処理、更に全加算処理を行う。
具体的には、マッチドフィルタ部19は、図6に示すように、RAM(Random Access Memory)読み出しアドレス生成部191から出力されるアドレスに従い、I成分のキャリア復調データを格納するDual-Port RAM のキャリア復調データ格納部192aと、RAM読み出しアドレス生成部191から出力されるアドレスに従い、Q成分のキャリア復調データを格納するDual-Port RAM のキャリア復調データ格納部192bと、拡散符号を分割して出力する拡散符号分割部193と、キャリア復調データ格納部192aから出力されたキャリア復調データを分割された拡散符号で逆拡散する逆拡散処理部194aと、キャリア復調データ格納部192bから出力されたキャリア復調データを分割された拡散符号で逆拡散する逆拡散処理部194bと、逆拡散処理部194aからの出力を累積演算する累積処理部195aと、逆拡散処理部194bからの出力を累積演算する累積処理部195bと、累積処理部195a,bからの出力を部分相関算出する部分相関算出処理部196と、部分相関算出処理部196からの出力を全加算する全加算処理部197と、部分相関算出処理部196からの出力を一時的に記憶し、シンボル同期信号により部分相関検出値として出力するシフトレジスタ198とを備えている。
粗周波数ズレ検出部23にて検出するIFキャリア周波数ズレの精度は1,024Hzのため、キャリア周波数補正した後のキャリア復調データでも±512Hzの誤差は残ってしまう。そのため、そのままフルチップ長(512チップ)でのマッチドフィルタリング処理をしても相関ピークの検出は不可能である。
周波数ズレ量は、±1/4ビットレート以上から感度劣化が起こる。本信号処理部の場合、32,768Hzチップレート、512チップ長/bitではビットレートが64bpsであるため、±16Hzが許容ズレ量となる。
対策として本信号処理部では、512チップを32分割して16チップ長毎に相関値を求め、それら32分割分の相関値を全加算することで、最終的な相関値を得るものである。つまり、分割相関を検出するものである。
こうすることにより、検出可能周波数ズレ量は±512Hzとなり、ピーク検出が可能となる。
マッチドフィルタ部19は、マッチドフィルタリング処理は、実際にはゲート規模低減のためキャリア復調データ格納部192a,192bではデュアルポートRAMを使用し、高速クロック処理にてパイプライン処理を行う。
相関検出処理を行った相関検出データ(相関検出値)は、相関ピーク検出部22へ供給する。
相関ピーク検出部22にてピークが検出された場合、その検出信号(シンボル同期信号)をトリガとして、シフトレジスタ198にて当該相関検出データをラッチし、微周波数ズレ検出部23へ供給する。
[拡散符号生成部20:図7]
次に、拡散符号生成部20について図7を参照しながら説明する。図7は、拡散符号生成部の構成ブロック図である。
拡散符号生成部20は、拡散変調、逆拡散処理用の拡散符号を生成する。
具体的には、拡散符号生成部20は、図7に示すように、拡散符号長指定信号、ステート指定信号、親機/子機フラグを入力して制御信号を出力する制御部201と、制御部201からの制御信号と符号生成用パラメータテーブル202からのパラメータによって拡散符号を生成し、RX用拡散符号(パラレル正転符号)を出力する符号生成部203と、制御部201からの制御信号によって符号生成部203からの拡散符号を入力して記憶し、更に記憶する拡散符号を出力するDual-Port RAM の符号格納部204と、制御部201からの制御信号により符号格納部204からの符号をTX用拡散符号(シリアル正転符号)又はRX用拡散符号(シリアル正転符号)を選択して出力する切替器(SEL)205aと、制御部201からの制御信号により符号格納部204からの符号をTX用拡散符号(シリアル反転符号)又はRX用拡散符号(シリアル反転符号)を選択して出力する切替器(SEL)205bとを備えている。
拡散符号生成部20は、システム起動時に512チップ長の拡散符号を生成し、符号格納部204へ格納する。
使用する拡散符号は、同期ワード/REFデータ用とユーザデータ用に2種類必要である。この2種類を別々のパラメータから生成することも可能だが、本信号処理部では1種類のパラメータにて生成した符号を正配列及び逆配列として使用することで全く違った符合として使用している。
つまり、SEL205aは、符号格納部204からTX用拡散符号(シリアル正転符号)又はRX用拡散符号(シリアル正転符号)の入力を受け、SEL205bは、符号格納部204から同じデータを反転したTX用拡散符号(シリアル反転符号)又はRX用拡散符号(シリアル反転符号)の入力を受け、制御部201からの制御信号でいずれかを選択出力している。
具体的には、RAMに格納した符号の読み出しアドレスを0から511の順に読み出す場合と、511から0の順に読み出す場合で別々の符号として活用している。こうすることで、格納するRAMの容量を1/2に低減できる。
[拡散変調部21:図8]
次に、拡散変調部21について図8を参照しながら説明する。図8は、拡散変調部の構成ブロック図である。
拡散変調部21は、同期ワード/REFデータの差動符号化処理を行い、その差動符号化処理した同期ワード/REFデータ及び送信ユーザデータの拡散変調処理を行う。
具体的には、拡散変調部21は、図8に示すように、同期ワード/REFデータを入力し、差動符号化処理を行う差動符号化処理部211と、送信データと拡散符号(反転符号)とを入力して拡散変調処理を行う拡散変調部212と、差動符号化処理部211からの差動符号化されたデータと拡散符号(正転符号)を入力して拡散変調処理を行い、同期ワード/REFデータ拡散変調信号を出力する拡散変調部213と、拡散変調処理部212からの拡散変調された信号と差動符号化処理部211からの差動符号化されたデータを入力し、拡散変調処理を行い、送信データ拡散変調信号を出力する拡散変調処理部214とを備えている。
[相関ピーク検出部22:図9]
次に、相関ピーク検出部22について図9を参照しながら説明する。図9は、相関ピーク検出部の構成ブロック図である。
相関ピーク検出部22は、図9に示すように、マッチドフィルタ部19からの相関検出値を入力し、1bit区間内の最大ピーク位置をカウンタ値で検出する1bit区間最大ピーク位置検出部221と、検出された最大ピーク位置のカウンタ値と以前の最大ピーク位置のカウンタ値を比較し、比較結果を出力する最大ピーク位置比較部222と、入力される比較結果から相関ピークが検出されたならシンボル同期信号(相関ピーク検出信号:同期検出信号)を外部及び制御部25に出力し、シンボル位相ズレについてのシンボル位相ズレ検出信号を微周波数ズレ検出部24に出力するシンボル同期信号生成部223と、フリーランのカウンタ値を出力するフリーランカウンタ224とを備えている。
相関ピーク検出部22は、マッチドフィルタ部19からの相関検出データに対して、以下の処理手順で相関ピーク検出を行う。
第1に、検出処理開始からフリーランカウンタ224を起動する。
フリーランカウンタ224は、256kHz/1bit長分=512チップ/bitでは4,096=12bitカウンタである。
第2に、1bit区間最大ピーク位置検出部221は、検出処理開始から1bit区間毎の最大相関値を検出し、最大値が更新される毎にカウンタ値をメモリに格納する処理を行う。
第3に、検出処理開始から2bit区間分の最大値の検出が完了してから、最大ピーク位置比較部222は、区間毎に2bitの区間における相関最大値のカウンタ値比較を行い、比較結果をシンボル同期信号生成部223に出力する。
シンボル同期信号生成部223は、比較結果が所定範囲内(±3〜4カウント程度)のズレであれば、信憑性の高い相関ピークと判断し、シンボル同期信号(相関ピーク検出信号)を送出する。
尚、シンボル同期信号は、マッチドフィルタ部19のシフトレジスタ198にも出力されるようになっている。
[粗周波数ズレ検出部23:図10]
次に、粗周波数ズレ検出部23について図10を参照しながら説明する。図10は、粗周波数ズレ検出部の構成ブロック図である。
粗周波数ズレ検出部23は、キャリア復調データに対して、LPF(Low Pass Filter)でノイズ除去を行い、ダウンサンプリング処理して、FFT演算を行って累積処理し、最大ピーク位置の検出を行い、粗周波数ズレ検出データを出力する。
粗周波数ズレ検出部23は、図10に示すように、I成分のキャリア復調データを入力し、LPFとなるFIRフィルタを用いてノイズ除去を行うノイズ除去部231aと、Q成分のキャリア復調データを入力し、LPFとなるFIRフィルタを用いてノイズ除去を行うノイズ除去部231bと、ノイズ除去したI成分をダウンサンプリング処理するダウンサンプル部232aと、ノイズ除去したQ成分をダウンサンプリング処理するダウンサンプル部232bと、ダウンサンプリング処理したI成分とQ成分についてFFT演算処理を行うFFT演算処理部233と、FFT演算結果を累積処理する演算結果累積処理部234と、累積処理結果から最大ピーク位置を検出する最大ピーク位置検出部235とを備えている。
ダウンサンプル部232a,232bにおいて、ノイズ除去後のデータに対しては、32,768Hzのダウンサンプリング処理を行う。
ダウンサンプル後のデータに対して、親機−子機のIFキャリア周波数ズレ量に応じた残留周波数成分の検出を行う。
残留周波数成分の検出は、32ポイントのFFT演算で行う。従って、検出周波数精度は、1,024Hzとなる。
本信号処理部では、検出精度を上げるため、複数回の検出結果の累計を取った上でピークの検出を行う。
1回の演算周期は、32/32,768≒1msecであり、最大32回までの累計を可能としている。
32回の累計演算を行った場合の検出感度は、理論上では約15dBアップする。
そして、検出した粗周波数ズレ量をキャリアデータ生成部16に供給する。
[微周波数ズレ検出部24:図11]
次に、微周波数ズレ検出部24について図11を参照しながら説明する。図11は、微周波数ズレ検出部の構成ブロック図である。
微周波数ズレ検出部24は、受信データ復号部18でのデータ復号処理を前に、分割相関処理による分割損(分割による感度劣化)の低減を目的に、周波数ズレ量をさらに少なくするため、高い精度の周波数検出を行う。
微周波数ズレ検出部24は、図11に示すように、部分相関検出値を入力し、FFT演算を行うFFT演算処理部241と、FFT演算結果から最大ピーク位置を検出して微周波数ズレ検出データを出力する最大ピーク位置検出部242とを備えている。
FFT演算処理部241は、粗周波数検出部23のFFT演算処理部233と同じ32ポイントのFFT演算処理を行うが、ここでは相関ピークが検出されたときの32分割相関処理データを入力して演算処理を行う。
粗周波数ズレの補正後もキャリア復調データには最大±512Hzの残留ズレ成分が残っており、ピークが検出されたときの32分割相関検出データにその残留ズレ成分が現れる。
そのため、ピークが検出されたときの当該相関データ(32分割分*I,Q成分=64ポイント)に対してFFT演算を行うことで、その残留ズレ分の周波数検出を行うことができる。
その際の検出精度は、64Hzとなる。何故なら、1分割分のサンプリング周期が16/32,768≒0.5msec、Δf=1/0.5msec*32=64Hzだからである。
ここで得られた微周波数ズレ値をキャリアデータ生成部16へ供給する。
尚、微周波数ズレ検出部24は、粗周波数ズレ検出部23と同じ32ポイントFFT演算回路のため、共用化が可能である。
[制御部25]
制御部25は、相関ピーク検出部22から同期検出信号を入力し、シンボル同期処理を行い、外部からの入力により相関ピーク検出部22及び粗周波数ズレ検出部23の動作タイミングを制御する。
[受信処理の流れ]
以下、受信処理の流れの概略を簡単に説明する。
第1に、受信処理開始にてADC制御部11を介してキャリア復調部15にてキャリア復調処理実施する。
第2に、キャリア復調処理データを粗周波数ズレ検出部23及びマッチドフィルタ部19へ供給し、粗周波数ズレ検出部23で粗周波数ズレ量検出を行い、同時にマッチドフィルタ部19で相関検出処理を、相関ピーク検出部22で相関ピーク検出処理を行う。
第3に、粗周波数ズレを検出した場合、キャリアデータ生成部16及びキャリア復調部15においてそのズレ量を補正し、再度相関ピーク検出処理を行う。
第4に、相関ピーク検出部22で相関ピークが検出された場合、そのピーク値に該当する分割相関の各検出値(32分割分、I,Q成分の計64ポイント)を微周波数ズレ検出部24に供給し、微周波数ズレ量の検出を行う。
第5に、微周波数ズレ量の検出結果から、再度、キャリアデータ生成部16及びキャリア復調部15においてIFキャリア周波数の補正を行った後、受信データ復号部18にて同期ワードの検出を行い、更に受信データ復号処理を行う。
以上が、本信号処理部における受信処理の概要である。
[本信号処理部の受信部における復調波形:図14−25]
次に、マッチドフィルタ部19で分割相関を行い、粗周波数ズレ検出部23及び微周波数ズレ検出部24を用いた周波数補正を行うことにより、IFキャリア周波数ズレ量に応じたI成分及びQ成分のキャリア復調データの波形と相関検出データの波形について図14〜図25を参照しながら説明する。図14は、IFキャリア周波数ズレ無し時のキャリア復調データ波形を示す図であり、図15は、IFキャリア周波数ズレ無し時の相関検出データ波形を示す図であり、図16は、IFキャリア周波数ズレ=16Hz時のキャリア復調データ波形を示す図であり、図17は、IFキャリア周波数ズレ=16Hz時の相関検出データ波形を示す図であり、図18は、IFキャリア周波数ズレ=32Hz時のキャリア復調データ波形を示す図であり、図19は、IFキャリア周波数ズレ=32Hz時の相関検出データ波形を示す図であり、図20は、IFキャリア周波数ズレ=48Hz時のキャリア復調データ波形を示す図であり、図21は、IFキャリア周波数ズレ=48Hz時の相関検出データ波形を示す図であり、図22は、IFキャリア周波数ズレ=64Hz時のキャリア復調データ波形を示す図であり、図23は、IFキャリア周波数ズレ=64Hz時の相関検出データ波形を示す図であり、図24は、IFキャリア周波数ズレ=512Hz時のキャリア復調データ波形を示す図であり、図25は、IFキャリア周波数ズレ=512Hz時の相関検出データ波形を示す図である。
まず、図14、16,18,20,22,24では、IFキャリア周波数ズレ量に応じたI成分のキャリア復調データの波形とQ成分のキャリア復調データの波形を示している。
また、図15,17,19,21,23,25では、IFキャリア周波数ズレ量に応じた32分割相関検出処理した相関検出データ波形と比較のために非分割相関検出処理を行った相関検出データ波形を示している。
図14〜25に示すように、IFキャリア周波数ズレ量が大きくなるに従い、非分割相関検出処理では相関ピークが検出できなくなるものであり、特に、IFキャリア周波数ズレ=64Hz、512Hzになると、非分割相関検出処理では相関ピークの検出が不能となる。
これに対して、本信号処理部における32分割相関検出処理では、IFキャリア周波数ズレ=512Hzであっても、相関ピークを検出することができる。
本信号処理部の分割相関検出処理を行うことで、周波数検出が可能となり、更に、非分割相関検出処理の構成に比べて、短時間で演算可能で、回路規模を小型化できるものである。
ただし、分割相関検出処理を行うことで、32分割の場合、4dB程度のピーク検出感度の劣化が発生する。劣化要因は受信部での復調処理波形でも分かる通り、分割分の無相関領域ノイズが加算されてしまうためである。この場合、ピーク値は変わらないが、ノイズ量が多くなるため、S/N(Signal/Noise)が劣化してしまう。しかし、その劣化要因を差し引いても演算処理時間の短縮及び演算処理回路規模の大幅減少という効果が得られるものである。
[実施の形態の効果]
本信号処理部及び無線機によれば、マッチドフィルタ部がキャリア復調データに対して、複数に分割して部分相関検出処理として逆拡散処理、累積演算処理を行い、更に部分相関検出処理の結果について全加算処理を行い、相関検出データを出力し、相関ピーク検出部が相関検出データから相関ピークを検出して、相関ピークの位置情報を出力し、粗周波数ズレ検出部がキャリア復調データに対してキャリア周波数ズレ量に応じた周波数成分を検出し、周波数ズレ量をキャリアデータ生成部に出力し、微周波数検出部が相関ピーク検出時の相関検出データから周波数ズレ量を少なくする微周波数ズレ量をキャリアデータ生成部に出力するようにしているので、相関検出を行う場合、部分相関検出処理を用いることで、小規模の演算回路で短時間に周波数検出を行うことができる効果がある。
また、本信号処理部及び無線機によれば、マッチドフィルタ部におけるキャリア復調データを格納するキャリア復調データ格納部に、デュアルポートRAMを使用し、高速クロック処理にてパイプライン処理を行うようにしているので、相関検出を行う場合、小規模の演算回路で短時間に周波数検出を行うことができる効果がある。
本発明は、相関検出を行う場合、小規模の演算回路で短時間に周波数検出を行うことができる信号処理部及び無線機に好適である。
本発明の実施の形態に係る信号処理部の構成ブロック図である。 キャリア復調部の構成ブロック図である。 キャリアデータ生成部の構成ブロック図である。 受信データ復号部前段の構成ブロック図である。 受信データ復号部後段の構成ブロック図である。 マッチドフィルタ部の構成ブロック図である。 拡散符号生成部の構成ブロック図である。 拡散変調部の構成ブロック図である。 相関ピーク検出部の構成ブロック図である。 粗周波数ズレ検出部の構成ブロック図である。 微周波数ズレ検出部の構成ブロック図である。 従来の双方向無線システムの概略図である。 従来の信号処理部の構成ブロック図である。 IFキャリア周波数ズレ無し時のキャリア復調データ波形を示す図である。 IFキャリア周波数ズレ無し時の相関検出データ波形を示す図である。 IFキャリア周波数ズレ=16Hz時のキャリア復調データ波形を示す図である。 IFキャリア周波数ズレ=16Hz時の相関検出データ波形を示す図である。 IFキャリア周波数ズレ=32Hz時のキャリア復調データ波形を示す図である。 IFキャリア周波数ズレ=32Hz時の相関検出データ波形を示す図である。 IFキャリア周波数ズレ=48Hz時のキャリア復調データ波形を示す図である。 IFキャリア周波数ズレ=48Hz時の相関検出データ波形を示す図である。 IFキャリア周波数ズレ=64Hz時のキャリア復調データ波形を示す図である。 IFキャリア周波数ズレ=64Hz時の相関検出データ波形を示す図である。 IFキャリア周波数ズレ=512Hz時のキャリア復調データ波形を示す図である。 IFキャリア周波数ズレ=512Hz時の相関検出データ波形を示す図である。
符号の説明
1…無線機(親)、 2…無線機(子)、 11…ADC制御部、 12…AGC部、 13…APC/AFC制御部、 14…DAC制御部、 15…キャリア復調部、 16…キャリアデータ生成部、 17…キャリア変調部、 18,18′…受信データ復号部、 19…マッチドフィルタ部、 20,20′…拡散符号生成部、 21,21′…拡散変調部、 22,22′…相関ピーク検出部、 23,23′…粗周波数ズレ検出部、 24,24′…微周波数ズレ検出部、 25…制御部、 151…IFキャリア変調処理部、 152…高周波成分除去部、 153…ダウンサンプル部、 161…AFC調整部、 162…インデックスカウンタ、 163…アドレスデコーダ、164…正弦波テーブル、 181…デジメーションフィルタ、 182…ダウンサンプル部、 183…低周波成分除去部、 184…逆拡散処理部、 185…分割累積処理部、 186…部分相関算出処理部、 187…累積処理部、 188…遅延検波処理部、 189…符号bit取り出し部、 191…RAM読み出しアドレス生成部、 192…キャリア復調データ格納部、 193…拡散符号分割部、 194…逆拡散処理部、 195…累積処理部、 196…部分相関算出処理部、 197…全加算処理部、 198…シフトレジスタ、 201…制御部、 202…符号生成用パラメータテーブル、 203…符号生成部、 204…符号格納部、 205…SEL、 211…差動符号化処理部、 212,213,214…拡散変調処理部、 221…1bit区間最大ピーク位置検出部、 222…最大ピーク位置比較部、 223…シンボル同期信号生成部、 224…フリーランカウンタ、 231…ノイズ除去部、 232…ダウンサンプル部、 233…FFT演算処理部、 234…演算結果累積処理部、 235…最大ピーク位置検出部、 241…FFT演算処理部、 242…最大ピーク位置検出部

Claims (6)

  1. 無線機に用いられる信号処理部において、
    入力される周波数ズレ量に応じて周波数補正を行い、キャリアデータを生成するキャリアデータ生成部と、
    前記キャリアデータに基づいて受信信号をキャリア復調し、キャリア復調データを出力するキャリア復調部と、
    前記キャリア復調データに対して、複数に分割して部分相関検出処理として逆拡散処理、累積演算処理を行って複数分割の相関値を算出し、更に前記複数分割の相関について全加算処理を行い、相関検出データを出力すると共に前記複数分割の相関値を相関ピークの検出によって部分相関検出値として出力するマッチドフィルタ部と、
    前記相関検出データから相関ピークを検出し、相関ピークの位置情報を出力する相関ピーク検出部と、
    前記キャリア復調データに対して高速フーリェ変換演算を行い、キャリア周波数ズレ量に応じた周波数成分を検出し、周波数ズレ量を前記キャリアデータ生成部に出力する粗周波数ズレ検出部と、
    前記部分相関検出値に対して高速フーリェ変換演算を行い、周波数ズレ量を少なくする微周波数ズレ量を前記キャリアデータ生成部に出力する微周波数検出部と、
    前記相関ピークの位置情報を入力し、前記相関ピーク検出部と前記粗周波数ズレ検出部における動作タイミングとなる処理クロックを調整する制御部とを有することを特徴とする信号処理部。
  2. マッチドフィルタ部は、
    同相成分のキャリア復調データを格納する第1のキャリア復調データ格納部と、
    直交成分のキャリア復調データを格納する第2のキャリア復調データ格納部と、
    拡散符号を分割して出力する拡散符号分割部と、
    前記第1のキャリア復調データ格納部から出力されたキャリア復調データを分割された拡散符号で逆拡散する第1の逆拡散処理部と、
    前記第2のキャリア復調データ格納部から出力されたキャリア復調データを分割された拡散符号で逆拡散する第2の逆拡散処理部と、
    前記第1の逆拡散処理部からの出力を累積演算する第1の累積処理部と、
    前記第2の逆拡散処理部からの出力を累積演算する第2の累積処理部と、
    前記第1及び前記第2の累積処理部からの出力を部分相関算出する部分相関算出処理部と、
    前記部分相関算出処理部からの出力を全加算する全加算処理部と、
    前記部分相関算出処理部からの出力を一時的に記憶し、外部から入力される相関ピークの位置情報となるシンボル同期信号により部分相関検出値として微周波数ズレ検出部に出力するシフトレジスタとを有することを特徴とする請求項1記載の信号処理部。
  3. 第1及び第2のキャリア復調データ格納部は、デュアルポートRAMを使用し、高速クロック処理にてパイプライン処理を行うことを特徴とする請求項2記載の信号処理部。
  4. マッチドフィルタ部は、32分割の部分相関検出処理を行い、
    粗周波数ズレ検出部は、キャリア復調データに対してノイズ除去を行い、ダウンサンプリング処理して32ポイントの高速フーリェ変換演算を行い、
    微周波数ズレ検出部は、相関ピーク検出部で相関ピークが検出されたときの32分割相関値について32ポイントの高速フーリェ変換演算を行うことを特徴とする請求項1乃至3のいずれか記載の信号処理部。
  5. 粗周波数ズレ検出部における高速フーリェ変換演算を行う演算回路と微周波数ズレ検出部における高速フーリェ変換演算を行う演算回路とを共用としたことを特徴とする請求項4記載の信号処理部。
  6. 請求項1乃至5のいずれか記載の信号処理部を備えることを特徴とする無線機。
JP2007010653A 2007-01-19 2007-01-19 信号処理部及び無線機 Expired - Fee Related JP4215168B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2007010653A JP4215168B2 (ja) 2007-01-19 2007-01-19 信号処理部及び無線機
PCT/JP2007/074138 WO2008087818A1 (ja) 2007-01-19 2007-12-14 信号処理部及び無線機
US12/382,158 US8233519B2 (en) 2007-01-19 2009-03-10 Signal processing unit and wireless communication device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007010653A JP4215168B2 (ja) 2007-01-19 2007-01-19 信号処理部及び無線機

Publications (3)

Publication Number Publication Date
JP2008177944A JP2008177944A (ja) 2008-07-31
JP2008177944A5 JP2008177944A5 (ja) 2008-11-13
JP4215168B2 true JP4215168B2 (ja) 2009-01-28

Family

ID=39635823

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007010653A Expired - Fee Related JP4215168B2 (ja) 2007-01-19 2007-01-19 信号処理部及び無線機

Country Status (3)

Country Link
US (1) US8233519B2 (ja)
JP (1) JP4215168B2 (ja)
WO (1) WO2008087818A1 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4224105B2 (ja) * 2007-01-19 2009-02-12 日本電波工業株式会社 信号処理部及び無線機
US8275077B1 (en) * 2010-10-13 2012-09-25 The United States Of America As Represented By The Director, National Security Agency Coherent demodulation of ais-GMSK signals in co-channel

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5608722A (en) * 1995-04-03 1997-03-04 Qualcomm Incorporated Multi-user communication system architecture with distributed receivers
JP2001094471A (ja) * 1999-09-24 2001-04-06 Fujitsu Ltd 受信機
JP2001177436A (ja) * 1999-12-15 2001-06-29 Nec Corp 移動通信システムにおけるafc制御装置及びその方法並びにそれを使用した移動通信機
JP3464645B2 (ja) * 2000-08-30 2003-11-10 松下電器産業株式会社 無線受信装置
JP2004214960A (ja) 2002-12-27 2004-07-29 Sony Corp Ofdm復調装置
JP4346465B2 (ja) * 2003-09-29 2009-10-21 三洋電機株式会社 受信方法および装置
US7545870B1 (en) * 2004-04-14 2009-06-09 Panasonic Corporation Reception device
JP4031003B2 (ja) * 2005-03-03 2008-01-09 日本電波工業株式会社 微弱電力によるスペクトル拡散通信方法及びシステム、高周波無線機
JP2006261985A (ja) * 2005-03-16 2006-09-28 Mitsubishi Electric Corp スペクトル拡散通信用受信機
US8139680B2 (en) * 2007-01-12 2012-03-20 General Dynamics C4 Systems, Inc. Signal acquisition methods and apparatus in wireless communication systems
JP4224105B2 (ja) * 2007-01-19 2009-02-12 日本電波工業株式会社 信号処理部及び無線機

Also Published As

Publication number Publication date
WO2008087818A1 (ja) 2008-07-24
JP2008177944A (ja) 2008-07-31
US20090196331A1 (en) 2009-08-06
US8233519B2 (en) 2012-07-31

Similar Documents

Publication Publication Date Title
JP4224105B2 (ja) 信号処理部及び無線機
JP4837403B2 (ja) 同期タイミング検出装置、受信装置、及び同期タイミング検出方法
JP4120237B2 (ja) 復調装置及び受信装置
JP5310333B2 (ja) 受信装置、信号処理方法、およびプログラム
JP2008543119A (ja) 改良型精密座標回転による数値計算(cordic)プロセッサ
JP4916962B2 (ja) 信号処理部及び無線機
JP5744503B2 (ja) データの受信率を改善するための受信データの補正方法及びその受信モデム回路
JP2016522604A (ja) デジタル無線伝送処理
JP4215169B2 (ja) 無線機
JP4215168B2 (ja) 信号処理部及び無線機
JP5354293B2 (ja) 位相同期装置および位相同期方法
TWI514781B (zh) 資料處理單元與包括資料處理單元之信號接收機
JP4716032B2 (ja) ディジタル無線受信装置
KR20010003618A (ko) 주파수 옵셋 및 위상 에러를 동시에 줄이는 반송파 주파수 복구 방법 및 장치
JP2009010463A (ja) 信号処理部及び無線機
JP3683550B2 (ja) 二値化回路、無線通信装置および二値化方法
EP4162659A1 (en) Frequency offset estimation
WO2021255108A1 (en) Demodulating frequency-modulated signals
CN116505978B (zh) 一种蓝牙信号的处理方法、装置、电子设备及存储介质
KR20060015306A (ko) 수신된 데이터의 위상을 추적하는 위상 추적기, 이러한위상 추적기를 포함하는 시스템, 디바이스, 프로세서, 위상추적 방법 및 프로세서 프로그램 제품
JP2009135844A (ja) 周波数制御装置、周波数制御方法、及び、プログラム
CN112187293A (zh) 确定零中频无线接收机校正参数方法和零中频无线接收机
WO2005099205A1 (en) Method and apparatus for robust automatic frequency control in cdma systems with constant pilot signals
EP1246421B1 (fr) Récepteur de signaux modulés en fréquence avec démodulateur numérique
JP2007189654A (ja) Afc回路

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20080930

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20080930

A871 Explanation of circumstances concerning accelerated examination

Free format text: JAPANESE INTERMEDIATE CODE: A871

Effective date: 20080930

TRDD Decision of grant or rejection written
A975 Report on accelerated examination

Free format text: JAPANESE INTERMEDIATE CODE: A971005

Effective date: 20081015

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20081021

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20081029

R150 Certificate of patent or registration of utility model

Ref document number: 4215168

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111114

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111114

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111114

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111114

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121114

Year of fee payment: 4

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121114

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131114

Year of fee payment: 5

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees