JP4065717B2 - デジタルオーディオ信号受信装置 - Google Patents

デジタルオーディオ信号受信装置 Download PDF

Info

Publication number
JP4065717B2
JP4065717B2 JP2002127498A JP2002127498A JP4065717B2 JP 4065717 B2 JP4065717 B2 JP 4065717B2 JP 2002127498 A JP2002127498 A JP 2002127498A JP 2002127498 A JP2002127498 A JP 2002127498A JP 4065717 B2 JP4065717 B2 JP 4065717B2
Authority
JP
Japan
Prior art keywords
digital audio
audio signals
signal
audio signal
subcode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2002127498A
Other languages
English (en)
Other versions
JP2003324362A (ja
Inventor
啓司 山灰
智之 外村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Corp
Panasonic Holdings Corp
Original Assignee
Panasonic Corp
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corp, Matsushita Electric Industrial Co Ltd filed Critical Panasonic Corp
Priority to JP2002127498A priority Critical patent/JP4065717B2/ja
Publication of JP2003324362A publication Critical patent/JP2003324362A/ja
Application granted granted Critical
Publication of JP4065717B2 publication Critical patent/JP4065717B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Circuits Of Receivers In General (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、複数のデジタルオーディオ信号を受信するデジタルオーディオ受信装置に関する。
【0002】
【従来の技術】
従来のデジタルオーディオ受信装置として、一般に、図5に示す構成のものが知られている。図5に示された従来のデジタルオーディオ受信装置は、複数のデジタルオーディオ信号を入力する複数の入力端子10と、予め設定された入力端子に入力された1つのデジタルオーディオ信号からクロック信号を生成するクロック信号生成手段20と、生成されたクロック信号の予め設定されたタイミングで複数のデジタルオーディオ信号をそれぞれ受信し、受信された複数のデジタルオーディオ信号から複数のオーディオデータをそれぞれ復調するオーディオデータ復調手段30と、復調されたオーディオデータを出力する複数の出力端子40とを備え、予め設定された入力端子に入力された1つのデジタルオーディオ信号からクロック信号を生成し、生成されたクロック信号に同期して複数のデジタルオーディオ信号を受信し、受信された複数のデジタルオーディオ信号から複数のオーディオデータをそれぞれ復調するようになっている。
【0003】
【発明が解決しようとする課題】
しかしながら、このような従来のデジタルオーディオ信号受信装置の構成では、入力端子10に入力されるデジタルオーディオ信号からクロック信号を生成するようになっており、入力端子10にデジタルオーディオ信号が入力されないときには、クロック信号が生成できないので、入力された複数のデジタルオーディオ信号から複数のオーディオデータを復調することができないという問題があった。
【0004】
本発明は、このような問題を解決するためになされたもので、複数の入力端子に入力された複数のデジタルオーディオ信号から1つのデジタルオーディオ信号を選択し、選択された1つのデジタルオーディオ信号をソース信号としてクロック信号を生成し、生成されたクロック信号に基いて複数のデジタルオーディオ信号からオーディオデータを復調するデジタルオーディオ信号受信装置を提供することを目的としている。
【0005】
【課題を解決するための手段】
【0006】
本発明のデジタルオーディオ信号受信装置は、複数のデジタルオーディオ信号を入力する複数の入力端子と、複数の入力端子に入力された前記複数のデジタルオーディオ信号に誤りが含まれるか否かをそれぞれ判定する誤り判定手段と、誤りが含まれないと判定された前記デジタルオーディオ信号から1つのデジタルオーディオ信号を選択する信号選択手段と、選択された前記1つのデジタルオーディオ信号からクロック信号を生成するクロック信号生成手段と、生成された前記クロック信号の予め設定されたタイミングで前記複数のデジタルオーディオ信号をそれぞれ受信し、受信された前記複数のデジタルオーディオ信号から複数のオーディオデータをそれぞれ復調するオーディオデータ復調手段とを備える構成を有している。この構成により、複数の入力端子に入力された複数のデジタルオーディオ信号に誤りが含まれるか否かをそれぞれ判定してから、誤りの含まれないデジタルオーディオ信号を1つ選択し、選択された1つのデジタルオーディオ信号をソース信号としてクロック信号を生成するので、生成されたクロック信号に基いて複数のデジタルオーディオ信号からオーディオデータを復調することができる。
【0007】
また、本発明のデジタルオーディオ信号受信装置は、複数のデジタルオーディオ信号を入力する複数の入力端子と、前記複数のデジタルオーディオ信号がサブコードを有し、前記複数のデジタルオーディオ信号から予め設定されたサブコードをそれぞれ検出するサブコード検出手段と、サブコードが検出されたデジタルオーディオ信号から1つのデジタルオーディオ信号を選択する信号選択手段と、選択された1つのデジタルオーディオ信号からクロック信号を生成するクロック信号生成手段と、生成された前記クロック信号の予め設定されたタイミングで前記複数のデジタルオーディオ信号をそれぞれ受信し、受信された前記複数のデジタルオーディオ信号から複数のオーディオデータをそれぞれ復調するオーディオデータ復調手段とを備える構成を有している。この構成により、複数の入力端子に入力された複数のデジタルオーディオ信号に含まれるサブコードを検出してから、予め設定されたサブコードを含むデジタルオーディオ信号を1つ選択し、選択された1つのデジタルオーディオ信号をソース信号としてクロック信号を生成するので、生成されたクロック信号に基いて複数のデジタルオーディオ信号からオーディオデータを復調することができる。
【0012】
また、本発明のデジタルオーディオ信号受信装置は、前記誤り判定手段が、前記複数の入力端子に入力された複数のデジタルオーディオ信号のパリティをそれぞれ検査するパリティ検査部と、検査された検査結果に基いて前記複数のデジタルオーディオ信号に誤りが含まれるか否かをそれぞれ判定する誤り判定部とを備える構成を有している。この構成により、複数の入力端子に入力された複数のデジタルオーディオ信号のパリティをそれぞれ検出するので、誤りが含まれていないデジタルオーディオ信号を選択することができる。
【0013】
また、本発明のデジタルオーディオ信号受信装置は、前記サブコード検出手段が、前記複数のデジタルオーディオ信号に含まれる前記サブコードをそれぞれ検出するサブコード検出部と、前記サブコードの条件を設定するサブコード条件設定手段と、検出された前記サブコードが予め設定されたサブコードの条件に一致するのか否かをそれぞれ判定する条件判定手段とを備える構成を有している。この構成により、複数のデジタルオーディオ信号に含まれるサブコードと予め設定されたサブコードの条件に一致するデジタルオーディオ信号を検出するので、予め設定されたサブコードを含むデジタルオーディオ信号を選択することができる。
【0014】
【発明の実施の形態】
以下、本発明の実施の形態のデジタルオーディオ信号受信装置について、図面を参照しながら説明する。
【0015】
(実施の形態1)
図1は、本発明の第1の実施の形態のデジタルオーディオ信号受信装置100のブロック図である。
【0016】
図1に示された本発明の第1の実施の形態のデジタルオーディオ信号受信装置100は、複数のAES/EBUデジタルオーディオ信号を入力する複数の入力端子110と、これら複数の入力端子110に複数のAES/EBUデジタルオーディオ信号が入力されたか否かをそれぞれ判定する入力判定手段120と、判定された判定結果に基づいて入力されたAES/EBUデジタルオーディオ信号から1つのAES/EBUデジタルオーディオ信号を選択信号選択手段130と、選択された1つのAES/EBUデジタルオーディオ信号からクロック信号を生成するクロック信号生成手段140と、生成されたクロック信号の予め設定された複数のタイミングで複数のAES/EBUデジタルオーディオ信号を受信し、受信された複数のAES/EBUデジタルオーディオ信号から複数のオーディオデータを復調するオーディオデータ復調手段150と、復調されたオーディオデータを出力する複数の出力端子160とを備えている。
【0017】
ここで、AES/EBUとは、音響技術専門機関(Audio Engineering Society)とヨーロッパ放送連合(European Broadcast Union)とにより統一されたプロフェッショナル・デジタルオーディオ信号の伝送に関する統一規格であり、この統一規格に準拠するデジタルオーディオ信号をAES/EBUデジタルオーディオ信号という。
【0018】
また、複数のAES/EBUデジタルオーディオ信号が、ハイレベル状態とローレベル状態とを含む複数の状態を有し、入力判定手段120が、複数のAES/EBUデジタルオーディオ信号のハイレベル状態とローレベル状態との間の状態変化をそれぞれ検出する状態変化検出部121と、検出された検出結果に基づいて複数の入力端子に複数のAES/EBUデジタルオーディオ信号がそれぞれ入力されたか否かを判定する信号判定部122とを備えている。
【0019】
また、入力判定手段120が、複数のAES/EBUデジタルオーディオ信号のローレベル状態からハイレベル状態に立上る状態変化をそれぞれ検出する立上り検出部123と、検出された検出結果に基づいて複数の入力端子に複数のAES/EBUデジタルオーディオ信号がそれぞれ入力されたか否かを判定する信号判定部124とを備え、複数のAES/EBUデジタルオーディオ信号のローレベル状態からハイレベル状態に立上る状態変化のみを検出するよう構成してもよい。
【0020】
また、入力判定手段120が、複数のAES/EBUデジタルオーディオ信号のハイレベル状態からローレベル状態に立下る状態変化をそれぞれ検出する立下り検出部124と、検出された検出結果に基づいて複数の入力端子に複数のAES/EBUデジタルオーディオ信号がそれぞれ入力されたか否かを判定する信号判定部125とを備え、複数のAES/EBUデジタルオーディオ信号のハイレベル状態からローレベル状態に立下る状態変化のみを検出するよう構成してもよい。
【0021】
次に、本発明の第1の実施の形態のデジタルオーディオ信号受信装置100の動作を説明する。
【0022】
まず、入力判定手段120により、複数の入力端子110に複数のAES/EBUデジタルオーディオ信号が入力されたか否かがそれぞれ判定される。次いで、信号選択手段130により、判定された判定結果に基づいて入力されたAES/EBUデジタルオーディオ信号から1つのAES/EBUデジタルオーディオ信号が選択される。次いで、クロック信号生成手段140により、選択された1つのAES/EBUデジタルオーディオ信号からクロック信号が生成される。次いで、オーディオデータ復調手段150により、生成されたクロック信号の予め設定された複数のタイミングで複数のAES/EBUデジタルオーディオ信号を受信し、受信された複数のAES/EBUデジタルオーディオ信号から複数のオーディオデータを復調し、復調されたオーディオデータが複数の出力端子160にそれぞれ出力される。
【0023】
また、入力判定手段120では、状態変化検出部121により、複数のAES/EBUデジタルオーディオ信号のハイレベル状態とローレベル状態との間の状態変化がそれぞれ検出され、次いで、信号判定部122により、検出された検出結果に基づいて複数の入力端子に複数のAES/EBUデジタルオーディオ信号がそれぞれ入力されたか否かが判定される。
【0024】
以上のように、本発明の第1の実施の形態のデジタルオーディオ信号受信装置は、複数の入力端子に入力された複数のデジタルオーディオ信号から1つのデジタルオーディオ信号を選択するので、選択されたデジタルオーディオ信号からクロック信号を生成し、生成されたクロック信号に同期して複数のデジタルオーディオ信号を受信し、受信された複数のデジタルオーディオ信号からオーディオデータを復調することができる。
【0025】
(実施の形態2)
図2は、本発明の第2の実施の形態のデジタルオーディオ信号受信装置のブロック図である。
【0026】
図2に示された本発明の第2の実施の形態のデジタルオーディオ信号受信装置200は、複数のAES/EBUデジタルオーディオ信号を入力する複数の入力端子110と、これら複数の入力端子110に入力された複数のAES/EBUデジタルオーディオ信号に誤りが含まれるか否かをそれぞれ判定する誤り判定手段220と、誤りが含まれないと判定されたAES/EBUデジタルオーディオ信号から1つのAES/EBUデジタルオーディオ信号を選択する信号選択手段230と、選択された1つのAES/EBUデジタルオーディオ信号からクロック信号を生成するクロック信号生成手段240と、生成されたクロック信号の予め設定されたタイミングで複数のAES/EBUデジタルオーディオ信号をそれぞれ受信し、受信された複数のAES/EBUデジタルオーディオ信号から複数のオーディオデータをそれぞれ復調するオーディオデータ復調手段250と、復調されたオーディオデータを出力する複数の出力端子160とを備えている。
【0027】
また、誤り判定手段220が、複数の入力端子に入力された複数のAES/EBUデジタルオーディオ信号のパリティをそれぞれ検査するパリティ検査部221と、検査された検査結果に基いて複数のAES/EBUデジタルオーディオ信号に誤りが含まれるか否かをそれぞれ判定する誤り判定部222とを備えている。
【0028】
次に、本発明の第2の実施の形態のデジタルオーディオ信号受信装置200の動作を説明する。
【0029】
まず、誤り判定手段220により、複数の入力端子110に入力された複数のAES/EBUデジタルオーディオ信号に誤りが含まれるか否かがそれぞれ判定される。次いで、信号選択手段230により、判定された判定結果に基づいて入力されたAES/EBUデジタルオーディオ信号から1つのAES/EBUデジタルオーディオ信号が選択される。次いで、クロック信号生成手段240により、選択された1つのAES/EBUデジタルオーディオ信号からクロック信号が生成される。次いで、オーディオデータ復調手段250により、生成されたクロック信号の予め設定された複数のタイミングで複数のAES/EBUデジタルオーディオ信号を受信し、受信された複数のAES/EBUデジタルオーディオ信号から複数のオーディオデータを復調し、復調されたオーディオデータが複数の出力端子160にそれぞれ出力される。
【0030】
以上のように、本発明の第2の実施の形態のデジタルオーディオ信号受信装置は、複数の入力端子に入力された複数のデジタルオーディオ信号から1つのデジタルオーディオ信号を選択するとき、選択された1つのデジタルオーディオ信号のパリティを検査し、符号誤りがないことを判定するので、符号誤りのないデジタルオーディオ信号からクロック信号を生成し、生成されたクロック信号に同期して複数のデジタルオーディオ信号を受信し、受信された複数のデジタルオーディオ信号からオーディオデータを復調することができる。
【0031】
(実施の形態3)
図3は、本発明の第3の実施の形態のデジタルオーディオ信号受信装置のブロック図である。
【0032】
図3に示された本発明の第3の実施の形態のデジタルオーディオ信号受信装置300は、複数のAES/EBUデジタルオーディオ信号を入力する複数の入力端子110と、複数のAES/EBUデジタルオーディオ信号がサブコードを有し、入力された複数のAES/EBUデジタルオーディオ信号から予め設定されたサブコードをそれぞれ検出するサブコード検出手段320と、サブコードが検出されたAES/EBUデジタルオーディオ信号から1つのAES/EBUデジタルオーディオ信号を選択する信号選択手段330と、選択された1つのAES/EBUデジタルオーディオ信号からクロック信号を生成するクロック信号生成手段340と、生成されたクロック信号の予め設定されたタイミングで複数のAES/EBUデジタルオーディオ信号をそれぞれ受信し、受信された複数のAES/EBUデジタルオーディオ信号から複数のオーディオデータをそれぞれ復調するオーディオデータ復調手段350と、復調されたオーディオデータを出力する複数の出力端子160とを備えている。
【0033】
また、サブコード検出手段320が、複数のAES/EBUデジタルオーディオ信号に含まれるサブコードをそれぞれ検出するサブコード検出部321と、サブコードの条件を設定するサブコード条件設定部322と、検出されたサブコードが予め設定されたサブコードの条件に一致するのか否かをそれぞれ判定する条件判定部323とを備えている。
【0034】
次に、本発明の第3の実施の形態のデジタルオーディオ信号受信装置300の動作を説明する。
【0035】
まず、サブコード検出手段320により、入力端子110に入力された複数のAES/EBUデジタルオーディオ信号から予め設定されたサブコードがそれぞれ検出される。次いで、信号選択手段330により、判定された判定結果に基づいて入力されたAES/EBUデジタルオーディオ信号から1つのAES/EBUデジタルオーディオ信号が選択される。次いで、クロック信号生成手段340により、選択された1つのAES/EBUデジタルオーディオ信号からクロック信号が生成される。次いで、オーディオデータ復調手段350により、生成されたクロック信号の予め設定された複数のタイミングで複数のAES/EBUデジタルオーディオ信号を受信し、受信された複数のAES/EBUデジタルオーディオ信号から複数のオーディオデータを復調し、復調されたオーディオデータが複数の出力端子160にそれぞれ出力される。
【0036】
以上のように、本発明の第3の実施の形態のデジタルオーディオ信号受信装置は、入力された複数のデジタルオーディオ信号に予め設定されたサブコードが含まれるか否かを判定するので、予め設定されたサブコードが含まれる1つのデジタルオーディオ信号を選択し、予め設定されたサブコードが含まれるデジタルオーディオ信号からクロック信号を生成し、生成されたクロック信号に同期して複数のデジタルオーディオ信号を受信し、オーディオデータを復調することができる。
【0037】
(実施の形態4)
図4は、本発明の第4の実施の形態のデジタルオーディオ信号受信装置のブロック図である。
【0038】
図4に示された本発明の第4の実施の形態のデジタルオーディオ信号受信装置400は、複数のAES/EBUデジタルオーディオ信号を入力する複数の入力端子110と、これら複数の入力端子110に入力された複数のAES/EBUデジタルオーディオ信号から1つのAES/EBUデジタルオーディオ信号を選択するよう設定する信号設定手段420と、設定された1つのAES/EBUデジタルオーディオ信号を選択する信号選択手段430と、選択された1つのAES/EBUデジタルオーディオ信号からクロック信号を生成するクロック信号生成手段440と、生成されたクロック信号の予め設定されたタイミングで複数のAES/EBUデジタルオーディオ信号をそれぞれ受信し、受信された複数のAES/EBUデジタルオーディオ信号から複数のオーディオデータをそれぞれ復調するオーディオデータ復調手段450と、復調されたオーディオデータを出力する複数の出力端子160とを備えている。
【0039】
次に、本発明の第4の実施の形態のデジタルオーディオ信号受信装置400の動作を説明する。
【0040】
まず、信号設定手段420により、入力端子110に入力された複数のAES/EBUデジタルオーディオ信号から1つのAES/EBUデジタルオーディオ信号が選択されるよう設定する。次いで、信号選択手段430により、設定に基づいて入力されたAES/EBUデジタルオーディオ信号から1つのAES/EBUデジタルオーディオ信号が選択される。次いで、クロック信号生成手段440により、選択された1つのAES/EBUデジタルオーディオ信号からクロック信号が生成される。次いで、オーディオデータ復調手段450により、生成されたクロック信号の予め設定された複数のタイミングで複数のAES/EBUデジタルオーディオ信号を受信し、受信された複数のAES/EBUデジタルオーディオ信号から複数のオーディオデータを復調し、復調されたオーディオデータが複数の出力端子160にそれぞれ出力される。
【0041】
以上のように、本発明の第4の実施の形態のデジタルオーディオ信号受信装置は、入力された複数のデジタルオーディオ信号から1つのデジタルオーディオ信号を選択するよう設定するので、設定されたデジタルオーディオ信号からクロック信号を生成し、生成されたクロック信号に同期して複数のデジタルオーディオ信号を受信し、オーディオデータを復調することができる。
【0042】
【発明の効果】
以上説明したように、本発明のデジタルオーディオ信号受信装置によれば、複数の入力端子に入力された複数のデジタルオーディオ信号から1つのデジタルオーディオ信号を選択し、選択された1つのデジタルオーディオ信号からクロックを生成するので、任意の入力端子に入力されたデジタルオーディオ信号を受信し、受信されたデジタルオーディオ信号からデジタルオーディオデータを復調することができる。
【図面の簡単な説明】
【図1】本発明の第1の実施形態におけるデジタルオーディオ信号受信装置のブロック図
【図2】本発明の第2の実施形態におけるデジタルオーディオ信号受信装置のブロック図
【図3】本発明の第3の実施形態におけるデジタルオーディオ信号受信装置のブロック図
【図4】本発明の第4の実施形態におけるデジタルオーディオ信号受信装置のブロック図
【図5】従来のデジタルオーディオ信号受信装置のブロック図
【符号の説明】
100、200、300、400 デジタルオーディオ信号受信装置
110 入力端子
120 入力判定手段
220 誤り判定手段
320 サブコード検出手段
420 信号設定手段
130、230、330、430 信号選択手段
140、240、340、440 クロック信号生成手段
150、250、350、450 オーディオデータ復調手段
160 出力端子
121 状態変化検出部
122 立上り検出部
123 立下り検出部
124 信号判定部
221 パリティ検査部
222 誤り判定部
321 サブコード検出部
322 サブコード条件設定部
323 条件判定部

Claims (4)

  1. 複数のデジタルオーディオ信号を入力する複数の入力端子と、複数の入力端子に入力された前記複数のデジタルオーディオ信号に誤りが含まれるか否かをそれぞれ判定する誤り判定手段と、誤りが含まれないと判定された前記デジタルオーディオ信号から1つのデジタルオーディオ信号を選択する信号選択手段と、選択された前記1つのデジタルオーディオ信号からクロック信号を生成するクロック信号生成手段と、生成された前記クロック信号の予め設定されたタイミングで前記複数のデジタルオーディオ信号をそれぞれ受信し、受信された前記複数のデジタルオーディオ信号から複数のオーディオデータをそれぞれ復調するオーディオデータ復調手段と、復調された前記オーディオデータを出力する複数の出力端子とを備えることを特徴とするデジタルオーディオ信号受信装置。
  2. 複数のデジタルオーディオ信号を入力する複数の入力端子と、前記複数のデジタルオーディオ信号がサブコードを有し、前記複数のデジタルオーディオ信号から予め設定されたサブコードをそれぞれ検出するサブコード検出手段と、サブコードが検出されたデジタルオーディオ信号から1つのデジタルオーディオ信号を選択する信号選択手段と、選択された1つのデジタルオーディオ信号からクロック信号を生成するクロック信号生成手段と、生成された前記クロック信号の予め設定されたタイミングで前記複数のデジタルオーディオ信号をそれぞれ受信し、受信された前記複数のデジタルオーディオ信号から複数のオーディオデータをそれぞれ復調するオーディオデータ復調手段と、復調された前記オーディオデータを出力する複数の出力端子とを備えることを特徴とするデジタルオーディオ信号受信装置。
  3. 前記誤り判定手段が、前記複数の入力端子に入力された複数のデジタルオーディオ信号のパリティをそれぞれ検査するパリティ検査部と、検査された検査結果に基いて前記複数のデジタルオーディオ信号に誤りが含まれるか否かをそれぞれ判定する誤り判定部とを備えることを特徴とする請求項に記載のデジタルオーディオ信号受信装置。
  4. 前記サブコード検出手段が、前記複数のデジタルオーディオ信号に含まれる前記サブコードをそれぞれ検出するサブコード検出部と、前記サブコードの条件を設定するサブコード条件設定手段と、検出された前記サブコードが予め設定されたサブコードの条件に一致するのか否かをそれぞれ判定する条件判定手段とを備えることを特徴とする請求項に記載のデジタルオーディオ信号受信手段。
JP2002127498A 2002-04-26 2002-04-26 デジタルオーディオ信号受信装置 Expired - Fee Related JP4065717B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2002127498A JP4065717B2 (ja) 2002-04-26 2002-04-26 デジタルオーディオ信号受信装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002127498A JP4065717B2 (ja) 2002-04-26 2002-04-26 デジタルオーディオ信号受信装置

Publications (2)

Publication Number Publication Date
JP2003324362A JP2003324362A (ja) 2003-11-14
JP4065717B2 true JP4065717B2 (ja) 2008-03-26

Family

ID=29541593

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002127498A Expired - Fee Related JP4065717B2 (ja) 2002-04-26 2002-04-26 デジタルオーディオ信号受信装置

Country Status (1)

Country Link
JP (1) JP4065717B2 (ja)

Also Published As

Publication number Publication date
JP2003324362A (ja) 2003-11-14

Similar Documents

Publication Publication Date Title
JP4065717B2 (ja) デジタルオーディオ信号受信装置
JP3076519B2 (ja) ビット同期回路及びビット同期方法
JP4419257B2 (ja) Spdif信号受信回路
JP3354452B2 (ja) 同期再生回路
JPS6016041A (ja) フレ−ム同期検定回路
JP3811498B2 (ja) 同期検出方法及び同期検出回路
JPS63302637A (ja) 誤り率測定装置
JP2656345B2 (ja) デイジタル信号伝送装置
JP3670985B2 (ja) データ・サービス信号検出装置
JPH0712164B2 (ja) フレーム同期装置
JP4537845B2 (ja) Ber測定用の信号自動検出装置
JPH08330979A (ja) 誤り訂正装置
JP2009239364A (ja) デジタル無線機、制御方法及びプログラム
JPH10145441A (ja) Fm多重受信装置
JP2751673B2 (ja) デジタル通信システム用ビット誤り率測定装置
JP2923979B2 (ja) 周波数検出回路
JP3410993B2 (ja) 誤り訂正装置
JP2667219B2 (ja) 同期信号検出回路
KR100303276B1 (ko) 디브이디시스템의동기검출장치
JPH089288A (ja) 識別制御信号復号回路
JPH06141056A (ja) エラー付加回路
JP2009267964A (ja) 同期再生回路
JPS63185247A (ja) 複合クロツク信号受信再生回路
JPH01293734A (ja) データ保護回路
JPS6167343A (ja) フレ−ム同期装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050420

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20070419

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20070424

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070625

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20071211

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20080107

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110111

Year of fee payment: 3

LAPS Cancellation because of no payment of annual fees