JPS6016041A - フレ−ム同期検定回路 - Google Patents
フレ−ム同期検定回路Info
- Publication number
- JPS6016041A JPS6016041A JP58124326A JP12432683A JPS6016041A JP S6016041 A JPS6016041 A JP S6016041A JP 58124326 A JP58124326 A JP 58124326A JP 12432683 A JP12432683 A JP 12432683A JP S6016041 A JPS6016041 A JP S6016041A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- frame synchronization
- bits
- line
- data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W99/00—Subject matter not provided for in other groups of this subclass
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
この発明は、無線通信回線におけるディジタル信号伝送
において信号の中のフレーム同期信号を検出するフレー
ム同期検定回路に関するものである。
において信号の中のフレーム同期信号を検出するフレー
ム同期検定回路に関するものである。
従来、この種のフレーム同期検定回路として第1図に示
すものがあった。
すものがあった。
図中1は順次伝送されるディジタル信号データ人力aの
うちフレーム同期ビット数分の被検定データを収容する
シフトレジスタ、2はフレーム同期信号がプリセットさ
れており、これとシフトレジスタ1からのフレーム同期
ビット数分のデータとで一致するピントの個数を検出す
るデータ一致回路、3はデータ一致回路2からの一致す
るビットの個数を設定値を用いて判定し上記被検定デー
タがフレーム前期信号か否かを判定するスレシホールド
検定回路である。
うちフレーム同期ビット数分の被検定データを収容する
シフトレジスタ、2はフレーム同期信号がプリセットさ
れており、これとシフトレジスタ1からのフレーム同期
ビット数分のデータとで一致するピントの個数を検出す
るデータ一致回路、3はデータ一致回路2からの一致す
るビットの個数を設定値を用いて判定し上記被検定デー
タがフレーム前期信号か否かを判定するスレシホールド
検定回路である。
次に動作について説明する。
通常、ディジタル信号はデータ人力aとしてシフトレジ
スタ1に入力される。あらかじめ決められたフレーム同
期ビット数、たとえば15ビツトだけの被検定データが
シフトレジスタ1に入力されるとデータ一致回路2で符
号の一致がとられる。
スタ1に入力される。あらかじめ決められたフレーム同
期ビット数、たとえば15ビツトだけの被検定データが
シフトレジスタ1に入力されるとデータ一致回路2で符
号の一致がとられる。
データ一致回路2にはあらかじめ決められた符号、即ち
フレーム同期信号が入力されており、このプリセフトさ
れた入力データとシフトレジスフ1に入力されたデータ
との一致をデータ一致回路2でとる。
フレーム同期信号が入力されており、このプリセフトさ
れた入力データとシフトレジスフ1に入力されたデータ
との一致をデータ一致回路2でとる。
その結果、たとえば全部の同期ビットとプリセットされ
たデータとの一致がとれたら出力Oが、15ビット中1
4ビット一致したら出力1がデータ一致回路2から出力
され、これをスレシホールド検定回路3で検定しフレー
ムの合否を判定する。
たデータとの一致がとれたら出力Oが、15ビット中1
4ビット一致したら出力1がデータ一致回路2から出力
され、これをスレシホールド検定回路3で検定しフレー
ムの合否を判定する。
通常、この検定回路3はある一定の値、たとえば0〜1
が設定され、このとき15ビツト中少なくとも14ビッ
ト一致したら合格とし、又たとえばO〜2が設定された
ときは15ビツト中少なくとも13ビット一致したら合
格とする、というように固定的に判定基準が設定されて
おり、フレーム受信率が一義的に決ってしまう。
が設定され、このとき15ビツト中少なくとも14ビッ
ト一致したら合格とし、又たとえばO〜2が設定された
ときは15ビツト中少なくとも13ビット一致したら合
格とする、というように固定的に判定基準が設定されて
おり、フレーム受信率が一義的に決ってしまう。
従って無線通信回線のディジタル信号伝送において、雑
音が少なく入力信号が高い良質の回線においては、誤動
作などを防止するために、一般にスレシホールド検定回
路の判定基準を高い所(0又はO〜1)に設定すること
が多い。ところが移動通信回線のように比較的雑音が多
く回線の品質が悪くなっても信号伝送が望まれる場合に
はこのような検定回路では判定基準が高すぎてほとんど
検定不合格になるという欠点がある。
音が少なく入力信号が高い良質の回線においては、誤動
作などを防止するために、一般にスレシホールド検定回
路の判定基準を高い所(0又はO〜1)に設定すること
が多い。ところが移動通信回線のように比較的雑音が多
く回線の品質が悪くなっても信号伝送が望まれる場合に
はこのような検定回路では判定基準が高すぎてほとんど
検定不合格になるという欠点がある。
この発明は上記のような従来のものの欠点を除去するた
めになされたもので、回線品質の良い、即ち搬送波入力
の大きい場合と、回線品質の悪い、即ち搬送波入力の小
さい場合とでスレシホールド検定回路の判定基準を可変
にすることにより、回線の品質が悪くなった場合のフレ
ーム受信率を改善できるフレーム同期検定回路を提供す
ることを目的としている。
めになされたもので、回線品質の良い、即ち搬送波入力
の大きい場合と、回線品質の悪い、即ち搬送波入力の小
さい場合とでスレシホールド検定回路の判定基準を可変
にすることにより、回線の品質が悪くなった場合のフレ
ーム受信率を改善できるフレーム同期検定回路を提供す
ることを目的としている。
以下、この発明の一実施例を図について説明する。
第2図は本発明の一実施例によるフレーム同期検定回路
を示し、図において、4は回線品質情報としての+U送
波入力信号すに応じてスレシホールド検定の判定基準を
可変することが可能な可変形スレシホールド検定回路で
ある。
を示し、図において、4は回線品質情報としての+U送
波入力信号すに応じてスレシホールド検定の判定基準を
可変することが可能な可変形スレシホールド検定回路で
ある。
次に動作について説明する。たとえば、移動通信回線に
おいて搬送波入力信号すが10dBμVまでのときを比
較的雑音の少ない回線としてフレーム同期検定の判定基
準をO〜1に設定し、10dBμV以下の入力信号に対
しては側=r参判定基準を0〜2として検定するように
可変形スレシホールド検定回路4を設定することにより
、従来の固定形判定基準によるフレーム同期検定回路で
は受信することが難しかった、雑音の多い品質の悪くな
った回線、この場合入力信号が10dBμV以下の回線
の中からもフレーム受信が行なえるものである。
おいて搬送波入力信号すが10dBμVまでのときを比
較的雑音の少ない回線としてフレーム同期検定の判定基
準をO〜1に設定し、10dBμV以下の入力信号に対
しては側=r参判定基準を0〜2として検定するように
可変形スレシホールド検定回路4を設定することにより
、従来の固定形判定基準によるフレーム同期検定回路で
は受信することが難しかった、雑音の多い品質の悪くな
った回線、この場合入力信号が10dBμV以下の回線
の中からもフレーム受信が行なえるものである。
なお、ここでは説明を簡単にするために可変形スレシホ
ールド検定回路の制御情報として搬送波入力信号を用い
たが、これは回線の品質を判断出来る情報であれば、た
とえばディジタル信号の入力レベル1回線のS /N、
パイロット信号の有無又はレベルなどを用いてもよく、
これらを制御情報として可変形スレシホールド検定の判
定基準を任意に設定することが可能である。
ールド検定回路の制御情報として搬送波入力信号を用い
たが、これは回線の品質を判断出来る情報であれば、た
とえばディジタル信号の入力レベル1回線のS /N、
パイロット信号の有無又はレベルなどを用いてもよく、
これらを制御情報として可変形スレシホールド検定の判
定基準を任意に設定することが可能である。
以上のように、この発明によれば、回線品質の良い場合
と悪い場合とでスレシホールド検定回路の判定基準を可
変にするようにしたので、回線の品質が悪くなった場合
のフレーム受信率を改善できる効果がある。
と悪い場合とでスレシホールド検定回路の判定基準を可
変にするようにしたので、回線の品質が悪くなった場合
のフレーム受信率を改善できる効果がある。
第1図は従来のフレーム同期検定回路を示す回路図、第
2図は本発明の一実施例を示す回路図でる。 図において、2はデータ一致回路、4は可変形スレシホ
ールド検定回路である。 なお図中、同一符号は同−又は相当部分を示す。 代理人 大岩増雄 夢
2図は本発明の一実施例を示す回路図でる。 図において、2はデータ一致回路、4は可変形スレシホ
ールド検定回路である。 なお図中、同一符号は同−又は相当部分を示す。 代理人 大岩増雄 夢
Claims (1)
- (1) 無線通信回線によるディジタル信号伝送におけ
るフレーム同期検定回路であって、順次伝送されるディ
ジタル信号のうちフレーム同期ビット数分の被検定デー
タとフレーム同期信号との間で一致するビットの個数を
検出するデータ一致回路と、上記無線通信回線の回線品
質を示す回線品質情報に応じてフレーム同期判定基準を
設定し上記一致するビットの個数から該基準を用いて上
記被検定データがフレーム同期信号か否かを判定する可
変形スレシホールド検定回路とを備えたことを特徴とす
るフレーム同期検定回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP58124326A JPS6016041A (ja) | 1983-07-06 | 1983-07-06 | フレ−ム同期検定回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP58124326A JPS6016041A (ja) | 1983-07-06 | 1983-07-06 | フレ−ム同期検定回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6016041A true JPS6016041A (ja) | 1985-01-26 |
Family
ID=14882566
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP58124326A Pending JPS6016041A (ja) | 1983-07-06 | 1983-07-06 | フレ−ム同期検定回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6016041A (ja) |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6333031A (ja) * | 1986-07-26 | 1988-02-12 | Nec Corp | 同期語の最適検出方式 |
JPH03188726A (ja) * | 1989-12-19 | 1991-08-16 | Toshiba Corp | 同期装置 |
US5571455A (en) * | 1989-08-31 | 1996-11-05 | Dai Nippon Insatsu Kabushiki Kaisha | Composition for forming electroconductive pattern and process for producing the same |
US6060165A (en) * | 1997-06-02 | 2000-05-09 | Shoei Chemical Inc. | Metal powder and process for preparing the same |
US6587500B1 (en) | 1999-12-17 | 2003-07-01 | Telefonaktiebolaget Lm Ericsson (Publ) | Symbol sampling time settlement of a hard decision radio receiver |
US6827758B2 (en) | 2001-05-30 | 2004-12-07 | Tdk Corporation | Method for manufacturing magnetic metal powder, and magnetic metal powder |
-
1983
- 1983-07-06 JP JP58124326A patent/JPS6016041A/ja active Pending
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6333031A (ja) * | 1986-07-26 | 1988-02-12 | Nec Corp | 同期語の最適検出方式 |
US5571455A (en) * | 1989-08-31 | 1996-11-05 | Dai Nippon Insatsu Kabushiki Kaisha | Composition for forming electroconductive pattern and process for producing the same |
JPH03188726A (ja) * | 1989-12-19 | 1991-08-16 | Toshiba Corp | 同期装置 |
US6060165A (en) * | 1997-06-02 | 2000-05-09 | Shoei Chemical Inc. | Metal powder and process for preparing the same |
US6587500B1 (en) | 1999-12-17 | 2003-07-01 | Telefonaktiebolaget Lm Ericsson (Publ) | Symbol sampling time settlement of a hard decision radio receiver |
US6827758B2 (en) | 2001-05-30 | 2004-12-07 | Tdk Corporation | Method for manufacturing magnetic metal powder, and magnetic metal powder |
US7416795B2 (en) | 2001-05-30 | 2008-08-26 | Tdk Corporation | Method for manufacturing magnetic metal powder, and magnetic metal powder |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5276691A (en) | Method for the control of receiver synchronization in a mobile phone | |
US20010026150A1 (en) | Method and apparatus for measuring bit rates in digital communication systems | |
US5995811A (en) | Radio loop-back test method and system which are reliable even in the presence of outside interference | |
US5333148A (en) | Data receiver | |
JPS6016041A (ja) | フレ−ム同期検定回路 | |
US4385383A (en) | Error rate detector | |
CA1243788A (en) | Method of implementing burst acquisition control in tdma system | |
CN101599810A (zh) | 差错掩盖装置及方法 | |
US4442531A (en) | Method and apparatus for recognizing digital information in digital information transmission, particularly in mobil radio communications systems | |
US6017146A (en) | Error correction device | |
JP2730463B2 (ja) | 無線選択呼出受信機 | |
US5719904A (en) | Data restoring circuit | |
JPH06204925A (ja) | ダイバーシチ受信装置 | |
JPH06315022A (ja) | アンテナの切り替え方法 | |
JP3121748B2 (ja) | 受信周波数選択方法、受信周波数選択回路、受信装置 | |
JP3220351B2 (ja) | 干渉検出方式 | |
JPH08330979A (ja) | 誤り訂正装置 | |
JPS6010838A (ja) | 送受信ネツトワ−クシステム | |
JP2867495B2 (ja) | ヒットレス切替方式 | |
JPH06132938A (ja) | フレーム変換エラー補正回路 | |
JPH0712164B2 (ja) | フレーム同期装置 | |
JP4742900B2 (ja) | スケルチ制御信号検出装置、無線機及びスケルチ制御信号検出方法 | |
JP2712853B2 (ja) | 空チャンネル検出方法 | |
JPH0537495A (ja) | デジタル通信システム用ビツト誤り率測定装置 | |
JPH0621979A (ja) | 受信処理方式 |