JP3516382B2 - 液晶表示装置及びその駆動方法並びに走査線駆動回路 - Google Patents

液晶表示装置及びその駆動方法並びに走査線駆動回路

Info

Publication number
JP3516382B2
JP3516382B2 JP16119998A JP16119998A JP3516382B2 JP 3516382 B2 JP3516382 B2 JP 3516382B2 JP 16119998 A JP16119998 A JP 16119998A JP 16119998 A JP16119998 A JP 16119998A JP 3516382 B2 JP3516382 B2 JP 3516382B2
Authority
JP
Japan
Prior art keywords
scanning
group
block
lines
liquid crystal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP16119998A
Other languages
English (en)
Other versions
JPH11352938A (ja
Inventor
康邦 山根
久夫 岡田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP16119998A priority Critical patent/JP3516382B2/ja
Publication of JPH11352938A publication Critical patent/JPH11352938A/ja
Application granted granted Critical
Publication of JP3516382B2 publication Critical patent/JP3516382B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0224Details of interlacing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • G09G2330/023Power management, e.g. power saving using energy recovery or conservation

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、ノートブック型パ
ーソナルコンピュータやポータブルTV(テレビジョ
ン)、携帯型情報端末等のディスプレイ装置として利用
される液晶表示装置等の液晶表示装置及びその駆動方
法、並びにその液晶表示装置に好適に用いられる走査線
駆動回路に関する。
【0002】
【従来の技術】液晶表示装置は自らは発光しない非発光
型のディスプレイ装置であり、その光源として専用のバ
ックライトを用いる透過型のものと周囲光を利用する反
射型のものとに大別される。
【0003】一方の透過型においてはフルカラー表示が
既に達成されており、軽量・薄型・低消費電力動作等の
利点を活かしてノートブック型パーソナルコンピュータ
やポータブルTV等に幅広く応用されている。他方の反
射型においてはバックライトが不要であることから透過
型に比べて軽量・薄型・低消費電力動作等の点で一段と
優れており、携帯型情報端末を始めとして携帯性が重視
される機器に不可欠な液晶表示装置としてその応用が期
待されている。
【0004】図21に従来の液晶表示装置の構成を示
す。
【0005】この液晶表示装置は表示用画素を選択する
ためのスイッチング素子として薄膜トランジスタ(TF
T:Thin Film Transister)を用いたアクティブマトリ
クス型のものである。尚、ここでは反射型の構成を示し
ているが、透過型の構成の場合にはバックライト及びバ
ックライト用電源がさらに付加される。
【0006】この液晶表示装置は、液晶パネル181と
各画素に電位を与えるための信号線駆動回路182及び
走査線駆動回路183を備えている。信号線駆動回路1
82はタイミング制御回路184及び出力バッファ回路
186に接続され、走査線駆動回路183はタイミング
制御回路184に接続されている。さらに、論理回路
(ロジック)用、走査線駆動回路用及び信号線駆動回路
用の電源回路185が設けられている。
【0007】この液晶パネル181には外部からデータ
信号DATA、同期信号SYNC、クロック信号CLK
等が入力され、毎秒60枚〜100枚程度の周期で画像
が書き込まれる。
【0008】データ信号DATAとしてはデジタル信号
とアナログ信号とがあり、前者はノートブック型パーソ
ナルコンピュータ等のコンピュータ機器に使用され、後
者はポータブルTV等の映像機器に使用されるのが一般
的である。デジタル信号の場合には表示色数やインター
フェース形式によって信号線数が変わる。
【0009】クロック信号CLKは画素単位の転送タイ
ミングを示す高速のクロック信号である。そして、デー
タ信号がアナログ信号の場合にはクロック信号は同期信
号を基にして液晶表示装置の内部で生成されるのが一般
的である。
【0010】タイミング制御回路184においては、入
力された同期信号及びクロック信号に基づいて各回路部
に必要なタイミング信号が生成される。
【0011】電源回路185においては各回路部に必要
な電源が生成される。さらに、駆動方式によっては液晶
の階調表示に必要な基準電圧が生成される。
【0012】上記液晶パネル181は、基本的に、ガラ
ス等からなる2枚の基板で液晶層を挟み込んだ構造を有
しており、一方の基板上には画素アレイが形成されてい
る。この画素アレイは、信号線駆動回路182及び走査
線駆動回路183により駆動される。
【0013】液晶パネル181の表示は、各画素への電
圧印加により液晶分子の配向状態を変化させ、入射光に
対して旋光、干渉、散乱、吸収等の光学的変調を加える
ことによって行われる。一般には、ガラス基板の両側に
偏光軸を直交させた一対の偏光板を貼り合わせ、ネマテ
ィック液晶を一対の基板間で90゜捩れて配列させたT
N(Twisted Nematic)モードが広く用いられている。
【0014】図22は、上記液晶表示装置における画素
アレイ部と信号線駆動回路及び走査線駆動回路をより詳
しく表した図である。
【0015】この液晶パネル181は多数の走査線(走
査信号線又はゲートライン)SL1〜SLm及び多数の
信号線(データ信号線又はソースライン)DL1〜DL
nが互いに交差するように設けられ、隣接する2本の走
査線と隣接する2本の信号線とで区切られた領域に画素
(画素電極)がマトリクス状に設けられている。
【0016】信号線駆動回路182には表示用信号DA
TA、クロック信号CLOCK1、スタート信号STA
RT1が入力され、走査線駆動回路183にはクロック
信号CLOCK2、スタート信号START2が入力さ
れて画素アレイを駆動するようになっている。
【0017】図23に各画素の構成を示す。
【0018】各画素にはスイッチング素子としての薄膜
トランジスタSWと、液晶容量CL及び補助容量CSが
設けられている。ここで、補助容量CSは液晶誘電率の
異方性、画素TFTのリーク電流、画素TFTのゲート
・ソース間の寄生容量等に起因する画素電位の変動等の
影響を抑制するために設けられている。この補助容量C
Sの一方の電極(画素電極)及び液晶容量CLの一方の
電極は、画素TFT(SW)を介して信号線DLjに接
続され、画素TFT(SW)のゲートは走査線SLiに
接続されている。液晶容量CLの一方の電極に対向する
他方の電極(対向共通電極)は液晶層を挟む他方の基板
に形成され、補助容量CSの他方の電極は全画素に共通
の共通電極線又は隣接する走査線に接続されている。さ
らに、信号線DLjは上述の信号線駆動回路182に接
続され、走査線SLiは走査線駆動回路183に接続さ
れている。
【0019】上記走査線駆動回路183は、走査線を順
次走査して各走査線に接続されている画素TFTのゲー
トに20V〜30V程度の電圧を必要期間だけ印加する
機能を有している。
【0020】図24に走査線駆動回路183の一般的な
構成を示す。
【0021】この走査線駆動回路183は、順次走査を
行うためにスタート信号SPG及びクロック信号CLG
等が入力されるシフトレジスタ211、ロジックレベル
から走査線を駆動するのに必要な電圧に変換するための
レベルシフタ212、走査線を駆動するための出力バッ
ファ213等からなる。この図24では、走査線駆動回
路183からの出力を有効にするためのタイミング信号
GONを外部から入力しているが、例えばクロック信号
CLGのロー期間を用いて走査線駆動回路183の内部
で生成することもできる。
【0022】図25はこの走査線駆動回路183に関す
るタイミングの一例である。
【0023】この図25に示すように、タイミング制御
回路からのスタート信号SPG及びクロック信号CLG
に基づいて、走査線SL1、SL2、・・・が順次走査さ
れる。
【0024】一方、上記信号線駆動回路182は、入力
されるデータ信号によってアナログドライバとデジタル
ドライバとに大別され、種々の方式のものが用いられて
いる。いずれの場合にも、信号線駆動回路の働きは入力
されたデータ信号を1水平期間にわたって順次サンプリ
ング・保持し、さらに、データ信号がデジタル信号の場
合にはD/A変換を行い、必要なタイミングで信号線に
アナログ信号として出力する。そして、上記走査線駆動
回路183により走査線がアクティブ状態になると画素
TFTが導通状態になって、信号線上に出力された信号
が画素に書き込まれる。画素に書き込まれた電荷は1フ
レーム期間保持されて表示状態が維持される。
【0025】図26に、6ビットのデジタルドライバの
回路構成例を示す。
【0026】この信号線駆動回路182は、順次サンプ
リングを行うためにスタート信号SP1及びクロック信
号CLK1等が入力されるシフトレジスタ231、デー
タ信号DA0−DA5等を保持するためのデータレジス
タ232及びラッチ233、デジタル信号をアナログ信
号に変換するためのD/Aコンバータ234及び基準電
圧発生回路236、信号線にD/Aコンバータの出力を
書き込むための出力バッファ235等からなる。
【0027】ところで、液晶層に直流電圧を印加すると
電気化学反応によって素子が劣化するので、長寿命で駆
動を行うためには印加電圧の極性を周期的に反転させる
交流駆動(以下、反転駆動と称する)を行う必要があ
る。
【0028】しかし、アクティブマトリクス型液晶表示
装置において1フレーム毎に反転駆動するフレーム反転
駆動方式を採用した場合、液晶誘電率の異方性、画素T
FTのゲート・ソース間の寄生容量に起因する画素電位
の変動、対向電極信号のセンター値のずれ等の種々の要
因によって、液晶に印加される正負電圧に多少のアンバ
ランスが生じることは避けられない。その結果、フレー
ム周波数の半分の周波数での微小な輝度変動を生じ、チ
ラツキ(フリッカ)として視認されてしまう。これを防
ぐために、1フレーム毎の反転に加えて隣接ライン間、
又は隣接画素間で画素信号を逆極性にする反転駆動方式
が一般に採用されている。
【0029】図27はフレーム反転駆動方式、図28は
ゲートライン(走査線)反転駆動方式、図29はドット
反転駆動方式における液晶パネル上の各画素信号の極性
を示す。尚、図27〜図29においては、説明を簡単に
するために8×6画素で構成されたモノクロ表示のマト
リクス型液晶パネルの例について示している。
【0030】図27のフレーム反転駆動方式ではフレー
ム単位(左の図と右の図)で極性が反転され、図28の
ゲートライン反転駆動方式では隣接する走査線単位で逆
極性のデータ信号(信号電圧)が印加されると共にフレ
ーム単位で極性が反転され、図29のドット反転駆動方
式では隣接する画素単位で逆極性のデータ信号が印加さ
れると共にフレーム単位で極性が反転される。
【0031】図28及び図29のようにライン単位又は
画素単位で逆極性の画素信号を与えることにより、図2
7のようなフレーム反転駆動方式に比べてチラツキの目
立たない良好な表示画質が得られる。
【0032】ここで、ゲートライン反転駆動方式の場合
には、データ信号の印加タイミングと同期して対向電極
電位をシフトさせることにより、信号線駆動回路の出力
電圧範囲を狭くすることができる。これは、対向電極電
位をシフトさせることにより信号線駆動回路から出力さ
れるデータ信号の振幅を小さくしても液晶層に印加され
る実効電圧を同等にすることができるからである。これ
により、低耐圧のドライバLSIが使用できるので、ゲ
ートライン反転駆動方式は幅広く採用されている。一
方、ドット反転駆動方式については、原理的にクロスト
ークが生じにくい駆動方式であるため、大型で高精細の
液晶表示装置において採用が進んでいる。
【0033】
【発明が解決しようとする課題】しかしながら、上述の
ゲートライン反転駆動方式やドット反転駆動方式の場合
には、極性反転の周波数が液晶パネルの走査線数に比例
して高くなるため、反転駆動に要する消費電力が大幅に
増大してしまうという問題がある。
【0034】特に、反射型液晶表示装置の場合には、反
転駆動に要する消費電力が全消費電力に占める比率が高
いため、低消費電力であるという反射型液晶表示装置の
特徴をさらに伸ばして一層の低消費電力化を図るために
は、この反転駆動に要する消費電力を低減することが大
きな課題である。
【0035】そこで、この問題を解決するために、例え
ば特開平8−320674号公報には、液晶表示装置の
全画面にわたって飛び越し走査を行い、奇数ラインの飛
び越し走査から偶数ラインの飛び越し走査に移行すると
きにデータ信号の極性を反転させることにより極性反転
の周波数を低減して低消費電力化を図ることが提案され
ている。しかし、例えば、全画面を飛び越し走査して、
行反転駆動(ゲートライン反転)の様な極性配置を得る
場合、以下のようなチラツキの問題が生じる。この場
合、まず、図30(a)に示すように、行反転の状態か
ら、奇数行の走査線が飛び越し走査されて奇数行の画素
のみに負の電位が与えられ、図30(b)に示すように
全画面の画素極性が負の状態に遷移する。次に、偶数行
の走査線のみが飛び越し走査されて偶数行の画素のみに
正の電位が与えられ、図30(c)に示すように行反転
の状態に遷移する。続いて、奇数行の走査線が飛び越し
走査されて奇数行の画素のみに正の電位が与えられ、図
30(d)に示すように全画面の画素極性が正の状態に
遷移する。その後、偶数行の走査線のみが飛び越し走査
されて偶数行の画素のみに負の電位が与えられ、図30
(a)に示した行反転の状態に戻る。
【0036】ここで、図30(b)及び図30(d)の
状態では隣接する行間での補償が行われず、チラツキが
生じることになる。さらに、チラツキの無い図30
(a)及び図30(c)の状態から走査が進むにつれて
徐々にチラツキがある図30(b)及び図30(d)の
状態に移行していくため、単純なフレーム反転駆動の場
合よりもむしろ大きなチラツキが観測されることが多
い。
【0037】しかし、このような全画面にわたる飛び越
し走査方法では、動画表示において、チラツキのみなら
ず、画面上を縞模様が流れる等の不具合(以下「縞流
れ」と呼ぶ)が起こることが多い。全画面に亘る飛び越
し走査を行った時に生じるチラツキを解消する方法とし
て、例えば特開平8-320674号公報では、隣接した列で極
性を異ならせ結果としてドット反転駆動と同様の極性配
置を得る方法が提案されている。この方法では、確かに
チラツキは解消されるものの、前後のフレームの画像が
奇数行、偶数行それぞれ同時に表示されることとなるの
で、動きの大きな動画像の場合、横方向に櫛状の輪郭が
表示される等の著しい画質劣化を生じるという問題が生
じる。また、縞流れは、列毎の極性反転を加えない場合
(すなわち同一行の画素は全て同一極性とする場合)に
比してかなり改良されるものの、依然として観察可能な
程度に発生することがある。
【0038】本発明はこのような従来技術の課題を解決
すべくなされたものであり、極性反転の周波数低減によ
る低消費電力駆動とともに、チラツキ無しでしかも垂直
方向の輝度傾斜や動画表示時の妨害が生じない高画質の
表示とを両立させることができる液晶表示装置及びその
駆動方法、並びにそれに好適に用いられる走査線駆動回
路を提供することを目的とする。
【0039】
【課題を解決するための手段】本発明の液晶表示装置の
駆動方法は、複数の走査線と、該複数の走査線と交差す
る複数の信号線と、該走査線及び該信号線に接続された
複数の画素とを有する液晶表示装置に対して、各画素を
構成する一方の電極に与えられる電圧の極性を、それに
対向する他方の電極の電圧に対して交互に反転させる液
晶表示装置の駆動方法であって、該複数の走査線は、該
複数の走査線の一部の連続的に配列された複数の走査線
からなる第1ブロックを包含し、複数の走査線は、該
複数の走査線の一部の連続的に配列された複数の走査線
からなる第2ブロックであって、該第1ブロックに隣接
する第2ブロックを更に包含し、該第1ブロック及び
第2ブロックはそれぞれ、第1グループ走査線群と第2
グループ走査線群とを包含し、第1ブロックに属する
全ての走査線を選択した後に、該第2ブロックに属する
全ての走査線を選択し、該第1ブロック及び該第2ブロ
ックにおいては、それぞれ一方のグループ走査線群に属
する全ての走査線を選択した後に、他方のグループ走査
線群に属する全ての走査線を選択し、該第1ブロック内
で第1グループ走査線群及び第2グループ走査線群が選
択される順序を、該第2ブロック内で第1グループ走査
線群及び第2グループ走査線群が選択される順序と逆に
し、かつ、該第1グループ走査線群に属する走査線の選
択期間に、第1極性の信号電圧を該複数の信号線に供給
し、該第2グループ走査線群に属する走査線の選択期間
に、該第1極性とは異なる第2極性の信号電圧を該複数
の信号線に供給し、これにより上記目的が達成される。
前記複数の走査線は、前記第2ブロックに隣接する第3
ブロックを更に有し、前記第1ブロック、第2ブロック
及び第3ブロックが順次走査されてもよい。前記第1グ
ループ走査線群に属する走査線は、前記第2グループ走
査線群に属する走査線と隣接して配置されてもよい。前
記複数の信号線は、隣接するものにおいて前記第1極性
の信号電圧の極性が逆であってもよい。前記複数の走査
線は、各グループ走査線群内で順次走査又は飛び越し走
査されてもよい。時系列的なデータ信号を受け取って、
前記複数の走査線のそれぞれに対応する表示データ列を
生成・記憶し、該複数の走査線のそれぞれが選択される
期間に、それぞれの選択された走査線に対応する信号電
圧を前記複数の信号線に供給してもよい。本発明の液晶
表示装置は、複数の走査線と、該複数の走査線と交差す
る複数の信号線と、該複数の走査線と該複数の信号線と
に接続された複数のスイッチング素子と、該複数のスイ
ッチング素子にそれぞれ接続された複数の画素電極
備えた液晶表示装置であって、該複数の走査線は、該複
数の走査線の一部の連続的に配列された複数の走査線か
らなる第1ブロックを包含し、該複数の走査線は、該複
数の走査線の一部の連続的に配列された複数の走査線か
らなる第2ブロックであって、該第1ブロックに隣接す
る第2ブロックを更に包含し、該第1ブロック及び該第
2ブロックはそれぞれ、第1グループ走査線群と第2グ
ループ走査線群とを包含し、該液晶表示装置は、該第1
ブロックに属する全ての走査線が選択された後に、該第
2ブロックに属する全ての走査線が選択され、かつ、
第1ブロック及び該第2ブロックにおいては、それぞれ
一方のグループ走査線群に属する全ての走査線が選択さ
れた後に、他方のグループ走査線群に属する全ての走査
線が選択されるように、走査順を制御するタイミング信
号を生成する走査順制御回路と、該複数の走査線のそれ
ぞれに対応する表示データ列を時系列的に受け取り、該
複数の走査線の走査順に応じて該表示データ列の順番を
組み替えるデータ信号組替え供給回路とをさらに備え、
該走査順制御回路は、該第1グループ走査線群に属する
走査線が選択されている第1の選択期間に、第1極性の
信号電圧が該複数の信号線に供給され、該第2グループ
走査線群に属する走査線が選択されている第2の選択期
間に、該第1極性とは異なる第2極性の信号電圧が該複
数の信号線に供給され、該各画素電極に対向する他方の
電極の電圧に対して該第1の選択期間の各画素電極に与
えられる電圧の極性と該第2の選択期間の各画素電極に
与えられる電圧の極性とが互いに反転するように各信
号線の信号電圧の極性の反転を制御し、 該走査順制御回
路は、該第1ブロック内で第1グループ走査線群及び第
2グループ走査線群が選択される順序、該第2ブロッ
ク内で第1グループ走査線群及び第2グループ走査線群
が選択される順序と逆となるように、走査順を制御し、
これにより上記目的が達成される。前記複数の走査線
は、前記第2ブロックに隣接する第3ブロックを更に有
し、前記走査順制御回路は、前記第1ブロック、第2ブ
ロック及び第3ブロックが順次走査されるように、走査
順を制御してもよい。前記第1グループ走査線群に属す
る走査線は、前記第2グループ走査線群に属する走査線
と隣接して配置されてもよい。前記走査順制御回路は、
前記複数の信号線、隣接するものにおいて前記第1極
性の信号電圧の極性が逆であるように、各信号線の信号
電圧の極性の反転を制御してもよい。前記走査順制御回
路は、前記複数の走査線各グループ走査線群内で順次
走査又は飛び越し走査されるように、走査順を制御して
もよい。前記他方の電極に対して、前記信号電圧の極性
に応じてシフトさせた電位を供給する対向電極駆動回路
更に備えてもよい。前記走査順制御回路が、1ブロッ
ク当たりの走査線の設定本数を1フレーム毎に切り替え
可能とされてもよい。前記データ信号組替え供給回路
2ブロック分のデータ信号を蓄積するメモリを備え
てもよい。本発明の液晶表示装置に用いられる走査線駆
動回路であって、各々独立して動作する複数系列のシフ
トレジスタと、該シフトレジスタの各出力に対応し、か
つ、該シフトレジスタの各系列に対応するものが交互に
配置された出力バッファと、該シフトレジスタの各系列
毎に該シフトレジスタからの出力を選択的に行わせる出
力選択回路を備えている走査線駆動回路であって、該
各出力バッファからの出力が各走査線に供給されてもよ
い。本発明の液晶表示装置は、複数の走査線と、該複数
の走査線と交差する複数の信号線と、該複数の走査線と
該複数の信号線とに接続された複数のスイッチング素子
と、該複数のスイッチング素子にそれぞれ接続された複
数の画素電極備えた液晶表示装置であって、該複数
の走査線は、該複数の走査線の一部の連続的に配列され
た複数の走査線からなる第1ブロックを包含し、該複数
の走査線は、該複数の走査線の一部の連続的に配列され
た複数の走査線からなる第2ブロックであって、該第1
ブロックに隣接する第2ブロックを更に包含し、該第1
ブロック及び該第2ブロックはそれぞれ、第1グループ
走査線群と第2グループ走査線群とを包含し、該液晶表
示装置は、該第1ブロックに属する全ての走査線が選択
された後に、該第2ブロックに属する全ての走査線が選
択され、かつ、該第1ブロック及び該第2ブロックにお
いては、それぞれ一方のグループ走査線群に属する全て
の走査線が選択された後に、他方のグループ走査線群に
属する全ての走査線が選択されるように、走査順を制御
するタイミング信号を生成する走査順制御回路と、走査
線駆動回路とをさらに備え、該走査順制御回路は、該第
1グループ走査線群に属する走査線が選択されている第
1の選択期間に、第1極性の信号電圧が該複数の信号線
に供給され、該第2グループ走査線群に属する走査線が
選択されている第2の選択期間に、該第1極性とは異な
る第2極性の信号電圧が該複数の信号線に供給され、該
各画素電極に対向する他方の電極の電圧に対して該第1
の選択期間の各画素電極に与えられる電圧の極性と該第
2の選択期間の各画素電極に与えられる電圧の極性とが
互いに反転するように各信号線の信号電圧の極性の反
転を制御し、該走査線駆動回路は、各々独立して動作す
る複数系列のシフトレジスタと、該シフトレジスタの各
出力に対応し、かつ、該シフトレジスタの各系列に対応
するものが交互に配置された出力バッファと、該シフト
レジスタの各系列毎に該シフトレジスタからの出力を選
択的に行わせる出力選択回路を備え該各出力バッフ
ァからの出力が各走査線に供給されこれにより上記目
的が達成される。
【0040】
【0041】
【0042】
【0043】
【0044】
【0045】
【0046】
【0047】
【0048】
【0049】
【0050】
【0051】
【0052】
【0053】
【0054】以下、本発明の作用について説明する。
【0055】本発明にあっては、第1グループ走査線群
と第2グループ走査線群の各選択期間中に異なる極性の
信号電圧が与えられるので、フレーム反転駆動方式に比
べてチラツキが目立たない表示が得られる。第1グルー
プ走査線群及び第2グループ走査線群は、それぞれ一方
のグループに属する全ての走査線が選択された後に、他
方のグループに属する全ての走査線が選択されるので、
極性反転は片方のグループの選択期間からもう片方のグ
ループの選択期間に代わるときのみとなり、反転駆動の
周波数が低減される。さらに、第1及び第2グループ走
査線群をそれぞれ包含する第1ブロックに属する全ての
走査線が選択された後に、第2ブロックに属する全ての
走査線が選択され、極性の反転がブロック内で完結する
ので、画素TFTのソース・ドレイン間のリークや寄生
容量の影響による垂直方向の輝度傾斜が生じにくい。第
1グループ走査線群と第2グループ走査線群とが同一極
性になるタイミングがあっても1つのブロック内で起こ
るのみであり、しかも、1つのブロックの選択期間の終
了時点で第1グループ走査線群と第2グループ走査線群
とが逆極性に戻るので、これがチラツキとして観測され
ることはない。
【0056】上記第2ブロックに隣接する第3ブロック
(さらに、第4ブロック、・・・・)を設けることによりブ
ロックサイズを適切にして反転駆動周波数を低減するこ
とができる。さらに、各ブロックを順次走査することに
より、動画表示において前後のフレームの画像による表
示妨害を目立たなくすることができる。又は、各ブロッ
クの走査を飛び越し走査としてもよい。
【0057】隣接するブロックにおいて、第1グループ
及び第2グループが走査される順序を逆にしてもよい。
これにより、各ブロックを順次走査する場合、前のブロ
ックの第2グループの信号電圧と後のブロックの第1グ
ループの信号電圧とが同じ極性になるので、後述する実
施形態8の図17及び実施形態9の図18に示すよう
に、反転駆動周波数がさらに低減される。
【0058】上記第1グループ走査線群に属する走査線
を、第2グループ走査線群に属する走査線と隣接して配
置すると、各グループ内で順次走査することによりブロ
ック内で1本おきの飛び越し走査を行うことができる。
或いは、各グループ内で1本おき、2本おき、・・・と飛
び越し走査することによりブロック内で3本おき、5本
おき、・・・の奇数本おきの飛び越し走査を行うことがで
きる。これにより、1垂直期間毎に逆極性で、かつ、隣
接する走査線間で逆極性のデータ信号(信号電圧)が供
給されることになる。従って、後述する実施形態1にお
いて図7及び図8に示すように、液晶パネル上の画素信
号の極性が1フレーム期間で見ればゲートライン反転駆
動の場合と同様の配置となり、チラツキの目立たない表
示が得られる。さらに、全走査線の本数をM本(偶
数)、1ブロック当たりの走査線の本数をN本(偶数)
とすれば、従来のゲートライン反転駆動方式における1
フレーム当たりの極性反転回数がM/2回であるのに対
して、本発明の場合には後述する実施形態1に示すよう
にM/N回となる。従って、反転駆動に伴う消費電力の
増大を従来のゲートライン反転駆動方式の場合の2/N
に削減することができる。或いは、Nが奇数の場合には
反転駆動周波数が従来のゲートライン反転駆動方式の場
合の1/Nに低減され、反転駆動に伴う消費電力の増大
も従来の1/Nに削減することができる。これまで、全
走査線を複数のブロックに分割する構成について説明し
たが、1つのブロックを有しさえすれば、少なくともブ
ロック内についには、極性反転の周波数低減による低消
費電力駆動とともに、チラツキ無しでしかも垂直方向の
輝度傾斜や動画表示時の妨害が生じない高画質の表示と
を両立させることができる。
【0059】さらに、上記複数の信号線に与えるデータ
信号(信号電圧)を、隣接するもの同士で第1極性(及
び第2極性)を逆にすると、1垂直期間毎に逆極性で、
かつ、隣接する画素間で逆極性のデータ信号(信号電
圧)が供給されることになる。従って、後述する実施形
態3において図11及び図12に示すように、液晶パネ
ル上の画素信号の極性が1フレーム期間で見ればドット
反転駆動の場合と同様の配置となり、クロストークが少
なく、しかもチラツキの目立たない表示が得られる。さ
らに、全走査線の本数をM本(偶数)、1ブロック当た
りの走査線の本数をN本(偶数)とすれば、従来のドッ
ト反転駆動方式における1フレーム当たりの極性反転回
数がM/2回であるのに対して、本発明の場合には後述
する実施形態1に示すようにM/N回となる。従って、
反転駆動に伴う消費電力の増大を従来のドット反転駆動
方式の場合の2/Nに削減することができる。或いは、
Nが奇数の場合には反転駆動周波数が従来のドット反転
駆動方式の場合の1/Nに低減され、反転駆動に伴う消
費電力の増大も従来の1/Nに削減することができる。
【0060】上記複数の走査線は、各グループ内で順次
走査してもよいが、飛び越し走査しても同様の効果が得
られる。
【0061】本発明にあっては、上述のような反転駆動
に応じた信号電圧を供給するために、時系列的なデータ
信号を受け取って、前記複数の走査線のそれぞれに対応
する表示データ列を生成・記憶し、複数の走査線のそれ
ぞれが選択される期間に、それぞれの選択された走査線
に対応する信号電圧を複数の信号線に供給する。
【0062】このような走査線の選択順に応じた信号電
圧を供給するために、複数の走査線のそれぞれに対応す
る表示データ列を時系列的に受け取り、走査線の走査順
に応じて順番を組み替えるデータ信号組替え供給回路を
設けることができる。そして、走査順を制御するために
は、これを実現するためのタイミング信号を生成する走
査順制御回路を設けることができる。
【0063】さらに、対向電極駆動回路により、対向電
極の電位をデータ信号の反転に同期してシフトさせるこ
とができる。これにより、データ信号の振幅を小さくし
ても液晶パネルに印加される実効電圧を同等にすること
ができるので、信号線駆動回路の出力電圧範囲を狭くす
ることができるため、耐圧の低い駆動回路でも使用可能
である。
【0064】上記走査順制御回路において1ブロック当
たりの走査線の本数を1フレーム毎に切り替え可能とす
ることにより、静止画表示の場合にはブロックサイズを
大きくして反転駆動に伴う消費電力を大幅に削減すると
共に、動画表示の場合にはブロックサイズを小さくし、
又は従来と同様の順次走査を行うことにより動画表示品
質を確保することができる。従って、画像表示内容に応
じて消費電力の低減と高画質の維持とをバランス良く制
御することができる。
【0065】或いは、走査順制御回路において1ブロッ
ク当たりの走査線の本数を1フレーム内で切り替え可能
とすることにより、例えば動画がウィンドウ表示されて
いるような場合、静止画表示の部分ではブロックサイズ
を大きくして反転駆動に伴う消費電力を大幅に削減する
と共に、動画表示の部分ではブロックサイズを小さく
し、又は従来と同様の順次走査を行うことにより動画表
示品質を確保することができる。従って、画面内の表示
内容に応じて消費電力の低減と高画質の維持とをより木
目細かく制御することができる。
【0066】さらに、上記データ信号組替え供給回路に
略2ブロック分のデータ信号を蓄積するメモリを備える
ことにより、各ブロック内において第1グループ走査線
群及び第2グループ走査線群の一方に対応したデータ信
号を読み出した後で他方に対応したデータ信号を読み出
すことができる。従って、フレームメモリやグラフィッ
クメモリを備えていないシステムにおいても、TV信号
やCCDカメラ出力信号のような時系列の画像信号に対
して、各ブロック内で第1走査線群及び第2走査線群の
走査を行うことができる。
【0067】本発明の走査線駆動回路にあっては、各々
独立して動作する複数系列のシフトレジスタを備えてお
り、シフトレジスタの各出力に対応する出力バッファが
シフトレジスタの各系列に対応して交互に配置されてい
る。さらに、シフトレジスタの各系列毎に出力バッファ
への出力を選択的に行わせる出力選択回路を備えてい
る。従って、各系列のシフトレジスタを逐次動作させる
ことにより各ブロック内で第1グループ走査線群及び第
2グループ走査線群を逐次選択し、これを各ブロックで
繰り返すことにより、各ブロック内での走査及びブロッ
ク間での走査が可能となる。また、この走査線駆動回路
は、従来の走査線駆動回路とほぼ同等の回路規模で実現
可能である。
【0068】
【発明の実施の形態】以下に、本発明の実施の形態につ
いて、図面を参照しながら説明する。
【0069】(実施形態1)図1は本実施形態のマトリ
クス型液晶表示装置の構成を示す概略図である。
【0070】この液晶表示装置は表示用画素を選択する
ためのスイッチング素子としてTFTを用いた液晶パネ
ル1、信号線駆動回路2、走査線駆動回路3、タイミン
グ制御回路4、電源回路5、データ信号用バッファ6、
走査順制御回路7、データ信号組替え供給回路8等を備
え、外部からデータ信号、同期信号、クロック信号等の
表示に関わる信号が入力されるようになっている。この
外部から入力される信号については、従来の液晶表示装
置と同様とすることができる。
【0071】この液晶表示装置において、図21に示し
た従来の液晶表示装置と比較した場合の大きな相違点
は、以下の通りである。
【0072】(1)ブロック内では第1及び第2グルー
プ走査線群の一方のグループに属する全走査線を選択し
た後で、他方のグループに属する全走査線を選択して飛
び越し走査を行い、かつ、ブロック間では第1ブロック
に属する全走査線を選択した後で次のブロックに属する
走査線を選択するように走査順を制御する走査順制御回
路7を備えていること、(2)時系列的なデータ信号を
受け取って走査順に対応した順番に組替えて信号線駆動
回路に供給するデータ信号組替え供給回路8を備えてい
ること、(3)走査線駆動回路が、ブロック内で第1グ
ループ及び第2グループの走査を行い、かつ、ブロック
間ではブロック内の全走査を行った後で次のブロックの
走査を行う走査法に適した回路構成となっていること。
【0073】以上の構成により、ブロック内での飛び越
し走査及びブロック間での走査を行うことができる。従
って、第1グループ及び第2グループでデータ信号の極
性を逆にすることで表示状態を良好にすると共に、液晶
の反転駆動周波数を1ブロック当たりの走査線数に応じ
て低減することができる。
【0074】例えば、第1グループ走査線群に属する走
査線と第2グループ走査線群に属する走査線とを隣接し
て交互に配置すると、1垂直期間毎に逆極性で、かつ、
隣接する走査線間で逆極性のデータ信号(信号電圧)が
供給されることになるので、ゲートライン反転駆動方式
と同様の画素極性状態を得ることができる。
【0075】さらに、隣接する信号線で第1グループ走
査線群の選択期間中に与えるデータ信号(第1極性)と
第2グループ走査線群の選択期間中に与えるデータ信号
(第2極性)とを逆にすると、ドット反転駆動方式と同
様の画素極性状態を得ることができる。
【0076】ここで、全走査線の本数をM本、1ブロッ
ク当たりの走査線の本数をN本とすれば、従来のゲート
ライン反転駆動方式やドット反転駆動方式における1フ
レーム当たりの極性反転回数がM/2回であるのに対し
て、本実施形態による場合にはM/N回となるので、反
転駆動に伴う消費電力を従来のゲートライン反転駆動方
式の場合の2/Nに削減することができる。尚、ここで
は説明を簡単にするためにM、Nを偶数としているが、
Nが奇数の場合には反転駆動周波数が従来の1/Nに低
減され、反転駆動に伴う消費電力の増大も従来の1/N
に削減することができる。
【0077】以下に、この液晶表示装置の構成につい
て、さらに詳しく説明する。
【0078】この液晶表示装置において、外部から入力
されるデータ信号は、例えば18ビットのデジタル信号
であり、RGBの各色が6ビットで構成される。この場
合、信号線駆動回路2としては6ビットのデジタルドラ
イバLSIが用いられ、液晶パネル1には各色64階調
の表示が行われる。
【0079】入力された18ビットのデータ信号(R0
〜R5、G0〜G5、B0〜B5)は、データ信号用バ
ッファ6を介してデータ信号組替え供給回路8に送られ
る。
【0080】データ信号組替え供給回路8に入力された
18ビットの表示データは、データ信号組替え供給回路
8の内部メモリに一旦蓄えられた後、走査順序に対応し
て1水平期間単位で順番を組替えられ、信号線駆動回路
2に供給される。
【0081】液晶パネル1の基本構成は、図22及び図
23に示した従来の液晶表示装置と同様な構成であり、
例えば640×480画素構成(各画素はRGBの3ド
ット構成)の10.4型VGA(Video Graphics Arra
y)とすることができる。
【0082】信号線駆動回路2は、例えば6ビットのデ
ジタルドライバLSIであり、図26に示したような従
来の液晶表示装置と同様なものを用いることができる。
具体的には、シャープ株式会社製LH1689Fや日本
電気株式会社製μPD16622等のドライバLSIを
使用することができる。
【0083】ゲート信号駆動回路3は、ブロック内での
飛び越し走査と共にブロック間での走査とが可能なよう
に構成される。
【0084】一般に、従来のゲートドライバLSIの内
部回路は、図24に示したような1系列のシフトレジス
タで構成されているので、これを用いてブロック内での
飛び越し走査及びブロック間の走査を行うことが困難で
ある。そこで、本実施形態においては図2に示すような
走査線駆動回路3により、ブロック内での1本おきの飛
び越し走査とブロック間での順次走査とを可能にしてい
る。
【0085】この走査線駆動回路3は、2系列のシフト
レジスタ21と22、出力選択用論理回路23、レベル
シフタ24及び出力バッファ25等から構成されてい
る。シフトレジスタ21、22には走査順制御回路7か
らのクロック信号CLG1、CLG2とスタート信号S
PG1、SPG2とが各々独立して入力され、各シフト
レジスタ21、22の出力は出力選択用論理回路33を
介して交互にレベルシフタ24及び出力バッファ25に
接続されている。出力選択用論理回路23では、外部
(ここでは走査順制御回路7)から入力される選択信号
SELによってシフトレジスタ21及びシフトレジスタ
22のうちの一方の出力が選択され、タイミング信号G
ONによりレベルシフタ24に伝えられる。
【0086】このような回路構成によれば、入力信号C
LG1、CLG2、SPG1、SPG2、SEL及びG
ONを適宜設定することにより、ブロック内の飛び越し
走査とブロック間の走査とを実現することができる。例
えば、ブロック内では第1グループ走査線群に属する全
走査信号a(SL1、SL3)が選択された後で第2グ
ループ走査線群に属する全走査線b(SL2、SL4)
が選択されて1本おきの飛び越し走査が行われ、ブロッ
ク間ではブロック内の全走査線(SL1〜SL4)が選
択されてから次のブロック内の全走査線(SL5〜SL
8)が選択される。
【0087】図3に、走査線駆動回路3に関するタイミ
ングの一例を示す。ここでは、1ブロック当たりの走査
線数が4本で、ブロック内を1本おきの飛び越し走査、
ブロック間を順次走査する場合のタイミング例を示して
いる。
【0088】この図3に示すように、スタート信号SP
G1、SPG2及びクロック信号CLG1、CLG2に
基づいてシフトレジスタ21、22から信号A1、A
2、・・・、B1、B2、・・・が生成され、これらの信号と
選択信号SEL及びタイミング信号GONに基づいて走
査線SL1、SL2、・・・がブロック内では1本おきに
飛び越し走査され、かつ、各ブロックが順次走査され
る。
【0089】タイミング制御回路4では、従来の液晶表
示装置と同様に、入力された同期信号Hsync、Vs
ync及びクロック信号CLKに基づいて各回路部に必
要なタイミング信号が生成される。
【0090】電源回路部5では、各回路部に必要な電圧
や液晶表示のための階調用基準電圧等が生成される。
【0091】データ信号用バッファ6は通常のバッファ
回路であり、ここでは外部から入力されたデジタル信号
の波形整形が行われる。
【0092】走査順制御回路7は本発明における特徴的
な回路であり、上述したブロック内での飛び越し走査及
びブロック間での走査を行うためのタイミング信号を生
成するものである。
【0093】この走査順制御回路7で生成される信号と
しては、反転駆動のためのタイミング信号及び走査順制
御のためのタイミング信号が挙げられ、各々信号線駆動
回路2及び走査線駆動回路3に供給される。
【0094】図4に、走査順制御回路7の基本的な回路
構成の一例を示す。
【0095】この走査順制御回路7は、時間的な遅れの
調整を行うためのシフトレジスタ41、走査線の本数を
ブロックサイズに達するまでカウントするカウンタ4
2、ディレイ回路43及びDF.F等から構成される。
【0096】この図4の走査順制御回路7では入力され
たタイミング信号SPG、CLG及び垂直同期信号Vs
yncから反転駆動のための制御信号POL及び走査順
制御のためのタイミング信号CLG1、CLG2、SP
G1、SPG2、SEL、GONが生成される。生成さ
れた制御信号POLは信号線駆動回路2に送られ、タイ
ミング信号CLG1、CLG2、SPG1、SPG2、
SEL、GONは走査線駆動回路3に送られる。
【0097】図5に、走査順制御回路7に関するタイミ
ングの一例を示す。ここでは、1ブロック当たりの走査
線数が4本で、ブロック内を1本おきの飛び越し走査、
ブロック間を順次走査する場合のタイミング例を示して
いる。
【0098】この図5に示すように、タイミング制御回
路4からのクロック信号CLG及びスタート信号SPG
に基づいてブロックサイズNの半分の周期で1回のパル
スを発生する信号N/2及びディレイ回路からの信号D
CLGが生成されると共にタイミング信号CLG1、C
LG2、SPG1、SPG2、SEL、GON、POL
が生成され、これらの信号に基づいて走査線SL1、S
L2、・・・がブロック内での1本おきの飛び越し走査、
かつ、ブロック間での順次走査により走査される。ここ
で、反転駆動制御信号POLの周波数は従来の液晶表示
装置の半分となっている。
【0099】データ信号組替え回路8は本発明における
特徴的な回路であり、ブロック内での飛び越し走査及び
ブロック間での順次走査に対応してデータ信号の順序を
組替えるものである。
【0100】時系列で送られてくるデータ信号の順序を
組替えるためには、データ信号を一旦蓄えておくメモリ
が必要となる。通常は2ブロック分のメモリ容量が必要
であり、1ブロック分は書き込み用として、残りの1ブ
ロック分は読み出し用として交互に用いられる。ここ
で、1ブロック当たりの最大の走査線数をp本、1走査
線当たりの画素数をq、1画素当たりのビット数をrビ
ットとすると、通常、2pqrビットのメモリ容量が必
要となる。例えば、本実施形態の場合には、1ブロック
当たりの最大走査線数をNとすると、2×640×18
Nビットのメモリ容量となる。
【0101】図6にデータ信号組替え供給回路8の基本
的な回路構成の一例を示す。
【0102】このデータ信号組替え供給回路8は、カウ
ンタ61、62、63、デコーダ64、加算器65、6
6、マルチプレクサ67、68、71、メモリ69、7
0及びDF.F等を備えている。ここでは、タイミング
制御回路4からのタイミング信号SPG、CLGがカウ
ンタ61に入力されると共にタイミング信号DCLKが
カウンタ62に入力される。このカウンタ61により入
力された水平同期信号がカウントされて1ブロックに1
回のパルスを発生する信号BLKが生成されると共に、
DF.Fを介して1ブロック毎に論理が反転する信号O
DD−BLが生成される。そして、これらの信号を基に
して、各々1ブロック分の容量を持つメモリ69、70
が書き込み用又は読み出し用として制御される。
【0103】書き込み用メモリでは、順次走査アドレス
を生成する加算器65からのアドレス情報に従って、時
系列で送られてくるデータ信号がDATAinが順次メ
モリに蓄えられる。一方、読み出し用メモリでは、飛び
越し走査アドレスを生成する加算器66からのアドレス
情報に従って、一旦蓄積されたデータ信号がマルチプレ
クサ71を介して読み出されてデータ信号DATAou
tが信号線駆動回路2に送られる。
【0104】ここで、デコーダ64はカウンタ63から
のアドレス情報を飛び越し走査のためのアドレスに変換
するためのものであり、例えばROM(Read Only Memo
ry)を用いたテーブル変換を行うことにより容易に実現
することができる。
【0105】尚、データ信号組み替え回路8の構成は図
6に示したものに限定されず、例えば奇数ラインと偶数
ラインとに各々ファーストイン・ファーストアウト(F
IFO)メモリを割り当ててデータ信号を蓄積する方法
等、その他にも様々な実現方法が考えられる。
【0106】さらに、ここまでは機能的な面からタイミ
ング制御回路4、走査順制御回路7及びデータ信号組み
替え回路8について説明を行ってきたが、LSI化に当
たってはこの中のいずれか2つ又は全部を1チップ化し
ても全く差し支えない。
【0107】次に、本実施形態の液晶表示装置の走査方
法とその反転駆動方式について説明する。
【0108】図7及び図8はブロックサイズが各々4本
及び6本の場合における走査線の走査順と液晶パネル上
の各画素の極性を示す図である。尚、この図7及び図8
では説明を簡単にするために、8×12画素で構成され
たモノクロ表示のマトリクス型液晶パネルの例について
示している。
【0109】この図7及び図8において、1走査線上の
画素の極性は全て同じであり、交互に配置された第1グ
ループ走査線群aに属する走査線と第2グループ走査線
群bに属する走査線とでは極性が逆である。よって、従
来のゲートライン反転駆動方式と同様の極性パターンが
得られ、従来のゲート反転駆動方式と同様に、チラツキ
の目立たない表示を実現することができる。
【0110】図9は、図7に対応する走査線駆動回路出
力SL1〜SL8と反転駆動出力信号POLのタイミン
グ、及び対向電極電位V−OPSTを示す図である。こ
の図9において、ブロック内では交互に第1グループ走
査線群と第2グループ走査線群とが配置されて1本おき
の飛び越し走査が行われ、ブロック間では順次走査が行
われており、反転駆動周波数は従来のゲートライン反転
駆動方式の場合の半分になっている。尚、ここでは対向
電極電位V−OPSTは一定である。図7、図8及び図
9から分かるように、反転駆動周波数はブロックサイズ
4本の場合には従来のゲートライン反転駆動方式の場合
の1/2となり、ブロックサイズ6本の場合には従来の
ゲートライン反転駆動方式の場合の1/3となる。
【0111】一般に、本発明の液晶表示装置において
は、ブロックサイズN本の場合、反転駆動周波数が従来
の液晶表示装置の2/Nとなる(Nが偶数の場合)。一
方、反転駆動に伴う消費電力は反転駆動周波数に比例す
るので、本実施形態の液晶表示装置によれば反転駆動に
伴う消費電力を従来の液晶表示装置の2/Nに減らすこ
とができる。
【0112】ここで、従来提案されているような全画面
の飛び越し走査を行う液晶表示装置では、1/2フレー
ム期間にわたって前後のフレームが重なって表示される
ことになり、動画表示において甚だしい画質劣化を起こ
すことになる。これに対して、本実施形態の液晶表示装
置においては、飛び越し走査を行う領域がブロック内に
限定されるため、前後のフレームが重なって表示される
領域が1ブロックに限定され、動画表示時に大きな画質
劣化を生じることはない。
【0113】但し、本実施形態の液晶表示装置におい
て、ブロックサイズを大きくした場合には動画表示時の
画質劣化が目立つようになるので、例えば静止画を多用
する用途ではブロックサイズを大きく設定し、動画品質
を優先する用途ではブロックサイズを小さく設定する
等、使用目的に応じて最適なブロックサイズを選択する
のが好ましい。
【0114】さらに、フレーム反転駆動方式や全画面の
飛び越し走査を行う従来の液晶表示装置では、液晶パネ
ルの広い領域を同一極性で駆動するため、画素TFTの
リーク等の影響により垂直方向の輝度傾斜の問題が生じ
ることがある。これに対して、本発明の液晶表示装置に
おいては、1ブロック毎に両極性の駆動が行われるた
め、このような垂直方向の輝度傾斜の問題を防ぐことが
できる。
【0115】このように、本実施形態の液晶表示装置に
よれば、チラツキ無しでかつ垂直方向の輝度傾斜や動画
表示時の妨害の無い高画質表示を行うと共に、従来のゲ
ートライン反転駆動方式に比べて大幅な低消費電力化を
実現することができる。
【0116】(実施形態2)本実施形態2における基本
的な回路構成は上記実施形態1と同様であるが、実施形
態1では対向電極をDC駆動するのに対して、実施形態
2では対向電極駆動回路を形成して対向電極をAC駆動
する場合について説明する。
【0117】本実施形態2で使用される対向電極駆動回
路としては、従来の液晶表示装置と同様のものを用いる
ことができるが、ブロック境界での表示の不連続を避け
るために時定数の小さいものを用いるのが好ましい。
【0118】この対向電極駆動回路を用いて、信号線の
反転駆動のタイミングに同期して対向電極をAC駆動す
ることにより、AC電圧の振幅分だけ信号線駆動回路の
出力電圧範囲を狭めることができる。
【0119】図10は、実施形態1で説明した図7に対
応する走査線駆動回路出力SL1〜SL8と反転駆動出
力信号POLのタイミング、及び対向電極電位V−OP
STを示す図である。この図10において、ブロック内
では1本おきに飛び越し走査が行われ、ブロック間では
順次走査が行われており、反転駆動周波数は実施形態1
と同様に従来のゲートライン反転駆動方式の場合の半分
になっている。液晶層に印加される実効電圧は実施形態
1と同様であり、実施形態1と同様にチラツキの目立た
ない表示を実現することができる。
【0120】さらに、この実施形態2の場合には、対向
電極をAC駆動することにより、AC電圧の振幅分だけ
信号線駆動回路の出力電圧範囲を狭めても、液晶層に印
加される実効電圧を同等に保つことができるので、低耐
圧のドライバLSIを用いて信号線駆動回路の低コスト
化を図ることができる。
【0121】また、実施形態1と同様に、ブロックサイ
ズがN本であれば反転駆動周波数を2/Nに低減するこ
とができ、さらに、対向電極の駆動周波数についても従
来のゲートライン反転駆動を行う液晶表示装置に比べて
2/Nに低減することができるので、大幅な低消費電力
化を実現することができる。
【0122】(実施形態3)本実施形態3における基本
的な回路構成は上記実施形態1と同様であるが、実施形
態1では液晶パネル上の各画素の極性パターンがゲート
ライン反転駆動方式と同様であるのに対して、実施形態
3では液晶パネル上の各画素の極性パターンがドット反
転駆動方式と同様である場合について説明する。
【0123】本実施形態3では、同一走査線上において
隣接する画素が逆極性となるように駆動されるので、信
号線駆動回路としてドット反転駆動方式用のドライバL
SIを使用する。例えば、シャープ株式会社製のLH1
68BF等を使用することができる。
【0124】図11及び図12はブロックサイズが各々
4本及び6本の場合における走査線の走査順と液晶パネ
ル上の各画素の極性を示す図である。尚、この図11及
び図12では説明を簡単にするために、8×12画素で
構成されたモノクロ表示のマトリクス型液晶パネルの例
について示している。
【0125】この図11及び図12において、隣接する
信号線に与えられるデータ信号の極性は逆であり、か
つ、交互に配置された第1グループ走査線群aに属する
走査線と第2グループ走査線群bに属する走査線とでは
極性が逆である。よって、従来のドット反転駆動方式と
同様の極性パターンが得られ、従来のドット反転駆動方
式と同様に、チラツキの目立たない表示を実現すること
ができる。
【0126】さらに、ブロック内では交互に第1グルー
プ走査線群aと第2グループ走査線群bとが配置されて
1本おきの飛び越し走査が行われ、ブロック間では順次
走査が行われており、反転駆動周波数はブロックサイズ
4本の場合には従来のドット反転駆動方式の場合の1/
2となり、ブロックサイズ6本の場合には従来のドット
反転駆動方式の場合の1/3となる。
【0127】本実施形態の液晶表示装置は、隣接する画
素が逆極性で駆動されるため、原理的にクロストークの
少ない駆動が可能であり、特に、15型以上の大型高精
細パネルの駆動に適している。
【0128】さらに、本実施形態の液晶表示装置におい
ては、ブロックサイズN本の場合、反転駆動周波数が従
来の液晶表示装置の2/Nとなる(Nが偶数の場合)。
一方、反転駆動に伴う消費電力は反転駆動周波数に比例
するので、本実施形態の液晶表示装置によれば従来のド
ット反転駆動方式の液晶表示装置に比べて低消費電力化
が可能となる。
【0129】このように、本実施形態の液晶表示装置に
よれば、チラツキの目立たない高画質表示を行うと共
に、従来のドット反転駆動方式に比べて大幅な低消費電
力化を実現することができる。
【0130】(実施形態4)図13は本実施形態のマト
リクス型液晶表示装置の構成を示す概略図である。
【0131】この液晶表示装置は、上記実施形態1〜3
と同様にブロック内飛び越し走査及びブロック間順次走
査による反転駆動が行われるものである。
【0132】本実施形態4において、図1に示した実施
形態1の液晶表示装置との大きな相違点は、フレームメ
モリ135とこれを制御するためのグラフィックコント
ローラ(GDC)134、さらに、マイクロプロセッサ
(MPU)136及びメモリ137、138がマトリク
ス型液晶表示装置に一体化して組み込まれていることで
ある。
【0133】ここで、メモリ137はROM(Read Onl
y Memory)、メモリ138はRAM(Random Access Me
mory)であり、マイクロプロセッサ136及びメモリ1
37、138は同一チップに集積化されていてもよい。
【0134】図13の液晶表示装置においては、図1の
液晶表示装置において必要であったデータ信号組替え供
給回路8を、フレームメモリ135及びGDC134で
兼用させることができる。例えば、フレームメモリ13
5からの表示用データ(ここでは18ビット)を読み出
す順番が、液晶パネル1の走査順に対応するように、G
DC134を動作させるためのプログラム修正を行うこ
とができる。このGDCを動作させるためのプログラム
は、通常、ROMであるメモリ137に入っている。
【0135】ノートブック型パーソナルコンピュータや
携帯情報端末等の用途に使用される液晶表示装置におい
ては、フレームメモリとGDCとが既に組み込まれてい
るため、本実施形態の液晶表示装置の回路構成を容易か
つ安価に実現することができる。
【0136】尚、GDC134が上述するような機能を
有していない場合には、新たに機能追加を行うことがで
きる。この場合、GDCはアドレス生成機能を本来的に
内蔵しているので、例えば図6に示したような論理回路
の一部を付加することにより容易に所望の機能を得るこ
とができる。
【0137】本実施形態の液晶表示装置においても、上
記実施形態1〜3と同様に、チラツキの目立たない高画
質表示と低消費電力駆動を両立することができる。
【0138】(実施形態5)本実施形態5における基本
的な回路構成は上記実施形態1や実施形態4と同様であ
るが、実施形態5ではブロックサイズNの値を固定せず
に可変とした場合について説明する。
【0139】このようにブロックサイズNの値を可変と
するためには、例えば、図13の走査順制御回路7及び
GDC134において、1ブロック当たりの走査線数を
決定するための内部カウンタとして、カウンタ数を任意
に設定できるプログラマブルカウンタを用いる。このプ
ログラマブルカウンタは、例えば、標準TTLのSN7
4163のような回路を適用すれば簡単に実現すること
ができる。
【0140】図14は、本実施形態における走査順制御
回路7の構成を一部抜粋した図である。
【0141】ここでは、走査順制御回路7の内部に設け
られたプログラマブルカウンタ143のカウンタ数入力
端子にMPU136の出力ポート142が接続され、コ
ンピュータバスを介して走査順制御回路7内部のカウン
ト数の設定が行われる。尚、この例では、出力ポート1
42にブロックサイズNの半分の値N/2が設定される
ような回路構成となっている。
【0142】このような回路構成とMPU136に簡単
なプログラムを追加することにより、垂直帰線期間中に
MPU136によって出力ポート142にブロックサイ
ズが設定される。これにより、ブロックサイズNの値を
フレーム単位で切り替えることができる。
【0143】尚、液晶層に対する直流成分の電圧印加を
避けるためには、ブロックサイズの設定を偶数フレーム
単位で切り替えるのが好ましい。
【0144】これにより、静止画表示においてはブロッ
クサイズNの値を最大に設定して最大限の低消費電力化
を計り、動画表示の場合にはブロックサイズNの値を最
小に設定して画質の劣化を抑制することができる。さら
に、動画表示を特別に重視する場合には、従来と同様の
順次走査を行うこともできる。
【0145】以上説明したように、本実施形態の液晶表
示装置によれば、フレーム単位でブロックサイズNの値
を適宜切り替えることにより、ブロックサイズNの値が
固定されている場合に比べてより一層の低消費電力化と
高画質表示を実現することができる。
【0146】(実施形態6)本実施形態6における基本
的な回路構成は上記実施形態1や実施形態4と同様であ
るが、実施形態6ではブロックサイズNの値を1フレー
ム内で2種類に設定可能とした場合について説明する。
【0147】このようにブロックサイズNの値を1フレ
ーム内で2種類に設定可能とするためには、例えば、図
13の走査順制御回路7及びGDC134において、1
ブロック当たりの走査線数を決定するための内部カウン
タとして、2種類のカウンタ数を設定できるプログラマ
ブルカウンタを用いる。このプログラマブルカウンタと
しては、例えば、実施形態5に示したようなプログラマ
ブルカウンタを用いて1フレーム内で2種類のカウント
数を切り替えて設定できるようにすることもでき、又は
異なる固定カウント数を有する2つのカウンタを切り替
えて使用してもよい。
【0148】図15は、前者の方法を用いた場合につい
て、本実施形態における走査順制御回路7の構成を一部
抜粋した図である。
【0149】ここでは、2種類のブロックサイズN1、
N2のどちらを選択するかを制御するシーケンス制御回
路は、カウンタ155及びレジスタ156によって構成
されている。また、このためのシーケンスデータを蓄え
ているレジスタ156にMPU136の出力ポート15
2が接続され、コンピュータバスを介して必要なシーケ
ンスデータが設定される。尚、この例では、マルチプレ
クサ157に接続された一方の出力ポート153にブロ
ックサイズN1の半分の値N1/2が設定され、他方の
出力ポート154にブロックサイズN2の半分の値N2
/2が設定された回路構成となっている。
【0150】このような回路構成とMPU136に簡単
なプログラムを追加することにより、垂直帰線期間中に
MPU136によって出力ポート152にブロックサイ
ズのシーケンスデータが設定される。これにより、ブロ
ックサイズNの値を1フレーム内で2種類与えることが
できる。
【0151】これにより、ある1画面の中で、静止画表
示の箇所においてはブロックサイズNの値を最大に設定
して最大限の低消費電力化を計り、動画表示が行われる
箇所においてはブロックサイズNの値を最小に設定して
画質の劣化を抑制することができる。
【0152】以上説明したように、本実施形態の液晶表
示装置によれば、1フレーム内でブロックサイズNの値
を最適化することにより、ブロックサイズNの値が固定
されている場合に比べてより一層の低消費電力化と高画
質表示を実現することができる。
【0153】尚、この実施形態では1フレーム内で設定
可能なブロックサイズを2種類として説明したが、必ず
しも2種類に限定されるものではなく、3種類以上であ
ってもよい。
【0154】(実施形態7)上記実施形態1〜6では交
互に配置された第1グループ走査線群及び第2グループ
走査線群に対して各グループ内では順次走査を行うこと
によりブロック内で1本おきの飛び越し走査を行う場合
について説明したが、本実施形態7では各グループ内で
1本おきの飛び越し走査を行うことによりブロック内で
3本おきの飛び越し走査を行う場合について説明する。
【0155】図16は、ブロック内で3本おきの飛び越
し走査を行う場合について、走査線の走査順と液晶パネ
ル上の各画素の極性を示す図である。ここでは、1ブロ
ック当たりの走査線数が8本で、液晶パネル上の各画素
の極性がゲートライン反転駆動方式と同様の極性パター
ンになる場合を示している。
【0156】この図16において、1走査線上の画素の
極性は全て同じであり、交互に配置された第1グループ
走査線群aに属する走査線と第2グループ走査線群bに
属する走査線とでは極性が逆である。そして、ブロック
内では交互に第1グループ走査線群aと第2グループ走
査線群bとが配置されて各グループ内で1本おきの飛び
越し走査が行われ、ブロック間では順次走査が行われて
いる。この場合でも、反転駆動周波数はブロックサイズ
N本の場合には従来のゲートライン反転駆動方式の場合
の2/Nとなる。
【0157】このような走査を行う場合、走査線駆動回
路としては4系列のシフトレジスタを有するものを用い
る。そして、第1グループ走査線群aを1本おきに2系
列のシフトレジスタの一方ずつに対応させて交互に配置
し、第2グループ走査線群bも1本おきに他の2系列の
シフトレジスタの一方ずつに対応させて交互に配置す
る。これにより第1グループ走査線群aを1本おきに飛
び越し走査すると共に、第2グループ走査線群bを1本
おきに飛び越し走査することができる。
【0158】本実施形態の液晶表示装置においても、上
記実施形態1〜6と同様に、チラツキの目立たない高画
質表示と低消費電力駆動を両立することができる。
【0159】尚、本実施形態において、ブロック内での
飛び越し走査は、奇数本おきであれば5本以上の飛び越
し走査であってもゲートライン反転駆動方式やドット反
転駆動方式と同様の極性パターンを得ることができ、第
1グループ走査線群と第2グループ走査線群とが交互に
配置されていれば、各グループ内で順次走査を行っても
飛び越し走査を行っても良い。
【0160】(実施形態8)上記実施形態1〜7では1
ブロック当たりの走査線数Nが偶数である場合について
説明したが、本実施形態8では1ブロック当たりの走査
線数Nが奇数である場合について説明する。
【0161】1ブロック当たりの走査線数Nが奇数の場
合にゲートライン反転駆動やドット反転駆動と同様の駆
動を行うためには、各ブロックの奇数本目の走査線上の
画素の極性と偶数本目の走査線上の画素の極性とが、隣
接するブロックで交互に入れ替わるように駆動する必要
がある。このためには、隣接するブロックで第1グルー
プ走査線群と第2グループ走査線群との選択順序が入れ
替わるように駆動すればよい。
【0162】従って、1ブロック当たりの走査線数Nが
奇数の場合には、走査順制御回路やデータ信号組み替え
供給回路がやや複雑になるものの、基本的な回路構成は
1ブロック当たりの走査線数Nが偶数の場合と同様であ
る。
【0163】図17は、1ブロック当たりの走査線数N
が3本の場合について、走査線の走査順と液晶パネル上
の各画素の極性を示す図である。ここでは、液晶パネル
上の各画素の極性がゲートライン反転駆動方式と同様の
極性パターンになる場合を示している。
【0164】この図17において、1走査線上の画素の
極性は全て同じであり、交互に配置された第1グループ
走査線群aに属する走査線と第2グループ走査線群bに
属する走査線とでは極性が逆である。そして、ブロック
A内では第1グループ走査線群aが先に選択されて1本
おきの飛び越し走査が行われ、ブロックBでも第1グル
ープ走査線群aが先に選択されて1本おきの飛び越し走
査が行われ、ブロック間では順次走査が行われている。
【0165】図17から分かるように、反転駆動周波数
は従来のゲートライン反転駆動方式の場合の1/3とな
り、反転駆動に伴う消費電力も従来の1/3に低減でき
る。
【0166】一般に、1ブロック当たりの走査線数Nが
奇数の場合、反転駆動周波数が従来の液晶表示装置の1
/Nとなり、反転駆動に伴う消費電力も従来の液晶表示
装置の1/Nに低減される。
【0167】本実施形態の液晶表示装置においても、上
記実施形態1〜7と同様に、チラツキの目立たない高画
質表示と低消費電力駆動を両立することができる。
【0168】(実施形態9)本実施形態9では、隣接す
るブロックにおいて、ブロック内で第1グループ走査線
群a及び第2グループ走査線群bが選択される順序を逆
にする場合について説明する。
【0169】図18は、本実施形態における走査線の走
査順と液晶パネル上の各画素の極性を示す図である。こ
こでは、液晶パネル上の各画素の極性がゲートライン反
転駆動方式と同様の極性パターンになる場合を示してい
る。
【0170】この図18において、1走査線上の画素の
極性は全て同じであり、交互に配置された第1グループ
走査線群aに属する走査線と第2グループ走査線群bに
属する走査線とでは極性が逆である。そして、第1ブロ
ック及び第3ブロック内では第1グループ走査線群aに
属する走査線G1、G3が先に選択されて1本おきの飛
び越し走査が行われ、第2ブロック及び第4ブロックで
は第2グループ走査線群bに属する走査線G2、G4が
先に選択されて1本おきの飛び越し走査が行われ、ブロ
ック間では順次走査が行われている。
【0171】図19は、本実施形態における走査線駆動
回路からの出力G1〜G16と信号線駆動回路からの出
力のタイミングを示す図である。尚、この図において、
G(i)は走査線駆動回路からのi番目の出力、即ち、
i番目の走査線上のTFTがオン状態となるタイミング
を示している。
【0172】この図19に示すように、第1、第3ブロ
ックでは第1グループ走査線群aを先に選択し、それと
隣接する第2、第4ブロックでは第2グループ走査線群
bを先に選択する。前の第1ブロックにおいて最後に選
択される走査線と次のブロックにおいて最初に選択され
る走査線(例えばG4とG6、G7とG9、G12とG
14)とでデータ信号が同じ極性になるので、反転駆動
周波数をさらに低減することができる。
【0173】比較のために、図7に示した隣接するブロ
ック内で第1グループ走査線群aと第2グループ走査線
群bとの選択順を同じにした液晶表示装置について、図
20に走査線駆動回路からの出力G1〜G16と信号線
駆動回路からの出力のタイミングを示す。
【0174】上記図19及び図20の比較から、図19
の場合には信号線駆動回路からの出力が各ブロック間で
反転しておらず、信号線駆動回路の極性反転の周波数が
図20の場合に比べて1/2となることがわかる。
【0175】尚、本実施形態9においては各ブロックを
4本ずつの走査線から構成したが、それ以外の本数でも
同様の効果が得られる。
【0176】さらに、本発明の特徴は、走査線を各ブロ
ック内で、共通電極に対して信号線駆動回路からの出力
が互いに逆極性となる第1グループ走査線群と第2グル
ープ走査線群とに分割し、一方のグループを全て走査し
た後で他方のグループを走査することにあるので、各グ
ループ内での走査順は特に限定されない。例えば、上記
実施形態のように順次走査を行ってもよく、G3、G
1、G4、G2やG1、G3、G4、G2のように飛び
越し走査やランダム走査を行ってもよい。
【0177】さらに、各ブロック間の走査順についても
特に限定されず、順次走査を行ってもよく、飛び越し走
査やランダム走査を行ってもよい。
【0178】上記実施形態1、3〜9では液晶パネル上
の各画素の極性がゲートライン反転駆動方式と同様の極
性パターンになる場合について説明したが、隣接する信
号線で逆極性となるようにしてもよい。この場合でも、
各信号線毎に見れば同一極性を有する一方のグループの
出力が先に出力されることになるのでからである。これ
により、ドット反転駆動方式と同様の極性パターンを得
ることができる。
【0179】本発明において、各ブロックを構成する走
査線の数は偶数であるか奇数であるかに関わらず、さら
に、あるブロックの走査線数が他のブロックの走査線数
と異なっていても良い。例えば、液晶表示装置の走査線
数がブロックを構成する走査線数で割り切れない場合に
は、必然的に1つのブロックの走査線数が異なることに
なる。或いは、各ブロックの走査線数を敢えて異ならせ
てもよく、このような場合でも本発明の本質から外れる
ことはない。
【0180】さらに、以上の実施形態では、10.4型
VGA仕様の液晶表示装置を例にとって説明してきた
が、本発明は上記実施形態に限定されるものではなく、
反転駆動を必要とするマトリクス型液晶表示装置全般に
幅広く適用することができる。即ち、反転駆動を必要と
するマトリクス型の液晶表示装置であれば液晶パネルの
画面寸法や画素数、液晶表示モード、モノクロ/カラー
表示、透過型/反射型、直視型/投影型を問わずに幅広
く本発明を適用可能である。
【0181】スイッチング素子としてはアモルファスシ
リコンTFTや多結晶シリコンTFT等の他、単結晶シ
リコントランジスタを用いることができる。特に、多結
晶シリコンTFTや単結晶シリコントランジスタを用い
たアクティブマトリクス型液晶表示装置の場合には、走
査線駆動回路や信号線駆動回路と画素トランジスタとを
同一基板上に一体的に形成することができるという利点
がある。
【0182】さらに、本発明の基本的な構成要素である
走査順制御回路やデータ信号組み替え供給回路等の具体
的な回路構成についても、上記実施形態に限定されるも
のではなく、様々なヴァリエーションが可能である。
【0183】
【発明の効果】以上詳述したように、本発明による場合
には、チラツキが目立たず、垂直方向の輝度傾斜や動画
表示時における表示妨害の無い高画質の表示を維持する
と共に、反転駆動に伴う消費電力を抑制して大幅な低消
費電力駆動を実現することができる。特に、ノートブッ
ク型パーソナルコンピュータや携帯情報端末等の用途に
おいては、機器内にフレームメモリを備えているため、
データ信号組み替え供給回路を極めて安価に実現するこ
とができる。特に、請求項に記載の本発明による場合
には、従来のゲートライン反転駆動方式の場合と同様
に、チラツキがより目立たない高画質の表示が得られ
る。一方、請求項10に記載の本発明による場合には、
従来のドット反転駆動方式の場合と同様に、チラツキが
より目立たない高画質の表示が得られ、さらに、クロス
トークを低減することができる。さらに、請求項に記
載の本発明による場合には、隣接するブロック間で隣接
する走査線同士の影響を防ぐことができるので、より一
層高画質の表示を得ることができる。
【0184】発明による場合には、走査順制御回路と
データ信号組替え供給回路とを備えているので、ブロッ
ク内での飛び越し走査及びブロック間の走査を容易に実
現することができる。
【0185】発明による場合には、対向電極の電位を
データ信号の反転に同期してシフトさせることができる
ので、耐圧の低い信号線駆動回路を用いて液晶表示装置
の低コスト化を図ることができる。
【0186】発明による場合には、1ブロック当たり
の走査線の本数を1フレーム毎に切り替え可能であるの
で、静止画表示において反転駆動に伴う消費電力を大幅
に削減すると共に、動画表示において動画表示品質を確
保することができる。従って、画像表示内容に応じて消
費電力の低減と高画質の維持とをバランス良く制御する
ことができる。
【0187】或いは、1ブロック当たりの走査線の本数
を1フレーム内で切り替え可能であるので、動画がウィ
ンドウ表示されているような場合、静止画表示の部分で
は反転駆動に伴う消費電力を大幅に削減すると共に、動
画表示の部分では動画表示品質を確保することができ
る。従って、画面内の表示内容に応じて消費電力の低減
と高画質の維持とをより木目細かく制御することができ
る。
【0188】発明による場合には、データ信号組替え
供給回路が略2ブロック分のデータ信号を蓄積するメモ
リを備えているので、フレームメモリやグラフィックメ
モリを備えていないシステムにおいても、ブロック内で
の飛び越し走査を行うことができる。
【0189】本発明の走査線駆動回路にあっては、複数
系列のシフトレジスタをブロック内で逐次動作させ、こ
れを各ブロックで繰り返すことにより、ブロック内での
飛び越し走査及びブロック間での走査を実現することが
できる。さらに、この走査線駆動回路は、従来の走査線
駆動回路とほぼ同等の回路規模で実現可能であり、装置
が複雑になることはない。
【図面の簡単な説明】
【図1】実施形態1の液晶表示装置の概略構成を示す図
である。
【図2】実施形態1の液晶表示装置における走査線駆動
回路の構成を示す図である。
【図3】図2の走査線駆動回路の動作のタイミングを示
す図である。
【図4】実施形態1の液晶表示装置における走査順制御
回路の構成を示す図である。
【図5】図2の走査順制御回路の動作のタイミングを示
す図である。
【図6】実施形態1の液晶表示装置におけるデータ信号
組み替え供給回路の構成を示す図である。
【図7】実施形態1の液晶表示装置における走査線の走
査順と液晶パネル上の画素極性を示す図である。
【図8】実施形態1の液晶表示装置における走査線の走
査順と液晶パネル上の画素極性を示す図である。
【図9】図7に対応する走査線の走査タイミングを示す
図である。
【図10】実施形態2の液晶表示装置における走査線の
走査タイミングを示す図である。
【図11】実施形態3の液晶表示装置における走査線の
走査順と液晶パネル上の画素極性を示す図である。
【図12】実施形態3の液晶表示装置における走査線の
走査順と液晶パネル上の画素極性を示す図である。
【図13】実施形態4の液晶表示装置の概略構成を示す
図である。
【図14】実施形態5の液晶表示装置における走査順制
御回路の一部の構成を抜粋した図である。
【図15】実施形態6の液晶表示装置における走査順制
御回路の一部の構成を抜粋した図である。
【図16】実施形態7の液晶表示装置における走査線の
走査順と液晶パネル上の画素極性を示す図である。
【図17】実施形態8の液晶表示装置における走査線の
走査順と液晶パネル上の画素極性を示す図である。
【図18】実施形態9の液晶表示装置における走査線の
走査順と液晶パネル上の画素極性を示す図である。
【図19】実施形態9の液晶表示装置における走査線駆
動回路の出力と信号線駆動回路の出力のタイミングを示
す図である。
【図20】図7の液晶表示装置における走査線駆動回路
の出力と信号線駆動回路の出力のタイミングを示す図で
ある。
【図21】従来の液晶表示装置の概略構成を示す図であ
る。
【図22】液晶表示装置の画素アレイ部と駆動回路の構
成を示す図である。
【図23】液晶パネルの画素の構成を示す図である。
【図24】従来の液晶表示装置における走査線駆動回路
の構成を示す図である。
【図25】従来の液晶表示装置における走査線の走査タ
イミングを示す図である。
【図26】デジタル方式の信号線駆動回路の構成を示す
図である。
【図27】フレーム反転駆動方式の液晶表示装置におけ
る走査線の走査順と液晶パネル上の画素極性を示す図で
ある。
【図28】ゲートライン反転駆動方式の液晶表示装置に
おける走査線の走査順と液晶パネル上の画素極性を示す
図である。
【図29】ドット反転駆動方式の液晶表示装置における
走査線の走査順と液晶パネル上の画素極性を示す図であ
る。
【図30】全画面を飛び越し走査する従来の駆動方法に
おける問題点を説明するための図である。
【符号の説明】
1 液晶パネル 2 信号線駆動回路 3 走査線駆動回路 4 タイミング制御回路 5 電源回路 6 データ信号用バッファ 7 走査順制御回路 8 データ信号組み替え供給回路 21、22 シフトレジスタ 23 出力選択用論理回路 24 レベルシフタ 25 出力バッファ 41 シフトレジスタ 42、61、62、63 カウンタ 43 ディレイ回路 64 デコーダ 65、66 加算器 67、68、71、157 マルチプレクサ 69、70 メモリ 134 GDC 135 フレームメモリ 136 MPU 137 ROM 138 RAM 142、152、153、154 出力ポート 143 プログラマブルカウンタ 155 2進カウンタ 156 レジスタ
フロントページの続き (51)Int.Cl.7 識別記号 FI G09G 3/20 G09G 3/20 622Q (56)参考文献 特開 平3−271795(JP,A) 特開 平6−222330(JP,A) 特開 平5−303076(JP,A) 特開 平3−289618(JP,A) 特開 平8−234169(JP,A) 特開 平5−127618(JP,A) (58)調査した分野(Int.Cl.7,DB名) G09G 3/00 - 3/38 G02F 1/133 505 - 580

Claims (16)

    (57)【特許請求の範囲】
  1. 【請求項1】 複数の走査線と、該複数の走査線と交差
    する複数の信号線と、該走査線及び該信号線に接続され
    た複数の画素とを有する液晶表示装置に対して、各画素
    を構成する一方の電極に与えられる電圧の極性を、それ
    に対向する他方の電極の電圧に対して交互に反転させる
    液晶表示装置の駆動方法であって、 該複数の走査線は、該複数の走査線の一部の連続的に配
    列された複数の走査線からなる第1ブロックを包含し、 複数の走査線は、該複数の走査線の一部の連続的に配
    列された複数の走査線からなる第2ブロックであって、
    該第1ブロックに隣接する第2ブロックを更に包含し、 該第1ブロック及び該第2ブロックはそれぞれ、第1グ
    ループ走査線群と第2グループ走査線群とを包含し、 第1ブロックに属する全ての走査線を選択した後に、
    該第2ブロックに属する全ての走査線を選択し、 該第1ブロック及び該第2ブロックにおいては、それぞ
    れ一方のグループ走査線群に属する全ての走査線を選択
    した後に、他方のグループ走査線群に属する全ての走査
    線を選択し、 該第1ブロック内で第1グループ走査線群及び第2グル
    ープ走査線群が選択される順序を、該第2ブロック内で
    第1グループ走査線群及び第2グループ走査線群が選択
    される順序と逆にし、 かつ、該第1グループ走査線群に属する走査線の選択期
    間に、第1極性の信号電圧を該複数の信号線に供給し、
    該第2グループ走査線群に属する走査線の選択期間に、
    該第1極性とは異なる第2極性の信号電圧を該複数の信
    号線に供給する、液晶表示装置の駆動方法。
  2. 【請求項2】 前記複数の走査線は、前記第2ブロック
    に隣接する第3ブロックを更に有し、 前記第1ブロック、第2ブロック及び第3ブロックが順
    次走査される請求項1に記載の液晶表示装置の駆動方
    法。
  3. 【請求項3】 前記第1グループ走査線群に属する走査
    線は、前記第2グループ走査線群に属する走査線と隣接
    して配置されている請求項1または請求項2に記載の
    液晶表示装置の駆動方法。
  4. 【請求項4】 前記複数の信号線は、隣接するものにお
    いて前記第1極性の信号電圧の極性が逆である請求項
    1から請求項3のいずれかに記載の液晶表示装置の駆動
    方法。
  5. 【請求項5】 前記複数の走査線は、各グループ走査線
    内で順次走査又は飛び越し走査される請求項1から
    請求項4のいずれかに記載の液晶表示装置の駆動方法。
  6. 【請求項6】 時系列的なデータ信号を受け取って、前
    記複数の走査線のそれぞれに対応する表示データ列を生
    成・記憶し、 該複数の走査線のそれぞれが選択される期間に、それぞ
    れの選択された走査線に対応する信号電圧を前記複数の
    信号線に供給する請求項1から請求項5のいずれかに
    記載の液晶表示装置の駆動方法。
  7. 【請求項7】 複数の走査線と、 該複数の走査線と交差する複数の信号線と、 該複数の走査線と該複数の信号線とに接続された複数の
    スイッチング素子と、 該複数のスイッチング素子にそれぞれ接続された複数の
    画素電極備えた液晶表示装置であって、 該複数の走査線は、 該複数の走査線の一部の連続的に配
    列された複数の走査線からなる第1ブロックを包含し、 該複数の走査線は、該複数の走査線の一部の連続的に配
    列された複数の走査線からなる第2ブロックであって、
    該第1ブロックに隣接する第2ブロックを更に包含し、 該第1ブロック及び該第2ブロックはそれぞれ、第1グ
    ループ走査線群と第2グループ走査線群とを包含し、該液晶表示装置は、 該第1ブロックに属する全ての走査線が選択された後
    に、該第2ブロックに属する全ての走査線が選択され、
    かつ、該第1ブロック及び該第2ブロックにおいては、
    それぞれ一方のグループ走査線群に属する全ての走査線
    が選択された後に、他方のグループ走査線群に属する全
    ての走査線が選択されるように、走査順を制御するタイ
    ミング信号を生成する走査順制御回路と、 該複数の走査線のそれぞれに対応する表示データ列を時
    系列的に受け取り、該複数の走査線の走査順に応じて該
    表示データ列の順番を組み替えるデータ信号組替え供給
    回路とをさらに備え、 該走査順制御回路は、 該第1グループ走査線群に属する
    走査線が選択されている第1の選択期間に、第1極性の
    信号電圧が該複数の信号線に供給され、該第2グループ
    走査線群に属する走査線が選択されている第2の選択期
    間に、該第1極性とは異なる第2極性の信号電圧が該複
    数の信号線に供給され、該各画素電極に対向する他方の
    電極の電圧に対して該第1の選択期間の各画素電極に与
    えられる電圧の極性と該第2の選択期間の各画素電極に
    与えられる電圧の極性とが互いに反転するように各信
    号線の信号電圧の極性の反転を制御し、 該走査順制御回路は、 該第1ブロック内で第1グループ
    走査線群及び第2グループ走査線群が選択される順序
    、該第2ブロック内で第1グループ走査線群及び第2
    グループ走査線群が選択される順序と逆となるように、
    走査順を制御する、液晶表示装置。
  8. 【請求項8】 前記複数の走査線は、前記第2ブロック
    に隣接する第3ブロックを更に有し、前記走査順制御回路は、 前記第1ブロック、第2ブロッ
    ク及び第3ブロックが順次走査されるように、走査順を
    制御する、請求項7に記載の液晶表示装置。
  9. 【請求項9】 前記第1グループ走査線群に属する走査
    線は、前記第2グループ走査線群に属する走査線と隣接
    して配置されている請求項7または請求項8に記載の
    液晶表示装置。
  10. 【請求項10】 前記走査順制御回路は、前記複数の信
    号線、隣接するものにおいて前記第1極性の信号電圧
    の極性が逆であるように、各信号線の信号電圧の極性の
    反転を制御する、請求項7から請求項9のいずれかに記
    載の液晶表示装置。
  11. 【請求項11】 前記走査順制御回路は、前記複数の走
    査線各グループ走査線群内で順次走査又は飛び越し走
    査されるように、走査順を制御する、請求項7から請求
    項10のいずれかに記載の液晶表示装置。
  12. 【請求項12】 前記他方の電極に対して、前記信号電
    圧の極性に応じてシフトさせた電位を供給する対向電極
    駆動回路を更に備えている請求項7から請求項11
    いずれかに記載の液晶表示装置。
  13. 【請求項13】 前記走査順制御回路が、1ブロック当
    たりの走査線の設定本数を1フレーム毎に切り替え可能
    とされている請求項または請求項12に記載の液晶
    表示装置。
  14. 【請求項14】 前記データ信号組替え供給回路が
    ブロック分のデータ信号を蓄積するメモリを備えてい
    、請求項7、請求項12および請求項13のいずれか
    に記載の液晶表示装置。
  15. 【請求項15】 請求項7から請求項14のいずれかに
    記載の液晶表示装置に用いられる走査線駆動回路であっ
    て、 各々独立して動作する複数系列のシフトレジスタと、 該シフトレジスタの各出力に対応し、かつ、該シフトレ
    ジスタの各系列に対応するものが交互に配置された出力
    バッファと、 該シフトレジスタの各系列毎に該シフトレジスタからの
    出力を選択的に行わせる出力選択回路を備えている走
    査線駆動回路であって、 該各出力バッファからの出力が各走査線に供給される
    走査線駆動回路。
  16. 【請求項16】 複数の走査線と、 該複数の走査線と交差する複数の信号線と、 該複数の走査線と該複数の信号線とに接続された複数の
    スイッチング素子と、 該複数のスイッチング素子にそれぞれ接続された複数の
    画素電極備えた液晶表示装置であって、 該複数の走査線は、 該複数の走査線の一部の連続的に配
    列された複数の走査線からなる第1ブロックを包含し、 該複数の走査線は、該複数の走査線の一部の連続的に配
    列された複数の走査線からなる第2ブロックであって、
    該第1ブロックに隣接する第2ブロックを更に包含し、 該第1ブロック及び該第2ブロックはそれぞれ、第1グ
    ループ走査線群と第2グループ走査線群とを包含し、該液晶表示装置は、 該第1ブロックに属する全ての走査線が選択された後
    に、該第2ブロックに属する全ての走査線が選択され、
    かつ、該第1ブロック及び該第2ブロックにおいては、
    それぞれ一方のグループ走査線群に属する全ての走査線
    が選択された後に、他方のグループ走査線群に属する全
    ての走査線が選択されるように、走査順を制御するタイ
    ミング信号を生成する走査順制御回路と、 走査線駆動回路とをさらに備え、 該走査順制御回路は、 該第1グループ走査線群に属する
    走査線が選択されている第1の選択期間に、第1極性の
    信号電圧が該複数の信号線に供給され、該第2グループ
    走査線群に属する走査線が選択されている第2の選択期
    間に、該第1極性とは異なる第2極性の信号電圧が該複
    数の信号線に供給され、該各画素電極に対向する他方の
    電極の電圧に対して該第1の選択期間の各画素電極に与
    えられる電圧の極性と該第2の選択期間の各画素電極に
    与えられる電圧の極性とが互いに反転するように各信
    号線の信号電圧の極性の反転を制御し、 該走査線駆動回路は、 各々独立して動作する複数系列のシフトレジスタと、 該シフトレジスタの各出力に対応し、かつ、該シフトレ
    ジスタの各系列に対応するものが交互に配置された出力
    バッファと、 該シフトレジスタの各系列毎に該シフトレジスタからの
    出力を選択的に行わせる出力選択回路を備え該各出
    力バッファからの出力が各走査線に供給される液晶表
    示装置。
JP16119998A 1998-06-09 1998-06-09 液晶表示装置及びその駆動方法並びに走査線駆動回路 Expired - Fee Related JP3516382B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP16119998A JP3516382B2 (ja) 1998-06-09 1998-06-09 液晶表示装置及びその駆動方法並びに走査線駆動回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP16119998A JP3516382B2 (ja) 1998-06-09 1998-06-09 液晶表示装置及びその駆動方法並びに走査線駆動回路

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2003412634A Division JP3773206B2 (ja) 2003-12-10 2003-12-10 液晶表示装置及びその駆動方法並びに走査線駆動回路

Publications (2)

Publication Number Publication Date
JPH11352938A JPH11352938A (ja) 1999-12-24
JP3516382B2 true JP3516382B2 (ja) 2004-04-05

Family

ID=15730481

Family Applications (1)

Application Number Title Priority Date Filing Date
JP16119998A Expired - Fee Related JP3516382B2 (ja) 1998-06-09 1998-06-09 液晶表示装置及びその駆動方法並びに走査線駆動回路

Country Status (1)

Country Link
JP (1) JP3516382B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11361705B2 (en) 2019-10-10 2022-06-14 Samsung Display Co., Ltd. Display device having interlaced scan signals

Families Citing this family (48)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7088322B2 (en) 2000-05-12 2006-08-08 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR100338012B1 (ko) * 2000-07-27 2002-05-24 윤종용 스윙 공통 전극을 이용한 액정 표시 장치 및 이의 구동 방법
KR100365500B1 (ko) 2000-12-20 2002-12-18 엘지.필립스 엘시디 주식회사 도트 인버젼 방식의 액정 패널 구동 방법 및 그 장치
JP2002372956A (ja) * 2001-06-15 2002-12-26 Hitachi Ltd 液晶表示装置
KR100469504B1 (ko) * 2001-12-29 2005-02-02 엘지.필립스 엘시디 주식회사 액정 패널의 구동장치 및 그 구동방법
KR20030090408A (ko) * 2002-05-23 2003-11-28 엘지전자 주식회사 패시브 매트릭스 구조를 갖는 유기 el 디스플레이장치의 인터레이싱 스캔 방법
KR100459135B1 (ko) * 2002-08-17 2004-12-03 엘지전자 주식회사 유기 el 디스플레이 패널 및 구동방법
KR20040021753A (ko) * 2002-09-04 2004-03-11 권오경 유기 전계발광 표시장치 및 그의 구동방법
JP4701589B2 (ja) * 2002-09-30 2011-06-15 セイコーエプソン株式会社 液晶装置と投射型表示装置
JP4721396B2 (ja) * 2004-01-08 2011-07-13 ルネサスエレクトロニクス株式会社 液晶表示装置及びその駆動方法
JP2005300885A (ja) * 2004-04-12 2005-10-27 Koninkl Philips Electronics Nv 液晶表示装置
JP4010308B2 (ja) 2004-05-24 2007-11-21 ソニー株式会社 表示装置および表示装置の駆動方法
KR100688498B1 (ko) * 2004-07-01 2007-03-02 삼성전자주식회사 게이트 드라이버가 내장된 액정 패널 및 이의 구동 방법
US20070063952A1 (en) * 2005-09-19 2007-03-22 Toppoly Optoelectronics Corp. Driving methods and devices using the same
JP2007094008A (ja) * 2005-09-29 2007-04-12 Hitachi Displays Ltd 表示装置
US20070126673A1 (en) * 2005-12-07 2007-06-07 Kostadin Djordjev Method and system for writing data to MEMS display elements
JP4943505B2 (ja) 2007-04-26 2012-05-30 シャープ株式会社 液晶表示装置
EP2148319A4 (en) 2007-04-27 2011-05-04 Sharp Kk LIQUID CRYSTAL DISPLAY DEVICE
JP4204630B1 (ja) 2007-05-30 2009-01-07 シャープ株式会社 走査信号線駆動回路、表示装置、およびその駆動方法
WO2008152847A1 (ja) 2007-06-12 2008-12-18 Sharp Kabushiki Kaisha 液晶表示装置、液晶表示装置の駆動方法、およびテレビジョン受像機
EP2161712A4 (en) 2007-06-12 2010-06-09 Sharp Kk LIQUID CRYSTAL PANEL CONTROL DEVICE, LIQUID CRYSTAL DISPLAY DEVICE, LIQUID CRYSTAL DISPLAY DEVICE CONTROL METHOD, CONTROL STATE CONTROL PROGRAM, AND TELEVISION RECEIVER
JP5214601B2 (ja) * 2007-06-12 2013-06-19 シャープ株式会社 液晶表示装置、液晶表示装置の駆動方法、及びテレビジョン受像機
JP4086089B2 (ja) * 2007-07-17 2008-05-14 ソニー株式会社 表示装置および表示装置の駆動方法
JP5160836B2 (ja) 2007-08-08 2013-03-13 ルネサスエレクトロニクス株式会社 テレビジョン受像機
WO2009047941A1 (ja) * 2007-10-12 2009-04-16 Sharp Kabushiki Kaisha 液晶表示装置、液晶表示装置の駆動方法、テレビジョン受像機
EP2105915B1 (en) 2008-03-24 2012-11-21 Sony Corporation Liquid crystal display device and display control device
JP2009229858A (ja) * 2008-03-24 2009-10-08 Sony Corp 液晶表示装置および液晶表示方法、並びに、表示制御装置および表示制御方法
JP5655205B2 (ja) * 2008-03-24 2015-01-21 ソニー株式会社 液晶表示装置および液晶表示方法、並びに、表示制御装置および表示制御方法
WO2009139205A1 (ja) * 2008-05-13 2009-11-19 シャープ株式会社 表示装置、及びテレビ受信装置
JP5372936B2 (ja) * 2008-08-19 2013-12-18 シャープ株式会社 データ処理装置、液晶表示装置、テレビジョン受像機、およびデータ処理方法
RU2457552C1 (ru) 2008-09-16 2012-07-27 Шарп Кабушики Каиша Устройство управления для жидкокристаллического дисплейного устройства, жидкокристаллическое дисплейное устройство, способ управления жидкокристаллическим дисплейным устройством, телевизионный приемник
US8878760B2 (en) 2008-11-26 2014-11-04 Sharp Kabushiki Kaisha Liquid crystal display device, method for driving liquid crystal display device, and television receiver
WO2010061687A1 (ja) * 2008-11-26 2010-06-03 シャープ株式会社 液晶表示装置、液晶表示装置の駆動方法、テレビジョン受像機
BRPI0921877A2 (pt) * 2008-11-26 2019-09-24 Sharp Kk dispositivo de tela de cristal líquido, método de acionamento de dispositivo de tela de cristal líquido, e receptor televisivo
US8698850B2 (en) 2008-12-25 2014-04-15 Sharp Kabushiki Kaisha Display device and method for driving same
KR101543632B1 (ko) * 2009-04-20 2015-08-12 삼성디스플레이 주식회사 표시 장치
JP5381489B2 (ja) * 2009-08-18 2014-01-08 株式会社Jvcケンウッド 液晶表示装置
US20110164068A1 (en) * 2010-01-06 2011-07-07 Qualcomm Mems Technologies, Inc. Reordering display line updates
JP5230853B2 (ja) 2011-04-08 2013-07-10 シャープ株式会社 走査信号線駆動回路およびそれを備えた表示装置
JP2012242761A (ja) * 2011-05-23 2012-12-10 Kyocera Display Corp 液晶表示装置の駆動装置
KR101970555B1 (ko) * 2012-06-19 2019-04-22 엘지디스플레이 주식회사 액정 표시 장치 및 그의 구동 방법
CN103021369A (zh) 2012-12-21 2013-04-03 北京京东方光电科技有限公司 液晶显示器的驱动方法
CN103258514B (zh) * 2013-05-06 2015-05-20 深圳市华星光电技术有限公司 Goa驱动电路及驱动方法
WO2014181690A1 (ja) * 2013-05-08 2014-11-13 堺ディスプレイプロダクト株式会社 表示装置及び表示システム
WO2016103896A1 (ja) * 2014-12-22 2016-06-30 ソニー株式会社 表示装置、駆動回路、および駆動方法
CN106710555A (zh) 2017-01-22 2017-05-24 京东方科技集团股份有限公司 显示面板、显示装置和显示装置的驱动方法
CN112017605A (zh) * 2019-05-31 2020-12-01 京东方科技集团股份有限公司 一种显示面板及显示装置
CN114648967B (zh) * 2022-03-16 2023-07-25 Tcl华星光电技术有限公司 液晶显示面板及显示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11361705B2 (en) 2019-10-10 2022-06-14 Samsung Display Co., Ltd. Display device having interlaced scan signals

Also Published As

Publication number Publication date
JPH11352938A (ja) 1999-12-24

Similar Documents

Publication Publication Date Title
JP3516382B2 (ja) 液晶表示装置及びその駆動方法並びに走査線駆動回路
US7710377B2 (en) LCD panel including gate drivers
JP4988692B2 (ja) 液晶表示装置及びその駆動方法
US8269706B2 (en) Operating unit of liquid crystal display panel and method for operating the same
US7038652B2 (en) Apparatus and method data-driving for liquid crystal display device
KR101703875B1 (ko) 액정표시장치 및 그 구동방법
US7477224B2 (en) Liquid crystal display
KR100965571B1 (ko) 액정표시장치와 그 구동방법
KR101323090B1 (ko) 액정표시장치와 그 구동방법
US9495897B2 (en) Display device, method of driving display device, and electronic appliance
US20100127960A1 (en) Liquid crystal display
US20050206597A1 (en) Electro-optical device, method for driving electro-optical device, driving circuit, and electronic apparatus
KR20050111364A (ko) 액정표시장치와 그 구동방법
US8803778B2 (en) Liquid crystal display device capable of reducing number of output channels of data driving circuit
JP2002328654A (ja) 液晶表示装置の駆動方法
TWI297880B (en) Electro-optical device, signal processing circuit thereof, signal processing method thereof, and electronic apparatus
JP3821110B2 (ja) データドライバ及び電気光学装置
US20080150865A1 (en) Lcd and drive method thereof
US7522147B2 (en) Source driver and data switching circuit thereof
KR20070080427A (ko) 액정표시장치와 그 구동방법
JP2008185993A (ja) 電気光学装置、処理回路、処理方法およびプロジェクタ
US20070176878A1 (en) Liquid crystal display device and driving method thereof
JP2004046236A (ja) 液晶表示装置の駆動方法
KR101225221B1 (ko) 액정표시장치와 그 구동방법
KR20030058140A (ko) 액정표시장치의 구동방법

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20031010

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20040116

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20040116

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080130

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090130

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100130

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110130

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120130

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130130

Year of fee payment: 9

LAPS Cancellation because of no payment of annual fees