JP3480944B2 - 電子機器 - Google Patents

電子機器

Info

Publication number
JP3480944B2
JP3480944B2 JP24186791A JP24186791A JP3480944B2 JP 3480944 B2 JP3480944 B2 JP 3480944B2 JP 24186791 A JP24186791 A JP 24186791A JP 24186791 A JP24186791 A JP 24186791A JP 3480944 B2 JP3480944 B2 JP 3480944B2
Authority
JP
Japan
Prior art keywords
adjustment
adjustment data
user
data
manufacturer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP24186791A
Other languages
English (en)
Other versions
JPH0580802A (ja
Inventor
孝彦 田村
悟司 三浦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP24186791A priority Critical patent/JP3480944B2/ja
Publication of JPH0580802A publication Critical patent/JPH0580802A/ja
Application granted granted Critical
Publication of JP3480944B2 publication Critical patent/JP3480944B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Feedback Control In General (AREA)

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、カラーテレビジョン受
像機、VTR等の電子機器、電気機器、機械装置等に適
用して好適な電子機器に関する。
【0002】
【従来の技術】電子機器の生産性を向上させるために、
電子ボリュームにより調整工程を自動化することが行わ
れている。これは具体的には、メーカー側で、電子機器
の外部のマイクロコンピュータによってICに内蔵され
ている各被調整回路、各被調整素子等に対応した電子ボ
リュウームを調整し、その調整データをメモリに記憶さ
せ、電子機器の使用時において、ユーザーが電子機器の
内部のマイクロコンピュータによってICに内蔵されて
いる各被調整回路、各被調整素子等に対応した電子ボリ
ュウームを調整し、その調整データをメモリに記憶せし
め、電子機器の内部のマイクロコンピュータの制御の下
に、メモリに記憶されているメーカー及びユーザーによ
る調整データを読み出し、その調整データに基づいて各
被調整回路、各被調整素子等を調整するものである。
【0003】以下に、図3を参照して、かかる電子機器
の従来例を説明する。16はメーカー及びユーザーが共
に調整する被調整回路であって、テレビジョン受像機の
場合で言えば、例えば、カラーコントロール回路、ヒュ
ーコントロール回路、サブコントラスト調整回路等であ
る。この被調整回路16は、種類の異なるものが複数あ
るが、ここでは簡単のため、1個の被調整回路16のみ
を図示してある。
【0004】4は後述するIC6に対し、外部のマイク
ロコンピュータであって、電子機器に対し、外部のマイ
クロコンピュータ(ユーザーの電子機器製造時に使用す
るマイクロコンピュータ)か又は電子機器に内蔵されて
いるマイクロコンピュータであるが、ここでは簡単のた
め、電子機器に内蔵されているマイクロコンピュータで
あるものとする。5は後述するIC6に対し、外部の調
整データ記憶用メモリ(外部メモリ)であって、電子機
器に内蔵されている。外部メモリ5は、バス(データバ
ス2及びクロックバス3を含む)1を通じて、マイクロ
コンピュータ4に接続されている。又外部メモリ5は不
揮発性メモリであり、機器の電源を切ってもその内容は
保持されている。
【0005】次にIC6の構成について説明する。7は
デコーダ回路(アドレスデコーダ、ROMテーブル等)
であって、データバス2及びクロックバス3を通じて、
マイクロコンピュータ4及び外部メモリ5に接続される
と共に、マイクロコンピュータによって制御され、デー
タバス2から供給されたコード化されたデジタル調整デ
ータをデコードして、デジタル調整データを発生する。
デコーダ回路7からのデジタル調整データは、マイクロ
コンピュータ4によって制御されるユーザー及びメーカ
ー調整用レジスタ17に供給されて記憶される。そし
て、そのレジスタ17に記憶されたデジタル調整データ
がD/A変換器18に供給されてアナログ調整値に変換
され、その調整値に基づいて被調整回路16が調整され
る。
【0006】尚、IC6は、デコーダ7、レジスタ17
及びD/A変換器18少なくとも含むが、被調整回路1
6をも含めても良い。
【0007】次に、図4をも参照して、この従来例の電
子機器の動作を説明する。電子機器の製造時において
は、ユーザー調整用レジスタ(マイクロコンピュータ4
のソフトウェア上にある架空のレジスタ)をユーザー標
準値に設定した状態で、メーカー調整用レジスタ(マイ
クロコンピュータ4のソフトウェア上にある架空のレジ
スタ)を可変し、これらの2つのレジスタの値を計算し
て得られたデータを、ユーザー及びメーカー調整用レジ
スタ17に転送する。そのデータはD/A変換器18に
よりアナログ電圧に変換され、被調整回路16を制御す
ることにより、メーカー調整を行う。調整されたデータ
は外部メモリ5に記憶される。
【0008】次に、その電子機器の使用時においては、
外部メモリ5に記憶されたデータが読み出されて、マイ
クロコンピュータ4のメーカー調整用レジスタ(マイク
ロコンピュータ4のソフトウェア上にある架空レジス
タ)に転送される。ユーザーが調整したいデータは、リ
モートコントローラ等から、バスを介してマイクロコン
ピュータ4のユーザー調整用レジスタ(マイクロコンピ
ュータ4のソフトウェア上にある架空のレジスタ)に転
送される。マイクロコンピュータ4は、上述の2つのレ
ジスタの値を計算して得られたデータをレジスタ17に
転送し、被調整回路16を制御する事により、メーカー
の調整した標準を変えた調整ができるわけである。
【0009】又、このD/A変換器18のビット数をn
とすると、図4(A)に示す如く、D/A変換器18の
範囲は、0、1、‥‥‥‥‥‥、2のn−1乗までの間
で、ユーザーが可変し得る調整値の範囲は、メーカーの
設定したデジタル調整データに応じて、図(B)〜
(D)のa、b、cに示す範囲となり、D/A変換器1
8の範囲よりかなり狭い範囲である。
【0010】
【発明が解決しようとする課題】かかる従来の電子機器
では、1個の被調整回路16に対するレジスタ17は1
個であるので、ユーザーが調整しようとする度に、マイ
クロコンピュータ4により上述の2つのレジスタの値を
演算してレジスタ17に転送し、被調整回路16を調整
しなければならない。このため、マイクロコンピュータ
4の処理時間が増大して、その処理能力が低下したり、
その処理プログラムの増加によるマイクロコンピュータ
4内のROMの容量の増大を招来し、電子機器の価格の
上昇に繋がる。又、ユーザー及びメーカー用のD/A変
換器が共通でるあるので、被調整回路16に対する最小
調整幅は両者共同じにせざるを得ない。
【0011】かかる点に鑑み、本発明は、制御部による
処理が簡単となって、その処理時間が短くなり、その処
理プログラムが簡単になって、ROMの容量が少なくて
済み、且つ、複数の調整モードに応じた最適な最小調整
幅にすることのできる電子機器を提案しようとするもの
である。
【0012】
【課題を解決するための手段】第1の発明は、メーカー
が調整可能なメーカー調整データとユーザーが調整可能
なユーザー調整データを記憶する記憶部と、1対のレジ
スタと、上記記憶部から上記メーカー調整データと上記
ユーザー調整データを読出し、製造時の調整において
は、上記読出されたメーカー調整データが可変され、予
め決められたユーザー標準データとともに上記1対のレ
ジスタの各々に転送し、ユーザー使用時の調整において
は、上記読出されたユーザー調整データが可変され、上
記メーカー調整データとともに上記1対のレジスタの
に転送する制御部と、上記1対のレジスタに対応して
設けられ、上記1対のレジスタからの出力をアナログ調
整値に変換する1対のD/A変換部と、該1対のD/A
変換部から出力されたアナログ調整値の各々を所定比で
混合加算を行う加算部と、該加算部からの出力に基づい
た調整がなされる被調整部とを備え調整装置である。
また、第の発明は、上記記憶部は、上記可変されたメ
ーカー調整データ又はユーザー調整データを記憶する調
整装置である。
【0013】
【実施例】以下に、図1を参照して、本発明の実施例を
詳細に説明するも、図1において、図3と対応する部分
には、同一符号を付して説明する。16はメーカー及び
ユーザーが共に調整する被調整回路であって、テレビジ
ョン受像機の場合で言えば、例えば、カラーコントロー
ル回路、ヒューコントロール回路、サブコントラスト調
整回路等である。この被調整回路16は種類の異なるも
のが複数あるが、ここでは簡単のため、1個被調整回路
16のみを図示してある。
【0014】4は後述するIC6に対し、外部のマイク
ロコンピュータであって、電子機器に対し、外部のマイ
クロコンピュータ(ユーザーの電子機器製造時に使用す
るマイクロコンピュータ)か又は電子機器に内蔵されて
いるマイクロコンピュータであるが、ここでは簡単のた
め、電子機器に内蔵されているマイクロコンピュータで
あるものとする。5は後述するIC6に対し、外部の調
整データ記憶用メモリ(外部メモリ)であって、電子機
器に内蔵されている。外部メモリ5は、バス(データバ
ス2及びクロックバス3を含む)1を通じて、マイクロ
コンピュータ4に接続される。
【0015】次にIC6の構成について説明する。7は
デコーダ回路(アドレスデコーダ、ROMテーブル等)
であって、データバス2及びクロックバス3を通じて、
マイクロコンピュータ4及び外部メモリ5に接続される
と共に、マイクロコンピュータ4によって制御され、デ
ータバス2から供給されたコード化されたデジタル調整
データをデコードして、デジタル調整データを発生す
る。デコーダ回路7からのデジタル調整データは、それ
ぞれマイクロコンピュータ4によって制御されるユーザ
ー調整用レジスタ9及びメーカー調整用レジスタ10に
各別に供給されて記憶される。そして、その各レジスタ
9、10に記憶されたユーザーデジタル調整データ及び
メーカーデジタル調整データが、それぞれ各別のD/A
変換器11、12に供給されてアナログ制御値に変換さ
れ、そのユーザー調整値(電圧)Vn及びメーカー調整
値(電圧)Vtが抵抗加算回路13に供給されて加算さ
れ、その加算された調整値(電圧)Vc Vc=(Rt・Vu+Ru・Vt)÷(Rt+Ru) が被調整回路16に与えられて、これに基づき例えば、
カラーが調整される。
【0016】尚、IC6は、デコーダ7、レジスタ9,
10及びD/A変換器11,12を少なくとも含むが、
被調整回路16をも含めても良い。
【0017】次に、図2をも参照して、この実施例の動
作を説明する。電子機器の製造時においては、ユーザー
調整用レジスタ(マイクロコンピュータ4のソフトウェ
ア上にある架空のレジスタ)をユーザー標準値に設定し
た状態で、メーカー調整用レジスタ(マイクロコンピュ
ータ4のソフトウェア上にある架空のレジスタ)を可変
する。これら2つのレジスタの値はそれぞれユーザー調
整用レジスタ9及びメーカー調整用レジスタ10に転送
される。それらデータは、D/A変換器11、12によ
りアナログ電圧に変換され、加算回路13で合成された
あと、被調整回路16を制御することにより、メーカー
調整を行う。調整されたデータは外部メモリ5に記憶さ
れる。
【0018】次に、その電子機器の使用時においては、
外部メモリ5に記憶されたデータが読み出されて、マイ
クロコンピュータ4のメーカー調整用レジスタ(マイク
ロコンピュータ4のソフトウェア上にある架空のレジス
タ)に転送される。ユーザーが調整したいデータは、リ
モートコントローラ等から、バスを介してマイクロコン
ピュータ4のユーザー調整用レジスタ(マイクロコンピ
ュータ4のソフトウェア上にある架空のレジスタ)に転
送される。マイクロコンピュータ4は、上述の2つのレ
ジスタの値を、それぞれレジスタ9、10に転送する。
それらデータは、D/A変換器11、12によりアナロ
グ電圧に変換され、加算回路13で合成されたあと、被
調整回路16を制御する事により、メーカーの調整した
標準を変えた調整ができるわけである。
【0019】従って、D/A変換器11及び12のビッ
ト数をn、mとすると、図2に示す如く、D/A変換器
11、12はそれぞれ0、1、…………、2のn−1乗
の範囲及び0、1、…………、2のm−1乗の範囲を採
り得、それぞれユーザー及びメーカーの可変し得る調整
値の範囲と成る。
【0020】上述の実施例では、レジスタ9、10、D
/A変換器11、12がそれぞれ2個の場合について説
明したが、それぞれ3つ以上でも良い。
【0021】
【発明の効果】上述せる本発明の電子機器によれば、メ
ーカーが調整したメーカー調整データ及びユーザーが調
整したユーザー調整データを記憶する記憶部と、メーカ
ー調整データ及びユーザー調整データにそれぞれ対応し
た第1及び第2の仮想レジスタを有し、その第1及び第
2の仮想レジスタを介した記憶部からのメーカー調整デ
ータ及びユーザー調整データの読出し及び書込みを制御
すると共に、第1及び第2の仮想レジスタのデータの転
送を制御する制御部と、その制御部から転送されたメー
カー調整データを一時記憶する第1のレジスタ部と、そ
の第1のレジスタ部からのメーカー調整データをアナロ
グ量に変換する第1のD/A変換部と、制御部から転送
されるユーザー調整データを一時記憶する第2のレジス
タ部と、その第2のレジスタ部からのユーザー調整デー
タをアナログ量に変換する第2のD/A変換部と、第1
のD/A変換部からのアナログ量及び第2のD/A変換
部からのアナログ量が加算される加算部と、その加算部
の出力に基づいた調整がなされる被調整部とを有し、制
御部は、製造時には第2の仮想レジスタに置かれたユー
ザー調整データを標準値に設定した上で、第1の仮想レ
ジスタに置かれたメーカー調整データを可変させ、ユー
ザーの使用時には、ユーザーの操作に応じて第2の仮想
レジスタに置かれたユーザー調整データのみを可変さ
せ、可変されたメーカー調整データ及び可変されたユー
ザー調整データを記憶部に記憶させるようにしたので、
以下の効果が得られる。かかる本発明によれば、調整デ
ータを一時記憶するレジスタ及びそのレジスタからの調
整データをアナログ量に変換するD/A変換部を、メー
カー調整データ及びユーザー調整データに対しそれぞれ
個別に設け、個別のD/A変換部からのメーカー調整デ
ータ及びユーザー調整データにそれぞれ対応するアナロ
グ量を、加算部で加算し、その加算出力によって、被調
整部の調整を行うようにしたので、メーカー調整データ
及びユーザー調整データに対し、1個の共通なレジスタ
を用いる場合に必要な、制御部でのソフトウェアによる
演算が不要となり、制御部による調整データの処理時間
が短くて済み、このため、制御に必要なソフトウェアも
簡単となって、ソフトウェアを格納するROMの容量が
少なくて済み、又、メーカー調整データ及びユーザー調
整データに対し、共通のD/A変換部を設ける場合と比
較して、メーカー調整データ及びユーザー調整データの
各調整モードに適した分解能に設定することができると
共に、メーカー調整データ及びユーザー調整データの各
調整モードに対する調整幅を異ならせることができるの
で、電子機器の設計上の自由度が増加する。
【図面の簡単な説明】
【図1】本発明の実施例を示すブロック線図
【図2】実施例の説明に供する線図
【図3】従来例を示すブロック線図
【図4】従来例の説明に供する線図
【符号の説明】
1 バス 2 データバス 3 クロックバス 4 マイクロコンピュータ 5 外部メモリ 7 デコーダ回路 9 ユーザー調整用レジスタ 10 メーカー調整用レジスタ 11 D/A変換器 12 D/A変換器 13 加算回路 16 被調整回路
───────────────────────────────────────────────────── フロントページの続き (56)参考文献 特開 平1−138856(JP,A) 特開 平1−135277(JP,A) 実開 昭63−99433(JP,U)

Claims (2)

    (57)【特許請求の範囲】
  1. 【請求項1】 メーカーが調整可能なメーカー調整デー
    タとユーザーが調整可能なユーザー調整データを記憶す
    る記憶部と、 対のレジスタと、 上記記憶部から上記メーカー調整データと上記ユーザー
    調整データを読出し、製造時の調整においては、上記読
    出されたメーカー調整データが可変され、予め決められ
    たユーザー標準データとともに上記1対のレジスタの各
    々に転送し、ユーザー使用時の調整においては、上記読
    出されたユーザー調整データが可変され、上記メーカー
    調整データとともに上記1対のレジスタの各々に転送す
    る制御部と、 上記1対のレジスタに対応して設けられ、上記1対のレ
    ジスタからの出力をアナログ調整値に変換する1対のD
    /A変換部と、 該1対のD/A変換部から出力されたアナログ調整値の
    各々を所定比で混合加算を行う加算部と、 該加算部からの出力に基づいた調整がなされる被調整部
    とを備え調整装置。
  2. 【請求項2】 上記記憶部は、上記可変されたメーカー
    調整データ又はユーザー調整データを記憶することを特
    徴とする請求項1に記載の調整装置。
JP24186791A 1991-09-20 1991-09-20 電子機器 Expired - Fee Related JP3480944B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP24186791A JP3480944B2 (ja) 1991-09-20 1991-09-20 電子機器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP24186791A JP3480944B2 (ja) 1991-09-20 1991-09-20 電子機器

Publications (2)

Publication Number Publication Date
JPH0580802A JPH0580802A (ja) 1993-04-02
JP3480944B2 true JP3480944B2 (ja) 2003-12-22

Family

ID=17080708

Family Applications (1)

Application Number Title Priority Date Filing Date
JP24186791A Expired - Fee Related JP3480944B2 (ja) 1991-09-20 1991-09-20 電子機器

Country Status (1)

Country Link
JP (1) JP3480944B2 (ja)

Also Published As

Publication number Publication date
JPH0580802A (ja) 1993-04-02

Similar Documents

Publication Publication Date Title
EP1067507B1 (en) Image display
JP2577897B2 (ja) 定電圧電源回路
JPH0671306B2 (ja) 画像読み取り装置
JPH1070441A (ja) 半導体装置
JP3480944B2 (ja) 電子機器
JP3486718B2 (ja) シングルチップマイクロコンピュータ
JPH06318092A (ja) 可変遅延回路
JP2001211349A (ja) 伝達関数を実現する方法及び装置
EP1944961A1 (en) Image sensor power supply
JP2754589B2 (ja) ディジタルγ補正回路
US7236022B2 (en) Device and method for setting an initial value
JP3105041B2 (ja) フレキシブル電子回路装置
JPH0544040B2 (ja)
JPH09312549A (ja) レート変換回路
JP2641792B2 (ja) 高精度ディレイ回路
JPH05165980A (ja) ワンチップマイコン
JP2884383B2 (ja) 表示システム
JPH11205146A (ja) Ad変換器
JP2884588B2 (ja) 画像出力装置
JPH07319763A (ja) アドレス変換装置
JP3128802B2 (ja) 遅延装置
JPS61187408A (ja) グラフイツクイコライザ装置
JPH08330958A (ja) アナログ出力ボードおよび変換テーブルの作成方法
JP2000270207A (ja) 画像処理装置及びこれを用いたディスプレイ装置
JPH11136590A (ja) 映像信号コントロール装置

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees