JP3330387B2 - 可撓性多層回路配線基板 - Google Patents

可撓性多層回路配線基板

Info

Publication number
JP3330387B2
JP3330387B2 JP03448992A JP3448992A JP3330387B2 JP 3330387 B2 JP3330387 B2 JP 3330387B2 JP 03448992 A JP03448992 A JP 03448992A JP 3448992 A JP3448992 A JP 3448992A JP 3330387 B2 JP3330387 B2 JP 3330387B2
Authority
JP
Japan
Prior art keywords
circuit wiring
circuit
wiring board
conductor
finger
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP03448992A
Other languages
English (en)
Other versions
JPH05206589A (ja
Inventor
雅一 稲葉
篤 宮川
健 岩山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nippon Mektron KK
Original Assignee
Nippon Mektron KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Mektron KK filed Critical Nippon Mektron KK
Priority to JP03448992A priority Critical patent/JP3330387B2/ja
Priority to PCT/JP1993/000029 priority patent/WO1993015520A1/ja
Priority to US08/117,150 priority patent/US5408052A/en
Publication of JPH05206589A publication Critical patent/JPH05206589A/ja
Application granted granted Critical
Publication of JP3330387B2 publication Critical patent/JP3330387B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/4092Integral conductive tabs, i.e. conductive parts partly detached from the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5387Flexible insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/03Use of materials for the substrate
    • H05K1/0393Flexible materials
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/03Conductive materials
    • H05K2201/0332Structure of the conductor
    • H05K2201/0388Other aspects of conductors
    • H05K2201/0391Using different types of conductors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09654Shape and layout details of conductors covering at least two types of conductors provided for in H05K2201/09218 - H05K2201/095
    • H05K2201/09754Connector integrally incorporated in the printed circuit board [PCB] or in housing
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/22Secondary treatment of printed circuits
    • H05K3/28Applying non-metallic protective coatings
    • H05K3/281Applying non-metallic protective coatings by means of a preformed insulating foil

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Printing Elements For Providing Electric Connections Between Printed Circuits (AREA)
  • Structure Of Printed Boards (AREA)
  • Coupling Device And Connection With Printed Circuit (AREA)
  • Lead Frames For Integrated Circuits (AREA)
  • Parts Printed On Printed Circuit Boards (AREA)
  • Multi-Conductor Connections (AREA)
  • Wire Bonding (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、少なくとも二層以上の
回路配線導体層を有する可撓性多層回路配線基板に関
し、特には回路配線導体の一部が窓部又は外形等の基板
端部にフィンガ−リ−ド状に突出して端子を形成する為
の回路導体を有する可撓性多層回路配線基板に関する。
【0002】
【従来の技術】回路配線導体がフィンガ−リ−ド状に外
部に突出する構造を有する可撓性回路配線基板は、所
謂、タブのインナ−リ−ドであって、その構造は、図3
の(1)及び(2)に示すように、可撓性絶縁ベ−ス材
13に形成されたデバイスホ−ル12の端部より突出す
るように圧延銅又は電解銅等からなる回路配線導体11
が形成されている。
【0003】
【発明が解決しようとする課題】上記の如き従来構造の
可撓性回路配線基板は、デバイスホ−ル12内に突出す
るインナ−リ−ドが容易に変形しないような強度が回路
配線導体11に要求される為、このような回路配線導体
11をより微細に形成することはできない。
【0004】斯かる問題を解消する為、従来の圧延銅又
は電解銅等の材料に代えて回路配線導体11をインジウ
ム銅合金などで形成することも考えられるが、この手法
では可撓性回路配線基板の可撓性を阻害するので好まし
くない。
【0005】
【課題を解決するための手段】そこで、本発明は、フィ
ンガ−リ−ド状に突出する回路導体をより微細に形成し
た場合でも変形しにくいフィンガ−リ−ド状端子を構成
することが可能であり且つ屈曲部に於いては良好な可撓
性を確保可能な構造の可撓性多層回路配線基板を提供す
るものである。
【0006】その為に、本発明による可撓性多層回路配
線基板では、可撓性絶縁べ−ス材の一方面の端部にはヤ
ング率の高い導電性金属によりフィンガ−リ−ド状端子
部を形成する為の回路導体を配設し、上記可撓性絶縁べ
−ス材の他方面にはこの回路配線基板の屈曲部を含めて
可撓性に富む導電性金属で所要の回路配線導体を配設
し、上記回路導体と該回路配線導体との所要の部位を相
互に導通接続する為のスル−ホ−ル導通部を備えるよう
に構成したものである。
【0007】そして、上記フィンガ−リ−ド状端子部を
形成する為の回路導体は、この回路配線基板の屈曲部以
外の箇所に配設するように構成される。
【0008】
【実施例】図1は本発明の一実施例に従った可撓性多層
回路配線基板の概念的な要部断面構成図を示し、また、
図2はフィンガ−リ−ド状端子部の斜視図である。
【0009】両図に於いて、1はポリイミドフィルム等
の可撓性絶縁ベ−ス材であり、2はその可撓性絶縁ベ−
ス材1の一方面の例えば両端部にインジウム銅合金等の
ヤング率の高い導電性金属で所要本数形成した回路導体
であって、その一部は可撓性絶縁ベ−ス材1の端部から
突出して各々フィンガ−リ−ド状の端子部3を構成して
いる。
【0010】従って、これらのフィンガ−リ−ド状端子
部3は、図示の実施例ではこの回路基板の屈曲部Aを除
く基板の両端部に形成されているが、このようなフィン
ガ−リ−ド状端子部3の配設位置は、上記の他、仕様に
応じてこの回路基板の一方端など屈曲部Aを除く任意の
位置に形成することができる。
【0011】一方、可撓性絶縁ベ−ス材1の他方面に
は、圧延銅等の可撓性に優れた導電性金属により回路配
線パタ−ンとしての回路配線導体4が所要の本数形成さ
れている。そして、これらの回路配線導体4と上記フィ
ンガ−リ−ド状端子部3を形成している回路導体2との
所定部位はスル−ホ−ル導通部5により相互に導通接続
されて必要な回路構成を形成している。
【0012】更に、上記回路導体2及び回路配線導体4
の各面上には、屈曲部Aをも含めて接着剤6を用いて例
えばポリイミドフィルム等の適当な合成樹脂フィルム材
料からなる可撓性絶縁フィルム7を被着して表面保護層
8を形成してある。
【0013】上記実施例は、回路導体2及び回路配線導
体4からなる二層の回路配線導体層を有する可撓性多層
回路配線基板について説明したが、上記の如き態様で形
成されたフィンガ−リ−ド状端子部3を具備しながら必
要に応じて従来一般的に採用されている手法を用いてそ
れ以上の回路配線導体層を有する可撓性多層回路配線基
板も同様に構成することが可能である。
【0014】
【発明の効果】本発明の可撓性多層回路配線基板によれ
ば、ヤング率の高い導電性金属によりフィンガ−リ−ド
状端子部を形成する為の回路導体をこの回路配線基板の
屈曲部に相当する以外の部位に於ける可撓性絶縁べ−ス
材の一方面に形成すると共に、その可撓性絶縁べ−ス材
の他方面には上記屈曲部を含めて可撓性に優れた導電性
金属で所要の回路配線導体を形成するように構成できる
為、フィンガ−リ−ド状端子部は変形のしにくい強度の
高い微細な形状に形成することが可能である。
【0015】そして、この回路配線基板の屈曲部には、
可撓性に優れた導電性金属からなる回路配線導体を配設
できるので、その屈曲部に於ける可撓性を好適に確保で
きるという利点がある。
【図面の簡単な説明】
【図1】 本発明の一実施例に従って構成された可撓性
多層回路配線基板の概念的な要部断面構成図。
【図2】 図1に於けるフィンガ−リ−ド状端子部の概
念的な斜視図。
【図3】(1)及び(2)は従来のフィンガ−リ−ド状
端子を示す概念的な要部平面構成図及びそのY−Y線に
沿った断面構成図。
【符号の説明】
1 可撓性絶縁ベ−ス材 2 回路導体 3 フィンガ−リ−ド状端子部 4 回路配線導体 5 スル−ホ−ル導通部 6 接着剤 7 可撓性絶縁フィルム 8 表面保護層 A 屈曲部
───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.7 識別記号 FI H05K 1/09 H05K 3/46 N 1/11 H01L 23/14 R 3/46 H01R 9/09 D 合議体 審判長 神崎 潔 審判官 柴田 由郎 審判官 鈴木 法明 (56)参考文献 特開 昭61−208859(JP,A) 特開 昭61−191094(JP,A) 特公 昭59−2378(JP,B2)

Claims (1)

    (57)【特許請求の範囲】
  1. 【請求項1】 可撓性絶縁べ−ス材の一方面の端部には
    ヤング率の高い導電性金属によってフィンガ−リ−ド状
    端子部を形成する為の回路導体を配設すると共に、上記
    可撓性絶縁べ−ス材の他方面にはこの回路配線基板の屈
    曲部を含めて可撓性に優れた導電性金属により所要の回
    路配線導体を配設し、上記回路導体と該回路配線導体と
    の所要の部位を相互に導通接続する為のスル−ホ−ル導
    通部を備え、前記フィンガ−リ−ド状端子部を形成する
    為の回路導体は、この回路配線基板の屈曲部以外の箇所
    に配設するように構成した可撓性多層回路配線基板。
JP03448992A 1992-01-24 1992-01-24 可撓性多層回路配線基板 Expired - Fee Related JP3330387B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP03448992A JP3330387B2 (ja) 1992-01-24 1992-01-24 可撓性多層回路配線基板
PCT/JP1993/000029 WO1993015520A1 (en) 1992-01-24 1993-01-12 Flexible multilayer circuit wiring board
US08/117,150 US5408052A (en) 1992-01-24 1993-01-12 Flexible multi-layer circuit wiring board

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP03448992A JP3330387B2 (ja) 1992-01-24 1992-01-24 可撓性多層回路配線基板

Publications (2)

Publication Number Publication Date
JPH05206589A JPH05206589A (ja) 1993-08-13
JP3330387B2 true JP3330387B2 (ja) 2002-09-30

Family

ID=12415659

Family Applications (1)

Application Number Title Priority Date Filing Date
JP03448992A Expired - Fee Related JP3330387B2 (ja) 1992-01-24 1992-01-24 可撓性多層回路配線基板

Country Status (3)

Country Link
US (1) US5408052A (ja)
JP (1) JP3330387B2 (ja)
WO (1) WO1993015520A1 (ja)

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5977618A (en) 1992-07-24 1999-11-02 Tessera, Inc. Semiconductor connection components and methods with releasable lead support
KR100209457B1 (ko) * 1992-07-24 1999-07-15 토마스 디스테파노 반도체 접속 부품과 그 제조 방법 및 반도체 칩 접속 방법
JPH07312469A (ja) * 1994-05-16 1995-11-28 Nippon Mektron Ltd 多層フレキシブル回路基板の屈曲部構造
US5659153A (en) * 1995-03-03 1997-08-19 International Business Machines Corporation Thermoformed three dimensional wiring module
KR100407055B1 (ko) 1995-09-18 2004-03-31 테세라, 인코포레이티드 유전체층을갖는마이크로전자리드구조
JP2001210919A (ja) * 1999-11-17 2001-08-03 Sharp Corp フレキシブル配線板およびそれを用いた電子機器
US7348494B1 (en) * 2000-12-15 2008-03-25 Nortel Networks Limited Signal layer interconnects
JP2003101162A (ja) * 2001-09-21 2003-04-04 Kyocera Corp フレキシブルプリント基板
JP3727567B2 (ja) * 2001-10-23 2005-12-14 ヒロセ電機株式会社 中間基板電気コネクタ
KR100530749B1 (ko) * 2003-12-09 2005-11-23 삼성테크윈 주식회사 연성회로기판
TWI367058B (en) * 2006-06-12 2012-06-21 Au Optronics Corp Circuit board
US7875804B1 (en) * 2006-09-27 2011-01-25 Hutchinson Technology Incorporated Plated ground features for integrated lead suspensions
CN101530007B (zh) * 2006-10-18 2011-06-01 日本电气株式会社 电路基板装置和电路基板模块装置
JP5161994B2 (ja) * 2011-03-31 2013-03-13 株式会社東芝 電子機器
JP5161993B2 (ja) 2011-03-31 2013-03-13 株式会社東芝 電子機器
US9013963B2 (en) 2012-04-25 2015-04-21 Seagate Technology Llc Flex circuit with dual sided interconnect structure
US8934200B2 (en) 2012-04-25 2015-01-13 Seagate Technology Llc Flex circuit having a multiple layered structure and interconnect
JP5995508B2 (ja) * 2012-04-27 2016-09-21 キヤノン株式会社 半導体装置および半導体装置の製造方法
US9693452B2 (en) * 2012-06-28 2017-06-27 Nokia Technologies Oy Apparatus comprising a conductive path and a method of forming an apparatus with a conductive path
JP2015005538A (ja) * 2013-06-19 2015-01-08 京セラ株式会社 フレキシブル基板及びこれを具えた電子機器
US8902547B1 (en) 2013-07-08 2014-12-02 Seagate Technology Llc Multiple layered head interconnect structure
CN104768321A (zh) * 2015-03-19 2015-07-08 上海和辉光电有限公司 挠性印刷线路板结构及其电镀引线方法
DE102015224359A1 (de) * 2015-12-04 2017-06-08 Robert Bosch Gmbh Flexible Leiterfolienanordnung mit Leiterbahnen aus unterschiedlichen Materialien
CN105636334A (zh) * 2015-12-29 2016-06-01 广东欧珀移动通信有限公司 柔性电路板及移动终端
JP7539820B2 (ja) * 2020-11-16 2024-08-26 新光電気工業株式会社 配線基板及び半導体装置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5585051A (en) * 1978-12-22 1980-06-26 Hitachi Ltd Preparation of multilayer wiring structure
US4858073A (en) * 1986-12-10 1989-08-15 Akzo America Inc. Metal substrated printed circuit
JPH01199497A (ja) * 1987-11-10 1989-08-10 Ibiden Co Ltd 電子部品塔載用基板
US5057907A (en) * 1990-06-11 1991-10-15 National Semiconductor Corp. Method and structure for forming vertical semiconductor interconnection

Also Published As

Publication number Publication date
WO1993015520A1 (en) 1993-08-05
JPH05206589A (ja) 1993-08-13
US5408052A (en) 1995-04-18

Similar Documents

Publication Publication Date Title
JP3330387B2 (ja) 可撓性多層回路配線基板
EP0065425B1 (en) Hybrid integrated circuit component and printed circuit board mounting said component
JPS61203695A (ja) 片面配線基板の部品実装方式
US5306874A (en) Electrical interconnect and method of its manufacture
US5083237A (en) Electronic parts and electronic device incorporating the same
JP2000196205A (ja) フレキシブルプリント基板
US4925522A (en) Printed circuit assembly with contact dot
JPH0685461B2 (ja) 金属コアプリント配線板
JPH025495Y2 (ja)
JPS6188471A (ja) コネクタ−
JPS6230719B2 (ja)
JP3111227B2 (ja) Icカード用プリント配線板
JP2715957B2 (ja) 混成集積回路装置
JPS6039883A (ja) 可撓性配線基板
JPH06309523A (ja) メモリカード
JP2541149B2 (ja) プリント配線基板
JP2813576B2 (ja) 回路基板
JPH08213729A (ja) フレキシブル配線板
JPS62208691A (ja) 両面実装型混成集積回路
JPS6163081A (ja) 電子回路部品およびその実装方法
JPS62200788A (ja) 多層プリント板
JPS5951590A (ja) プリント基板
JPH0537114A (ja) ハイブリツド回路装置
JPS6010799A (ja) 電子回路装置
JPS6086890A (ja) 電子回路の製造方法

Legal Events

Date Code Title Description
R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080719

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090719

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100719

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100719

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110719

Year of fee payment: 9

LAPS Cancellation because of no payment of annual fees