JP2822511B2 - フエーズロツクドループ回路 - Google Patents

フエーズロツクドループ回路

Info

Publication number
JP2822511B2
JP2822511B2 JP1319146A JP31914689A JP2822511B2 JP 2822511 B2 JP2822511 B2 JP 2822511B2 JP 1319146 A JP1319146 A JP 1319146A JP 31914689 A JP31914689 A JP 31914689A JP 2822511 B2 JP2822511 B2 JP 2822511B2
Authority
JP
Japan
Prior art keywords
circuit
frequency
data
digital signal
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP1319146A
Other languages
English (en)
Other versions
JPH03181224A (ja
Inventor
伸一 福田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP1319146A priority Critical patent/JP2822511B2/ja
Priority to US07/602,408 priority patent/US5065413A/en
Priority to EP90122326A priority patent/EP0432539B1/en
Priority to DE69026214T priority patent/DE69026214T2/de
Publication of JPH03181224A publication Critical patent/JPH03181224A/ja
Application granted granted Critical
Publication of JP2822511B2 publication Critical patent/JP2822511B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Description

【発明の詳細な説明】 以下の順序で本発明を説明する。
A産業上の利用分野 B発明の概要 C従来の技術 D発明が解決しようとする問題点 E問題点を解決するための手段(第1図、第3図) F作用(第1図、第3図) G実施例 (G1)DATの全体構成(第2図) (G2)PLL回路の実施例(第1図〜第3図) (G2−1)PLL回路の全体構成 (G2−2)実施例のロツクレンジ処理回路部 (G2−3)実施例の効果 (G4)他の実施例 H発明の効果 A産業上の利用分野 本発明はフエーズロツクドループ回路に関し、例えば
回転ヘツド型デイジタルオーデイオテープレコーダの回
転ヘツドより得られる再生信号からビツトクロツク信号
を抜き出すものに適用して好適なものである。
B発明の概要 本発明は、フエーズロツクドループ回路において、入
力デイジタル信号の第1又は第2の伝送レートに応じて
第1又は第2の中心周波数情報及び第1又は第2の境界
周波数情報を設定し、出力デイジタル信号の周波数情報
が第1又は第2の境界周波数情報の範囲外のとき、出力
デイジタル信号の周波数を第1又は第2の中心周波数情
報に応じた周波数に設定するようにしたことにより、第
1又は第2の伝送レートを有する入力デイジタル信号に
正しく同期した出力デイジタル信号を送出し得る。
C従来の技術 従来、オーデイオ信号を高密度記録し得るテープレコ
ーダ装置として、回転ヘツド型デイジタルオーデイオテ
ープレコーダ(以下DATと呼ぶ)が用いられている。
このDATにおいては、入力オーデイオデータを回転ド
ラムに配置された回転ヘツドを用いて、回転ドラムに所
定の巻き付け角で巻き付けられた磁気テープ上に記録
し、または磁気テープ上に記録された記録オーデイオデ
ータを回転ヘツドを用いて再生するようになされてい
る。
D発明が解決しようとする問題点 ところでDAT等のように回転ヘツドより得られる再生
信号から、所望のデイジタルオーデイオデータを再現す
る際にはビツト抜き出し用のクロツク信号(いわゆるビ
ツトクロツク信号)が必要とされる。このように再生信
号に同期するビツトクロツク信号を得るため、従来フエ
ーズロツクドループ(PLL(phase locked loop))回路
構成のクロツク再生回路が用いられている。
ここで一般にDATフオーマツトを用いて所定のデイジ
タルオーデイオデータが記録された磁気テープを再生す
る場合、回転ヘツドによる再生信号の読み出しレートは
基本的に自由に設定することができる。
このため磁気テープの走行速度を一定に保つた状態で
回転ドラムの回転数を切り換えることにより、磁気テー
プ及び回転ヘツドの相対速度が3.133〔m/sec〕でなる標
準速モードと1.567〔m/sec〕でなる半速モードとの2種
類の読み出しレートで再生し得るようになされたものが
ある。
この標準速モードによる読み出しレートと半速モード
による読み出しレートとにおける再生信号の周波数帯域
を比較した場合、標準速モードによる読み出しレートが
周波数帯域9.4〔MHz〕を有するのに対し、半速モードに
よる読み出しレートでは1/2倍の周波数帯域4.7〔MHz〕
になる。
従つて再生信号に含まれるビツトクロツク信号の周波
数(いわゆる再生信号の伝送レート)も、標準速モード
による読み出しレートの場合が周波数9.4〔MHz〕を有す
るのに対し、半速モードによる読み出しレートでは1/2
倍の周波数4.7〔MHz〕になる。
ところがこのように伝送レートが2倍も異なる再生信
号について、同一のクロツク再生回路を用いてクロツク
信号を抜き出そうとすると、このクロツク再生回路を構
成するPLL回路にいわゆる疑似ロツク状態が発生する問
題があつた。
このような疑似ロツク状態は入力デイジタル信号とし
ての再生信号と出力デイジタル信号としてのクロツク信
号との周波数が簡単な整数関係にあるときに生じ易い性
格を有する。
この場合例えば標準速モードによる読み出しレートで
なる再生信号であるにもかかわらず、周波数4.7〔MHz〕
のクロツク信号が送出されたり、逆に半速モードによる
読み出しレートでなる再生信号であるにもかかわらず、
周波数9.4〔MHz〕のクロツク信号が送出され、この結果
後段のデイジタル信号処理回路において再生信号のビツ
トを正しく抜き出せないため、再生信号に含まれるデイ
ジタルオーデイオデータを正しく再現できなくなる問題
があつた。
本発明は以上の点を考慮してなされたもので、第1又
は第2の伝送レートに応じて入力デイジタル信号より正
しい出力デイジタル信号を得るフエーズロツクドループ
回路を提案しようとするものである。
E問題点を解決するための手段 かかる問題点を解決するため本発明においては、第1
又は第2の伝送レートでなる入力デイジタル信号S
PB1(SIN)と、当該入力デイジタル信号SPB1(SIN)に
応じて出力される出力デイジタル信号CKOUTとの位相誤
差を検出し、当該位相誤差に応じて出力デイジタル信号
CKOUTの周波数を制御するフエーズロツクドループ回路
において、第1又は第2の伝送レートに応じて、所定周
波数でなる第1又は第2の中心周波数情報DFSC、DFLC
び所定の周波数範囲でなる第1又は第2の境界周波数情
報DFSU、DFSD又はDFLU、DFLDを設定するロツクレンジ設
定手段4A、4B、5A、5B、5Cと、出力デイジタル信号CK
OUTの周波数情報DCNTが上記ロツクレンジ設定手段4A、4
B、5A、5B、5Cによつて設定される第1又は第2の境界
周波数情報DFSU、DFSD又はDFLU、DFLDの所定の周波数範
囲内か否かを判定するロツクレンジ設定手段3A、3B、6
と、当該ロツクレンジ判定手段3A、3B、6から得られる
判定結果CNTに基づいて、出力デイジタル信号CKOUTの周
波数情報DCNTが第1又は第2の境界周波数情報DFSU、DF
SD又はDFLU、DFLDの所定の周波数範囲外のとき、当該出
力デイジタル信号CKOUTの周波数をロツクレンジ設定手
段4A、4B、5A、5B、5Cによつて設定される第1又は第2
の中心周波数情報DFSC又はDFLCに応じた所定周波数に設
定する周波数強制設定手段とを設けるようにする。
F作用 入力デイジタル信号SPB1(SIN)の第1又は第2の伝
送レートに基づいて、所定周波数でなる第1又は第2の
中心周波数情報DFSC、DFLC及び所定の周波数範囲でなる
第1又は第2の境界周波数情報DFSU、DFSD又はDFLU、DF
LDを設定し、出力デイジタル信号CKOUTの周波数情報D
CNTが第1又は第2の境界周波数情報DFSU、DFSD又はDF
LU、DFLDの周波数範囲外のとき、当該出力デイジタル信
号CKOUTの周波数を第1又は第2の中心周波数情報DFSC
又はDFLCに応じた所定周波数に設定することにより、第
1又は第2の伝送レートを有する入力デイジタル信号S
PB1(SIN)にそれぞれ応じて予め設定されたロツクレン
ジの範囲を基準として、当該範囲から外れた場合の出力
デイジタル信号CKOUTの周波数を第1又は第2の中心周
波数情報DFSC又はDFLCに応じた周波数に強制的に移送す
ることができ、この結果疑似ロツク状態が発生すること
を防止できる。
G実施例 以下図面について、本発明の一実施例を詳述する。
(G1)DATの全体構成 第2図において、10は全体として回転ヘツド型デイジ
タルオーデイオテープレコーダ(DAT)の全体構成を示
し、所望のオーデイオ信号ADIN及びADOUTを回転ドラム1
1上に設けられた回転ヘツド12A、12Bを用いて、当該回
転ドラム11に所定の角間隔だけ巻き付けられた磁気テー
プ13上に記録し及び又は再生し得るようになされてい
る。
このDAT10において、まず、記録時入力オーデイオ信
号ADINはオーデイオ信号変換回路14に入力される。この
オーデイオ信号変換回路14は記録処理系としてローパス
フイルタ及びアナログデイジタル変換回路を有してな
り、入力されるオーデイオ信号ADINをデイジタルデータ
に変換し、入力デイジタルデータDTINとしてデイジタル
信号処理回路15の記録処理系に送出する。
デイジタル信号処理回路15の記録処理系は入力された
デイジタルデータDTINを一旦入力オーデイオデータDTAD
としてRAM(random access memory)構成のメモリ回路1
6に書き込む。
なおデイジタル信号処理回路15の記録処理系は誤り訂
正符号生成回路、インターリーブ処理回路、8−10変調
回路等を含んで構成されている。
これによりまずメモリ回路16に書き込まれた入力オー
デイオデータDTADを誤り訂正符号生成回路が読み出し、
誤り訂正用パリテイを生成した後、当該誤り訂正用パリ
テイをメモリ回路16に書き込む。
このメモリ回路16に対する書き込み及び読み出し処理
は全てインターリーブ処理回路で発生したデータインタ
ーリーブに対応するアドレスが選定されており、このよ
うにして誤り訂正用パリテイが付加された入力オーデイ
オデータDTADを8−10変調回路が読み出す。
8−10変調回路は8ビツトデータでなる入力オーデイ
オデータDTADを回転ヘツド12A、12Bによる磁気記録に適
した10ビツトデータに変換すると共に、同期信号、アド
レス信号、サブコード信号、ATF(automatic track fol
lowing)信号等を付加する。
デイジタル信号処理回路15の記録処理系はこのように
して得られる記録データを内部のシリアルパラレル変換
回路においてシリアルデータでなる記録信号SREC0に変
換し、記録再生増幅回路17の記録処理系に送出する。
記録再生増幅回路17の記録処理系は記録信号増幅回路
及びロータリートランス等で構成され、入力される記録
信号SREC0を増幅して得られる増幅記録信号SREC1をロー
タリートランスを介して回転ドラム11上の回転ヘツド12
A、12Bに供給するようになされている。
かくして磁気テープ13の所定の記録トラツクに入力オ
ーデイオ信号ADINを記録し得るようになされている。
ここでこのDAT10においては、入力/表示回路18から
マイクロコンピユータ構成のシステム制御回路19に入力
される操作データDOPRに基づいて記録動作又は再生動作
を選択制御するようになされている。
この入力/表示回路18は例えば操作子入力手段として
キーマトリクスを有するマイクロコンピユータと、表示
手段として液晶表示素子を有する表示パネルとで構成さ
れている。
これにより入力/表示回路18はユーザによる操作子の
操作に応動して操作データDOPRを出力すると共に、シス
テム制御回路19から入力される表示データDDSPに基づい
て表示パネル上の表示を行う。
またシステム制御回路19は記録時予め設定されたシス
テム情報及び入力/表示回路18から入力される操作デー
タDOPRに基づいてメカ制御データDMC、信号処理制御デ
ータDCNT及びサーボ処理制御データDSBを生成し、それ
ぞれメカニカル制御回路20、デイジタル信号処理回路15
及びサーボ処理回路21に送出する。
実際上記録時サーボ処理回路21はシステム制御回路19
から入力されるサーボ処理制御データDSBに基づいてド
ラムモータ22、キヤプスタンモータ23、リールモータ24
に、それぞれドラム駆動信号CDR、キヤプスタン駆動信
号CCP、リール駆動信号CRMを送出して回転ドラム11を所
定の回転数で回転駆動すると共に磁気テープ13を所定の
速度で走行させる。
またこのときドラムモータ22、キヤプスタンモータ23
及びリールモータ24からはドラム位相信号PGDR、ドラム
周波数信号FGDR、キヤプスタン周波数信号FGCP及びリー
ル周波数信号FGRMがそれぞれサーボ処理回路21にフイー
ドバツクされ、これにより各々速度サーボ及び又は位相
サーボを形成するようになされている。
なお、サーボ処理回路21にはデイジタル信号処理回路
15から記録時の内部基準信号DREFが供給され、この結果
サーボ処理回路21はこの内部基準信号DREFに基づいて速
度サーボ処理及び又は位相サーボ処理を実行すると共
に、入力されるドラム位相信号PGDR及びドラム周波数信
号FGDRに基づいて生成した回転ヘツド12A、12Bの切換基
準信号SWPをデイジタル信号処理回路15に送出する。
またこのメカニカル制御回路20はシステム制御回路19
から入力されるメカ制御データDMCに基づいてDATカセツ
トのカセツトローデイング機構及び磁気テープ13のテー
プローデイング機構等を駆動制御すると共に、このメカ
ニカル機構部分から入力されるセンサ機構SMCに基づい
てメカ情報データDSMCを生成し、これをシステム制御回
路19に送出する。
ここでこのDAT10において、再生時まずサーボ処理回
路21はシステム制御回路19から入力されるサーボ処理制
御データDSBに応じた回転数及びデイジタル信号処理回
路15から供給される再生時の内部基準信号DREFに同期す
る位相でドラムモータ22を回転駆動して速度サーボ及び
位相サーボを形成する。
この状態で回転ヘツド12A、12Bから得られる再生信号
SPB0はロータリートランス、再生信号増幅回路、波形等
化回路及び2値化回路等を含む記録再生増幅回路17の再
生処理系に供給されこれにより得られる再生デイジタル
信号SPB1がデイジタル信号処理回路15の再生処理系及び
トラツキング制御回路25に供給される。
なおこのDAT10の場合トラツキング制御回路25は例え
ばATF方式によるトラツキング制御を行うようになされ
ている。すなわちトラツキング制御回路25は同期信号検
出用の波形等化回路を有してなり、入力される再生デイ
ジタル信号SPB1中に同期信号を検出したタイミングに基
づいてATF信号を検出し、このATF信号に応じてATF制御
信号CATFを形成してサーボ処理回路21に送出する。
これによりサーボ処理回路21はATF制御信号CATFに応
じてキヤプスタンモータ23を駆動制御し、かくして回転
ヘツド12A、12Bが磁気テープ13の記録トラツク上を正確
にトレースし得るようにATFサーボループが形成され
る。
このようにして磁気テープ13の記録トラツクを正確に
再生し得るようになると、デイジタル信号処理回路15の
再生処理系は入力される再生デイジタル信号SPB1につい
て再生処理を開始する。
このデイジタル信号処理回路15の再生処理系は、PLL
回路構成のクロツク再生回路、10−8復調回路、誤り検
出訂正回路、デインターリーブ処理回路、補間回路等か
ら構成されている。
これによりデイジタル信号処理回路15は、まずクロツ
ク再生回路において再生デイジタル信号SPB1に含まれる
再生クロツク信号を検出する。
10−8復調回路では再生デイジタル信号SPB1中に同期
信号を検出すると、クロツク再生回路で検出された再生
クロツク信号に基づいて再生デイジタル信号SPB1の10ビ
ツト分を10−8復調し、この結果得られる8ビツトデー
タを再生オーデイオデータDTADとして順次メモリ回路16
に書き込む。
このようにしてメモリ回路16に書き込まれた再生オー
デイオデータDTADは誤り検出訂正回路によつて読み出さ
れデータ誤りの有無が検出されると共に、データ誤りが
存在する場合には誤り訂正用パリテイを用いた誤り訂正
処理を行い誤り訂正されたデータ及び当該訂正結果をメ
モリ回路16に書き込む。
このメモリ回路16に対する書き込み及び読み出し処理
は、全てデインターリーブ処理回路で発生したデータデ
インターリーブに対応するアドレスが選定されており、
誤り検出訂正処理後の再生オーデイオデータDTADが補間
回路によつて読み出される。
これにより補間回路は誤り訂正できなかつたデータに
ついて前後のデータとの平均値を演算する手法等による
補間演算を実行し、これを再生デイジタルデータDTOUT
としてオーデイオ信号変換回路14の再生処理系に送出す
る。
オーデイオ信号変換回路14の再生処理系はデイジタル
アナログ変換回路及びローパスフイルタを有してなり、
再生デイジタルデータDTOUTをアナログ信号に変換し、
これを再生オーデイオ信号ADOUTとして送出する。
かくして磁気テープ13の記録トラツクを回転ドラム11
上の回転ヘツド12A、12Bで読み出し、磁気テープ13に記
録された記録データを再生して再生オーデイオ信号AD
OUTを得るようになされている。
(G2)PLL回路の実施例 (G2−1)PLL回路の全体構成 第3図において、30は上述したデイジタル信号処理回
路15のクロツク再生回路に用いられるPLL回路を示し、
この実施例の場合特開昭64−2419号公報及び特開昭64−
11418号公報に開示されるデイジタルPLL回路を用いて構
成されている。
すなわちこのPLL回路30は、エツジ検出回路31、シフ
トレジスタ回路32及び位相誤差検出回路33からなり、入
力デイジタル信号SINと出力クロツク信号CKOUTの位相誤
差を検出すると共にこれを補正する位相誤差補正回路部
と、加算回路34、ラツチ回路35、比較回路36及びカウン
ト回路37からなり、出力クロツク信号CKOUTを発生する
出力クロツク発生回路部と、1周期間カウント回路38及
びロツクレンジ制御回路39からなり出力クロツク信号CK
OUTの1周期がマスタクロツク信号CKMSの何周期分かを
表す1周期データDSを発生するロツクレンジ処理回路部
とから構成されている。
ここでDAT10の記録再生増幅回路17から送出される再
生デイジタル信号SPB1は入力デイジタル信号SINとして
高速マスタクロツク信号CKMSと共にまずエツジ検出回路
31に入力される。
このマスタクロツク信号CKMSは入力デイジタル信号S
INのビツトクロツク周波数(例えば標準速モードによる
読み出しレートの場合周波数9.4〔MHz〕でなる)より所
定倍高い周波数(例えば49.152〔MHz〕でなる)でな
る。
エツジ検出回路31は、マスタクロツク信号CKMSのタイ
ミングに基づいて入力デイジタル信号SINのエツジを検
出し、このエツジ検出信号SEGがマスタクロツク信号CK
MSと共に続くシフトレジスタ回路32に入力される。
シフトレジスタ回路32は入力されるエツジ検出信号S
EGを並列データDTEGに変換して位相誤差検出回路33に送
出し、この結果得られる位相誤差補正データが加算回路
34に入力される。
この加算回路34にはこれに加えて、ロツクレンジ制御
回路39から入力される1周期データDSとラツチ回路35を
通じて入力される前回の出力クロツク発生タイミングデ
ータを累積加算し、この結果得られる今回の出力クロツ
ク発生タイミングデータを比較回路36に送出する。
比較回路36にはこれに加えてカウント回路37から入力
されるマスタクロツク信号CKMSのカウントデータが入力
される。これにより比較回路36はこのカウントデータ及
び出力クロツク発生タイミングデータが一致するタイミ
ングに応じた位相を有するデイジタルデータを発生し、
これを1周期間カウント回路38のリセツト入力端、位相
誤差検出回路33のクロツク入力端に供給すると共に出力
クロツク信号CKOUTとして外部に送出する。
このロツクレンジ処理回路部の1周期間カウント回路
38はリセツト入力端に入力される出力クロツク信号CK
OUTの例えば立ち上がりエツジ毎の間、すなわち、1周
期間のマスタクロツク信号CKMSの立ち上がりエツジ数す
なわち周期数をカウントし、この1周期間検出データD
CNTを続くロツクレンジ制御回路39に送出する。
ロツクレンジ制御回路39は中心周波数1周期間データ
及び境界周波数1周期間データを有してなり、入力され
る1周期間検出データDCNTが境界周波数1周期間データ
の範囲内か否かを検出し、境界周波数1周期間データの
範囲内のとき入力される1周期間検出データDCNTを1周
期データDSとして加算回路34に送出し、逆に境界周波数
1周期間データの範囲外のとき1周期間検出データDCNT
に代え中心周波数1周期間データを1周期データDSとし
て加算回路34に送出する。
なお例えば中心周波数1周期間データは入力デイジタ
ル信号SINに含まれるビツトクロツク周波数(例えば9.4
〔MHz〕)の1周期間に対応するマスタクロツク信号CK
MSの周期数でなり、また境界周波数1周期間データはPL
L回路30の引き込み周波数範囲としては例えば±15%の
周波数範囲を考慮した周波数(10.8〔MHz〕及び8.0〔MH
z〕)の1周期間に対応するマスタクロツク信号CKMS
周期数でなる。
このようにして、この実施例によるPLL回路30は入力
デイジタル信号SINに含まれるビツトクロツク信号を抜
き出し、入力デイジタル信号SINに正しく位相が同期し
た出力クロツク信号CKOUTを送出し得るようになされて
いる。
(G2−2)実施例のロツクレンジ処理回路部 第3図との対応部分に同一符号を付して示す第1図に
おいて、1は全体として本発明によるPLL回路30のロツ
クレンジ処理回路部を示し、1周期間カウント回路38か
ら送出される1周期間検出データDCNTが1周期データ選
択回路2の第1の入力端aと上限値比較回路3A及び下限
値比較回路3Bとに入力されている。
この1周期データ選択回路2、上限値比較回路3A及び
下限値比較回路3Bには、標準速モード周波数情報発生回
路4A又は半速モード周波数情報発生回路4Bにおいて発生
される中心周波数1周期間データDFSC又はDFLC、上限値
周波数1周期間データDFSU又はDFLU及び下限値周波数1
周期間データDFSD又はDFLDでなる境界周波数1周期間デ
ータが、それぞれ中心周波数1周期間データ選択回路5
A、上限値周波数1周期間データ選択回路5B及び下限値
周波数1周期間データ選択回路5Cの出力端cを通じて入
力されている。
この実施例の場合、標準速モード周波数情報発生回路
4Aは標準速モードによる読み出しレートに応じたビツト
クロツク信号周波数9.4〔MHz〕に基づいて、この周波数
9.4〔MHz〕の1周期間に対応するマスタクロツク信号CK
MSの周期数でなる中心周波数1周期間データDFSCと、こ
れに対して±15%の周波数範囲を考慮した周波数10.8
〔MHz〕及び8.0〔MHz〕の1周期間に対応するマスタク
ロツク信号CKMSの周期数でなる上限値周波数1周期間デ
ータDFSU及び下限値周波数1周期間データDFLDとを発生
し、これをそれぞれ中心周波数1周期間データ選択回路
5A、上限値周波数1周期間データ選択回路5B及び下限値
周波数1周期間データ選択回路5Cの第1の入力端aに送
出する。
同様に半速モード周波数情報発生回路4Bは半速モード
による読み出しレートに応じたビツトクロツク信号の周
波数4.7〔MHz〕に基づいて、この周波数4.7〔MHz〕の1
周期間に対応するマスタクロツク信号CKMSの周期数でな
る中心周波数1周期間データDFLCと、これに対して±15
%の周波数範囲を考慮した周波数5.4〔MHz〕及び4.0〔M
Hz〕の1周期間に対応するマスタクロツク信号CKMSの周
期数でなる上限値周波数1周期間データDFLU及び下限値
周波数1周期間データDFLDとを発生し、これをそれぞれ
中心周波数1周期間データ選択回路5A、上限値周波数1
周期間データ選択回路5B及び下限値周波数1周期間デー
タ選択回路5Cの第2の入力端bに送出する。
なお中心周波数1周期間データ選択回路5A、上限値周
波数1周期間データ選択回路5B及び下限値周波数1周期
間データ選択回路5Cの第1又は第2の入力端a又はbは
読み出しレートに応じたデイジタル信号処理回路15の内
部制御信号に応じて選択される。
ここで上限値比較回路3Aは設定された上限値周波数1
周期間データDFU(DFSU又はDFLU)と入力される1周期
間検出データDCNTとを比較し、1周期間検出データが上
限値周波数1周期間データDFUより小さいとき論理
「H」レベルでなる上限値比較データDTUを発生し、こ
れをアンド回路6に送出する。
また下限値比較回路3Bは設定された下限値周波数1周
期間データDFD(DFSD又はDFLD)と入力される1周期間
検出データDCNTとを比較し、1周期間検出データDCNT
下限値周波数1周期間データDFDより大きいとき論理
「H」レベルでなる下限値比較データDTDを発生しこれ
をアンド回路6に送出する。
従つて、アンド回路6は1周期間検出データDCNTが上
限値周波数1周期間データDFU及び下限値周波数1周期
間データDFD間に存在するとき論理「H」レベルを有
し、逆に1周期間検出データDCNTが上限値周波数1周期
間データDFU及び下限値周波数1周期間データDFD間に存
在しないとき論理「L」レベルを有する制御信号CNTを
1周期データ選択回路2に送出する。
これにより1周期データ選択回路2は入力される制御
信号CNTが論理「H」レベルのとき第1の入力端aを選
択し、逆に論理「L」レベルのとき第2の入力端bを選
択するようになされている。
このようにして、このロツクレンジ処理回路部1にお
いては、出力クロツク信号CKOUTの1周期間に含まれる
マスタクロツク信号CKMSの周期数でなる1周期間検出デ
ータDCNTを検出すると共に、当該1周期間検出データD
CNTが再生デイジタル信号SPB1の読み出しレートに応じ
て設定された上限値及び下限値周波数1周期間データDF
U及びDFDの範囲内か否かを検出し、範囲内のとき入力さ
れる1周期間検出データDCNTを1周期データDSとして送
出し、逆に範囲外のとき1周期間検出データDCNTに代え
設定された中心周波数1周期間データDFCを1周期デー
タDSとして送出する。
以上の構成において、まず再生デイジタル信号SPB1
標準速モードによる読み出しレートの場合には、デイジ
タル信号処理回路15の内部制御信号に応じて中心周波数
1周期間データ選択回路5A、上限値周波数1周期間デー
タ選択回路5B及び下限値周波数1周期間データ選択回路
5Cの第1の入力端aが選択される。
これにより1周期データ選択回路2、上限値比較回路
3A及び下限値比較回路3Bには、標準速モード周波数情報
発生回路4Aで発生されるビツトクロツク周波数9.4〔MH
z〕に応じた中心周波数1周期間データDFSC、上限値周
波数1周期間データDFSU及び下限値周波数1周期間デー
タDFSDが設定される。
かくして、PLL回路30は再生デイジタル信号SPB1すな
わち入力デイジタル信号SIN中から周波数9.4〔MHz〕の
ビツトクロツク信号を抜き出し、この結果入力デイジタ
ル信号SINの位相に正しく同期して周波数9.4〔MHz〕で
なる再生クロツク信号CKOUTを送出することができる。
また再生デイジタル信号SPB1が半速モードによる読み
出しレートの場合には、デイジタル信号処理回路15の内
部制御信号によつて中心周波数1周期間データ選択回路
5A、上限値周波数1周期間データ選択回路5B及び下限値
周波数1周期間データ選択回路5Cの第2の入力端bが選
択される。
これにより、1周期データ選択回路2、上限値比較回
路3A及び下限値比較回路3Bには、半速モード周波数情報
発生回路4Bで発生されるビツトクロツク周波数4.7〔MH
z〕に応じた中心周波数1周期間データDFLC、上限値周
波数1周期間データDFLU及び下限値周波数1周期間デー
タDFLDが設定される。
かくして、PLL回路30は再生デイジタル信号SPB1すな
わち入力デイジタル信号SIN中から周波数4.7〔MHz〕の
ビツトクロツク信号を抜き出し、この結果入力デイジタ
ル信号SINの位相に正しく同期して周波数4.7〔MHz〕で
なる再生クロツク信号CKOUTを送出することができる。
(G2−3)実施例の効果 以上の構成によれば、1周期データ選択回路2、上限
値比較回路3A及び下限値比較回路3Bに対して、再生デイ
ジタル信号SPB1の読み出しレートに応じた中心周波数1
周期間データDFC(DFSC、DFLC)、上限値周波数1周期
間データDFU(DFSU、DFLU)及び下限値周波数1周期間
データDFD(DFSD、DFLD)をそれぞれ設定し、1周期間
カウント回路38から得られる1周期間検出データDCNT
上限値周波数1周期間データDFU及び下限値周波数1周
期間データDFDの範囲内のとき1周期間検出データDCNT
を1周期データDSとして加算回路34に送出し、範囲外の
とき1周期間検出データDCNTに代えて中心周波数1周期
間データDFCを1周期データDSとして加算回路34に送出
するようにしたことにより、再生デイジタル信号SPB1
読み出しレートが標準速モード又は半速モードの何れの
場合にも、再生デイジタル信号SPB1に含まれるビツトク
ロツクを正確に抜き出して再生クロツク信号CKOUTを送
出し得るPLL回路30を実現できる。
(G3)他の実施例 (1) 上述の実施例においては、1周期データ選択回
路、上限値比較回路及び下限値比較回路に対して、標準
速モード周波数情報発生回路又は半速モード周波数情報
発生回路で発生した中心周波数1周期間データ、上限値
周波数1周期間データ及び下限値周波数1周期間データ
を選択的に設定した場合について述べたが、これに代え
外部から1周期データ選択回路、上限値比較回路及び下
限値比較回路に対して、再生デイジタル信号の読み出し
レートに応じた中心周波数1周期間データ、上限値周波
数1周期間データ及び下限値周波数1周期間データを設
定するようにしても良い。
(2) 上述の実施例においては、本発明によるPLL回
路を、DATにおける再生デイジタル信号中からビツトク
ロツク信号を得る場合について述べたが、本発明はこれ
に限らず、要は伝送レートの異なるデイジタル信号中か
らビツトクロツク信号を得るPLL回路に広く適用して好
適なものである。
H発明の効果 上述のように本発明によれば、入力デイジタル信号の
第1又は第2の伝送レートに基づいて、所定周波数でな
る第1又は第2の中心周波数情報及び所定の周波数範囲
でなる第1又は第2の境界周波数情報を設定し、出力デ
イジタル信号の周波数情報が第1又は第2の境界周波数
情報の所定の周波数範囲外のとき、当該出力デイジタル
信号の周波数を第1又は第2の中心周波数情報に応じた
所定周波数に設定することにより、第1又は第2の伝送
レートを有する入力デイジタル信号にそれぞれ応じて予
め設定されたロツクレンジの範囲を基準として、当該範
囲から外れた場合の出力デイジタル信号の周波数を第1
又は第2の中心周波数情報に応じた周波数に強制的に移
相することができ、この結果疑似ロツク状態が発生する
ことを防止して、第1又は第2の伝送レートを有する入
力デイジタル信号に正しく同期した出力デイジタル信号
を送出し得るフエーズロツクドループ回路を実現でき
る。
【図面の簡単な説明】
第1図は本発明によるPLL回路の一実施例を示すブロツ
ク図、第2図は回転ヘツド型デイジタルオーデイオテー
プレコーダの全体構成を示すブロツク図、第3図はPLL
回路の全体構成を示すブロツク図である。 1……ロツクレンジ処理回路部、2……1周期データ選
択回路、3A……上限値比較回路、3B……下限値比較回
路、4A……標準速モード周波数情報発生回路、4B……半
速モード周波数情報発生回路、10……DAT、15……デイ
ジタル信号処理回路、30……PLL回路、38……1周期間
カウント回路、39……ロツクレンジ制御回路。

Claims (1)

    (57)【特許請求の範囲】
  1. 【請求項1】第1又は第2の伝送レートでなる入力デイ
    ジタル信号と、当該入力デイジタル信号に応じて出力さ
    れる出力デイジタル信号との位相誤差を検出し、当該位
    相誤差に応じて上記出力デイジタル信号の周波数を制御
    するフエーズロツクドループ回路において、 上記第1又は第2の伝送レートに応じて、所定周波数で
    なる第1又は第2の中心周波数情報及び所定の周波数範
    囲でなる第1又は第2の境界周波数情報を設定するロツ
    クレンジ設定手段と、 上記出力デイジタル信号の周波数情報が上記ロツクレン
    ジ設定手段によつて設定される上記第1又は第2の境界
    周波数情報の上記所定の周波数範囲内か否かを判定する
    ロツクレンジ判定手段と、 上記ロツクレンジ判定手段から得られる判定結果に基づ
    いて、上記出力デイジタル信号の上記周波数情報が上記
    第1又は第2の境界周波数情報の上記所定の周波数範囲
    外のとき、当該出力デイジタル信号の周波数を上記ロツ
    クレンジ設定手段によつて設定される上記第1又は第2
    の中心周波数情報に応じた上記所定周波数に設定する周
    波数強制設定手段と を具えることを特徴とするフエーズロツクドループ回
    路。
JP1319146A 1989-12-09 1989-12-09 フエーズロツクドループ回路 Expired - Fee Related JP2822511B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP1319146A JP2822511B2 (ja) 1989-12-09 1989-12-09 フエーズロツクドループ回路
US07/602,408 US5065413A (en) 1989-12-09 1990-10-22 Phase locked loop circuit
EP90122326A EP0432539B1 (en) 1989-12-09 1990-11-22 Phase locked loop circuit
DE69026214T DE69026214T2 (de) 1989-12-09 1990-11-22 Phasenregelschaltung

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1319146A JP2822511B2 (ja) 1989-12-09 1989-12-09 フエーズロツクドループ回路

Publications (2)

Publication Number Publication Date
JPH03181224A JPH03181224A (ja) 1991-08-07
JP2822511B2 true JP2822511B2 (ja) 1998-11-11

Family

ID=18106955

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1319146A Expired - Fee Related JP2822511B2 (ja) 1989-12-09 1989-12-09 フエーズロツクドループ回路

Country Status (1)

Country Link
JP (1) JP2822511B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008113406A (ja) * 2006-10-06 2008-05-15 Denso Corp 逓倍クロック信号出力回路

Also Published As

Publication number Publication date
JPH03181224A (ja) 1991-08-07

Similar Documents

Publication Publication Date Title
EP0209141B1 (en) Pcm signal recording and reproducing apparatus
JP3098263B2 (ja) ディスクプレーヤのスピンドル制御装置
US5065413A (en) Phase locked loop circuit
EP0436114A2 (en) A tracking control circuit
JP2734707B2 (ja) 回転ドラム装置
JP2822511B2 (ja) フエーズロツクドループ回路
KR0173682B1 (ko) 회전 헤드형 자기 테이프 장치
JP2785400B2 (ja) トラッキング制御装置
JP2822507B2 (ja) ディジタル信号記録装置
JP2805652B2 (ja) 回転ヘッド型磁気記録装置
KR100190785B1 (ko) 트랙엇갈림량보정회로
JP2924831B2 (ja) データ記録再生装置
JP2822589B2 (ja) トラツキング制御回路
JP2830250B2 (ja) 磁気テープの記録及び又は再生装置のトラッキング制御装置
JP3543630B2 (ja) ディジタル情報再生装置
JPH0650870Y2 (ja) 情報記録再生装置
JP2830248B2 (ja) 磁気テープの記録及び又は再生装置のトラッキング制御装置
JPH0616340B2 (ja) 再生速度制御装置
JP2000030324A (ja) 磁気記録装置及び磁気再生装置
JP2830249B2 (ja) 磁気テープ記録及び又は再生装置
JPH0648579Y2 (ja) 可変速同期録音装置
JPS6055579A (ja) Pcm録音再生装置
JPS6234385A (ja) デ−タ検出窓信号発生回路
JPH03181226A (ja) フエーズロツクドループ回路
JPH08129701A (ja) タイミング制御装置

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees