JP2785997B2 - 情報処理装置の電源投入,切断制御方法 - Google Patents

情報処理装置の電源投入,切断制御方法

Info

Publication number
JP2785997B2
JP2785997B2 JP2120004A JP12000490A JP2785997B2 JP 2785997 B2 JP2785997 B2 JP 2785997B2 JP 2120004 A JP2120004 A JP 2120004A JP 12000490 A JP12000490 A JP 12000490A JP 2785997 B2 JP2785997 B2 JP 2785997B2
Authority
JP
Japan
Prior art keywords
power
switch
turned
information processing
control method
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2120004A
Other languages
English (en)
Other versions
JPH0417009A (ja
Inventor
完晴 平田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Oki Electric Industry Co Ltd
Original Assignee
Oki Electric Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Oki Electric Industry Co Ltd filed Critical Oki Electric Industry Co Ltd
Priority to JP2120004A priority Critical patent/JP2785997B2/ja
Publication of JPH0417009A publication Critical patent/JPH0417009A/ja
Application granted granted Critical
Publication of JP2785997B2 publication Critical patent/JP2785997B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Power Sources (AREA)

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、電源の切断をソフトウエアで制御する情報
処理装置の電源投入,切断制御方法に関する。
〔従来の技術〕
従来より、主電源の電圧の低下又は電源スイッチオフ
を検出した場合、処理情報を保護する目的で、実行中の
処理やメモリのハッシュ計算等を終えてからソフトウエ
アの電源切断命令で電源切断を行う制御方法がある。
第2図はこの種の電源投入,切断制御方法の従来例を
示す制御フローチャートである。
まず、情報処理装置は主電源電圧低下又は電源スイッ
チオフの検出を行うと(S1)、実行中のタスク処理,メ
モリハッシュ計算等を終える(S2)。
その後、電源切断命令を発行し(S3)、CPUのホール
ト後(S4)、システムリセットを有効とする(S5)。
以上の処理の後、電源を切断していた(S6)。
〔発明が解決しようとする課題〕
しかしながら、上述した構成の従来技術によれば、第
2図に示す期間bで再び主電源の復旧または電源スイッ
チオンが発生すると、電源切断命令を発行した時に電源
オンでありながらシステムリセットが有効状態になって
しまう。
この状態から、装置を稼働するには、操作者は装置の
コンセントを一旦抜いて、再度挿入する等の操作を行な
ければならず、操作性が悪いという問題があった。
本発明は、以上の問題点に鑑み、電源スイッチが復帰
している場合は電源の切断およびシステムリセットが中
止される方法を得て、電源スイッチのオンオフが素早く
行われても指定通りの作動を行うようにし、操作性の良
い情報処理装置を提供することを目的とする。
〔課題を解決するための手段〕
上記目的を達成するため、本発明は、電源切断命令発
行後電源スイッチ復帰を検出し一旦実行したシステムリ
セットを自動で解除するようにする。
すなわち、本発明は、主電源の電圧の低下又は電源ス
イッチオフを検出すると、ソフトウエアの電源切断命令
で電源切断を行う情報処理装置の電源投入,切断制御方
法において、電源切断命令の発行時、電源スイッチが復
帰しているか否かを判定し、復帰していれば電源切断を
実行せずにシステムリセットを一定時間後解除すること
を特徴とする。
〔作用〕
以上の構成により本発明は、主電源電圧低下又は電源
スイッチオフの検出後、主電源の復旧または電源スイッ
チオンが発生しても、電源切断命令発行時に電源スイッ
チが復帰しているか否かを判定し、復帰していれば電源
を切断せずにシステムリセットを一定時間後解除して、
装置の稼働状態を継続保持することができる。
〔実 施 例〕
第1図は本発明の一実施例を示す回路である。
図において、SW1,SW2は主電源1及び補助電源2のDC
−DCコンバータ3への供給をON/OFFするものであり、SW
3はオペレータが装置電源をON/OFFするスイッチであ
る。
OP1は主電源断又はスイッチSW3のON/OFFを検出し、そ
の出力は図示せぬCPUへのPow 10Wアラーム信号となると
同時にトランジスタTr2をON/OFFさせる。
フリップフロップF−F1は、電圧V1(ロジック電圧)
の供給開始後、コンデンサC1,抵抗R1の時定数でリセッ
トが解除された後、コンデンサC2、抵抗R2の時定数で出
力がセットされ、スイッチSW2をON、リセット解除を行
う。
さらに、CPUからの命令で、ONとなるPOW OFFによりリ
セットされスイッチSW2をOFFしシステムリセットを有効
とする。
フリップフロップF−F2は、POW OFF信号の入力でト
ランジスタTr3をONにし、コンデンサC2抵抗R2の時定数
で決まる時間後、再びトランジスタTr3をOFFにし、シス
テムリセット解除とスイッチSW2をONにする。
以上の構成の本実施例の作用を以下に説明する。
先ず、主電源1が供給され、スイッチSW3をONにする
とトランジスタTr1がONし、スイッチSW1がONとなり、DC
−DCコンバータ3に電源が供給され、装置に必要な電圧
V1等が供給される。
電圧V1の供給が開始されると、トランジスタTr2はOFF
となっているため、コンデンサC1,コンデンサC2へのチ
ャージが開始され、コンデンサC1抵抗R1<コンデンサC2
抵抗R2の為、フリップフロップF−F1のリセットが先ず
解除され、次にクロック入力に立ち上がりエッジが入力
されて出力がセットされ、スイッチSW2がONし、システ
ムリセットが解除され、電源投入シーケンスが完了す
る。
次に主電源1の断又はスイッチSW3 OFFにより、スイ
ッチSW1はOFFし、OP1がトランジスタTr2をOFFし、CPUへ
POW LOW信号がアラームとして通知されると、CPUはハッ
シュチェック等の電源断シーケンス処理を行った後、PO
W OFF命令を発行し、ホールトする。
POW OFF信号はフリップフロップF−F1をリセット
し、出力をOFFにしてスイッチSW2をOFFしDC−DCコンバ
ータ3への電源供給を止め、システムリセットを有効に
し、電源切断シーケンスを完了する。
本発明の目的であるPOW LOWアラーム検出からPOW OFF
命令実行の間に再び主電源復旧、またはスイッチSW3がO
Nとなった場合にPOW OFF信号によって一定時間後のシス
テムリセット後、再度リセット解除を行う動作は次のよ
うにして行われる。
主電源が供給されていて、スイッチSW3がONとなって
いる時、POW OFF命令が実行されると、POW LOW信号によ
ってフリップフロップF−F1がリセットされ、スイッチ
SW2がOFFし、システムリセットが有効になると同時に、
フリップフロップF−F2の出力がセットされトランジス
タTr3をONさせる。トランジスタTr3は、コンデンサC2
C2R2の時定数で決まる時間でディスチャージさせ、フリ
ップフロップF−F2をクリアし、出力をOFFにし、トラ
ンジスタTr3がOFFになるとコンデンサC2は再び抵抗R2
通してチャージを開始し、再びフリップフロップF−F1
のクロック入力に立ち上がりエッジが入力され、出力が
セットされてスイッチSW2がONし、システムリセットが
解除される。
〔発明の効果〕
以上の構成により本発明は、主電源の電圧の低下又は
電源スイッチオフを検出すると、ソフトウエアの電源切
断命令で電源切断を行う情報処理装置の電源投入,切断
制御方法において、電源切断命令の発行時、電源スイッ
チが復帰しているか否かを判定し、復帰していれば電源
切断を実行せずにシステムリセットを一定時間後解除す
るので、電源切断命令発行後電源スイッチ復帰を検出し
一旦実行したシステムリセットを自動で解除することが
できる。
従って、本発明によれば、電源切断命令の発行後、、
電源スイッチの状態を検出して、電源スイッチが復帰し
ていれば、一旦実行したシステムリセットを一定時間
後、自動的に解除できるという効果が得られ、電源スイ
ッチのオンオフが素早く行われても指定通りの動作が可
能で、操作性の良い情報処理装置を実現できる効果が期
待できる。
【図面の簡単な説明】 第1図は本発明の一実施例を示す回路図、第2図は従来
例の作用を示すフローチャートである。 1……主電源 SW1,SW2,SW3……スイッチ Tr1,Tr2,Tr3……トランジスタ C1,C2,C3……コンデンサ R1,R2,R3,R4……抵抗

Claims (1)

    (57)【特許請求の範囲】
  1. 【請求項1】主電源の電圧の低下又は電源スイッチオフ
    を検出すると、ソフトウエアの電源切断命令で電源切断
    を行う情報処理装置の電源投入,切断制御方法におい
    て、 電源切断命令の発行時、電源スイッチが復帰しているか
    否かを判定し、復帰していれば電源切断を実行せずにシ
    ステムリセットを一定時間後解除することを特徴とする
    情報処理装置の電源投入,切断制御方法。
JP2120004A 1990-05-11 1990-05-11 情報処理装置の電源投入,切断制御方法 Expired - Fee Related JP2785997B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2120004A JP2785997B2 (ja) 1990-05-11 1990-05-11 情報処理装置の電源投入,切断制御方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2120004A JP2785997B2 (ja) 1990-05-11 1990-05-11 情報処理装置の電源投入,切断制御方法

Publications (2)

Publication Number Publication Date
JPH0417009A JPH0417009A (ja) 1992-01-21
JP2785997B2 true JP2785997B2 (ja) 1998-08-13

Family

ID=14775516

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2120004A Expired - Fee Related JP2785997B2 (ja) 1990-05-11 1990-05-11 情報処理装置の電源投入,切断制御方法

Country Status (1)

Country Link
JP (1) JP2785997B2 (ja)

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57106921A (en) * 1980-12-24 1982-07-03 Panafacom Ltd Power source on and off processing system
JPS6195426A (ja) * 1984-10-16 1986-05-14 Nec Corp マイクロプロセツサの制御方式
JPS62103720A (ja) * 1985-10-30 1987-05-14 Canon Inc 情報処理装置

Also Published As

Publication number Publication date
JPH0417009A (ja) 1992-01-21

Similar Documents

Publication Publication Date Title
EP0690363A2 (en) Extended clock termostat
JP2919872B2 (ja) 軽減された電力状態での活動制御装置を備える自動車のオーディオシステム
JPS6395814A (ja) 動作停止及び復帰回路装置
JP2785997B2 (ja) 情報処理装置の電源投入,切断制御方法
JPH0276021A (ja) 情報処理装置用電源の復電処理方式
JPH0797721B2 (ja) 自動車用アンテナ制御装置
JPH0594236A (ja) 電源制御装置
JPH0142002B2 (ja)
JP3551502B2 (ja) カメラの情報設定装置
JPS63816B2 (ja)
JPH037963B2 (ja)
JP2529707B2 (ja) 停電検知方式
JPH09198289A (ja) ファイルのバックアップ装置
JPH039057Y2 (ja)
JPS61163423A (ja) メモリバツクアツプ給電される処理装置
JP3101349B2 (ja) 電子機器及び電子機器の制御方法
JPH0431620Y2 (ja)
JP2858484B2 (ja) マイクロコンピュータ
JPH10143292A (ja) 携帯情報機器
JPH02139614A (ja) Ac駆動型パーソナルコンピュータ
JPH07122839B2 (ja) データ処理装置
JPH0237063Y2 (ja)
JPH06242978A (ja) 障害回復処理方式
JPH04517A (ja) 電源制御装置
JPH0726748Y2 (ja) リセット回路

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080529

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090529

Year of fee payment: 11

LAPS Cancellation because of no payment of annual fees