JP2732803B2 - 入力fm信号からオーディオ信号を作成する方法およびその復調回路 - Google Patents

入力fm信号からオーディオ信号を作成する方法およびその復調回路

Info

Publication number
JP2732803B2
JP2732803B2 JP6235254A JP23525494A JP2732803B2 JP 2732803 B2 JP2732803 B2 JP 2732803B2 JP 6235254 A JP6235254 A JP 6235254A JP 23525494 A JP23525494 A JP 23525494A JP 2732803 B2 JP2732803 B2 JP 2732803B2
Authority
JP
Japan
Prior art keywords
signal
circuit
input
frequency
gain control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP6235254A
Other languages
English (en)
Other versions
JPH07170127A (ja
Inventor
レスリー ホースフォール ウエイン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
ESU JII ESU TOMUSON MAIKUROEREKUTORONIKUSU Ltd
Original Assignee
ESU JII ESU TOMUSON MAIKUROEREKUTORONIKUSU Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ESU JII ESU TOMUSON MAIKUROEREKUTORONIKUSU Ltd filed Critical ESU JII ESU TOMUSON MAIKUROEREKUTORONIKUSU Ltd
Publication of JPH07170127A publication Critical patent/JPH07170127A/ja
Application granted granted Critical
Publication of JP2732803B2 publication Critical patent/JP2732803B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D3/00Demodulation of angle-, frequency- or phase- modulated oscillations
    • H03D3/02Demodulation of angle-, frequency- or phase- modulated oscillations by detecting phase difference between two signals obtained from input signal
    • H03D3/24Modifications of demodulators to reject or remove amplitude variations by means of locked-in oscillator circuits
    • H03D3/241Modifications of demodulators to reject or remove amplitude variations by means of locked-in oscillator circuits the oscillator being part of a phase locked loop
    • H03D3/244Modifications of demodulators to reject or remove amplitude variations by means of locked-in oscillator circuits the oscillator being part of a phase locked loop combined with means for obtaining automatic gain control

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】この発明は、FM搬送波を復調し
てオーディオ信号を作成するFMオーディオ搬送波の復
調に関し、一層詳細には、複数のFMオーディオ搬送波
周波数の中から所望のFMオーディオ搬送波を復調する
復調方法および復調回路に関する。
【0002】また、この発明は、5〜10MHzの範囲
の周波数のFMオーディオ搬送波(以下、単に搬送波と
もいう。)からオーディオ信号を復調する衛星受信機に
適用して好適である。
【0003】各搬送波に対して±50〜±200kHz
の変調が掛けられているので、各搬送波の周波数変調
は、通常、180kHz以上離れた周波数に選択されて
いる。各搬送波に対する変調は、隣り合う搬送波の変調
周波数と重なり合う部分を持たないようになっている。
システムをこのように構成することにより高品質のHi
−Fiオーディオ信号を作成することができる。
【0004】
【従来の技術】上述のようなFMオーディオ搬送波復調
システムにおいて、選択された搬送波の周波数が、ある
特定の周知の周波数の信号に変換された後、この特定の
周知の周波数の信号が、高いQを有する単一の狭帯域通
過フィルタにより処理される。この処理後の単一の搬送
波周波数の信号からFM復調される。
【0005】選択された搬送波周波数での同調が所望さ
れたとき、複合信号中の各搬送波周波数を同一の周知周
波数に変換する必要がある。ステレオ信号を取り扱う場
合には、これに対応して選択された帯域幅を有する2つ
の帯域通過フィルタが必要とされる。すなわち、異なる
搬送波周波数に対して許容されている変調の変化分を許
容するために複数のフィルタを用いることが必要にな
る。
【0006】
【発明が解決しようとする課題】共通のフィルタを使用
しようとするときに、そのような周波数変換の使用は、
集積回路チップ上で経済的解を得ようとする際の問題と
なる。
【0007】FM復調に採用されている位相同期ループ
回路(以下、PLL回路という。)は、近接した周波数
の複数の搬送波が存在している場合に種々の問題を発生
させる。
【0008】このようなPLL回路は、集積回路装置に
おける製造工程上の特定の処理の変更により利得を変化
させることに基づく安定度の問題が現れる。PLL回路
は、また、入力信号振幅の変化に敏感である、言い換え
れば、不安定になり易いという問題も有している。
【0009】この発明はこのような課題を考慮してなさ
れたものであり、PLL回路を用いた改良されたFMオ
ーディオ搬送波の復調方法および復調回路を提供するこ
とを目的とする。
【0010】
【課題を解決するための手段】第1のこの方法発明は、
入力FM信号からオーディオ信号を作成する方法におい
て、各々周波数と振幅を有する複数の搬送波を含む前記
入力FM信号11を利得制御回路12に供給する過程
と、 前記利得制御回路からの出力を、前記複数の搬送波
の中、選択された1つの周波数に同調されたPLL回路
14に供給する過程と、 PLL回路が同調されている周
波数を有する前記搬送波の振幅を検出する過程と、 PL
L回路が同調されている周波数を有する前記搬送波の前
記検出された振幅を表す同調利得制御信号32を作成す
る過程と、 前記入力FM信号中の前記複数の搬送波の前
記振幅の和を検出する過程と、 前記振幅の和を表す非同
調利得制御信号(レベル検出器25の出力に表れる信
号)を作成する過程と、 前記選択された周波数への前記
PLL回路のロックに先立ち、前記利得制御回路を制御
するために前記非同調利得制御信号を用いる過程と、
ックされた後に、前記利得制御回路を制御する同調利得
制御信号を用いる過程とを有し、 前記PLL回路の出力
を前記オーディオ信号として供給することを特徴とす
る。
【0011】
【0012】
【0013】
【0014】第のこの方法発明は、前記PLL回路1
4が、90゜の位相差を有する2つの出力21、22を
出力する電圧制御発振器20を有し、一方の出力は、前
記利得制御回路12の出力を受け取る位相比較器15に
供給され、他方の出力は、前記利得制御回路の出力を受
け取り、かつ前記PLL回路が同調されている周波数を
有する搬送波の振幅を検出するための振幅検出器30に
供給されることを特徴とする。
【0015】第のこの方法発明は、前記位相比較器1
5と前記振幅検出器30とが同一の利得で動作すること
を特徴とする。
【0016】第のこの方法発明は、前記PLL回路1
4の利得が、前記選択された搬送波の所望の帯域幅に整
合するように選択されていることを特徴とする。
【0017】第のこの方法発明は、前記PLL回路1
4を構成する電圧制御発振器20が、前記選択された搬
送波周波数に一致するようにデフォルト時のパワーアッ
プ周波数にセットアップされていることを特徴とする。
【0018】第のこの方法発明は、前記デフォルト時
のパワーアップ周波数が、同調電圧に基づいて信号変換
回路41から供給される制御電圧19に応答する前記電
圧制御発振器20により作成されることを特徴とする。
【0019】第のこの方法発明は、前記入力FM信号
11が、5〜10MHzの周波数範囲の複数の搬送波を
有することを特徴とする。
【0020】第のこの方法発明は、前記各搬送波の帯
域幅が、±50kHz〜±200kHzの間にあること
を特徴とする。
【0021】第のこの方法発明は、隣り合う前記搬送
波の周波数が180kHz以上離れていることを特徴と
する。
【0022】第10のこの方法発明は、それぞれ、請求
項1記載の方法により動作するPLL回路を2つ有し、
それぞれのPLL回路によりステレオ信号の両方のチャ
ネルを復調することを特徴とする。
【0023】第11のこの装置発明は、入力FM信号か
オーディオ信号を作成する復調回路において、 各々周
波数と振幅を有する複数の搬送波を含む前記入力FM信
号11を受け取る利得制御回路12と、 前記複数の搬送
波の中、選択した1つの周波数にロックするために、前
記利得制御回路に接続されるPLL回路(このPLL回
路は、前記選択された周波数を有する搬送波における周
波数変化をトラッキングするための位相検出器15と、
前記選択された周波数を有する前記搬送波における振幅
変化を検出するための同調振幅検出回路30を有し、前
記同調振幅検出回路は、同調利得制御信号30を出力す
る、)14と、 前記入力FM信号中の前記複数の搬送波
の振幅の和を検出するために前記入力FM信号を受け取
るように接続され、かつ前記振幅の和に応じた非同調利
得制御信号を作成する非同調振幅検出回路25とを備
え、 前記同調振幅検出回路は、前記PLL回路が前記選
択された搬送波にロックされているときに、前記利得制
御回路の利得を制御する前記同調利得制御信号を出力す
るために前記利得制御回路に接続されており、 前記非同
調振幅検出回路は、前記PLL回路がロックするのに先
立ち、前記利得制御回路を制御するための前記非同調利
得制御信号を出力するために前記利得制御回路に接続さ
れていることを特徴とする。
【0024】
【0025】第12のこの装置発明は、前記PLL回路
14が、90゜の位相差を有する2つの出力21、22
を出力する電圧制御発振器20を有し、この一方の出力
が前記位相検出器15に接続され、他方の出力が前記
調振幅検出回路30に接続されることを特徴とする。
【0026】第13のこの装置発明は、前記位相検出器
15の出力と前記電圧制御発振器20の入力との間に接
続される信号変換回路41を有することを特徴とする。
【0027】第14のこの装置発明は、前記電圧制御発
振器20にデフォルト時のパワーアップ周波数を設定す
るセットアップ電圧を供給するため、前記信号変換回路
41に接続されるセットアップ回路17を有することを
特徴とする。
【0028】第15のこの装置発明は、前記位相検出
15と前記同調振幅検出回路30が同一の利得を有する
回路であることを特徴とする。
【0029】第16のこの装置発明は、前記位相検出
15と前記同調振幅検出回路30とが、同様の混合回路
の構成とされ、前記電圧制御発振器からの各々の出力と
前記利得制御回路12からの同一の出力13が供給され
るように接続されていることを特徴とする。
【0030】第17のこの装置発明は、前記PLL回路
14が、前記位相検出器15の出力16に接続される
域通過フィルタ17を有することを特徴とする。
【0031】第18のこの装置発明は、前記PLL回路
14が、前記選択された搬送波の帯域に整合する利得を
有することを特徴とする。
【0032】
【作用】この発明によれば、入力FM信号11とPLL
回路14との間に利得制御回路12を配し、PLL回路
14への入力FM信号13の振幅を一定にするために、
PLL回路14が同調したときの、そのPLL回路14
の出力信号22と入力FM信号13との振幅を比較し
て、入力FM信号13の振幅が一定振幅になるように、
利得制御回路12の利得を制御する。
【0033】
【実施例】以下、この発明の一実施例について図面を参
照して説明する。
【0034】図1は、FMオーディオ搬送波復調回路の
一実施例の構成を示している。
【0035】この一実施例において、入力FM信号11
は、衛星受信機等により受信された複数のFMオーディ
オ搬送波(以下、単に、搬送波ともいう。)を含んでい
る。各搬送波の周波数は、5〜10MHzの範囲にあ
り、±50〜±200kHzの変調が掛けられている。
各搬送波の周波数は、隣り合う搬送波の周波数と180
kHz以上離され、各搬送波に対する変調が、隣り合う
搬送波の変調と重なり合う部分を持たないようになって
いる。
【0036】図1において、入力FM信号11は自動利
得制御回路12に供給される。自動利得制御回路12の
出力13がPLL回路14に入力として供給される。こ
のように、出力13は、PLL回路14から見れば入力
であり、その意味から入力13ともいう。また、この入
力13は、線上に現れる電圧と考えた方が分かり易い場
合もあり、そのような場合には、電圧13、線13とも
いう。以下、その他の入力・電圧等についても、必要に
応じて「出力」、「入力」、「電圧」または「線」とい
う。
【0037】PLL回路14は、位相比較器(位相検出
器)15を有し、この位相比較器15の出力16は、オ
ーディオ信号を通過させるように調整された低域通過フ
ィルタとして動作するループフィルタ17に供給され
る。
【0038】ループフィルタ17は、例えば、周波数2
0kHzまで減衰がないようにされ、20kHzを超え
る周波数では減衰率が増加し、特に80kHzの信号に
対して大きく減衰するようになされている。ループフィ
ルタ17の出力は、オーディオ信号18として出力され
るとともに、分圧回路41を通じて電圧入力19として
電圧制御発振器(VCO)20に供給される。
【0039】VCO20は、相互に90°の位相差を有
する2つの出力21と出力22とを出力する。出力21
は、位相比較器15に他の入力23として供給される。
【0040】周知のように、復調用にPLL回路14を
用いた場合には、位相比較器15は、VCO20を制御
するための出力16を出力する。これにより、VCO2
0は、PLL回路14に供給される入力FM信号13の
周波数変化に追随する(以下、トラッキングするともい
う。)。
【0041】この周波数変化のトラッキング中におい
て、線18、19に現れる電圧変化が、変調分を表すこ
とになり、線13上における入力搬送波によりオーディ
オ信号が伝達される。
【0042】この一実施例において、位相比較器15の
出力16は、電流信号であり、この電流信号出力16
が、ループフィルタ17により電圧信号に変換され、こ
の電圧信号が、VCO20の入力として供給される。位
相比較器15は、周知のギルバートマルチプライヤ回路
(ギルバートが考案した乗算器)構成になっており、そ
の電流出力16は、入力FM信号13と入力信号23の
周波数が同一であるときに、これらの信号13、23間
の位相差に対応する大きさになっている。すなわち、入
力FM信号13の周波数の変動率を表している。入力F
M信号13と入力信号23との周波数が異なる周波数で
あるとき、位相比較器15の出力16は、差の周波数の
周期出力になる。
【0043】入力FM信号11は、異なる周波数と振幅
を有する複数の搬送波から構成されている。この場合、
位相比較器15の出力16は、周波数の変動率、すなわ
ち、ロックされた周波数における搬送波のFM変調分を
表す信号から構成されるとともに、ロックされた周波数
と他の搬送波のそれぞれの周波数との間の差周波数を表
す信号から構成されている。
【0044】位相のロック(同期)に先だち、自動利得
制御回路12の出力13が第1のレベル検出器25に供
給され、このレベル検出器25により線13上における
全ての搬送波の振幅のピーク値が測定される。
【0045】この振幅のピーク値が加算回路26および
線27を通じて、自動利得制御回路12の利得制御入力
に供給される。この接続により、自動利得制御回路12
の利得が、線13上の搬送波の振幅のピーク値に依存す
るようになる。
【0046】このようにして決定された利得により、位
相比較器15の入力FM信号13の振幅が、位相比較器
15が応答できる範囲内の振幅とされて位相比較器15
に供給される。
【0047】PLL回路14は、シンセサイザ28の使
用により選択された搬送波周波数に同調される。このシ
ンセサイザ28は、所要の搬送波周波数にVCO20の
出力周波数を合わせるような入力電圧を、分圧回路41
を通じてVCO20に供給する。
【0048】分圧回路41は、いわゆる真の電圧分圧回
路ではなく、VCO20に変換電圧を供給するものであ
る。この分圧回路41は、ループフィルタ17とシンセ
サイザ28との間に、単に、抵抗値がR1、R2の抵抗
器(抵抗器もR1,R2という。)が接続されただけの
直列抵抗回路の簡単な構成になっている。ループフィル
タ17には抵抗器R1の一端が接続され、シンセサイザ
28には抵抗器R2の一端が接続される。抵抗器R1と
抵抗器R2との他端同士の共通接続点がVCO20の入
力19として供給されるようになっている。分圧比r
は、r=R2/(R1+R2)であり、この値は1より
相当小さい値に選択されている。このような構成にする
ことにより、次に説明する種々の有利な点を有してい
る。
【0049】その主要な利点は、VCO20がFM復調
に関する本発明中のPLL回路14の一部分として利用
されるとともに、周波数シンセサイザ28を用いてPL
L回路14の動作搬送波周波数をセットアップするのに
も用いられるということである。これにより、シンセサ
イザ28中に独立の局部発振器を配することが不要にな
る。
【0050】分圧回路41の分圧比rは、値1より相当
小さい値に設定されているので、VCO20はシンセサ
イザ28による調整の観点からは大きなダイナミックレ
ンジ(動作範囲)を持つように考えられるが、PLL回
路14内ではより小さな電圧範囲で感度良く動作する。
具体的に、例えば、VCO20がシンセサイザ28によ
り制御されているときの実効傾斜が S MHz/V
(例えば、1.75MHz/V)であるとき、VCO2
0がPLL回路14内で動作しているときの実効傾斜が
rS MHz/Vになる。
【0051】他の利点として、PLL回路14中から取
り出され、線18上に現れるオーディオ信号のレベルが
最大になるということが挙げられる。例えば、PLL回
路14の利得の設定により、オーディオ信号18のレベ
ルとして1Vp−pの信号を取り出すことができる。
【0052】さらに他の利点として、オーディオ信号の
バイアスを、ループフィルタ17に供給されている基準
電圧VREF、例えば、2.4Vのプリセットレベルに
保持することができるということが挙げられる。
【0053】これらの条件により、分圧回路41のまだ
信号が減衰していない箇所でオーディオ信号を取り出す
ことができる。
【0054】同調動作中には、分圧回路41の一方の入
力には、ループフィルタ14を通じて基準電圧VREF
が供給され、この基準電圧VREFと他方の入力に供給
されるシンセサイザ28の同調出力電圧との関数でVC
O20への制御電圧19が決定される。通常状態、言い
換えれば、同調後の状態において、分圧回路41の一方
の入力にはオーディオ信号が供給され、他方の入力には
シンセサイザ28から同調後の電圧が供給される。この
詳細な動作は、英国特許出願番号9320069.9の
特許出願に記載されている。
【0055】周波数検出器29が、VCO20の出力2
2側に接続され、PLL回路14の周波数をモニタす
る。VCO20の出力22は、シンセサイザ28に供給
され、シンセサイザ28は、PLL回路14が同調する
搬送波の周波数にVCO20の出力21(出力22)の
周波数が等しくなるような入力電圧をそのVCO20に
供給する。
【0056】実際問題として、実際の搬送波周波数と線
21、22上の出力周波数との間に、約10kHzの偏
差があっても許容される。この場合、位相比較器15
は、入力23として同調された搬送波周波数を受け取る
とともに、線13から複合搬送波信号を受け取る。
【0057】PLL回路14は、線23上に入力されて
いる選択された搬送波周波数にロックするように動作す
る。
【0058】位相比較器15は、選択された搬送波周波
数以外の搬送波周波数が全て除かれた線13上に供給さ
れている全ての搬送波周波数と入力23とを比較する。
線16上の出力は、線23上の信号周波数と種々の搬送
波周波数との間の差周波数を表す高周波信号になる。
【0059】ループフィルタ17は、選択された搬送波
周波数以外の周波数を有する搬送波周波数と入力23と
の比較結果から発生する全ての信号を除去する。
【0060】選択された搬送波の周波数は、その変調に
より変化させられているので、位相比較器15は、選択
された搬送波の変調にトラッキングするVCO20とす
るために、そのVCO20への電圧入力19を発生する
出力信号16を供給する。
【0061】このトラッキングは、選択された搬送波の
振幅とは独立であることに留意する必要がある。このた
め、VCO20の出力22は、位相比較器(混合回路と
もいう。)15と同一構成の振幅検出器(混合回路とも
いう。)30に供給される。
【0062】混合回路30には、VCO20の出力22
が入力として供給されるとともに、出力13が入力31
として供給される。
【0063】出力21と出力22とが90°の位相差を
有しているため、混合回路15は、選択された搬送波周
波数に対する位相比較器として動作し、混合回路30
は、選択された搬送波周波数に対する振幅検出器として
動作する。
【0064】この接続方法により、混合回路30は、選
択された搬送波の任意の時点の振幅を表す出力32を発
生して、他のレベル検出器33に供給する。レベル検出
器33の出力が加算回路26を通じて出力27として自
動利得制御回路12に供給されることで、この自動利得
制御回路12の利得が自動的に制御される。
【0065】このような接続のもとで、レベル検出器2
5は、非同調の初期利得制御を行い、出力13に対して
最大レベルを設定する自動利得制御回路12の動作を制
御する。
【0066】PLL回路14が選択された搬送波周波数
に1度ロックされると、レベル検出器33から出力され
る信号により利得制御回路12が同調利得制御を行う。
すなわち、利得制御回路12は、線13上の信号レベル
が、同調された搬送波周波数の振幅に対応するように制
御する。
【0067】レベル検出器33は、レベル検出器25に
より初期設定された信号レベルよりも低い信号レベルに
なるように利得制御回路12の利得を制御する。
【0068】このようにして、位相比較器15の入力に
供給される出力13は、同調された搬送波周波数での一
定の振幅になる。
【0069】この場合、PLL回路14は、単一チップ
の集積回路として形成され、混合回路30も同一の集積
回路チップ(集積回路の設計が同一であり、製造処理工
程が同一であるということ。)で実現される。このた
め、混合回路30の利得特性は、位相比較器15と同一
の特性にすることができる。
【0070】このようにすることにより、PLL回路1
4は、同調された搬送波の任意の振幅変化に対して自動
的に補償される。また、混合回路15、30の製造工程
の変動も補償される。
【0071】PLL回路14の利得が、細密に制御され
ることで、同調周波数に対して高速かつ安定なロックを
形成することの可能な安定なループが作られる。
【0072】PLL回路14の利得は、分圧回路41の
分圧比rを変化させることで変えることができる。PL
L回路14の利得は、VCO20が、PLL回路14が
同調する搬送波の所要帯域に合うように線23上での周
波数変化を与えるような利得にされる。PLL回路14
のロック範囲の帯域を制御することにより、所望のロッ
ク範囲外の帯域を有する信号群へのロックを回避するこ
とができる。
【0073】同様に、PLL回路14の捕捉範囲は、ル
ープフィルタ17の時定数により決定される。この時定
数により、PLL回路14によって捕捉できる同調搬送
波周波数からの入力周波数の変化を制限することができ
る。
【0074】位相比較器15の利得は、入力13の振幅
に依存するので、振幅の安定化は、同調された搬送波周
波数対して行われ、その結果、搬送波周波数に対する安
定な利得が、所要の搬送波周波数に安定にロックするこ
とを支援する。
【0075】混合回路30により検出された振幅に基づ
く自動利得制御回路12の制御により、PLL回路14
が望ましくない搬送波周波数にジャンプしてしまうこと
を回避することができる。
【0076】なお、この発明は上述の実施例に限らずこ
の発明の要旨を逸脱することなく種々の構成を採り得る
ことはもちろんである。
【0077】
【発明の効果】この発明によれば、入力FM信号11と
PLL回路14との間に利得制御回路12を配し、PL
L回路14への入力FM信号13の振幅を一定にするた
めに、PLL回路14が同調したときの、そのPLL回
路14の出力信号22と入力FM信号13との振幅を比
較して、入力FM信号13の振幅が一定振幅になるよう
に、利得制御回路12の利得を制御している。
【0078】このようにすれば、PLL回路14への入
力FM信号13の振幅を一定にすることができるので、
PLL回路14の安定性が補償されるという効果が達成
される。また、集積回路化も容易であるという効果が達
成される。
【図面の簡単な説明】
【図1】この発明の一実施例の構成を示すブロック図で
ある。
【符号の説明】
12…自動利得制御回路 14…PLL回
路 15…位相比較器(混合回路) 17…ループフ
ィルタ 20…電圧制御発振器 25…レベル検
出器 26…加算回路 28…シンセサ
イザ 29…周波数測定器(周波数検出器) 30…振幅検出
器(混合回路) 33…レベル検出器 41…分圧回路
───────────────────────────────────────────────────── フロントページの続き (56)参考文献 特開 昭62−12288(JP,A) 特開 昭63−299505(JP,A) 特開 平2−301304(JP,A)

Claims (18)

    (57)【特許請求の範囲】
  1. 【請求項1】入力FM信号からオーディオ信号を作成す
    る方法において、各々周波数と振幅を有する複数の搬送波を含む前記入力
    FM信号を利得制御回路に供給する過程と、 前記利得制御回路からの出力を、前記複数の搬送波の
    中、選択された1つの周波数に同調されたPLL回路に
    供給する過程と、 PLL回路が同調されている周波数を有する前記搬送波
    の振幅を検出する過程と、 PLL回路が同調されている周波数を有する前記搬送波
    の前記検出された振幅を表す同調利得制御信号を作成す
    る過程と、 前記入力FM信号中の前記複数の搬送波の前記振幅の和
    を検出する過程と、 前記振幅の和を表す非同調利得制御信号を作成する過程
    と、 前記選択された周波数への前記PLL回路のロックに先
    立ち、前記利得制御回路を制御するために前記非同調利
    得制御信号を用いる過程と、 ロックされた後に、前記利得制御回路を制御する同調利
    得制御信号を用いる過程とを有し、 前記PLL回路の出力を前記オーディオ信号として供給
    する ことを特徴とする入力FM信号からオーディオ信号
    を作成する方法。
  2. 【請求項2】前記PLL回路は、90゜の位相差を有す
    る2つの出力を出力する電圧制御発振器を有し、一方の
    出力は、前記利得制御回路の出力を受け取る位相比較器
    に供給され、他方の出力は、前記利得制御回路の出力を
    受け取り、かつ前記PLL回路が同調されている周波数
    を有する搬送波の振幅を検出するための振幅検出器に供
    給されることを特徴とする請求項記載の入力FM信号
    からオーディオ信号を作成する方法。
  3. 【請求項3】前記位相比較器と前記振幅検出器とが同一
    の利得で動作することを特徴とする請求項記載の入力
    FM信号からオーディオ信号を作成する方法。
  4. 【請求項4】前記PLL回路の利得が、前記選択された
    搬送波の所望の帯域幅に整合するように選択されている
    ことを特徴とする請求項1〜のいずれか1項に記載の
    入力FM信号からオーディオ信号を作成する方法。
  5. 【請求項5】前記PLL回路を構成する電圧制御発振器
    が、前記選択された搬送波周波数に一致するようにデフ
    ォルト時のパワーアップ周波数にセットアップされてい
    ることを特徴とする請求項記載の入力FM信号から
    ーディオ信号を作成する方法。
  6. 【請求項6】前記デフォルト時のパワーアップ周波数
    が、同調電圧に基づいて信号変換回路から供給される制
    御電圧に応答する前記電圧制御発振器により作成される
    ことを特徴とする請求項または記載の入力FM信号
    からオーディオ信号を作成する方法。
  7. 【請求項7】前記入力FM信号が、5〜10MHzの周
    波数範囲の複数の搬送波を有することを特徴とする請求
    項1〜のいずれか1項に記載の入力FM信号からオー
    ディオ信号を作成する方法。
  8. 【請求項8】前記各搬送波の帯域幅が、±50kHz〜
    ±200kHzの間にあることを特徴とする請求項
    載の入力FM信号からオーディオ信号を作成する方法。
  9. 【請求項9】隣り合う前記搬送波の周波数が180kH
    z以上離れていることを特徴とする請求項または
    載の入力FM信号からオーディオ信号を作成する方法。
  10. 【請求項10】それぞれ、請求項1記載の方法により動
    作するPLL回路を2つ有し、それぞれのPLL回路に
    よりステレオ信号の両方のチャネルを復調することを特
    徴とする請求項1記載の入力FM信号からオーディオ
    号を作成する方法。
  11. 【請求項11】入力FM信号からオーディオ信号を作成
    する復調回路において、 各々周波数と振幅を有する複数の搬送波を含む前記入力
    FM信号を受け取る利得制御回路と、 前記複数の搬送波の中、選択した1つの周波数にロック
    するために、前記利得制御回路に接続されるPLL回路
    (このPLL回路は、前記選択された周波数を有する搬
    送波における周波数変化をトラッキングするための位相
    検出器と、前記選択された周波数を有する前記搬送波に
    おける振幅変化を検出するための同調振幅検出回路を有
    し、前記同調振幅検出回路は、同調利得制御信号を出力
    する、)と、 前記入力FM信号中の前記複数の搬送波の振幅の和を検
    出するために前記入力FM信号を受け取るように接続さ
    れ、かつ前記振幅の和に応じた非同調利得制御信号を作
    成する非同調振幅検出回路とを備え、 前記同調振幅検出回路は、前記PLL回路が前記選択さ
    れた搬送波にロックされているときに、前記利得制御回
    路の利得を制御する前記同調利得制御信号を出力するた
    めに前記利得制御回路に接続されており、 前記非同調振幅検出回路は、前記PLL回路がロックす
    るのに先立ち、前記利得制御回路を制御するための前記
    非同調利得制御信号を出力するために前記利得制御回路
    に接続されている ことを特徴とする入力FM信号から
    ーディオ信号を作成する復調回路
  12. 【請求項12】前記PLL回路は、90゜の位相差を有
    する2つの出力を出力する電圧制御発振器を有し、この
    一方の出力が前記位相検出器に接続され、他方の出力が
    前記同調振幅検出回路に接続されることを特徴とする請
    求項11記載の入力FM信号からオーディオ信号を作成
    する復調回路
  13. 【請求項13】前記位相検出器の出力と前記電圧制御発
    振器の入力との間に接続される信号変換回路を有するこ
    とを特徴とする請求項11記載の入力FM信号からオー
    ディオ信号を作成する復調回路
  14. 【請求項14】前記電圧制御発振器にデフォルト時のパ
    ワーアップ周波数を設定するセットアップ電圧を供給す
    ため、前記信号変換回路に接続されるセットアップ回
    路を有することを特徴とする請求項13記載の入力FM
    信号からオーディオ信号を作成する復調回路
  15. 【請求項15】前記位相検出器と前記同調振幅検出回路
    が同一の利得を有する回路であることを特徴とする請求
    1113のいずれか1項に記載の入力FM信号から
    オーディオ信号を作成する復調回路
  16. 【請求項16】前記位相検出器と前記同調振幅検出回路
    とは、同様の混合回路の構成とされ、前記電圧制御発振
    器からの各々の出力と前記利得制御回路からの同一の
    力が供給されるように接続されていることを特徴とする
    請求項15記載の入力FM信号からオーディオ信号を作
    成する復調回路
  17. 【請求項17】前記PLL回路は、前記位相検出器の出
    力に接続される低域通過フィルタを有することを特徴と
    する請求項1116のいずれか1項に記載の入力FM
    信号からオーディオ信号を作成する復調回路
  18. 【請求項18】前記PLL回路は、前記選択された搬送
    波の帯域に整合する利得を有することを特徴とする請求
    1117のいずれか1項に記載の入力FM信号から
    オーディオ信号を作成する復調回路
JP6235254A 1993-09-29 1994-09-29 入力fm信号からオーディオ信号を作成する方法およびその復調回路 Expired - Fee Related JP2732803B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
GB9320068:1 1993-09-29
GB939320068A GB9320068D0 (en) 1993-09-29 1993-09-29 Demodulation of fm audio carrier

Publications (2)

Publication Number Publication Date
JPH07170127A JPH07170127A (ja) 1995-07-04
JP2732803B2 true JP2732803B2 (ja) 1998-03-30

Family

ID=10742699

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6235254A Expired - Fee Related JP2732803B2 (ja) 1993-09-29 1994-09-29 入力fm信号からオーディオ信号を作成する方法およびその復調回路

Country Status (5)

Country Link
US (1) US5493713A (ja)
EP (1) EP0645882B1 (ja)
JP (1) JP2732803B2 (ja)
DE (1) DE69421661T2 (ja)
GB (1) GB9320068D0 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6131433A (en) * 1997-07-22 2000-10-17 Terumo Kabushiki Kaisha Indwelling catheter assembly

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB9320069D0 (en) * 1993-09-29 1993-11-17 Sgs Thomson Microelectronics Frequency tuning for a phase locked loop
JP3281466B2 (ja) * 1993-11-10 2002-05-13 ローム株式会社 Fm受信機
US5722063A (en) * 1994-12-16 1998-02-24 Qualcomm Incorporated Method and apparatus for increasing receiver immunity to interference
US5642388A (en) * 1995-02-03 1997-06-24 Vlsi Technology, Inc. Frequency adjustable PLL clock generation for a PLL based microprocessor based on temperature and/or operating voltage and method therefor
JPH08293735A (ja) * 1995-04-20 1996-11-05 Matsushita Electric Ind Co Ltd 高周波装置
FR2737626B1 (fr) * 1995-07-31 1997-09-05 Sgs Thomson Microelectronics Dispositif et procede pour regler la frequence d'accord d'un demodulateur pll
US5901350A (en) * 1996-09-30 1999-05-04 Fairchild Semiconductor Corporation Low distortion large swing frequency down coverter filter amplifier circuit
US5901173A (en) * 1996-12-09 1999-05-04 Raytheon Company Noise Estimator
US6112071A (en) * 1998-02-23 2000-08-29 Tropian, Inc. Quadrature-free RF receiver for directly receiving angle modulated signal
US6229998B1 (en) 1999-04-12 2001-05-08 Qualcomm Inc. Method and system for detecting in-band jammers in a spread spectrum wireless base station
JP2002319825A (ja) * 2001-04-24 2002-10-31 Alps Electric Co Ltd Fm復調回路
US7672659B2 (en) * 2002-04-04 2010-03-02 Telefonaktiebolaget L M Ericsson (Publ) Mixer with feedback
JP6184141B2 (ja) * 2013-03-21 2017-08-23 日本分光株式会社 光弾性変調器の変調信号検出装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4185243A (en) * 1976-10-04 1980-01-22 Motorola Inc. Method and apparatus for providing a standby signal
FR2558658B1 (fr) * 1984-01-25 1989-09-22 Portenseigne Demodulateur a boucle a verrouillage de phase
FR2564663B1 (fr) * 1984-05-15 1986-09-19 Radiotechnique Demodulateur de frequence a largeur de bande ajustable
JPS6212288A (ja) * 1985-07-10 1987-01-21 Toshiba Corp 位相同期ル−プ形fm復調器
JPS63299505A (ja) * 1987-05-29 1988-12-07 Matsushita Electric Ind Co Ltd 受信装置
US4926141A (en) * 1989-05-01 1990-05-15 Motorola, Inc. Frequency synthesizer with improved automatic control of loop bandwidth selection
JPH0770925B2 (ja) * 1989-05-16 1995-07-31 三洋電機株式会社 Fm復調回路
JPH0795699B2 (ja) * 1989-10-26 1995-10-11 松下電器産業株式会社 受信機

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6131433A (en) * 1997-07-22 2000-10-17 Terumo Kabushiki Kaisha Indwelling catheter assembly

Also Published As

Publication number Publication date
US5493713A (en) 1996-02-20
DE69421661T2 (de) 2000-03-09
EP0645882B1 (en) 1999-11-17
GB9320068D0 (en) 1993-11-17
DE69421661D1 (de) 1999-12-23
EP0645882A1 (en) 1995-03-29
JPH07170127A (ja) 1995-07-04

Similar Documents

Publication Publication Date Title
US5600680A (en) High frequency receiving apparatus
JP2732803B2 (ja) 入力fm信号からオーディオ信号を作成する方法およびその復調回路
JP2729028B2 (ja) Fm搬送波の復調方法および復調回路
US5857004A (en) Digital data receiver
US5809088A (en) Digital carrier wave restoring device and method for use in a television signal receiver
US5446411A (en) Frequency tuning for a phase locked loop FM demodulator
JPS6062723A (ja) テレビジヨン同調器
US3939425A (en) Noise-squelching circuit using a phase-locked loop
JPH03140020A (ja) 受信機
US6211925B1 (en) Video intermediate-frequency signal processing device capable of receiving FM broadcasts
US4633316A (en) Stable low cost 4.5 MHz remodulator
US6047170A (en) Automatic squelch control for narrow band AM radio
US4578706A (en) Television synchronous receiver
US5648823A (en) Circuit configuration for intermediate frequency demodulation and device for video signal processing including the circuit
JP2877177B2 (ja) 周波数分割多元接続通信方式における受信装置
JP3334292B2 (ja) Afc装置
JP3652821B2 (ja) フィルタの所定帯域幅の帯域端周波数検出装置と当該装置を用いたssb送信機およびssb受信機
GB2197554A (en) FM multiplex broadcast receiver
GB2214742A (en) Noise-controlled frequency-modulation signal detector
KR0133724Y1 (ko) 오디오 변환회로
KR0168205B1 (ko) 위성수신기의 개선된 튜너
JPH06216956A (ja) 放送受信装置
JPH06105853B2 (ja) Fm受信機
JPH06140854A (ja) 受信装置
JPH0799514A (ja) Fs変復調装置

Legal Events

Date Code Title Description
R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees