JP2723604B2 - データ処理装置 - Google Patents

データ処理装置

Info

Publication number
JP2723604B2
JP2723604B2 JP1092994A JP9299489A JP2723604B2 JP 2723604 B2 JP2723604 B2 JP 2723604B2 JP 1092994 A JP1092994 A JP 1092994A JP 9299489 A JP9299489 A JP 9299489A JP 2723604 B2 JP2723604 B2 JP 2723604B2
Authority
JP
Japan
Prior art keywords
interrupt
abnormal
input
termination
status
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP1092994A
Other languages
English (en)
Other versions
JPH02272658A (ja
Inventor
信輝 森田
裕之 江口
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NIPPON DENKI ENJINIARINGU KK
NEC Corp
Original Assignee
NIPPON DENKI ENJINIARINGU KK
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NIPPON DENKI ENJINIARINGU KK, Nippon Electric Co Ltd filed Critical NIPPON DENKI ENJINIARINGU KK
Priority to JP1092994A priority Critical patent/JP2723604B2/ja
Publication of JPH02272658A publication Critical patent/JPH02272658A/ja
Application granted granted Critical
Publication of JP2723604B2 publication Critical patent/JP2723604B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Debugging And Monitoring (AREA)

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はデータ処理装置に関し、特に入出力装置を接
続した入出力制御装置からの中央制御装置に対する終了
割込み処理に改良を加えたデータ処理装置に関する。
〔従来の技術〕
中央処理装置と、主記憶装置と、入出力装置が接続さ
れた入出力制御装置とがそれぞれシステムバスにより接
続されたデータ処理装置において、入出力装置での処理
終了時、入出力制御装置が中央制御装置に対し処理の終
了割込みを行う場合の方式として、次のように、処理の
正常終了、異常終了の各ケースについてそれぞれ終了ス
テータスを使用するものがある。
すなわち、従来のデータ処理装置においては、その入
出力制御装置は、処理の正常終了、異常終了にかかわら
ず実行状況のチェックを行い、主記憶装置に対するステ
ータス格納動作を行った後、中央処理装置に対し終了割
込みを行うようにしており、また、この場合、終了割込
みを受けた中央処理装置は、前記ステータス格納動作に
より格納された終了ステータスを使用し、正常終了か、
異常終了かを前記主記憶装置内の終了ステータスを取り
出すことにより判別するようにし、このようにして処理
の終了割込みを行うようにしている。
〔発明が解決しようとする課題〕
しかし、上述したような方式にあっては、処理の正常
終了、異常終了にかかわらず実行状況のチェックを行
い、いずれの場合でもステータス格納動作を行った後、
中央処理装置に対し終了割込みを行っていたため、ま
た、中央処理装置側では、主記憶装置内のその終了ステ
ータスを取り出すことにより正常終了か異常終了かを判
別していたため、ステータス格納、取り出し等の処理に
より、入出力制御装置及び中央処理装置のスループット
を低下させるといった問題を持っており、入出力制御装
置と中央制御装置の処理能力を向上させようとする場合
に、これが障害となっている。
本発明の目的は、上述の従来技術による問題点を解決
し、終了割込み転送に異常終了フィールドを追加し、異
常終了のみ終了ステータスを主記憶装置に格納すること
により入出力制御装置と中央処理装置の処理能力を向上
させることのできるデータ処理装置を提供することにあ
る。
〔課題を解決するための手段〕
本発明は、中央制御装置、主記憶装置及びチャンネル
プログラム方式により動作する入出力制御装置を備え、
入出力制御装置には入出力装置が接続されると共に、前
記中央制御装置と主記憶装置と入出力制御装置とがシス
テムバスによりそれぞれ接続されており、前記入出力制
御装置が、処理の終了割込みを前記中央制御装置に対し
バス転送によって行うデータ処理装置であって、 前記入出力制御装置からの終了割込みに、正常終了割
込みと異常終了割込みを判別するフィールドを設け、 また、前記入出力制御装置に、前記入出力装置からの
正常終了フラグと、異常終了フラグを持っていると共
に、 データ処理装置は、更に、 前記正常終了フラグか異常終了フラグがセットされた
場合に前記中央処理装置に対し終了割込みを伝達する手
段、 前記異常終了フラグがセットされたときはチャンネル
プログラムにより予め与えられた前記記憶装置の領域に
異常終了状態を格納する終了ステータス格納手段、 異常終了割込みのバス転送時、前記フィールドに異常
終了を示す第1の値をセットとして割込み転送を行う手
段、 前記中央処理装置において、前記フィールドに前記第
1の値がセットされた異常終了割込み時には前記主記憶
装置から終了ステータスを取り出す手段、及び 前記フィールドに前記第1の値と異なる第2の値がセ
ットされた正常終了割込み時は前記中央処理装置内で終
了ステータスを生成する手段を有することを特徴として
いる。
〔実施例〕
次に、本発明の実施例について図面を参照して説明す
る。
第1図は本発明の一実施例を示す図である。第1図に
示すように、本実施例のデータ処理装置は、中央処理装
置10と、主記憶装置30と、チャンネルプログラム方式に
より動作し、かつ入出力装置50が接続された入出力制御
装置40とを有している。これら中央制御装置10、主記憶
装置30及び入出力制御装置40は、それぞれシステムバス
20により接続されている。
入出力制御装置40からの中央処理装置10に対する処理
の終了割込みは、バス転送を使って行われるが、入出力
制御装置40からの終了割込みに際しては、正常終了割込
みと異常終了割込みとを判別するためのフィールドと、
更には入出力装置50からの正常終了フラグ150、異常終
了フラグ160が用いられる。
前記フィールドについては、第1図においては、入出
力制御装置40の終了割込み発生回路130によって中央処
理装置10側の終了割込みレジスタ70に伝達されるように
なっており、異常終了時にはその値が“1"にセットさ
れ、また正常終了時にはその値が“0"にセットされて伝
達され、値“1"または値“0"が伝達されることによって
中央処理装置10に対し終了割込みが伝達されるようにな
っている。
入出力制御装置40は、前記終了割込み発生回路130の
他、終了ステータス格納回路140を有し、また、中央制
御装置10は、前記終了割込みレジスタ70の他、処理プロ
セッサ60と、終了割込みレジスタ70からの異常終了割込
みフィールド80、すなわち値“1"のフィールドによって
その取り込み動作が制御される終了ステータス読み込み
回路90と、正常終了ステータスレジスタ100の内容また
は異常終了ステータスレジスタ110の内容のいずれかを
前記異常終了割込みフィールド80に応じて選択的に処理
プロセッサ60に報告するための終了ステータス選択回路
とを備えている。
入出力制御装置40が終了ステータス格納回路140は、
従来の入出力制御装置の構成と異なり、異常終了時の
み、終了ステータスの主記憶装置30への格納に用いられ
る。
すなわち、入出力制御装置40は、正常終了フラグ150
か異常終了フラグ160がセットされると中央処理装置10
に対し終了割込みを伝達するが、このうち、もし、異常
終了フラグ160がセットされたときは、終了ステータス
格納回路140は、チャンネルプログラムにより予め与え
られた主記憶装置30の領域に異常終了状態を格納するた
めに使用されるものであり、正常終了時には終了ステー
タスの格納処理は行わない。
中央処理装置10の終了ステータス読み取り回路90は、
主記憶装置30からの格納終了ステータスの取り出しに用
いられるものであり、前記の異常終了時にのみその読み
取り動作が実行される。既述したように、本発明に従う
データ処理装置では、終了割込み転送に異常終了フィー
ルドを追加しており、異常終了割込みバス転送時には、
異常終了フィールドを値“1"にセットして割込み転送を
行うが、このように値“1"がセットされた異常終了割込
み時において、終了ステータス読み取り回路90は主記憶
装置30から終了ステータスを取り出すようにする手段を
構成しており、これを異常終了ステータスレジスタ110
に格納するのに用いられる。
上記に対し、正常終了時には、主記憶装置30への終了
ステータスの格納、並びにそこからの取り出し処理は行
わず、中央処理装置10内で終了ステータスを生成すると
いう構成を採用している。正常終了ステータスレジスタ
100は、このために設けられており、正常終了ステータ
スレジスタ100は、終了ステータス選択回路120と協動し
て正常終了割込み時に終了ステータスを生成する手段を
構成している。
このように、本実施例は、中央処理装置10と、主記憶
装置30と、チャンネルプログラム方式により動作し、入
出力装置50が接続された入出力制御装置40とがシステム
バス20により接続され、入出力制御装置40が、処理の終
了割込みを中央制御装置10に対しバス転送を使って行う
データ処理装置において、入出力制御装置40からの終了
割込みに、正常終了割込みと異常終了割込みを判別する
フィールドを設け、入出力制御装置40内に、入出力装置
50からの正常終了フラグ150と、異常終了フラグ160を持
ち、更に、正常終了フラグ150か、異常終了フラグ160が
セットされると中央処理装置10に対し終了割込みを伝達
する手段と、異常終了フラグ160がセットされた時は、
チャンネルプログラムにより予め与えられた主記憶装置
30の領域に異常終了状態を格納する終了ステータス格納
手段と、異常終了割込みのバス転送時、前記異常終了フ
ィールドに“1"をセットして割込み転送を行う手段と、
中央処理装置10において、異常終了フィールドに“1"が
セットされた異常終了割込み時には主記憶装置30から終
了ステータスを取り出す手段と、異常終了フィールドに
“0"がセットされた正常終了割込み時は、中央処理装置
10内で終了ステータスを生成する手段を持つようにされ
ている。
上記構成のデータ処理装置は、次のようにして、入出
力制御装置40からの終了割込みのフィールドにより正常
終了か、異常終了かの切り分けを行って、入出力制御装
置40と中央処理装置10の処理能力の向上を図ることがで
きる。
以下、これを具体的に説明する。第1図において、中
央処理装置10のチャンネルプログラムにより起動された
入出力制御装置40は、入出力装置50に対し処理を起動す
る。このようにして起動後、処理が終了したならば、処
理を終えた入出力装置50は、処理の終了を正常終了フラ
グ150、または異常終了フラグ160を使い、入出力制御装
置40に対し報告する。
ここで、上記装置の正常終了の場合と、異常終了の場
合とで、それぞれ下記のような手順で終了割込みが行わ
れ、処理プロセッサ60への報告がなされる。
まず、異常終了の場合について述べると、この場合に
は、その処理の終了が上記異常終了フラグ160によって
入出力制御装置40に報告され、これにより、入出力装置
処理の異常終了を知った入出力制御装置40は、予めチャ
ンネルプログラムにより与えられた主記憶装置30の主記
憶領域に、処理の異常終了状態を終了ステータス格納回
路140により格納し、一方、入出力制御装置40は、終了
割込み発生回路130にて異常終了フィールドに“1"をセ
ットし、中央処理装置10の終了割込みレジスタ70に伝達
する。
処理の異常終了のときは、このようにステータス格納
動作を行うと共に、、終了割込み転送に値“1"をセット
した異常終了フィールドを伝達する。中央処理装置10側
では、この異常終了時には、上記のようにして格納され
た終了ステータスの取り出し処理を実行し、これを異常
終了ステータスレジスタ110を介して、更には終了ステ
ータス選択回路120を通して処理プロセッサ60に報告す
る。
すなわち、処理の異常終了を知った中央処理装置10
は、終了ステータス読み取り回路90にて主記憶装置30よ
り終了ステータスを読み取り、異常終了ステータスレジ
スタ110に格納する。異常終了時には、ステータス選択
回路120は終了割込みレジスタ70の出力である異常終了
割込みフィールド80によって異常終了ステータスレジス
タ110側を選択しており、従って、入出力装置処理の異
常終了の場合、処理プロセッサ60への終了ステータスに
は、終了ステータス選択回路120により異常終了ステー
タスレジスタ110の内容を報告する。
これに対し、正常終了の場合には、主記憶装置30に対
するステータス格納、及びその取り出しの処理は行わ
ず、次のようにして処理プロセッサ60への報告がなされ
る。
すなわち、この場合には、処理の終了が正常終了フラ
グ150によって入出力制御装置40に報告されると、入出
力装置処理の正常終了を知った入出力制御装置40は、正
常終了割込みを終了割込み発生回路130にて異常終了フ
ィールドに“0"をセットし、中央処理装置10の終了割込
みレジスタ70に伝達する。このとき、異常終了時のよう
にはステータス格納動作は行われない。
一方、処理が正常終了したことを知った中央処理装置
10では、正常終了の場合は、異常終了のときとは逆にス
テータス選択回路120が正常終了ステータスレジスタ100
側にて切り換えられており、正常終了ステータスレジス
タ100の内容を終了ステータス選択回路120により選択
し、処理プロセッサ60に報告する。
従来のデータ処理装置の場合には、既述したような入
出力制御装置及び中央処理装置のスループットの低下が
処理能力を高める場合のネックとなっていたが、第1図
の構成では、従来方式のものにおけるようなスループッ
トの低下を避けることができるので、従来のものに比し
より高い処理能力のデータ処理装置を得ることができ
る。
〔発明の効果〕
以上説明したように、本発明によれば、終了割込み転
送に異常終了フィールドを追加し、異常終了時のみ終了
ステータスを主記憶装置に格納することにより、入出力
制御装置と中央処理装置の処理能力を向上させることが
できる。
【図面の簡単な説明】
第1図は、本発明の一実施例を示す図である。 10……中央処理装置 20……システムバス 30……主記憶装置 40……入出力制御装置 50……入出力装置 60……処理プロセッサ 70……終了割込みレジスタ 80……異常終了割込みフィールド 90……終了ステータス読み取り回路 100……正常終了ステータスレジスタ 110……異常終了ステータスレジスタ 120……終了ステータス選択回路 130……終了割込み発生回路 140……終了ステータス格納回路 150……正常終了フラグ 160……異常終了フラグ

Claims (1)

    (57)【特許請求の範囲】
  1. 【請求項1】中央制御装置、主記憶装置及びチャンネル
    プログラム方式により動作する入出力制御装置を備え、
    入出力制御装置には入出力装置が接続されると共に、前
    記中央制御装置と主記憶装置と入出力制御装置とがシス
    テムバスによりそれぞれ接続されており、前記入出力制
    御装置が、処理の終了割込みを前記中央制御装置に対し
    バス転送によって行うデータ処理装置であって、 前記入出力制御装置からの終了割込みに、正常終了割込
    みと異常終了割込みを判別するフィールドを設け、 また、前記入出力制御装置に、前記入出力装置からの正
    常終了フラグと、異常終了フラグを持っていると共に、 データ処理装置は、更に、 前記正常終了フラグが異常終了フラグがセットされた場
    合に前記中央処理装置に対し終了割込みを伝達する手
    段、 前記異常終了フラグがセットされたときはチャンネルプ
    ログラムにより予め与えられた前記記憶装置の領域に異
    常終了状態を格納する終了ステータス格納手段、 異常終了割込みのバス転送時、前記フィールドに異常終
    了を示す第1の値をセットとして割込み転送を行う手
    段、 前記中央処理装置において、前記フィールドに前記第1
    の値がセットされた異常終了割込み時には前記主記憶装
    置から終了ステータスを取り出す手段、及び 前記フィールドに前記第1の値と異なる第2の値がセッ
    トされた正常終了割込み時は前記中央処理装置内で終了
    ステータスを生成する手段を有することを特徴とするデ
    ータ処理装置。
JP1092994A 1989-04-14 1989-04-14 データ処理装置 Expired - Fee Related JP2723604B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1092994A JP2723604B2 (ja) 1989-04-14 1989-04-14 データ処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1092994A JP2723604B2 (ja) 1989-04-14 1989-04-14 データ処理装置

Publications (2)

Publication Number Publication Date
JPH02272658A JPH02272658A (ja) 1990-11-07
JP2723604B2 true JP2723604B2 (ja) 1998-03-09

Family

ID=14069923

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1092994A Expired - Fee Related JP2723604B2 (ja) 1989-04-14 1989-04-14 データ処理装置

Country Status (1)

Country Link
JP (1) JP2723604B2 (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7085859B2 (en) * 2003-05-14 2006-08-01 International Business Machines Corporation Method, apparatus and program storage device for automatically presenting status from a host bus adapter until an error is detected
KR101036824B1 (ko) * 2004-11-13 2011-05-24 엘지전자 주식회사 전자기기에서의 이벤트 정보 관리장치 및 방법
JP2015132894A (ja) * 2014-01-09 2015-07-23 カシオ計算機株式会社 マイクロコントローラ装置及びその動作制御方法

Also Published As

Publication number Publication date
JPH02272658A (ja) 1990-11-07

Similar Documents

Publication Publication Date Title
EP0013739B1 (en) Communication controller in a data processing system
JP2723604B2 (ja) データ処理装置
JP2710151B2 (ja) 自動化装置の作動方法
JPH04302035A (ja) 割り込み制御装置
JPS61151746A (ja) デ−タエラ−の処理方法
JPS58107977A (ja) 記憶装置へのアクセス方式
JP2835487B2 (ja) プリンタバッファ
JP2594567B2 (ja) メモリアクセス制御装置
JPS6138665B2 (ja)
JPS6061859A (ja) マイクロコンピュ−タのデ−タ通信方式
JP2663713B2 (ja) バス接続装置
JPS6245575B2 (ja)
JP2995420B2 (ja) ネットワークの接続断方式
JPS5850410Y2 (ja) 割込み優先順位制御装置
JPS6112423B2 (ja)
JPS6028988Y2 (ja) 入出力制御装置
JP2912046B2 (ja) ファイルサーバの制御方法
JPS583249B2 (ja) バツフア装置
JPH0511339B2 (ja)
JP2501393B2 (ja) 直接メモリアクセス装置
JP2842639B2 (ja) データ転送方式
JPH0131223B2 (ja)
JPS6227846A (ja) 入出力チヤネル
JPS59132054A (ja) 障害内容通知方式
JPS60124763A (ja) 入出力制御装置

Legal Events

Date Code Title Description
S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20071128

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081128

Year of fee payment: 11

LAPS Cancellation because of no payment of annual fees