JP2699951B2 - 電子部品の接続構造及び製造方法 - Google Patents

電子部品の接続構造及び製造方法

Info

Publication number
JP2699951B2
JP2699951B2 JP25156395A JP25156395A JP2699951B2 JP 2699951 B2 JP2699951 B2 JP 2699951B2 JP 25156395 A JP25156395 A JP 25156395A JP 25156395 A JP25156395 A JP 25156395A JP 2699951 B2 JP2699951 B2 JP 2699951B2
Authority
JP
Japan
Prior art keywords
connection
connection terminal
projection
electronic component
pattern
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP25156395A
Other languages
English (en)
Other versions
JPH0997814A (ja
Inventor
隆伸 甲斐
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP25156395A priority Critical patent/JP2699951B2/ja
Publication of JPH0997814A publication Critical patent/JPH0997814A/ja
Application granted granted Critical
Publication of JP2699951B2 publication Critical patent/JP2699951B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L24/80 - H01L24/90
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/0401Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/1301Shape
    • H01L2224/13016Shape in side view
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29199Material of the matrix
    • H01L2224/2929Material of the matrix with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29299Base material
    • H01L2224/293Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8134Bonding interfaces of the bump connector
    • H01L2224/81345Shape, e.g. interlocking features
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/819Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector with the bump connector not providing any mechanical bonding
    • H01L2224/81901Pressing the bump connector against the bonding areas by means of another connector
    • H01L2224/81903Pressing the bump connector against the bonding areas by means of another connector by means of a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8336Bonding interfaces of the semiconductor or solid state body
    • H01L2224/83365Shape, e.g. interlocking features
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/8385Bonding techniques using a polymer adhesive, e.g. an adhesive based on silicone, epoxy, polyimide, polyester
    • H01L2224/83851Bonding techniques using a polymer adhesive, e.g. an adhesive based on silicone, epoxy, polyimide, polyester being an anisotropic conductive adhesive
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/921Connecting a surface with connectors of different types
    • H01L2224/9211Parallel connecting processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00011Not relevant to the scope of the group, the symbol of which is combined with the symbol of this group
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/321Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by conductive adhesives
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/3457Solder materials or compositions; Methods of application thereof
    • H05K3/3473Plating of solder
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/36Assembling printed circuits with other printed circuits
    • H05K3/361Assembling flexible printed circuits with other printed circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/4007Surface contacts, e.g. bumps

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Liquid Crystal (AREA)
  • Wire Bonding (AREA)

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は電子部品の接続構造
及び製造方法に関し、特に微細ピッチの接続端子どうし
を異方性導電材を介して接続する電子部品の接続構造及
び製造方法に関する。
【0002】
【従来の技術】図6及び図7に示すように、例えば、液
晶表示素子(以下、LCDと記す)8に、大規模集積回
路(以下、LSIと記す)9を実装する際に、LCD8
上に形成された金属化合物配線10とLSI9は、図8
に示す断面図のように、それぞれの接続端子4の、少な
くとも一方の接続端子4上に設けられた接続用突起2
と、他方の接続端子4の間に、導電粒子1を含む異方性
導電材11を介して電気的に接続される。図7では、L
SI9が導体配線とベースフィルムで形成されたテープ
12に実装されており、テープ12の導体配線部と金属
化合物配線10が、異方性導電材11により接続され
る。このとき使用される導電粒子1は、表面あるいは全
体が金属性のものであり、その粒径は3〜15μm程度
のものである。接続部に挟まれている導電粒子1の量が
多いほど接続信頼性は良好になる。
【0003】また、特開平5−29386号公報では、
接続端子4どうしの間に挟まれる導電粒子1の捕捉量を
増大させるように、図9の断面図に示すように、接続用
突起2の中央部分に凹溝を形成する。このようにすると
接続時に異方性導電材が加熱・加圧することによって、
異方性導電材11中の樹脂と導電粒子1が溶融状態とな
って接続用突起2に押し出されるが、接続用突起2に形
成された凹溝に導電粒子1は捕捉され導電性が向上す
る。このような凹溝は、接続用突起2全体に塗布された
フォトレジストに、接続用突起2の表面より僅かに狭い
面積で露光を行い、フォトレジストを剥離してその部分
のエッチングを行って形成する。その後残ったフォトレ
ジストを剥離する。
【0004】
【発明が解決しようとする課題】しかし、この方法で微
細ピッチの接続を行うと、接続端子外への導電粒子の流
出は阻止できるが、異方性導電材を加熱する際に発生す
る気泡が、全体凹溝であるためにかえって凹溝の中に残
ってしまい、接続信頼性に悪影響が出る。特に、熱衝撃
評価における気泡の膨張・収縮により接続信頼性が悪く
なる。
【0005】また、凹溝の形成方法は、従来フォトレジ
ストによる現像とエッチングとの組み合わせにより行わ
れているが、この方法は凹溝を形成するための工程が多
く、コストアップになりがちである。
【0006】本発明の目的は、工程の増加がなく、安価
で接続信頼性の高い電子部品の接続構造及び製造方法を
提供することにある。
【0007】
【課題を解決するための手段】本発明の電子部品の接続
構造は、絶縁性の基板上に形成された第1の接続端子
と、この第1の接続端子の周縁に形成された絶縁パター
ンと、前記第1の接続端子上に形成された特定パターン
と、前記第1の接続端子上に形成された接続用突起と、
この接続用突起に導電粒子を含む異方性導電材を介して
接続される側の第2の接続端子とを有し、前記接続用突
起の前記第2の接続端子との接続面に設けられた前記導
電粒子の直径よりも狭い間隔で、かつ小さい段差を持つ
凹凸部を設けたことを特徴とする。
【0008】本発明の電子部品の接続構造の製造方法
は、絶縁性の基板上に第1の接続端子を形成する工程
と、この第1の接続端子の周縁に絶縁パターンとこの第
1の接続端子上に特定凹凸パターンを形成する工程と、
この特定凹凸パターンと前記絶縁パターン上に銅めっき
を含む金属をめっきし、前記第1の接続端子に接続され
る第2の接続端子との接続面に前記特定凹凸パターンの
間隔と段差に対応する凹凸部を有する接続用突起を形成
する工程と、この接続用突起の凹凸面に異方性導電材を
介して前記第2の接続端子と接続する工程とを含むこと
を特徴とする。
【0009】
【発明の実施の形態】次に本発明の実施の形態について
図面を参照して説明する。
【0010】図1は本発明の第1の実施の形態の電子部
品の接続構造を示す断面図である。本発明の第1の実施
の形態の電子部品の接続構造は、図1に示すように、接
続用に設けられた接続用突起2は、接続端子4に電解め
っきにて形成された導電性の物質である。この接続用突
起2は、接続端子3側の周辺部のみに複数の凹凸部6を
もち、この凹凸部6の高低差は約1〜2μmになるよう
に形成されている。この接続用突起2と接続端子3を導
電粒子1を含む異方性導電材を介在させて熱圧着する。
導電粒子1としては、樹脂ビーズにNi−Auめっきを
施した直径が5〜8μmのもの、Ni単粒子またはNi
ボールにAuめっきを施した直径が3〜5μmのものを
使用する。このように構成することにより熱圧着の際
に、接続用突起2と接続端子3の間にある導電粒子1
は、接続用突起2の周辺に形成された複数の凹凸部6に
引っかかるような形で、熱圧着が終るまで接続用突起2
と端子3の間に挟ったままになる。このとき、異方性導
電材の中にある気泡や樹脂の余剰分は導電粒子1、接続
用突起2、接続端子3の間にできる隙間から横方向に流
出する。特に、接続部から気泡が流出することにより、
接続信頼性が向上する。
【0011】図2は図1の接続用突起の凹凸部の形成方
法を説明する断面図、図3は図2の平面図である。接続
用突起2の周辺に凹凸6を形成するためには図2および
図3に示すように、まず、接続端子4の上に凹凸6のも
ととなる特定パターン5aを形成する。この特定パター
ン5aは絶縁パターン5bと同時に絶縁膜として形成す
る。また、接続用突起2と接続端子4の電気抵抗を下げ
るために特定パターン5aのみ導電性の物質で形成して
もよい。このようにして形成された特定パターン5aと
絶縁パターン5bの上に、例えば銅など金属を電解めっ
きにて接続用突起2を形成する。このとき、特定パター
ン5aと接続端子4の段差がそのまま接続用突起2の表
面に凹凸部6として残る。このようにして接続用突起2
に導電粒子1の直径よりも狭い間隔で、かつ小さい段差
を持つ凹凸部6が形成される。
【0012】図4は本発明の第2の実施の形態の電子部
品の接続構造の凹凸部の形成方法を説明する平面図、図
5は本発明の第2の実施の形態の電子部品の接続構造を
示す斜視図である。本発明の第2の実施の形態の電子部
品の接続構造は第1の実施の形態の電子部品の接続構造
が特定パターン5aを接続端子4の周辺部のみに形成し
て凹凸部6を接続用突起2の周辺部のみに形成したが本
発明の第2の実施の形態の電子部品の接続構造は、図4
に示すように、特定パターン5aを接続端子4の周辺部
と中央部に形成することによって、図5に示すように、
凹凸部6を接続用突起2の周辺部と内部に形成したもの
であり、この凹凸部6の形成方法は、第1の実施の形態
の凹凸部6の形成方法と同じである。
【0013】第2の実施の形態の電子部品の接続構造
は、接続用突起2の全面で導電粒子1を介して接続端子
3と接続しているので接続信頼性をさらに向上すること
ができる。
【0014】
【発明の効果】以上説明したように、本発明は、微細ピ
ッチの接続端子どうしを、異方性導電材を用いて接続す
るあたり、少なくとも一方の端子上に、接続用にもうけ
られた突起の接続側周辺および周辺と内部に、異方性導
電材中の導電粒子よりも狭い間隔で、小さい段差を持つ
凹凸部があることを特徴とする接続端子部の構造である
ため、接続端子間の隙間から導電粒子が流出することな
く、接続部の導電粒子の密度が高くなり、かつ不要であ
る余剰樹脂と気泡が接続端子間の隙間から流出するた
め、接続部の信頼性が向上するという効果がある。
【0015】また、隣接する接続端子部の導電粒子の密
度が、異方性導電材の初期の密度よりも高くならず、絶
縁性が悪化しないという効果もある。
【図面の簡単な説明】
【図1】本発明の第1の実施の形態の電子部品の接続構
造を示す断面図である。
【図2】図1の接続用突起の凹凸部の形成方法を説明す
る断面図である。
【図3】図2の平面図である。
【図4】本発明の第2の実施の形態の電子部品の接続構
造の凹凸の形成方法を説明する平面図である。
【図5】本発明の第2の実施の形態の電子部品の接続構
造を示す斜視図である。
【図6】従来のLCDとLSIの接続構造の一例を示す
斜視図である。
【図7】従来のLCDとLSIの接続構造の他の例を示
す斜視図である。
【図8】従来の電子部品の接続構造の一例を示す断面図
である。
【図9】従来の電子部品の接続構造の他の例を示す断面
図である。
【符号の説明】
1 導電粒子 2 接続用突起 3 接続端子 4 接続端子 5a 特定パターン 5b 絶縁パターン 6 凹凸部 7 絶縁性の基板 8 LCD 9 LSI 10 金属化合物配線 11 異方性導電材 12 テープ

Claims (4)

    (57)【特許請求の範囲】
  1. 【請求項1】 絶縁性の基板上に形成された第1の接続
    端子と、この第1の接続端子の周縁に形成された絶縁パ
    ターンと、前記第1の接続端子上に形成された特定パタ
    ーンと、前記第1の接続端子上に形成された接続用突起
    と、この接続用突起に導電粒子を含む異方性導電材を介
    して接続される側の第2の接続端子とを有し、前記接続
    用突起の前記第2の接続端子との接続面に設けられた前
    記導電粒子の直径よりも狭い間隔で、かつ小さい段差を
    持つ凹凸部を設けたことを特徴とする電子部品の接続構
    造。
  2. 【請求項2】 前記凹凸部が接続用突起の周辺部に形成
    されていることを特徴とする請求項1記載の電子部品の
    接続構造。
  3. 【請求項3】 前記凹凸部が接続用突起の全面に形成さ
    れていることを特徴とする請求項1記載の電子部品の接
    続構造。
  4. 【請求項4】 絶縁性の基板上に第1の接続端子を形成
    する工程と、この第1の接続端子の周縁に絶縁パターン
    この第1の接続端子上に特定凹凸パターンを形成する
    工程と、この特定凹凸パターンと前記絶縁パターン上に
    銅めっきを含む金属をめっきし、前記第1の接続端子に
    接続される第2の接続端子との接続面に前記特定凹凸パ
    ターンの間隔と段差に対応する凹凸部を有する接続用突
    起を形成する工程と、この接続用突起の凹凸面に異方性
    導電材を介して前記第2の接続端子と接続する工程と
    含むことを特徴とする電子部品接続構造の製造方法。
JP25156395A 1995-09-28 1995-09-28 電子部品の接続構造及び製造方法 Expired - Fee Related JP2699951B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP25156395A JP2699951B2 (ja) 1995-09-28 1995-09-28 電子部品の接続構造及び製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP25156395A JP2699951B2 (ja) 1995-09-28 1995-09-28 電子部品の接続構造及び製造方法

Publications (2)

Publication Number Publication Date
JPH0997814A JPH0997814A (ja) 1997-04-08
JP2699951B2 true JP2699951B2 (ja) 1998-01-19

Family

ID=17224685

Family Applications (1)

Application Number Title Priority Date Filing Date
JP25156395A Expired - Fee Related JP2699951B2 (ja) 1995-09-28 1995-09-28 電子部品の接続構造及び製造方法

Country Status (1)

Country Link
JP (1) JP2699951B2 (ja)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3663293B2 (ja) * 1998-03-11 2005-06-22 株式会社 日立ディスプレイズ 液晶表示装置
DE19957609A1 (de) * 1998-12-30 2000-07-06 Giesecke & Devrient Gmbh Verfahren zum Herstellen einer zugleich haftenden und elektrisch leitfähigen Verbindung zwischen einem Modul und einem elektronischen Bauelement
KR100742376B1 (ko) 2005-09-30 2007-07-24 삼성에스디아이 주식회사 패드부 및 그 제조 방법
KR20130091521A (ko) * 2012-02-08 2013-08-19 삼성디스플레이 주식회사 이방성 도전층을 포함하는 미세 전자 소자 및 미세 전자 소자 형성 방법
JP6289831B2 (ja) * 2013-07-29 2018-03-07 デクセリアルズ株式会社 導電性接着フィルムの製造方法、導電性接着フィルム、接続体の製造方法
JP6945276B2 (ja) * 2016-03-31 2021-10-06 デクセリアルズ株式会社 異方性導電接続構造体

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0661301A (ja) * 1992-08-06 1994-03-04 Fujitsu Ltd 半導体素子の実装方法
JP3333300B2 (ja) * 1993-01-28 2002-10-15 松下電器産業株式会社 凹凸面を有するバンプの形成方法およびそのバンプを有する半導体装置の実装方法および半導体ユニット

Also Published As

Publication number Publication date
JPH0997814A (ja) 1997-04-08

Similar Documents

Publication Publication Date Title
JP3863213B2 (ja) 半導体装置
US7203075B2 (en) Screen mask
JPH10256416A (ja) 配線基板における導電バンプの構造
JP2699951B2 (ja) 電子部品の接続構造及び製造方法
JP2002124748A (ja) 回路素子実装基板及び回路素子実装方法
JPH11233531A (ja) 電子部品の実装構造および実装方法
JP3851585B2 (ja) プリント配線板へのベアチップ半導体素子の接続方法
JPH07263849A (ja) 印刷回路基板
JPH0562727A (ja) 異方導電性接続部材とその製造方法
JPH0982759A (ja) 突起電極を有する基板の接続方法
JP3519256B2 (ja) デバイスホール内ダミーパターンの改善
JP2717198B2 (ja) プリント配線板におけるバンプの形成方法
JP3699271B2 (ja) 半導体パッケージ及びその製造方法
JPH10261852A (ja) ヒートシールコネクタとフレキシブル配線板
JPH11297751A (ja) 半導体装置
JP2003059959A (ja) 半導体装置とその実装方法
JP2004087575A (ja) 半導体装置とその製造方法ならびに半導体装置の実装構造
JP3813747B2 (ja) バンプ形成方法
JP3847973B2 (ja) バンプ形成方法
JP3174957B2 (ja) 電子回路モジュール用基板、およびこれを用いた電子回路モジュール
JPH07288269A (ja) 電子部品及びその製造方法
KR20210092073A (ko) 회로기판의 제조 방법
JP2995490B2 (ja) 電気的接続部材の製造方法
JPH0955448A (ja) 半導体装置の製造方法
JP2006013160A (ja) 配線回路基板および半導体装置

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 19970826

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080926

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080926

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090926

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090926

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100926

Year of fee payment: 13

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110926

Year of fee payment: 14

LAPS Cancellation because of no payment of annual fees