JP2526516B2 - 障害監視方式 - Google Patents

障害監視方式

Info

Publication number
JP2526516B2
JP2526516B2 JP5310514A JP31051493A JP2526516B2 JP 2526516 B2 JP2526516 B2 JP 2526516B2 JP 5310514 A JP5310514 A JP 5310514A JP 31051493 A JP31051493 A JP 31051493A JP 2526516 B2 JP2526516 B2 JP 2526516B2
Authority
JP
Japan
Prior art keywords
monitoring
card
clock signal
monitoring line
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP5310514A
Other languages
English (en)
Other versions
JPH07160538A (ja
Inventor
周 吉田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP5310514A priority Critical patent/JP2526516B2/ja
Publication of JPH07160538A publication Critical patent/JPH07160538A/ja
Application granted granted Critical
Publication of JP2526516B2 publication Critical patent/JP2526516B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Debugging And Monitoring (AREA)

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、複数の制御機器を有す
る装置の障害監視方式に関する。
【0002】
【従来の技術】多数のプラグインカードで構成された制
御機器を有する制御装置において、各カードの障害状態
を監視する手段としては、第1に各カードより障害監視
線を個別に監視装置に接続する事により監視する方法が
ある。また第2に各カードの障害状態をオープンコレク
タ出力とし、全カードの出力を監視線にワイアードオア
接続し、全カードが正常な時、監視線は[H]状態であ
るが、いずれかのカードに障害が発生すれば[L]とな
るようにした方法がある。
【0003】
【発明が解決しようとする課題】上述した従来の第1の
方法では、カードの枚数が少ない場合は問題無いが、カ
ードが多数となると、配線量が膨大となるという問題が
ある。また、第2の方法では、カードの枚数に関らず監
視線は1本で済むが、監視線が[L]となった時、どれ
かのカードに障害が発生していることはわかっても、ど
のカードが障害となったかは判別できないという問題が
ある。
【0004】
【課題を解決するための手段】上述した従来の問題点を
解決するために、本発明の障害監視方式は、監視用クロ
ックが直列に接続された各カードの分周器により分周さ
れる構成を有し、通常は分周器出力が次のカードの分周
器に接続されているが、障害発生時には分周器出力を監
視線の方へ落とす構成により、障害カード上に障害が発
生した時、監視線上に現れるクロックの周波数(周期)
を観測することにより、一本の監視線により全カードの
障害状態を監視し、かつどのカードに障害が発生したか
がわかるようにしたものである。
【0005】
【実施例】図1は本発明の一実施例を示すブロック図で
ある。
【0006】複数枚のカード41〜4Nを有する装置に
おいて、各カードは入力クロックを受け、障害発生の有
無により出力先を切換えるスイッチ411と、入力クロ
ックを例えば1/2分周する分周器412を有してい
る。なお、分周器の分周比は適当に設定すればよい。そ
して、カード41はクロック発生器3の出力を入力A1
で受け、スイッチ411においてカード41が正常であ
れば分周器412に入力され分周されて出力端子C1か
ら次のカード42へ入力される。同様にカード42はカ
ード41と同様に入力されたクロックを分周して次のカ
ード43へ出力する。同様に各カードは入力されたクロ
ックを分周して隣のカードへ出力するように各カード4
1〜4Nは直列接続されている。さらに各カード41〜
4Nのスイーチからの出力B1〜BNは共通に設けられ
た監視線5にオア接続されて立上り検出回路2へ供給さ
れ、立上り検出回路2の出力はCPU回路1へ入力され
る。
【0007】例えばカード41は、障害状態でない時
は、分周器412の出力が端子C1を介して次のカード
42の端子A2に送出しているが、障害が発生した時
は、切替スイッチ411が動作し、端子Aに入力される
クロックは端子B1に出力される。
【0008】各カードの端子B1〜BNは監視線5で結
ばれ、立上り検出回路2でその立ち上がり変化点を検出
し、CPU回路1に割込を発生させる。CPUでは割込
発生の時間を測定することにより、監視線に出力されて
いるクロックの周期を測定する。
【0009】カード41の分周器412に周期Tなるク
ロックを入力すると、全カードが正常ならば監視線には
クロック信号が現れない。
【0010】もし、いずれかのカードKに障害が発生し
た時は、そのカードKの前のカードで出力された周波数
のクロックが現れるので、CPUが監視線の周期を測定
することにより、どのカードに障害が発生しているかが
判別できる。
【0011】なお、本実施例では監視線のクロック信号
周期を立上り検出回路2とCPU回路1で判別している
が、その他のクロック周期を監視する手段でも実現でき
る。
【0012】
【発明の効果】多数の機器により構成される装置におい
ては、従来の方法では、障害の発生した機器までを判別
するためには、各装置に個別に監視線を設ける必要があ
ったが、本発明の障害監視方式によれば、機器の数に関
らず、1本の監視線により、すべての機器について、障
害が発生したかどうかのみならず、どの機器に障害が発
生したかを判別できる効果がある。
【図面の簡単な説明】
【図1】本発明の障害監視方式の一実施例を示すブロッ
ク図。
【符号の説明】
1 CPU回路 2 立上り検出回路 3 クロック発生回路 5 監視線 41〜4N カード 411 スイッチ 412 分周器

Claims (1)

    (57)【特許請求の範囲】
  1. 【請求項1】 クロック信号を発生するクロック発生回
    路と、 クロック信号を入力とし、そのクロック信号を切換える
    切替手段と、入力されたクロック信号を分周する分周器
    とを有する複数の制御機器と、 各制御機器に共通に接続された監視線と、 この監視線に接続され、この監視線のクロック周期を監
    視する周期監視手段と、 を有し、前記各制御機器の切替手段は、その制御機器が
    正常なときは入力されたクロック信号を自制御機器の分
    周器で分周して次の制御機器に出力し、また、障害の場
    合は入力されたクロック信号を前記監視線に出力するよ
    うに制御し、各制御機器に障害が発生した場合に発生す
    る監視線上のクロック信号の周期を前記周期監視手段で
    監視することにより、各制御機器の障害を監視すること
    を特徴とする障害監視方式。
JP5310514A 1993-12-10 1993-12-10 障害監視方式 Expired - Lifetime JP2526516B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5310514A JP2526516B2 (ja) 1993-12-10 1993-12-10 障害監視方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5310514A JP2526516B2 (ja) 1993-12-10 1993-12-10 障害監視方式

Publications (2)

Publication Number Publication Date
JPH07160538A JPH07160538A (ja) 1995-06-23
JP2526516B2 true JP2526516B2 (ja) 1996-08-21

Family

ID=18006150

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5310514A Expired - Lifetime JP2526516B2 (ja) 1993-12-10 1993-12-10 障害監視方式

Country Status (1)

Country Link
JP (1) JP2526516B2 (ja)

Also Published As

Publication number Publication date
JPH07160538A (ja) 1995-06-23

Similar Documents

Publication Publication Date Title
US4342112A (en) Error checking circuit
JP2526516B2 (ja) 障害監視方式
JPS63159923A (ja) 印刷機用デイジタル制御システムの信号入出力回路
JPS6213119A (ja) 非接触近接スイツチ
JP2827948B2 (ja) 故障監視検出方式
JPH06202889A (ja) 多重入出力回路系の故障検出装置
JP2569892B2 (ja) 切替制御監視回路
SU1109683A1 (ru) Устройство дл автоматического контрол электрических цепей
JPH09292928A (ja) クロック信号源の監視装置
JP2508752B2 (ja) 障害通知方式
SU1691819A1 (ru) Устройство дл диагностировани радиоэлектронных объектов
JP2001051026A (ja) 電子回路監視装置
JPH04280314A (ja) 信号出力装置
JPH04271524A (ja) 現用予備切替信号発生回路
KR960012308B1 (ko) 통신장치에 있어서 시스템 유지 및 보수를 위한 제어회로
JPH1173583A (ja) 警報収集システム
JPS63151155A (ja) 空間分割形スイツチの障害検出方式
JPH0556022A (ja) 伝送路切替回路
JPS63111799A (ja) 集中監視制御システム
JPS61295821A (ja) 保護継電器用表示装置
JPH04285865A (ja) クロック断検出回路
JPH04275733A (ja) チャネルアラーム検出装置
JPH06132920A (ja) 冗長構成を有する伝送装置の切替回路
JPH0263248A (ja) タスクプログラムの無限ループ障害検出方式
JPH01140834A (ja) 通信障害検出方式

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 19960409