JP2021076727A5 - - Google Patents

Download PDF

Info

Publication number
JP2021076727A5
JP2021076727A5 JP2019203688A JP2019203688A JP2021076727A5 JP 2021076727 A5 JP2021076727 A5 JP 2021076727A5 JP 2019203688 A JP2019203688 A JP 2019203688A JP 2019203688 A JP2019203688 A JP 2019203688A JP 2021076727 A5 JP2021076727 A5 JP 2021076727A5
Authority
JP
Japan
Prior art keywords
signal
control signal
level
pulse
logical
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2019203688A
Other languages
English (en)
Other versions
JP7423990B2 (ja
JP2021076727A (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP2019203688A priority Critical patent/JP7423990B2/ja
Priority claimed from JP2019203688A external-priority patent/JP7423990B2/ja
Priority to US17/094,454 priority patent/US11367408B2/en
Publication of JP2021076727A publication Critical patent/JP2021076727A/ja
Publication of JP2021076727A5 publication Critical patent/JP2021076727A5/ja
Application granted granted Critical
Publication of JP7423990B2 publication Critical patent/JP7423990B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Claims (7)

  1. データ信号が供給される入力ノードと第1データ線との間に設けられ、第1制御信号によってオンまたはオフが指定される第1スイッチと、
    前記入力ノードと第2データ線との間に設けられ、第1制御信号によってオンまたはオフが指定される第2スイッチと、
    スタートパルスをクロック信号にしたがって順次遅延させて、第1走査線および第2走査線を駆動し、前記スタートパルスが初段の遅延回路に入力され、最終段の遅延回路がエンドパルスを出力する複数段で縦続接続された遅延回路と、第1走査線駆動回路と、第2走査線駆動回路と、を有する走査線駆動回路と、
    前記エンドパルスに基づいて生成される第1パルスと、前記クロック信号にしたがって、前記第1パルスを遅延させた信号に基づいて前記第1パルスとは排他的な前記第2パルスと、を出力する順次出力回路と、
    前記第1制御信号および前記第1パルスの第1論理積信号と、前記第2制御信号および前記第2パルスの第2論理積信号と、を求める第1論理演算回路と、
    前記第1論理積信号と前記第2論理積信号との論理和信号を求める第2論理演算回路と、
    前記第1走査線駆動回路から出力される第1エンドパルスと、前記第2走査線駆動回路から出力される第2エンドパルスを前記順次出力回路によって遅延させた信号と、の論理和信号を求める第3論理演算回路と、
    を含む電気光学装置。
  2. 前記第2論理演算回路による論理和信号、または、前記第3論理演算回路による論理和信号のいずれかを選択する第1選択回路を含む
    請求項に記載の電気光学装置。
  3. 記スタートパルスと前記エンドパルスとの論理和信号に基づいて、前記第1パルスを生成する
    請求項に記載の電気光学装置。
  4. 一端および他端を有し、前記一端から前記第1制御信号が供給される第1信号線と、
    一端および他端を有し、前記一端から前記第2制御信号が供給される第2信号線と、
    を含み、
    前記第1論理演算回路は、前記第1信号線及び前記第2信号線の他端に接続される
    請求項1に記載の電気光学装置。
  5. 第1元制御信号をレベルシフトして、レベルシフト後第1制御信号として出力する第1レベルシフタと、
    前記レベルシフト後第1制御信号が入力され、前記第1制御信号として出力する出力部と、
    第2元制御信号をレベルシフトして、レベルシフト後第2制御信号として出力する第2レベルシフタと、
    前記レベルシフト後第2制御信号が入力され、前記第2制御信号として出力する第2出力部と、
    前記レベルシフト後第1制御信号および前記第1パルスの第3論理積信号と、前記レベルシフト後第2制御信号および前記第2パルスの第4論理積信号とを求める第4論理演算回路と、
    前記第3論理積信号と前記第4論理積信号との論理和信号を求める第5論理演算回路と、
    前記第2論理演算回路による論理和信号、または、前記第5論理演算回路による論理和信号のいずれかを選択する第2選択回路と、
    を含む
    請求項1に記載の電気光学装置。
  6. 第1元制御信号をレベルシフトして、レベルシフト後第1制御信号として出力する第1レベルシフタと、
    前記レベルシフト後第1制御信号が入力され、前記第1制御信号として出力する第1出力部と、
    第2元制御信号をレベルシフトして、レベルシフト後第2制御信号として出力する第2レベルシフタと、
    前記レベルシフト後第2制御信号が入力され、前記第2制御信号として出力する第2出力部と、
    前記レベルシフト後第1制御信号および前記レベルシフト後第2制御信号を入力して、
    前記第1レベルシフタおよび前記第2レベルシフタが正常であるか否かの信号を出力する第6論理演算回路と、
    前記第2論理演算回路による論理和信号、または、前記第6論理演算回路から出力された信号のいずれかを選択する第3選択回路と、
    を含む
    請求項1に記載の電気光学装置。
  7. 請求項1乃至のいずれかに記載の電気光学装置を含む電子機器。
JP2019203688A 2019-11-11 2019-11-11 電気光学装置および電子機器 Active JP7423990B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2019203688A JP7423990B2 (ja) 2019-11-11 2019-11-11 電気光学装置および電子機器
US17/094,454 US11367408B2 (en) 2019-11-11 2020-11-10 Electro-optical device and electronic apparatus having two logical operation circuits

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2019203688A JP7423990B2 (ja) 2019-11-11 2019-11-11 電気光学装置および電子機器

Publications (3)

Publication Number Publication Date
JP2021076727A JP2021076727A (ja) 2021-05-20
JP2021076727A5 true JP2021076727A5 (ja) 2022-11-07
JP7423990B2 JP7423990B2 (ja) 2024-01-30

Family

ID=75847622

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2019203688A Active JP7423990B2 (ja) 2019-11-11 2019-11-11 電気光学装置および電子機器

Country Status (2)

Country Link
US (1) US11367408B2 (ja)
JP (1) JP7423990B2 (ja)

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3277382B2 (ja) * 1992-01-31 2002-04-22 ソニー株式会社 固定重複パタン除去機能付水平走査回路
US6288699B1 (en) 1998-07-10 2001-09-11 Sharp Kabushiki Kaisha Image display device
JP3455110B2 (ja) 1998-07-10 2003-10-14 シャープ株式会社 画像表示装置
JP3499442B2 (ja) 1998-07-10 2004-02-23 シャープ株式会社 画像表示装置
JP3858486B2 (ja) * 1998-11-26 2006-12-13 セイコーエプソン株式会社 シフトレジスタ回路、電気光学装置および電子機器
US6618043B2 (en) * 1999-02-16 2003-09-09 Sharp Kabushiki Kaisha Image display device and image display method
JP4276373B2 (ja) * 2000-12-07 2009-06-10 セイコーエプソン株式会社 電気光学装置の検査用回路、電気光学装置および電子機器
JP3989756B2 (ja) 2002-03-18 2007-10-10 シャープ株式会社 表示装置およびその走査回路検査方法
JP3901048B2 (ja) * 2002-07-24 2007-04-04 日本ビクター株式会社 アクティブマトリクス型液晶表示装置
JP2004309823A (ja) 2003-04-08 2004-11-04 Sony Corp 表示装置
JP3872053B2 (ja) 2003-10-09 2007-01-24 シャープ株式会社 画像表示装置
JP4141988B2 (ja) * 2004-06-29 2008-08-27 セイコーエプソン株式会社 電気光学装置の駆動回路、駆動方法、電気光学装置および電子機器
JP4075880B2 (ja) * 2004-09-29 2008-04-16 セイコーエプソン株式会社 電気光学装置、データ線駆動回路、信号処理回路および電子機器
JP2006163223A (ja) 2004-12-10 2006-06-22 Seiko Epson Corp 転送信号のモニタリング方法及び装置、並びにクロック信号のタイミング調整方法、駆動回路、電気光学装置、及び電子機器
JP4600147B2 (ja) 2005-05-20 2010-12-15 エプソンイメージングデバイス株式会社 検査回路、電気光学装置および電子機器
JP4735328B2 (ja) * 2006-02-28 2011-07-27 セイコーエプソン株式会社 電気光学装置および電子機器
JP5233080B2 (ja) 2006-05-10 2013-07-10 セイコーエプソン株式会社 電気光学装置及び電子機器
JP4349433B2 (ja) * 2007-05-11 2009-10-21 セイコーエプソン株式会社 電気光学装置、その駆動回路、駆動方法および電子機器
JP2009075507A (ja) 2007-09-25 2009-04-09 Seiko Epson Corp 電気光学装置の検査方法及び電気光学装置の製造方法
US8665201B2 (en) 2008-10-10 2014-03-04 Sharp Kabushiki Kaisha Display device and method for driving display device
JP5407311B2 (ja) 2008-12-09 2014-02-05 セイコーエプソン株式会社 電気光学装置及び電子機器
JP5762330B2 (ja) 2012-02-07 2015-08-12 シャープ株式会社 駆動制御装置、それを備える表示装置、および駆動制御方法
US10490154B2 (en) * 2016-12-01 2019-11-26 Seiko Epson Corporation Electro-optical device and electronic device
TWI634745B (zh) 2017-05-16 2018-09-01 友達光電股份有限公司 顯示面板
JP6711376B2 (ja) * 2018-08-01 2020-06-17 セイコーエプソン株式会社 電気光学装置および電子機器

Similar Documents

Publication Publication Date Title
US9542878B2 (en) Shift register unit, display panel and display apparatus
RU2017129272A (ru) Система и способ тестирования и конфигурирования fpga
US9306572B2 (en) Output buffer, gate electrode driving circuit and method for controlling the same
KR100853649B1 (ko) 레벨 컨버팅 기능을 포함하는 클럭-게이티드 래치
JP2008146079A5 (ja)
US7525341B1 (en) Time-balanced multiplexer switching methods and apparatus
JP2012009097A5 (ja)
TWI531163B (zh) 電壓轉換器
US10488961B2 (en) Gate driving circuit for driving a pixel array having a trigger circuit for receiving a touch sensing signal
TWI613889B (zh) 用於均等化脈衝寬度調變時序之可組態時間延遲
JP2018503122A (ja) フラットパネル表示装置に応用するgoa駆動回路、及びフラットパネル表示装置
TWI524673B (zh) 位準移位電路及其方法
US9325309B2 (en) Gate driving circuit and driving method thereof
TWI532033B (zh) 顯示面板與閘極驅動器
JP2001332961A (ja) クロック切替回路
KR101166800B1 (ko) 지연회로
JPWO2011118381A1 (ja) 遅延制御装置
JP4871533B2 (ja) 表示駆動回路
TWI473431B (zh) 狀態儲存電路的時脈控制
JP2007243945A5 (ja)
TW201243799A (en) Image display system, shift register and a method for controlling a shift register
JP2021076727A5 (ja)
JP5015090B2 (ja) 半導体装置のカウンタ
JP5575871B2 (ja) シフトレジスタ、信号線駆動回路、液晶表示装置
JP2007305288A5 (ja)