JP2020129425A - ランダム・アクセス・メモリ及び関連する回路、方法及びシステム - Google Patents
ランダム・アクセス・メモリ及び関連する回路、方法及びシステム Download PDFInfo
- Publication number
- JP2020129425A JP2020129425A JP2020075496A JP2020075496A JP2020129425A JP 2020129425 A JP2020129425 A JP 2020129425A JP 2020075496 A JP2020075496 A JP 2020075496A JP 2020075496 A JP2020075496 A JP 2020075496A JP 2020129425 A JP2020129425 A JP 2020129425A
- Authority
- JP
- Japan
- Prior art keywords
- node
- level
- output
- voltage
- logic
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 title abstract description 82
- 230000008859 change Effects 0.000 claims description 29
- 239000002574 poison Substances 0.000 claims description 29
- 231100000614 poison Toxicity 0.000 claims description 29
- 230000000638 stimulation Effects 0.000 claims description 10
- 238000006243 chemical reaction Methods 0.000 claims description 5
- 230000008878 coupling Effects 0.000 claims 1
- 238000010168 coupling process Methods 0.000 claims 1
- 238000005859 coupling reaction Methods 0.000 claims 1
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims 1
- 230000015654 memory Effects 0.000 abstract description 71
- 230000008569 process Effects 0.000 abstract description 18
- 230000002829 reductive effect Effects 0.000 abstract description 5
- 230000010354 integration Effects 0.000 abstract description 3
- 210000004027 cell Anatomy 0.000 description 242
- 238000010586 diagram Methods 0.000 description 45
- 230000005540 biological transmission Effects 0.000 description 41
- 230000006870 function Effects 0.000 description 40
- 238000013461 design Methods 0.000 description 39
- 239000003990 capacitor Substances 0.000 description 9
- 230000002441 reversible effect Effects 0.000 description 9
- 210000000352 storage cell Anatomy 0.000 description 7
- 230000008901 benefit Effects 0.000 description 6
- 230000002093 peripheral effect Effects 0.000 description 5
- 239000004065 semiconductor Substances 0.000 description 5
- 230000003068 static effect Effects 0.000 description 5
- 230000001066 destructive effect Effects 0.000 description 4
- 230000000717 retained effect Effects 0.000 description 4
- 239000000758 substrate Substances 0.000 description 4
- 101001092183 Drosophila melanogaster Regulator of gene activity Proteins 0.000 description 3
- 230000006386 memory function Effects 0.000 description 3
- 230000005641 tunneling Effects 0.000 description 3
- 101000663444 Homo sapiens Transcription elongation factor SPT4 Proteins 0.000 description 2
- 102100038997 Transcription elongation factor SPT4 Human genes 0.000 description 2
- 230000000295 complement effect Effects 0.000 description 2
- 238000001514 detection method Methods 0.000 description 2
- 230000014759 maintenance of location Effects 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 238000004088 simulation Methods 0.000 description 2
- 230000007423 decrease Effects 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 230000003111 delayed effect Effects 0.000 description 1
- 230000009977 dual effect Effects 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
- 230000001960 triggered effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/41—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger
- G11C11/413—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction
- G11C11/417—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction for memory cells of the field-effect type
- G11C11/419—Read-write [R-W] circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/41—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger
- G11C11/413—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction
- G11C11/417—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction for memory cells of the field-effect type
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/41—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger
- G11C11/413—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/403—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells with charge regeneration common to a multiplicity of memory cells, i.e. external refresh
- G11C11/405—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells with charge regeneration common to a multiplicity of memory cells, i.e. external refresh with three charge-transfer gates, e.g. MOS transistors, per cell
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/406—Management or control of the refreshing or charge-regeneration cycles
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/4074—Power supply or voltage generation circuits, e.g. bias voltage generators, substrate voltage generators, back-up power, power control circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/4076—Timing circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/408—Address circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/408—Address circuits
- G11C11/4085—Word line control circuits, e.g. word line drivers, - boosters, - pull-up, - pull-down, - precharge
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/408—Address circuits
- G11C11/4087—Address decoders, e.g. bit - or word line decoders; Multiple line decoders
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/409—Read-write [R-W] circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/409—Read-write [R-W] circuits
- G11C11/4093—Input/output [I/O] data interface arrangements, e.g. data buffers
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/409—Read-write [R-W] circuits
- G11C11/4094—Bit-line management or control circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/409—Read-write [R-W] circuits
- G11C11/4096—Input/output [I/O] data management or control circuits, e.g. reading or writing circuits, I/O drivers or bit-line switches
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/41—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger
- G11C11/412—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger using field-effect transistors only
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/41—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger
- G11C11/413—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction
- G11C11/417—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction for memory cells of the field-effect type
- G11C11/418—Address circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
- G11C5/147—Voltage reference generators, voltage or current regulators; Internally lowered supply levels; Compensation for voltage drops
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1006—Data managing, e.g. manipulating data before writing or reading out, data bus switches or control circuits therefor
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1051—Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
- G11C7/106—Data output latches
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1051—Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
- G11C7/1069—I/O lines read out arrangements
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1078—Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
- G11C7/1087—Data input latches
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1078—Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
- G11C7/1096—Write circuits, e.g. I/O line write drivers
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/12—Bit line control circuits, e.g. drivers, boosters, pull-up circuits, pull-down circuits, precharging circuits, equalising circuits, for bit lines
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2211/00—Indexing scheme relating to digital stores characterized by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C2211/401—Indexing scheme relating to cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C2211/406—Refreshing of dynamic cells
- G11C2211/4066—Pseudo-SRAMs
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Databases & Information Systems (AREA)
- Static Random-Access Memory (AREA)
- Pulse Circuits (AREA)
- Dram (AREA)
- Semiconductor Memories (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
Description
非特許文献1:”09/2005, “Logic Gate Design Developing Platform”, New Electronic Technology, 234”
非特許文献2:”10/2005, “Logic Gate Design Developing Platform (2)”, New Electronic Technology, 235”
非特許文献3:”12/2005, “Logic Gate Design Developing Platform (3)”, New Electronic Technology, 237”
非特許文献4:”07/2006, “Spread Pulse Trigger and ADS Simulation Technique”, Electronic and Computer, 87”
非特許文献5:”10/2006, “Memory Design and Exploration”, Electronic and Computer, 90”
非特許文献6:”5/2012, “The technique problem of 3T SRAM has a solution by taking advantage of CMOS”, New Electronic Technology”。
スタティック・ランダム・アクセス・メモリ・セル(以後、「SRAMセル」)は、ランダム・アクセス・メモリのメモリ素子である。
セルアクセス及びホールド(CAH)は、一種のアクセス回路であり、前述したメモリ素子とメモリ送信インターフェイスとの間に配置され、ビット値を前述したメモリ素子に書き込む、又は前述したメモリ素子からビット値を読み出すように構成されたホールド回路を含む。また、前述したメモリ素子に記憶されたビット値は、前述したメモリ素子の特性に応じて保持される。
拡散パルス・トリガ(以下、「SPT」と示す)は、電圧変化又はパルスをトリガとみなして、レール間のパルス信号を生成するように構成され、その電圧変化はトランジスタの閾値電圧よりも小さくなり得る。最小電圧変化はゼロに近く、最も狭いパルス幅は、トランジスタの伝搬遅延よりも小さくなり得る。より具体的には、入力ノードの電圧が低電圧レベルからトリガレベルまで増大するか、逆に高電圧からトリガレベルまで低下する。換言すれば、トリガ信号は、入力ノードの電圧レベルが第1の論理レベルから第2の電圧レベルに変化するとトリガされ、次に、出力ノードの論理レベルは迅速且つ大幅に切り替えられる。最後に、レール間のパルス信号が出力され、このパルス信号のパルス幅は、トランジスタの伝搬遅延以上となる。論理レベルは、デジタル回路の入力電圧レベル又は出力電圧レベルとして規定され、第2の電圧レベルは、第1の論理レベルとは異なる電圧値として規定され、その電圧極性は、第1の論理レベルの極性とは反対である。改良前のSPTの内部回路は、レール間のパルス信号を生成し、回路の出力波形は、トリガ信号の時間を対応するパルス幅に変換することによって生成されるので、「SPT_W」と表示される。例示的な波形は、図21及び図22で参照することができる。改良後、レール間のクロック信号が生成され、回路の出力波形は、トリガ信号の時間に基づいてパルス信号を周期的に発生させることによって生成されるため、「SPT_C」と表示される。例示的な波形は、図23で参照することができる。さらに、当業者であれば、本発明の教示を読んだ後にSPT_WとSPT_Cとの関係を理解しておき、両方の機能を含むように制御信号とスイッチ回路とを追加して、波形幅又は波形周期を選択的に出力することができることを理解すべきであり、「SPT_B」と表示される。詳細な説明と波形は、非特許文献4を参照されたい。
以下のフローは、図10のレベル切替え器の操作を説明しており、第2の論理レベルの規定は、SPT_W201と同じである。
最初に、第1の動作ノード(Goad)は、レベル切替え器を無効にして、第1の出力ノード(Width)は、刺激レベルノードの電圧値を出力する。
ステップ1において、第1の動作ノードは、レベル切替え器を徐々に有効にし、第1の出力ノードは、刺激レベルノードの電圧値を徐々にエスケープさせ、第1の動作ノードの電圧変化がトリガレベルに達した後に、第1の出力ノードの論理レベルは第2の論理レベルになる。
ステップ2において、第1の動作ノードは、レベル切替え器を無効にする。
ステップ3において、第1の出力ノードは、第2の論理レベルから徐々にエスケープし、刺激レベルノードの電圧値に再び徐々に戻る。
セル電圧レギュレータ(CVR)は、前述したSRAMセル100の動作電圧を供給するために前述したメモリ素子の特性に従って設計される。上記の段落[0042]、[0043],[0050]、[0056]、及び[0120]によって、CAH300は、SPT4 SRAM301を介してわずかな電圧変化を検出することができる。また、段落[0040]は、既に、前述したSRAMセル100の許容可能な動作電圧について説明する。5T/4T/3T1R SRAMセルは、保持安定性が良好であるため、セルの通常電圧は、セル内のトランジスタの閾値電圧以下にすることが可能である。このようにして、リーク電流を大幅に低減することができ、好ましい実施形態では、読出し電圧は通常電圧に等しく、SPT4 SRAM301の協働によって高速読み出しが達成される。3T1D/3T1C SRAMの好ましい実施形態では、読出し電圧は通常電圧に等しく、通常電圧は待機電圧よりも高く、温度によってリーク電流が変化するため、待機電圧は動作温度によって変化する。
SRAMのアクセス・システムは、任意の種類のSRAMセルをコア素子として受け取り、周辺アクセス回路及び制御回路と組み合わせ、次にデータ送信インターフェイス及び制御インターフェイスと協働して、独立した完全なメモリ機能を完成させる。アクセス・システムの製品は、メモリチップ、キャッシュメモリ、コンピュータシステムのメインメモリ、及びデジタル信号プロセッサのメモリ等のチップ又はモジュールである。
DRAMのアクセス・システムは、任意の種類のDRAMセルをコア素子として受け取り、周辺アクセス回路及び制御回路と組み合わされ、次に、データ送信インターフェイス及び制御インターフェイスと協働して、独立した完全なメモリ機能を完成させる。
[実施例1]
スタティック・ランダム・アクセス・メモリ(SRAM)セルに属するメモリ素子であって、
前記SRAMセルの回路が、データ送信ノードと、送信制御ノードと、セル電源終点と、記憶セルとを有しており、当該メモリ素子がアクセスを実行するとき、前記記憶セルは、データをラッチする能力を急速に失い、前記メモリ素子にアクセスがないとき、記憶状態を維持する期間でもあり、前記記憶セル内の素子が、第1のインバータと第2のインバータから構成される等価回路を構成し、第1のインバータ及び第2のインバータインバータは、フィードバック接続によってデータをラッチするように構成され、
前記記憶状態を維持する期間において、第1のインバータの最大電流が、第1のインバータの内部のリーク電流によって制限され、第2のインバータの最大電流が、第2のインバータの内部の弱電流によって制限され、
前記弱電流は、純粋な抵抗電流でも動的に制御される動作電流でもなく、逆電流を含むものであり、静的に制御される電流又はリーク電流に直接的に浸透する、
メモリ素子。
[実施例2]
第1のインバータは、第1のトランジスタと第3のトランジスタとを含み、第2のインバータは、第2のトランジスタと第1のリーク電流回路とを含み、
第1のリーク電流回路は、前記弱電流を発生するように構成され、第1のリーク電流回路の実体構造は、純粋な抵抗器でも動的に制御されるトランジスタでもなく、ダイオード、コンデンサ、遮断領域で動作するトランジスタ、又は、直列又は並列に接続されたこれら素子の組合せを含む、実施例1に記載のメモリ素子。
[実施例3]
実施例1に記載のメモリ素子を適用し、動作電圧を供給するように構成された電源供給方法において、前記動作電圧は、通常電圧、書込み電圧、読出し電圧、及び待機電圧に分割され、前記読出し電圧は前記通常電圧以上であり、前記通常電圧は前記待機電圧以上であり、前記待機電圧は前記書込み電圧以上である、
電源供給方法。
[実施例4]
実施例1に記載のSRAMセルを適用し、前記弱電流が含まれないそれらメモリ素子に動作電圧を供給するように構成された電源供給方法において、前記動作電圧は、通常電圧、書込み電圧、読出し電圧、及び待機電圧に分割され、前記読出し電圧は前記通常電圧に等しく、前記通常電圧は前記書込み電圧以上であり、前記書込み電圧は前記待機電圧以上であり、前記通常電圧は前記SRAMセル内のトランジスタの閾値電圧以下である、
電源供給方法。
[実施例5]
実施例3又は4に記載の電源供給方法に適用される切替え方法であって、当該切替え方法は、前記動作電圧を、前記通常電圧又は前記書込み電圧又は前記読出し電圧又は前記待機電圧に切り替える、
切替え方法。
[実施例6]
実施例1に記載のメモリ素子に適用されるアクセス及びホールド方法であって、該アクセス及びホールド方法は、セル書込み機能、セル読出し機能、及びセル・ホールド機能を完了するように構成され、それぞれを独立して完了させることができ、前記セル書込み機能は、データを前記メモリ素子に書き込むように構成され、前記セル読出し機能は、前記メモリ素子からデータを読み出すように構成され、前記セル・ホールド機能は、少なくとも1つのメモリ素子の前記記憶状態を保持するように構成される、
アクセス及びホールド方法。
[実施例7]
実施例1に記載のメモリ素子に適用され、前記メモリ素子の記憶状態にアクセスするように構成されたアクセス方法であって、当該アクセス方法は、書込み方法及び読出し方法を含み、
前記書込み方法は、最初に、セル書込み動作を行わずに前記セル・ホールドの動作フェーズに留まり、前記セル・ホールド動作を継続的又は断続的に実行するステップと、ステップ1において、前記セル・ホールド動作を停止した後に、前記セル書込み動作を実行し、前記セル書込みの動作フェーズに留まるステップと、ステップ2において、データを前記メモリ素子に書き込んだ後に、前記セル書込み動作を完了するステップと、ステップ3において、前記セル書込み動作を停止した後に、前記セル・ホールド動作を実行し、前記セル・ホールドの動作フェーズに留まるステップと、を含み、
前記読出し方法は、最初に、セル読出し動作が実行されていないときに、前記セル・ホールド動作を継続的又は断続的に実行し、セル・ホールドの動作フェーズに留まるステップと、ステップ1において、セル読み出しの動作フェーズに入った後に、セル・ホールド動作を停止するステップと、ステップ2において、前記メモリ素子からデータを読み出し、前記セル読出し動作を完了するステップと、ステップ3において、前記セル読出し動作が完了した後に、前記セル・ホールド動作を実行し、セル・ホールドの動作フェーズに留まるステップと、を含む、
アクセス方法。
[実施例8]
ダイナミック・ランダム・アクセス・メモリ(DRAM)セルに属するメモリ素子であって、前記DRAMセルの回路が、データ送信ノードと、送信制御ノードと、記憶セルとを有しており、前記記憶セルは、トランジスタと、1つ又は複数のP−N接合ダイオードによって形成される空乏容量とを含み、前記DRAMセルが第1の論理レベルに書き込まれたときに、前記DRAMセルの記憶状態が第1の論理レベルに維持され、前記DRAMセルが第2の論理レベルに書き込まれたときに、前記DRAMセルの前記記憶状態が第1の論理レベルに徐々に変化する、
メモリ素子。
[実施例9]
実施例8に記載のDRAMセルに適用されるアクセス及びホールド方法であって、当該アクセス及びホールド方法は、セル書込み機能、セル読出し機能、及びセル・ホールド機能を完了するように構成され、それぞれを独立して完了させることができ、前記セル書込み機能は、データを前記DRAMセルに書き込むように構成され、前記セル読出し機能は、前記DRAMセルからデータを読み出すように構成され、前記セル・ホールド機能は、少なくとも1つのメモリ素子の前記記憶状態を保持するように構成される、
アクセス及びホールド方法。
[実施例10]
実施例8に記載のDRAMセルに適用され、前記DRAMセルの記憶状態にアクセスするように構成されたアクセス方法であって、前記アクセス方法は、書込み方法及び読出し方法を含み、
前記書込み方法は、最初に、前記セル書込み動作を行わずに、前記セル・ホールドの動作フェーズに留まり、前記セル・ホールド動作を継続的又は断続的に実行するステップと、ステップ1において、前記セル・ホールド動作を停止した後に、前記セル書込み動作を実行し、前記セル書込みの動作フェーズに留まるステップと、ステップ2において、データを前記DRAMセルに書き込んだ後に、前記セル書込み動作を完了するステップと、ステップ3において、前記セル書込み動作を停止した後に、前記セル・ホールド動作を実行し、前記セル・ホールドの動作フェーズに留まるステップと、を含み、
前記読出し方法は、最初に、前記セル読出し動作が実行されていないときに、前記セル・ホールドの動作フェーズに留まり、前記セル・ホールド動作を継続的又は断続的に実行するステップと、ステップ1において、前記セル読出し動作に入った後に、前記セル・ホールド動作を停止するステップと、ステップ2において、前記DRAMセルからデータを読み出し、前記セル読出し動作を完了するステップと、ステップ3において、前記セル読出し動作が完了した後に、前記セル・ホールド動作を実行し、前記セル・ホールドの動作フェーズに留まるステップと、を含む、
アクセス方法。
[実施例11]
電圧変化又はパルス幅をトリガ信号として受け取り、レール間の出力電圧を生成し、且つ前記トリガ信号の時間を対応する出力波形に変換するように構成された拡散パルスの方法であって、最小電圧変化がゼロに近い一方、最も狭いパルス幅がトランジスタの伝搬遅延よりも小さく、当該方法は、論理レベルを切り替えるレベル切替え方法を含み、該レベル切替え方法は、前記トリガ信号に従って別の論理レベルに切り替わり、前記トリガ信号の時間及び遅延信号に従って初期論理レベルに戻るように構成される、
方法。
[実施例12]
実施例11に記載の方法を適用するレベル切替え器あって、当該レベル切替え器は、少なくとも第1の動作ノードと第1のポイズ(poise)ノードとを含み、当該レベル切替え器は、
最初に、第1の動作ノード上の第1の論理レベルによって当該レベル切替え器がイネーブルにされ、このとき、第1のポイズノードは第3の論理レベルを保持すること、
ステップ1において、第1の動作ノードは徐々に第2の論理レベルになり、当該レベル切替え器をディスエーブルにし、このとき、第1のポイズノードは、第1のポイズノードに入力された第4の論理レベルに従って、第3の論理レベルから徐々にエスケープし、第1の動作ノード上の電圧変化がトリガレベルに達した後に、第1のポーズノード上の電圧値が、第1のポイズノードに入力された第4の論理レベルに従って第3の論理レベルをエスケープすること、
ステップ2において、第1の動作ノードは、第1の論理レベルに戻り、当該レベル切替え器をイネーブルにすること、
ステップ3において、第1のポイズノードに入力された前記電圧値が依然として第4の論理レベルである場合に、第1のポイズノードは依然として第4の論理レベルを保持すること、
ステップ4において、第1のポイズノードに入力された前記電圧値が第3の論理レベルである場合に、第1のポイズノードは第3の論理レベルに戻ること、を行う、
レベル切替え器。
[実施例13]
少なくとも刺激レベルノードと、第1の動作ノードと、第1の出力ノードとを含む、実施例11に記載のレベル切替え方法を適用するレベル切替え器であって、当該レベル切替え器は、
最初に、第1の動作ノードによって当該レベル切替え器をディスエーブルにし、第1の出力ノードは前記刺激レベルノードの電圧値を出力すること、
ステップ1において、第1の動作ノードは当該レベル切替え器を徐々にイネーブルにし、第1の出力ノードは前記刺激レベルノードの前記電圧値を徐々にエスケープし、第1の動作ノード上の電圧変化がトリガレベルに達した後に、第1の出力ノード上の前記論理レベルは第2の論理レベルになること、
ステップ2において、第1の動作ノードによって当該レベル切替え器をディスエーブルにすること、
ステップ3において、第1の出力ノードは、第2の論理レベルから徐々にエスケープし、前記刺激レベルノードの前記電圧値に徐々に戻ること、を行う、
レベル切替え器。
[実施例14]
実施例11に記載の方法を適用し、対応するパルス幅を生成するように構成された拡散パルス・トリガであって、
レール間の前記出力電圧はレール間のパルス信号であり、前記出力波形は、前記トリガ信号の時間に基づいて対応するパルス幅に変換され、当該拡散パルス・トリガは、少なくともレベル切替え器と、第1の入力ノードと、第1の出力ノードとを含み、当該拡散パルス・トリガは、
最初に、第1の入力ノードは第1の論理レベルを保持し、前記レベル切替え器は第1の論理レベルを出力し、第1の出力ノードは第3の論理レベルを保持すること、
ステップ1において、第1の入力ノードは、第1の論理レベルから第2の電圧値に変化する、又は第2の電圧値に変化した後の所定の期間内に第1の論理レベルに戻ること、
ステップ2において、第1の入力ノード上の変化が検出されたときに、前記レベル切替え器は、第1の論理レベルから第2の論理レベルに変わり、第2の論理レベルを出力すること、
ステップ3において、第1の出力ノードは、第3の論理レベルから第4の論理レベルに変わること、
ステップ4において、第1の入力ノードが第2の論理レベルを保持する場合に、第1の出力ノードは第4の論理レベルを保持すること、
ステップ5において、第1の入力ノードが第1の論理レベルに戻った後であって、前記レベル切替え器が第1の論理レベルに戻った後に、第1の出力ノードは第3の論理レベルを出力し、その後、拡散パルス幅の機能が完了すること、を行う、
拡散パルス・トリガ。
[実施例15]
実施例11に記載の方法を適用し、パルス信号を周期的に出力するように構成された拡散パルス・トリガであって、レール間の前記出力電圧はレール間のクロック信号であり、前記出力波形は、前記トリガ信号の時間に基づいてパルス信号を周期的に発生させることによって生成され、当該拡散パルス・トリガは、少なくともレベル切替え器と、第1の入力ノードと、第1の出力ノードとを含み、当該拡散パルス・トリガは、
最初に、第1の入力ノードは第1の論理レベルを保持し、前記レベル切替え器は第1の論理レベルを出力し、第1の出力ノードは第3の論理レベルを保持すること、
ステップ1において、第1の入力ノードは、第1の論理レベルから第2の電圧値に変化するか、又は第2の電圧値に変化した後の所定の期間内に第1の論理レベルに戻ること、
ステップ2おいて、第1の入力ノード上の変化が検出されたときに、前記レベル切替え器は第1の論理レベルから第2の論理レベルに変わり、第2の論理レベルを出力すること、
ステップ3において、第1の出力ノードは、第3の論理レベルと第4の論理レベルとの間で交互に変化すること、
ステップ4において、第1の出力ノードは、第1の入力ノードが第2の論理レベルを保持するときに、パルス信号を周期的に発生させること、
ステップ5において、第1の入力ノードが第1の論理レベルに戻った後であって、前記レベル切替え器が第1の論理レベルに戻った後に、第1の出力ノードは第3の論理レベルを出力し、前記パルス信号の生成を停止すること、を行う、
拡散パルス・トリガ。
[実施例16]
メモリ素子とメモリ送信インターフェイスとの間に配置され、前記メモリ素子の特性に従って設計されたアクセス及びホールド回路であって、当該アクセス及びホールド回路は少なくとも第1の制御ノードと、第2の制御ノードと、第1のデータ・ノードと、第2のデータ・ノードと、データ送信ノードと、第1の機能回路と、第2の機能回路とを含み、選択的に第3の機能回路を含み、
第1の機能回路は、実施例11に記載の方法が適用され、前記アクセス期間における前記データ送信ノード上の電圧レベルを検出し、対応するレール間電圧を出力するように構成され、
第2の機能回路は、前記データ送信ノードに状態保存電流を供給するように構成され、
選択的に、第3の機能回路は、前記アクセス期間における前記データ送信ノード上の電圧変化に従って強電圧を供給するように構成される、
アクセス及びホールド回路。
[実施例17]
ランダム・アクセス・メモリ・セルをコア素子として受け取り、周辺アクセス回路及び制御回路と組み合わせ、次にデータ送信インターフェイス及び制御インターフェイスと協働して独立した完全なメモリ機能を完成させるアクセス・システムであって、
当該アクセス・システムは、実施例16に記載のアクセス及びホールド回路を含むアクセスコントローラを少なくとも含む、
アクセス・システム。
[実施例18]
実施例1に記載のメモリ素子を適用するアクセス・システムであって、前記メモリ素子は、周辺アクセス回路及び制御回路と組み合わせられるコア素子として受け取られ、少なくともメモリアレイ及びアクセスコントローラを含む、
アクセス・システム。
[実施例19]
実施例8に記載のDRAMセルを適用するアクセス・システムであって、前記DRAMセルは、周辺アクセス回路及び制御回路と組み合わせられるコア素子として受け取られ、当該アクセス・システムは、少なくともアクセスコントローラと、メモリアレイと、リフレッシュコントローラとを含み、
アクセスコントローラは複数のセルアクセス及びホールド回路を含み、前記メモリアレイは複数のセルを含み、
前記セルアクセス及びホールド回路の数は、前記メモリアレイに含まれる前記DRAMセルのデータ幅に等しく、前記セルアクセス及びホールド回路のそれぞれのデータ送信ノードは、前記メモリアレイに含まれる前記DRAMセルのそれぞれのデータ送信ノードに対応し、
前記リフレッシュコントローラは、リフレッシュを実行するように前記アクセスコントローラを制御し、前記アクセスコントローラは、読出し期間に書き換え動作を行う、
アクセス・システム。
Claims (5)
- トリガであって、当該トリガは、
レベル切替え器、第1の入力ノード、第1の出力ノード、第1の論理ゲート、及び第2の論理ゲートを含み、
当該トリガは、前記第1の入力ノードの電圧レベルが変化したときに、前記第1の入力ノードへの信号入力をトリガ信号として受け取り、前記第1の出力ノードにレール間(rail-to-rail)の出力電圧を生成するように構成され、
前記レベル切替え器は、動作ノードとポイズノードとを含み、
前記動作ノードは、前記第1の入力ノードに接続し、前記ポイズノードは、前記第1の論理ゲートの入力接続点に接続し、前記ポイズノードは、前記第2の論理ゲートの出力接続点に接続又は結合し、前記ポイズノード及び前記第2の論理ゲートの前記出力接続点は、ワイヤード論理(wired-logic)を構成し、
前記ワイヤード論理は、ワイヤードAND又はワイヤードORであり、
前記ポイズノードと前記第2の論理ゲートの前記出力接続点との間の結合は、前記ポイズノードが前記第2の論理ゲートの前記出力接続点に結合するときの遅延素子であり、前記遅延素子は、変換時間を遅延させるように構成され、且つ論理ゲートを含み、
前記動作ノード上の信号は、前記第2の論理ゲートの前記出力接続点との前記ワイヤード論理を構成するように前記ポイズノードを制御し、
前記第1の出力ノードは、前記第1の論理ゲートの出力接続点に接続又は結合する、
トリガ。 - トリガであって、当該トリガは、
レベル切替え器、第1の入力ノード、第1の出力ノード、第1の論理ゲート、及び遅延素子を含み、
当該トリガは、前記第1の入力ノードの電圧レベルが変化したときに、前記第1の入力ノードへの信号入力をトリガ信号として受け取り、前記第1の出力ノードにレール間の出力電圧を生成するように構成され、
前記遅延素子は、変換時間を遅延させるように構成され、且つ論理ゲートを含み、
前記レベル切替え器は、動作ノードとポイズノードとを含み、
前記動作ノードは、前記第1の入力ノードに接続し、前記ポイズノードは、前記第1の論理ゲートの入力接続点及び前記遅延素子の出力接続点に接続し、前記ポイズノード及び前記遅延素子の前記出力接続点は、ワイヤード論理を構成し、
前記ワイヤード論理は、ワイヤードAND又はワイヤードORであり、
前記動作ノード上の信号は、前記遅延素子の前記出力接続点との前記ワイヤード論理を構成するように前記ポイズノードを制御し、
前記第1の出力ノードは、前記第1の論理ゲートの出力接続点に接続又は結合し、前記第1の論理ゲートの前記出力接続点は、前記遅延素子の入力接続点に接続する、
トリガ。 - トリガであって、当該トリガは、
レベル切替え器、第1の入力ノード、第1の出力ノード、及び電圧レギュレータを含み、
当該トリガは、前記第1の入力ノードの電圧レベルが変化したときに、前記第1の入力ノードへの信号入力をトリガ信号として受け取り、前記第1の出力ノードにレール間の出力電圧を生成するように構成され、
前記電圧レギュレータは、電圧制御ノード、電圧出力ノード、P型トランジスタ、及びN型トランジスタを含み、前記電圧制御ノードは、前記第1の入力ノードに接続又は結合し、前記P型トランジスタのドレイン端子は、前記N型トランジスタのドレイン端子に接続し、
前記レベル切替え器は、刺激レベルノード、動作ノード、第1のトランジスタ、第2のトランジスタ、及び第3のトランジスタを含み、
前記動作ノードは、前記第1の入力ノードに接続し、前記動作ノードは、前記第1のトランジスタのゲート端子に接続又は結合し、前記第1のトランジスタのドレイン端子は、前記第2のトランジスタのドレイン端子及び前記第3のトランジスタのゲート端子に接続し、且つ前記第1の出力ノードに結合し、
前記刺激レベルノードは、前記第2のトランジスタのソース端子及び前記電圧出力ノードに接続し、前記第2のトランジスタのゲート端子は、少なくとも前記第3のトランジスタのドレイン端子に接続する、
トリガ。 - トリガであって、当該トリガは、
レベル切替え器、第1の入力ノード、及び第1の出力ノードを含み、
当該トリガは、前記第1の入力ノードの電圧レベルが変化したときに、前記第1の入力ノードへの信号入力をトリガ信号として受け取り、前記第1の出力ノードにレール間の出力電圧を生成するように構成され、
前記レール間の出力電圧は、レール間のパルス信号であり、前記パルス信号のパルス幅は、当該トリガ信号に基づいて決定され、
当該トリガは、
最初に、前記第1の入力ノードは第1の論理レベルを保持し、前記レベル切替え器は前記第1の論理レベルを出力し、前記第1の出力ノードは第3の論理レベルを保持すること、
ステップ1において、前記第1の入力ノードは、前記第1の論理レベルから第2の電圧値に変化するか、又は第2の電圧値に変化し、その後、所定の期間内に前記第1の論理レベルに戻ること、
ステップ2において、前記レベル切替え器は、前記第1の入力ノードの変化が検出されると、前記第1の論理レベルから第2の論理レベルに変わり、該第2の論理レベルを出力すること、
ステップ3において、前記第1の出力ノードは、前記第3の論理レベルから第4の論理レベルに変わること、
ステップ4において、前記第1の入力ノードが前記第2の論理レベルを保持する場合に、前記第1の出力ノードは第4の論理レベルを保持すること、及び
ステップ5において、前記第1の入力ノードが第1の論理レベルに戻った後であって、前記レベル切替え器が前記第1の論理レベルに戻った後に、前記第1の出力ノードは前記第3の論理レベルを出力し、その後、パルス幅を広げる機能が完了すること、を実行する、
トリガ。 - トリガであって、当該トリガは、
レベル切替え器、第1の入力ノード、及び第1の出力ノードを含み、
当該トリガは、前記第1の入力ノードの電圧レベルが変化したときに、前記第1の入力ノードへの信号入力をトリガ信号として受け取り、前記第1の出力ノードにレール間の出力電圧を生成するように構成され、
前記レール間の出力電圧は、レール間のクロック信号であり、前記クロック信号の出力波形は、前記トリガ信号に基づいてパルス信号を周期的に生成することによって生成され、
当該トリガは、
最初に、前記第1の入力ノードは第1の論理レベルを保持し、前記レベル切替え器は前記第1の論理レベルを出力し、前記第1の出力ノードは第3の論理レベルを保持すること、
ステップ1において、前記第1の入力ノードは、第1の論理レベルから第2の電圧値に変化するか、又は第2の電圧値に変化し、その後、所定の期間内に前記第1の論理レベルに戻ること、
ステップ2において、前記レベル切替え器は、前記第1の入力ノードの変化が検出されると、前記第1の論理レベルから第2の論理レベルに変わり、該第2の論理レベルを出力すること、
ステップ3において、前記第1の出力ノードは、前記第3の論理レベルと第4の論理レベルとの間で交互に変化すること、
ステップ4において、前記第1の入力ノードが第2の論理レベルを保持する場合に、前記第1の出力ノードはパルス信号を周期的に生成すること、及び
ステップ5において、前記第1の入力ノードが第1の論理レベルに戻った後であって、前記レベル切替え器が第1の論理レベルに戻った後に、前記第1の出力ノードは前記第3の論理レベルを出力し、その後、パルス信号の生成が停止されること、を実行する、
トリガ。
Applications Claiming Priority (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW106114794 | 2017-05-04 | ||
TW106114794 | 2017-05-04 | ||
TW106116248 | 2017-05-17 | ||
TW106116248 | 2017-05-17 | ||
JP2018027461A JP6697015B2 (ja) | 2017-05-04 | 2018-02-20 | 1t1d dramセル並びにdramのためのアクセス方法及び関連する装置 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2018027461A Division JP6697015B2 (ja) | 2017-05-04 | 2018-02-20 | 1t1d dramセル並びにdramのためのアクセス方法及び関連する装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2020129425A true JP2020129425A (ja) | 2020-08-27 |
JP6938708B2 JP6938708B2 (ja) | 2021-09-22 |
Family
ID=61906612
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2018027461A Active JP6697015B2 (ja) | 2017-05-04 | 2018-02-20 | 1t1d dramセル並びにdramのためのアクセス方法及び関連する装置 |
JP2020075496A Active JP6938708B2 (ja) | 2017-05-04 | 2020-04-21 | ランダム・アクセス・メモリ及び関連する回路、方法及びシステム |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2018027461A Active JP6697015B2 (ja) | 2017-05-04 | 2018-02-20 | 1t1d dramセル並びにdramのためのアクセス方法及び関連する装置 |
Country Status (6)
Country | Link |
---|---|
US (3) | US10482951B2 (ja) |
EP (2) | EP3399524A3 (ja) |
JP (2) | JP6697015B2 (ja) |
KR (2) | KR102171121B1 (ja) |
CN (1) | CN108806742B (ja) |
TW (1) | TWI688950B (ja) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108806742B (zh) * | 2017-05-04 | 2022-01-04 | 汤朝景 | 随机存取存储器并且具有与其相关的电路、方法以及设备 |
US10685703B2 (en) * | 2018-09-12 | 2020-06-16 | Nxp B.V. | Transistor body bias control circuit for SRAM cells |
US11074946B2 (en) | 2019-12-05 | 2021-07-27 | Nxp B.V. | Temperature dependent voltage differential sense-amplifier |
TWI768633B (zh) * | 2020-12-31 | 2022-06-21 | 大陸商星宸科技股份有限公司 | 記憶體裝置、影像處理晶片與記憶體控制方法 |
CN112711548B (zh) * | 2021-01-11 | 2023-05-16 | 星宸科技股份有限公司 | 内存装置、图像处理芯片以及内存控制方法 |
WO2022168160A1 (ja) * | 2021-02-02 | 2022-08-11 | ユニサンティス エレクトロニクス シンガポール プライベート リミテッド | 半導体メモリ装置 |
Family Cites Families (42)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE2406352C3 (de) * | 1974-02-11 | 1978-07-20 | Siemens Ag, 1000 Berlin Und 8000 Muenchen | Statisches MOS-Speicherelement und Verfahren zu dessen Betrieb |
DE2446028C2 (de) * | 1974-09-26 | 1984-02-16 | Siemens AG, 1000 Berlin und 8000 München | Statisches Speicherelement |
JPS51104279A (ja) * | 1975-03-11 | 1976-09-14 | Nippon Electric Co | |
JPS52111392A (en) * | 1976-03-16 | 1977-09-19 | Toshiba Corp | Semi-conductor memory |
GB1521955A (en) * | 1976-03-16 | 1978-08-23 | Tokyo Shibaura Electric Co | Semiconductor memory device |
JPS52111342A (en) * | 1976-03-16 | 1977-09-19 | Toshiba Corp | Semiconductor memory device |
JPS5916356B2 (ja) * | 1977-04-30 | 1984-04-14 | シャープ株式会社 | Cmos・スタチツク・ランダム・アクセス・メモリ |
US4620297A (en) * | 1984-08-31 | 1986-10-28 | Texas Instruments Incorporated | Schmitt trigger based memory cell with assisted turn on |
US4763026A (en) | 1987-04-09 | 1988-08-09 | National Semiconductor Corporation | Sense amplifier for single-ended data sensing |
US4802129A (en) * | 1987-12-03 | 1989-01-31 | Motorola, Inc. | RAM with dual precharge circuit and write recovery circuitry |
US5007022A (en) * | 1987-12-21 | 1991-04-09 | Texas Instruments Incorporated | Two-port two-transistor DRAM |
KR920004385B1 (ko) * | 1989-11-18 | 1992-06-04 | 삼성전자 주식회사 | 파워 전원공급시 체인 프리챠아지 회로 |
JPH04219696A (ja) * | 1990-12-18 | 1992-08-10 | Sony Corp | スタティック型半導体メモリ |
KR100304813B1 (ko) * | 1992-12-28 | 2001-11-22 | 사와무라 시코 | 부성저항회로와이를사용한슈미트트리거회로 |
US5390145A (en) * | 1993-04-15 | 1995-02-14 | Fujitsu Limited | Resonance tunnel diode memory |
US5391950A (en) * | 1993-06-24 | 1995-02-21 | Unisys Corporation | Circuit to eliminate signal chatter in the output of a fiber-optic receiver |
EP0735540B1 (en) | 1995-03-31 | 2002-06-19 | Infineon Technologies AG | Low power sense amplifier for gain memory cells |
US5640342A (en) * | 1995-11-20 | 1997-06-17 | Micron Technology, Inc. | Structure for cross coupled thin film transistors and static random access memory cell |
JP3102398B2 (ja) * | 1997-12-17 | 2000-10-23 | 日本電気株式会社 | タイミング信号生成回路 |
US6229161B1 (en) * | 1998-06-05 | 2001-05-08 | Stanford University | Semiconductor capacitively-coupled NDR device and its applications in high-density high-speed memories and in power switches |
JP3326560B2 (ja) * | 2000-03-21 | 2002-09-24 | 日本テキサス・インスツルメンツ株式会社 | 半導体メモリ装置 |
US6487139B1 (en) * | 2001-09-28 | 2002-11-26 | Jagdish Pathak | Memory row line driver circuit |
US6853579B1 (en) * | 2003-09-09 | 2005-02-08 | Taiwan Semiconductor Manufacturing Co., Ltd. | Non-refresh four-transistor memory cell |
US7054191B1 (en) * | 2004-06-03 | 2006-05-30 | T-Ram, Inc. | Method and system for writing data to memory cells |
JP4716736B2 (ja) * | 2005-01-04 | 2011-07-06 | インターナショナル・ビジネス・マシーンズ・コーポレーション | ゲート制御ダイオードを使用するメモリ・セルおよびこれの使用方法、半導体構造 |
US7136296B2 (en) * | 2005-02-28 | 2006-11-14 | International Business Machines Corporation | Static random access memory utilizing gated diode technology |
EP1750273B1 (en) * | 2005-08-05 | 2011-12-07 | Infineon Technologies AG | Memory cell with increased access reliability |
US7209384B1 (en) * | 2005-12-08 | 2007-04-24 | Juhan Kim | Planar capacitor memory cell and its applications |
JP4894306B2 (ja) * | 2006-03-09 | 2012-03-14 | 富士通セミコンダクター株式会社 | 半導体メモリ、メモリシステムおよび半導体メモリの動作方法 |
US8648403B2 (en) * | 2006-04-21 | 2014-02-11 | International Business Machines Corporation | Dynamic memory cell structures |
EP2287909A2 (en) * | 2007-01-24 | 2011-02-23 | Keystone Semiconductor, Inc. | Depletion-mode MOSFET circuits and applications |
US7583546B2 (en) * | 2007-06-08 | 2009-09-01 | Qimonda Ag | Apparatus and method of operating an integrated circuit |
KR20090070555A (ko) * | 2007-12-27 | 2009-07-01 | 삼성전자주식회사 | 데이터 판독 방법, 판독 장치 및 기록 매체 |
US8773933B2 (en) * | 2012-03-16 | 2014-07-08 | Micron Technology, Inc. | Techniques for accessing memory cells |
JP2010273322A (ja) * | 2009-04-23 | 2010-12-02 | Nec Engineering Ltd | 多数決回路付きフリップフロップ回路 |
JP5430484B2 (ja) * | 2010-04-15 | 2014-02-26 | ルネサスエレクトロニクス株式会社 | 半導体記憶装置、及びその制御方法 |
TWI455129B (zh) * | 2010-07-16 | 2014-10-01 | Univ Nat Chiao Tung | 以史密特觸發器為基礎的鰭狀場效電晶體靜態隨機存取記憶體 |
CN102169718B (zh) * | 2011-01-28 | 2012-11-21 | 中国航天科技集团公司第九研究院第七七一研究所 | 一种抗单粒子翻转加固的静态存储单元 |
US9013949B2 (en) * | 2011-12-19 | 2015-04-21 | Advanced Micro Devices, Inc. | Memory access control system and method |
US9093175B2 (en) | 2013-03-27 | 2015-07-28 | International Business Machines Corporation | Signal margin centering for single-ended eDRAM sense amplifier |
TW201519576A (zh) * | 2013-11-08 | 2015-05-16 | Univ Nat Cheng Kung | 數位邏輯電路及數位邏輯元件 |
CN108806742B (zh) * | 2017-05-04 | 2022-01-04 | 汤朝景 | 随机存取存储器并且具有与其相关的电路、方法以及设备 |
-
2017
- 2017-08-28 CN CN201710749246.2A patent/CN108806742B/zh active Active
- 2017-09-04 US US15/694,859 patent/US10482951B2/en active Active
- 2017-12-13 TW TW106143695A patent/TWI688950B/zh active
-
2018
- 2018-02-20 JP JP2018027461A patent/JP6697015B2/ja active Active
- 2018-02-28 KR KR1020180024796A patent/KR102171121B1/ko active IP Right Grant
- 2018-03-28 EP EP18164593.8A patent/EP3399524A3/en not_active Withdrawn
- 2018-03-28 EP EP19182004.2A patent/EP3567591B1/en active Active
-
2019
- 2019-08-06 US US16/533,755 patent/US10699777B2/en active Active
- 2019-08-11 US US16/537,615 patent/US10854281B2/en active Active
-
2020
- 2020-04-21 JP JP2020075496A patent/JP6938708B2/ja active Active
- 2020-05-28 KR KR1020200064125A patent/KR102304755B1/ko active IP Right Grant
Also Published As
Publication number | Publication date |
---|---|
KR102171121B1 (ko) | 2020-10-29 |
JP6938708B2 (ja) | 2021-09-22 |
EP3567591A1 (en) | 2019-11-13 |
KR102304755B1 (ko) | 2021-09-24 |
CN108806742A (zh) | 2018-11-13 |
EP3567591B1 (en) | 2022-02-09 |
KR20200063124A (ko) | 2020-06-04 |
US20190362778A1 (en) | 2019-11-28 |
KR20190058238A (ko) | 2019-05-29 |
EP3399524A3 (en) | 2019-02-06 |
TW201843679A (zh) | 2018-12-16 |
US10854281B2 (en) | 2020-12-01 |
US20180114567A1 (en) | 2018-04-26 |
US20190362779A1 (en) | 2019-11-28 |
TWI688950B (zh) | 2020-03-21 |
EP3399524A2 (en) | 2018-11-07 |
JP2018190480A (ja) | 2018-11-29 |
JP6697015B2 (ja) | 2020-05-20 |
US10699777B2 (en) | 2020-06-30 |
US10482951B2 (en) | 2019-11-19 |
CN108806742B (zh) | 2022-01-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6697015B2 (ja) | 1t1d dramセル並びにdramのためのアクセス方法及び関連する装置 | |
CN204791989U (zh) | 耐高电压的字线驱动器和包含该字线驱动器的存储器及其系统 | |
US9881666B2 (en) | Overvoltage protection for a fine grained negative wordline scheme | |
TW201703040A (zh) | 多埠sram模組及其控制方法 | |
US9083342B2 (en) | Circuit and method for power management | |
Wang et al. | Charge recycling 8T SRAM design for low voltage robust operation | |
US9552871B1 (en) | Low power high performance electrical circuits | |
US9449661B2 (en) | Memory device | |
US9019788B2 (en) | Techniques for accessing memory cells | |
TWI523013B (zh) | 於交叉點陣列中透過耦合電容器之地磚層級突返檢測技術 | |
CN109961810B (zh) | Rom存储阵列的字线驱动电路及rom存储器 | |
US20180212516A1 (en) | Charge pumps and methods of operating charge pumps | |
TWI538407B (zh) | 脈波寬度調節裝置 | |
TWI685842B (zh) | 3t1d sram細胞以及用於靜態隨機存取記憶體的存取方法及相關的裝置 | |
TWI684178B (zh) | 1t1d dram細胞以及用於動態隨機存取記憶體的存取方法及相關的裝置 | |
CN106898375B (zh) | 一种片上系统以及用于防止片上系统中的闭锁的方法 | |
JP2008226384A (ja) | 半導体記憶装置及びその試験方法 | |
KR100675899B1 (ko) | 내부전압 발생회로 및 내부전압 공급장치 | |
CN104637527A (zh) | Sram存储单元阵列、sram存储器及其控制方法 | |
KR100883138B1 (ko) | 입력블록을 구비하는 반도체메모리소자 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20200421 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20210518 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20210625 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20210817 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20210901 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6938708 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |