JP2020088655A - 撮像素子およびその制御方法、及び撮像装置 - Google Patents
撮像素子およびその制御方法、及び撮像装置 Download PDFInfo
- Publication number
- JP2020088655A JP2020088655A JP2018221680A JP2018221680A JP2020088655A JP 2020088655 A JP2020088655 A JP 2020088655A JP 2018221680 A JP2018221680 A JP 2018221680A JP 2018221680 A JP2018221680 A JP 2018221680A JP 2020088655 A JP2020088655 A JP 2020088655A
- Authority
- JP
- Japan
- Prior art keywords
- pixel
- unit
- signal
- conversion
- pixels
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/76—Addressed sensors, e.g. MOS or CMOS sensors
- H04N25/77—Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
- H04N25/772—Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components comprising A/D, V/T, V/F, I/T or I/F converters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/1205—Multiplexed conversion systems
- H03M1/123—Simultaneous, i.e. using one converter per channel but with common control or reference circuits for multiple converters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/50—Analogue/digital converters with intermediate conversion to time interval
- H03M1/56—Input signal compared with linear ramp
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/40—Extracting pixel data from image sensors by controlling scanning circuits, e.g. by modifying the number of pixels sampled or to be sampled
- H04N25/46—Extracting pixel data from image sensors by controlling scanning circuits, e.g. by modifying the number of pixels sampled or to be sampled by combining or binning pixels
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/703—SSIS architectures incorporating pixels for producing signals other than image signals
- H04N25/704—Pixels specially adapted for focusing, e.g. phase difference pixel sets
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/71—Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
- H04N25/745—Circuitry for generating timing or clock signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/71—Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
- H04N25/75—Circuitry for providing, modifying or processing image signals from the pixel array
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/79—Arrangements of circuitry being divided between different or multiple substrates, chips or circuit boards, e.g. stacked image sensors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/50—Analogue/digital converters with intermediate conversion to time interval
Abstract
Description
はじめに、本実施形態における撮像装置の構成について説明する。図1は、後述する本発明の実施形態における撮像装置の全体構成を示すブロック図である。図1において、撮影レンズ102は、レンズ駆動部103によって駆動され、ズーム制御、フォーカス制御、絞り制御などが行われて、被写体の光学像を撮像素子100に結像させる。撮像素子100は、複数の画素により構成され、撮影レンズ102により結像された被写体の光学像を画像信号に変換して取り込む。
次に、本発明の第1の実施形態について説明する。図3は、本第1の実施形態における撮像素子100の単位画素の構成を表す模式図であり、図2に示す多数の単位画素のうち、任意の2つの単位画素300、301の構成を示している。
OUTPUT=α×INPUT+β …(1)
ここで、INPUTは入力された画素信号、OUTPUTは補正後の画素信号である。また、α、βはそれぞれ補正データ選択部1004から供給されたA+B用補正データ、A用補正データ、B用補正データに含まれる、ゲイン補正データ、オフセット補正データである。
上述した第1の実施形態では、第2の読み出しモード時に奇数行の単位画素のみA信号、B信号を出力したが、偶数行と奇数行でAD変換のタイミングをずらすことで、すべての単位画素からA信号及びB信号を出力することができる。この駆動モードを第3の読み出しモードとし、以下に説明する。なお、以下の説明では、適宜単位画素を簡易的に「画素」と呼ぶ。
次に、本発明の第2の実施形態について説明する。第2の実施形態の撮像装置は、各単位画素が1つのフォトダイオード(PD)と1つのAD変換部で構成される。また、第2の実施形態では、第1の読み出しモードとして、単位画素毎に各画素が備えるフォトダイオード(PD)からの画素信号を出力する読み出し動作を行う。
次に、本発明の第3の実施形態について説明する。第3の実施形態の撮像装置は、第2の実施形態と同様に、各単位画素が1つのフォトダイオード(PD)と1つのAD変換部で構成される。また、第2の実施形態と同様に、第1の読み出しモードとして、単位画素毎に各画素が備えるフォトダイオード(PD)からの画素信号を出力する読み出し動作を行う。
次に、本発明の第4の実施形他について説明する。上述した第1〜第3の実施形態では、差動入力切替部307を用いて、差動入力部304に入力される画素信号を切り替えたが、第4の実施形態では、別の構成を有する切り替え部を用いる場合について説明する。なお、単位画素の概略構成は、図3に示すものと同様であるため、ここでは説明を省略する。
Claims (13)
- 入射光を光電変換して得られた電気信号を出力する受光部と、電気信号をAD変換するAD変換部と、をそれぞれ有する複数の画素であって、予め決められた複数の画素ごとに、当該予め決められた複数の画素のうち第1の画素の受光部から出力される信号を、他の画素のAD変換部を用いてAD変換を行えるように構成された複数の画素と、
前記予め決められた複数の画素ごとに、前記第1の画素の受光部から出力された電気信号をAD変換する画素を選択する選択手段と、を有し、
前記予め決められた複数の画素のAD変換部は、並行にAD変換を行うことを特徴とする撮像素子。 - 前記第1の画素の受光部は、入射光を光電変換する2つの光電変換部を含み、
前記選択手段は、
第1のモードにおいて、前記各画素ごとに、前記受光部から出力された電気信号を前記AD変換部によりAD変換するように制御することで、前記第1の画素の2つの光電変換部から得られた電気信号をAD変換するAD変換部として、前記第1の画素のAD変換部を選択すると共に、
第2のモードにおいて、前記2つの光電変換部の一方から得られた電気信号をAD変換するAD変換部として、前記第1の画素のAD変換部を選択し、前記2つの光電変換部の他方から得られた電気信号をAD変換するAD変換部として、前記第1の画素と異なる第2の画素のAD変換部を選択し、
前記第2のモードにおいて、前記第2の画素の前記受光部から出力された電気信号を前記AD変換部に入力しないように制御する制御手段を更に有する
ことを特徴とする請求項1に記載の撮像素子。 - 前記第1のモードでは、前記2つの光電変換部から得られた電気信号を混合した信号を、前記AD変換部によりAD変換することを特徴とする請求項2に記載の撮像素子。
- 前記選択手段は、
第1のモードにおいて、前記各画素ごとに、前記受光部から出力された電気信号を前記AD変換部によりAD変換するように制御することで、前記第1の画素から得られた電気信号をAD変換するAD変換部として、前記第1の画素のAD変換部を選択すると共に、
第2のモードにおいて、前記第1の画素の前記AD変換部および前記第1の画素と異なる第2の画素の前記AD変換部を選択し、
前記第2のモードにおいて、前記第2の画素の前記受光部から出力された電気信号を前記AD変換部に入力しないように制御する制御手段を更に有する
ことを特徴とする請求項1に記載の撮像素子。 - 前記各画素のAD変換部から出力されたデジタル信号に対して処理を行う処理手段を更に有し、
前記処理手段は、前記第2のモードにおいて、前記第1の画素および前記第2の画素のAD変換部から出力されたデジタル信号を平均する処理を行うことを特徴とする請求項4に記載の撮像素子。 - 前記AD変換部に異なる複数の参照信号を供給する供給手段と、
前記複数の参照信号のいずれかを選択して、前記AD変換部に入力する切り替え手段と、を更に有し、
前記切り替え手段は、
前記第1のモードにおいて、1つの参照信号を選択して、前記各画素のAD変換部に入力し、
前記第2のモードにおいて、前記第1の画素のAD変換部に入力する参照信号として、前記複数の参照信号のうち、第1の参照信号を選択して入力し、前記第2の画素のAD変換部に入力する参照信号として、前記複数の参照信号のうち、前記第1の参照信号と異なる第2の参照信号を選択して入力する
ことを特徴とする請求項4に記載の撮像素子。 - 前記各画素のAD変換部から出力されたデジタル信号に対して処理を行う処理手段を更に有し、
前記処理手段は、前記第2のモードにおいて、前記第1の画素および前記第2の画素のAD変換部から出力されたデジタル信号を用いて、ダイナミックレンジ拡大処理を行うことを特徴とする請求項6に記載の撮像素子。 - 請求項1乃至7のいずれか1項に記載の撮像素子と、
前記撮像素子から得られた画像信号を処理する処理手段と
を有することを特徴とする撮像装置。 - 請求項2または3に記載の撮像素子と、
前記各画素のAD変換部から出力されたデジタル信号に対して処理を行う処理手段と
を有し、
前記処理手段は、前記第2のモードにおいて、前記第1の画素および前記第2の画素のAD変換部から出力されたデジタル信号に基づいて焦点状態を検出することを特徴とする撮像装置。 - 請求項4に記載の撮像素子と、
前記各画素のAD変換部から出力されたデジタル信号に対して処理を行う処理手段と
を有し、
前記処理手段は、前記第2のモードにおいて、前記第1の画素および前記第2の画素のAD変換部から出力されたデジタル信号を平均する処理を行うことを特徴とする撮像装置。 - 請求項6に記載の撮像素子と、
前記各画素のAD変換部から出力されたデジタル信号に対して処理を行う処理手段と
を有し、
前記処理手段は、前記第2のモードにおいて、前記第1の画素および前記第2の画素のAD変換部から出力されたデジタル信号を用いて、ダイナミックレンジ拡大処理を行うことを特徴とする撮像装置。 - 入射光を光電変換して得られた電気信号を出力する受光部と、電気信号をAD変換するAD変換部と、をそれぞれ有する複数の画素であって、予め決められた複数の画素ごとに、当該予め決められた複数の画素のうち第1の画素の受光部から出力される信号を、他の画素のAD変換部を用いてAD変換を行えるように構成された複数の画素と、前記予め決められた複数の画素ごとに、前記第1の画素の受光部から出力された電気信号をAD変換する画素を選択する選択手段と、を有する撮像素子の制御方法であって、
前記選択手段が、第1のモードにおいて、前記各画素ごとに、前記受光部から出力された電気信号を前記AD変換部によりAD変換するように制御することで、前記第1の画素の2つの光電変換部から得られた電気信号をAD変換するAD変換部として、前記第1の画素のAD変換部を選択する工程と、
前記選択手段が、第2のモードにおいて、前記2つの光電変換部の一方から得られた電気信号をAD変換するAD変換部として、前記第1の画素のAD変換部を選択し、前記2つの光電変換部の他方から得られた電気信号をAD変換するAD変換部として、前記第1の画素と異なる第2の画素のAD変換部を選択する工程と、
制御手段が、前記第2のモードにおいて、前記第2の画素の前記受光部から出力された電気信号を前記AD変換部に入力しないように制御する工程と、
前記制御手段が、前記予め決められた複数の画素のAD変換部が、並行にAD変換を行うように制御する工程と
を有することを特徴とする制御方法。 - 入射光を光電変換して得られた電気信号を出力する受光部と、電気信号をAD変換するAD変換部と、をそれぞれ有する複数の画素であって、予め決められた複数の画素ごとに、当該予め決められた複数の画素のうち第1の画素の受光部から出力される信号を、他の画素のAD変換部を用いてAD変換を行えるように構成された複数の画素と、前記予め決められた複数の画素ごとに、前記第1の画素の受光部から出力された電気信号をAD変換する画素を選択する選択手段と、を有する撮像素子の制御方法であって、
前記選択手段が、第1のモードにおいて、前記各画素ごとに、前記受光部から出力された電気信号を前記AD変換部によりAD変換するように制御することで、前記第1の画素から得られた電気信号をAD変換するAD変換部として、前記第1の画素のAD変換部を選択する工程と、
前記選択手段が、第2のモードにおいて、前記第1の画素の前記AD変換部および前記第1の画素と異なる第2の画素の前記AD変換部を選択する工程と、
制御手段が、前記第2のモードにおいて、前記第2の画素の前記受光部から出力された電気信号を前記AD変換部に入力しないように制御する工程と、
前記制御手段が、前記予め決められた複数の画素のAD変換部が、並行にAD変換を行うように制御する工程と
を有することを特徴とする制御方法。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018221680A JP7280691B2 (ja) | 2018-11-27 | 2018-11-27 | 撮像素子およびその制御方法、及び撮像装置 |
US16/691,229 US11184569B2 (en) | 2018-11-27 | 2019-11-21 | Image sensor and image capturing apparatus |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018221680A JP7280691B2 (ja) | 2018-11-27 | 2018-11-27 | 撮像素子およびその制御方法、及び撮像装置 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2020088655A true JP2020088655A (ja) | 2020-06-04 |
JP2020088655A5 JP2020088655A5 (ja) | 2022-01-06 |
JP7280691B2 JP7280691B2 (ja) | 2023-05-24 |
Family
ID=70771004
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2018221680A Active JP7280691B2 (ja) | 2018-11-27 | 2018-11-27 | 撮像素子およびその制御方法、及び撮像装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US11184569B2 (ja) |
JP (1) | JP7280691B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11290671B2 (en) * | 2020-09-01 | 2022-03-29 | Pixart Imaging Inc. | Pixel circuit outputting pulse width signals and performing analog operation |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2013055589A (ja) * | 2011-09-06 | 2013-03-21 | Sony Corp | 撮像素子、制御方法、並びに、撮像装置 |
JP2016158148A (ja) * | 2015-02-25 | 2016-09-01 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
Family Cites Families (24)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5461425A (en) * | 1994-02-15 | 1995-10-24 | Stanford University | CMOS image sensor with pixel level A/D conversion |
US6377303B2 (en) * | 1997-11-26 | 2002-04-23 | Intel Corporation | Strobe compatible digital image sensor with low device count per pixel analog-to-digital conversion |
JP3774597B2 (ja) | 1999-09-13 | 2006-05-17 | キヤノン株式会社 | 撮像装置 |
JP3549841B2 (ja) * | 2001-01-30 | 2004-08-04 | 日本電信電話株式会社 | データ変換・出力装置 |
US6927796B2 (en) * | 2001-09-24 | 2005-08-09 | The Board Of Trustees Of The Leland Stanford Junior University | CMOS image sensor system with self-reset digital pixel architecture for improving SNR and dynamic range |
US8537241B2 (en) * | 2009-05-28 | 2013-09-17 | Pixim, Inc. | Image sensor with sensitivity control and sensitivity based wide dynamic range |
JP6108936B2 (ja) * | 2013-04-24 | 2017-04-05 | キヤノン株式会社 | 撮像装置、撮像システム、撮像装置の駆動方法 |
WO2015016991A1 (en) * | 2013-07-31 | 2015-02-05 | Massachusetts Institute Of Technology | Methods and apparatus for true high dynamic range imaging |
JP6176062B2 (ja) * | 2013-11-06 | 2017-08-09 | ソニー株式会社 | 固体撮像装置およびその駆動方法、並びに電子機器 |
JP6239975B2 (ja) * | 2013-12-27 | 2017-11-29 | キヤノン株式会社 | 固体撮像装置及びそれを用いた撮像システム |
CN107409187B (zh) | 2015-02-23 | 2021-12-14 | 索尼公司 | 比较器、ad转换器、固态成像装置、电子装置、比较器控制方法、数据写入电路、数据读取电路以及数据传送电路 |
EP3101812B1 (en) * | 2015-06-05 | 2022-10-26 | Cmosis Bvba | In-pixel differential transconductance amplifier for adc and image sensor architecture |
US10594970B2 (en) * | 2015-06-15 | 2020-03-17 | Sony Corporation | Image sensor and electronic device |
WO2016203525A1 (ja) * | 2015-06-15 | 2016-12-22 | オリンパス株式会社 | 半導体装置 |
US9743024B2 (en) * | 2015-07-01 | 2017-08-22 | Massachusetts Institute Of Technology | Method and apparatus for on-chip per-pixel pseudo-random time coded exposure |
TWI704811B (zh) * | 2015-07-27 | 2020-09-11 | 日商新力股份有限公司 | 固體攝像裝置及其控制方法、以及電子機器 |
JP6774224B2 (ja) * | 2016-05-26 | 2020-10-21 | キヤノン株式会社 | 固体撮像装置及び撮像システム |
CN111247793B (zh) * | 2017-10-23 | 2022-12-16 | 索尼半导体解决方案公司 | 摄像装置和电子设备 |
JP2019149713A (ja) * | 2018-02-27 | 2019-09-05 | ソニーセミコンダクタソリューションズ株式会社 | センサ素子および電子機器 |
JP7169751B2 (ja) * | 2018-03-15 | 2022-11-11 | キヤノン株式会社 | 撮像素子およびそれを有する電子機器 |
JP7227777B2 (ja) * | 2019-02-04 | 2023-02-22 | キヤノン株式会社 | 撮像装置 |
KR20200098802A (ko) * | 2019-02-12 | 2020-08-21 | 삼성전자주식회사 | 디지털 픽셀을 포함하는 이미지 센서 |
KR20200143141A (ko) * | 2019-06-14 | 2020-12-23 | 삼성전자주식회사 | Cis, 및 그 cis에서 픽셀별 ae 방법 |
KR20210035950A (ko) * | 2019-09-24 | 2021-04-02 | 삼성전자주식회사 | 이미지 센서 장치 |
-
2018
- 2018-11-27 JP JP2018221680A patent/JP7280691B2/ja active Active
-
2019
- 2019-11-21 US US16/691,229 patent/US11184569B2/en active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2013055589A (ja) * | 2011-09-06 | 2013-03-21 | Sony Corp | 撮像素子、制御方法、並びに、撮像装置 |
JP2016158148A (ja) * | 2015-02-25 | 2016-09-01 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
Also Published As
Publication number | Publication date |
---|---|
JP7280691B2 (ja) | 2023-05-24 |
US11184569B2 (en) | 2021-11-23 |
US20200169684A1 (en) | 2020-05-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4442515B2 (ja) | 固体撮像装置、固体撮像装置におけるアナログ−デジタル変換方法および撮像装置 | |
US8259196B2 (en) | Comparator, method of calibrating comparator, solid-state imaging device, and camera system | |
JP6735582B2 (ja) | 撮像素子およびその駆動方法、および撮像装置 | |
US8466995B2 (en) | Solid-state imaging device and camera system | |
KR101570770B1 (ko) | 고체 촬상 소자, 비교기 및 카메라 시스템 | |
KR101450904B1 (ko) | A/d 변환 회로, a/d 변환 회로의 제어 방법, 고체 촬상장치 및 촬상 장치 | |
JP4720310B2 (ja) | 固体撮像装置、固体撮像装置におけるad変換方法および撮像装置 | |
JP4289244B2 (ja) | 画像処理方法並びに物理量分布検知の半導体装置および電子機器 | |
JP4846076B1 (ja) | 増幅型固体撮像装置 | |
JP5734121B2 (ja) | 固体撮像装置 | |
US9124834B2 (en) | Solid-state image sensing device having signal holding circuits for holding image digital signals converted by analog-digital converters | |
KR20100040251A (ko) | 고체 촬상 센서 및 카메라 시스템 | |
KR20110135903A (ko) | 카운터 회로, ad 변환 방법, ad 변환 장치, 물리량 분포 검지용 반도체 장치 및 전자 기기 | |
JP2010258737A (ja) | Da変換装置、固体撮像素子、およびカメラシステム | |
JP2012147339A (ja) | 固体撮像装置、固体撮像装置を備えたカメラ及び固体撮像装置の駆動方法 | |
JP2023156418A (ja) | 撮像素子 | |
JP7280691B2 (ja) | 撮像素子およびその制御方法、及び撮像装置 | |
JP6362328B2 (ja) | 固体撮像装置及びその駆動方法 | |
JP2014033363A (ja) | 撮像装置 | |
JP2009021889A (ja) | 固体撮像装置及びその駆動方法 | |
JP2016021749A (ja) | 撮像素子 | |
JP2020088655A5 (ja) | ||
JP5939923B2 (ja) | 固体撮像装置 | |
JP2013009051A (ja) | 固体撮像装置およびその駆動方法 | |
JP5786762B2 (ja) | A/d変換回路、及び固体撮像装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
RD01 | Notification of change of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7421 Effective date: 20210103 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20210113 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20211116 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20211116 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20221031 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20221118 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20221221 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20230414 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20230512 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 7280691 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |