JP2020052410A - 半導体装置の作製方法 - Google Patents

半導体装置の作製方法 Download PDF

Info

Publication number
JP2020052410A
JP2020052410A JP2019215223A JP2019215223A JP2020052410A JP 2020052410 A JP2020052410 A JP 2020052410A JP 2019215223 A JP2019215223 A JP 2019215223A JP 2019215223 A JP2019215223 A JP 2019215223A JP 2020052410 A JP2020052410 A JP 2020052410A
Authority
JP
Japan
Prior art keywords
film
oxide semiconductor
insulating film
transistor
oxide
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2019215223A
Other languages
English (en)
Inventor
山崎 舜平
Shunpei Yamazaki
舜平 山崎
三宅 博之
Hiroyuki Miyake
博之 三宅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Publication of JP2020052410A publication Critical patent/JP2020052410A/ja
Priority to JP2022062391A priority Critical patent/JP2022104981A/ja
Priority to JP2023113661A priority patent/JP2023159059A/ja
Withdrawn legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1248Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or shape of the interlayer dielectric specially adapted to the circuit arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1255Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs integrated with passive devices, e.g. auxiliary capacitors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1216Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being capacitors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/123Connection of the pixel electrodes to the thin film transistors [TFT]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/124Insulating layers formed between TFT elements and OLED elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/24Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only semiconductor materials not provided for in groups H01L29/16, H01L29/18, H01L29/20, H01L29/22
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Geometry (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Thin Film Transistor (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Liquid Crystal (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

【課題】開口率が高く、且つ容量値を増大させることが可能な容量素子を有する表示装置を提供する。【解決手段】容量素子を構成する一対の電極を、透光性を有する導電膜で構成する。容量素子の電極は、一方の電極として金属酸化物膜、他方の電極として透光性を有する導電膜で構成する。該構成とすることで、容量素子上に有機絶縁膜を設け、該有機絶縁膜上に発光素子を構成する画素電極を形成した際に、射出される光を容量素子側に射出する構成とすることができる。そのため、容量素子が光を透過し、且つ発光素子と重畳して設けることができるため、開口率を向上させ、且つ容量値を増大させることができる。【選択図】図1

Description

本発明は、物、方法、または、製造方法に関する。または、本発明は、プロセス、マシン
、マニュファクチャ、または、組成物(コンポジション・オブ・マター)に関する。特に
、本発明は、例えば、半導体装置、表示装置、発光装置、蓄電装置、記憶装置、それらの
駆動方法、または、それらの製造方法に関する。特に、本発明は、酸化物半導体を有する
半導体装置、表示装置、及びその駆動方法に関する。
液晶表示装置や発光表示装置に代表されるフラットパネルディスプレイの多くに用いられ
ているトランジスタは、ガラス基板上に形成されたアモルファスシリコン、単結晶シリコ
ンまたは多結晶シリコンなどのシリコン半導体によって構成されている。また、該シリコ
ン半導体を用いたトランジスタは、集積回路(IC)などにも利用されている。
近年、シリコン半導体に代わって、半導体特性を示す金属酸化物をトランジスタに用いる
技術が注目されている。なお、本明細書中では、半導体特性を示す金属酸化物を酸化物半
導体とよぶことにする。
例えば、酸化物半導体として、酸化亜鉛、またはIn−Ga−Zn系酸化物を用いたトラ
ンジスタを作製し、該トランジスタを表示装置の画素のスイッチング素子などに用いる技
術が開示されている(特許文献1及び特許文献2参照)。
特開2007−123861号公報 特開2007−96055号公報
表示装置の品質を向上するには、表示そのものの品質(表示品質)の向上、及び消費電力
の低減を図ることが有効である。
酸化物半導体膜を有するトランジスタにおいて、経時変化やストレス試験により、トラン
ジスタの電気特性、代表的にはしきい値電圧が変動するという問題がある。また、トラン
ジスタがノーマリーオン特性を有すると、動作時に動作不良が発生し、例えば、非動作時
の消費電力の増大、または表示装置においてはコントラストの低下等の、様々な問題が生
じるため、表示品質の向上が達成できない。
また消費電力を低減するためには、開口率の向上を図ることが有効である。そのためには
素子の微細化を図り、開口部の面積を大きくすることが有効である。しかしながら、容量
素子の容量値を小さくするほど、電荷の保持が十分図れず、表示品質が低下する。そのた
め容量値を小さくして開口率の向上を図るには限界がある。
そこで、本発明の一態様は、表示品質の優れた表示装置を提供する。または、本発明の一
態様は、開口率が高く、且つ容量値を増大させることが可能な容量素子を有する表示装置
を提供する。または、本発明の一態様は、消費電力が低減された表示装置を提供する。ま
たは、本発明の一態様は、電気特性の優れたトランジスタを有する表示装置を提供する。
または、本発明の一態様は、新規な表示装置を提供する。または、本発明の一態様は、少
ない工程数で、高開口率であり、広い視野角が得られる表示装置の作製方法を提供する。
または、本発明の一態様は、新規な表示装置の作製方法を提供する。
なお、これらの課題の記載は、他の課題の存在を妨げるものではない。なお、本発明の一
態様は、これらの課題の全てを解決する必要はないものとする。なお、これら以外の課題
は、明細書、図面、請求項などの記載から、自ずと明らかとなるものであり、明細書、図
面、請求項などの記載から、これら以外の課題を抽出することが可能である。
本発明の一態様は、酸化物半導体膜を有するトランジスタと、第1の電極及び第2の電極
を有する容量素子と、トランジスタ上に設けられた無機絶縁膜、該無機絶縁膜上に接して
設けられた有機絶縁膜上に形成された発光素子と、を有し、第1の電極は、無機絶縁膜に
接して設けられた金属酸化物膜であり、第2の電極は、無機絶縁膜上に設けられた、透光
性を有する第1の導電膜であり、発光素子が有する画素電極は、透光性を有する第2の導
電膜であり、且つ無機絶縁膜及び有機絶縁膜に設けられた開口部においてトランジスタと
電気的に接続されている表示装置である。
本発明の一態様により、表示品質の優れた表示装置を提供することができる。または、本
発明の一態様により、開口率が高く、且つ容量値を増大させることが可能な容量素子を有
する表示装置を提供することができる。または、本発明の一態様により、消費電力が低減
された表示装置を提供することができる。本発明の一態様により、電気特性の優れたトラ
ンジスタを有する表示装置を提供することができる。または、本発明の一態様により、少
ない工程数で、高開口率であり、広い視野角が得られる表示装置を作製することができる
。または、本発明の一態様により、新規な表示装置を提供することができる。
なお、これらの効果の記載は、他の効果の存在を妨げるものではない。なお、本発明の一
態様は、必ずしも、これらの効果の全てを有する必要はない。なお、これら以外の効果は
、明細書、図面、請求項などの記載から、自ずと明らかとなるものであり、明細書、図面
、請求項などの記載から、これら以外の効果を抽出することが可能である。
半導体装置の一形態を説明する断面図である。 半導体装置の一形態を説明するブロック図及び回路図である。 半導体装置の一形態を説明する上面図である。 半導体装置の一形態を説明する回路図及びタイミングチャート図である。 半導体装置の一形態を説明する断面図である。 半導体装置の一形態を説明する断面図である。 半導体装置の作製方法の一形態を説明する断面図である。 半導体装置の作製方法の一形態を説明する断面図である。 半導体装置の作製方法の一形態を説明する断面図である。 半導体装置の作製方法の一形態を説明する断面図である。 半導体装置の作製方法の一形態を説明する断面図である。 半導体装置の作製方法の一形態を説明する断面図である。 半導体装置の一形態を説明する断面図である。 半導体装置の一形態を説明する断面図である。 半導体装置の一形態を説明する断面図である。 半導体装置の一形態を説明する断面図である。 半導体装置の一形態を説明する断面図である。 半導体装置の一形態を説明する断面図である。 半導体装置の一形態を説明する断面図である。 酸化物半導体の断面TEM像および局所的なフーリエ変換像。 酸化物半導体膜のナノビーム電子回折パターンを示す図、および透過電子回折測定装置の一例を示す図。 透過電子回折測定による構造解析の一例を示す図、および平面TEM像。 表示装置の駆動方法の一例を示す概念図である。 画素の構成例を示すブロック図である。 表示モジュールを説明する図である。 実施の形態に係る、電子機器の外観図を説明する図である。 実施の形態に係る、電子機器の外観図を説明する図である。 半導体装置の一形態を説明する断面図である。 半導体装置の一形態を説明する断面図である。 半導体装置の一形態を説明する断面図である。 半導体装置の一形態を説明する断面図である。 半導体装置の一形態を説明する断面図である。 半導体装置の一形態を説明する断面図である。 半導体装置の一形態を説明する断面図である。 半導体装置の一形態を説明する断面図である。 半導体装置の一形態を説明する断面図である。 半導体装置の一形態を説明する断面図である。 半導体装置の一形態を説明する断面図である。 半導体装置の一形態を説明する断面図である。 半導体装置の一形態を説明する断面図である。 半導体装置の一形態を説明する断面図である。 半導体装置の一形態を説明する断面図である。 半導体装置の一形態を説明する断面図である。 半導体装置の一形態を説明する断面図である。 抵抗率の温度依存性を説明する図である。 CAAC−OSの成膜モデルを説明する模式図、ペレットおよびCAAC−OSの断面図。 nc−OSの成膜モデルを説明する模式図、およびペレットを示す図。 ペレットを説明する図。 被形成面においてペレットに加わる力を説明する図。 被形成面におけるペレットの動きを説明する図。 InGaZnOの結晶を説明する図。 原子が衝突する前のInGaZnOの構造などを説明する図。 原子が衝突した後のInGaZnOの構造などを説明する図。 原子が衝突した後の原子の軌跡を説明する図。 CAAC−OSおよびターゲットの断面HAADF−STEM像。
以下、実施の形態について図面を参照しながら説明する。但し、実施の形態は多くの異な
る態様で実施することが可能であり、趣旨及びその範囲から逸脱することなくその形態及
び詳細を様々に変更し得ることは当業者であれば容易に理解される。従って、本発明は、
以下の実施の形態の記載内容に限定して解釈されるものではない。なお、以下に説明する
発明の構成において、同じ物を指し示す符号は異なる図面間において共通とする。
また、図面において、大きさ、層の厚さ、又は領域は、明瞭化のために誇張されている場
合がある。よって、必ずしもそのスケールに限定されない。なお図面は、理想的な例を模
式的に示したものであり、図面に示す形状又は値などに限定されない。例えば、ノイズに
よる信号、電圧、若しくは電流のばらつき、又は、タイミングのずれによる信号、電圧、
若しくは電流のばらつきなどを含むことが可能である。
また本明細書等において、トランジスタとは、ゲート(ゲート端子又はゲート電極)と、
ドレインと、ソースとを含む少なくとも三つの端子を有する素子である。そして、ドレイ
ン(ドレイン端子、ドレイン領域又はドレイン電極)とソース(ソース端子、ソース領域
又はソース電極)の間にチャネル領域を有しており、ドレインとチャネル領域とソースと
を介して電流を流すことができるものである。
ここで、ソースとドレインとは、トランジスタの構造又は動作条件等によって変わるため
、いずれがソース又はドレインであるかを限定することが困難である。そこで、ソースと
して機能する部分、及びドレインとして機能する部分を、ソース又はドレインと呼ばず、
ソースとドレインとの一方を第1端子と表記し、ソースとドレインとの他方を第2端子と
表記する場合がある。
なお本明細書にて用いる「第1」、「第2」、「第3」という序数詞は、構成要素の混同
を避けるために付したものであり、数的に限定するものではないことを付記する。
なお本明細書において、AとBとが接続されている、とは、AとBとが直接接続されてい
るものの他、電気的に接続されているものを含むものとする。ここで、AとBとが電気的
に接続されているとは、AとBとの間で、何らかの電気的作用を有する対象物が存在する
とき、AとBとの電気信号の授受を可能とするものをいう。
なお本明細書において、「上に」、「下に」などの配置を示す語句は、構成同士の位置関
係を、図面を参照して説明するために、便宜上用いている。また、構成同士の位置関係は
、各構成を描写する方向に応じて適宜変化するものである。従って、明細書で説明した語
句に限定されず、状況に応じて適切に言い換えることができる。
なお図面における各回路ブロックの配置は、説明のため位置関係を特定するものであり、
異なる回路ブロックで別々の機能を実現するよう図面で示していても、実際の回路や領域
では、同じ回路や同じ領域内で別々の機能を実現しうるように設けられている場合もある
。また図面における各回路ブロックの機能は、説明のため機能を特定するものであり、一
つの回路ブロックとして示していても、実際の回路や領域では、一つの回路ブロックで行
う処理を複数の回路ブロックで行うよう設けられている場合もある。
なお電圧とは、ある電位と、基準電位(例えばグラウンド電位)との電位差のことを示す
場合が多い。よって、電圧、電位、電位差を、各々、電位、電圧、電圧差と言い換えるこ
とが可能である。なお電圧とは2点間における電位差のことをいい、電位とはある一点に
おける静電場の中にある単位電荷が持つ静電エネルギー(電気的な位置エネルギー)のこ
とをいう。
なお、一般に、電位や電圧は、相対的なものである。したがって、グラウンド電位は、必
ずしも、0ボルトであるとは限定されない。
また本明細書等において、「平行」とは、二つの直線が−10°以上10°以下の角度で
配置されている状態をいう。従って、−5°以上5°以下の場合も含まれる。また、「垂
直」とは、二つの直線が80°以上100°以下の角度で配置されている状態をいう。従
って、85°以上95°以下の場合も含まれる。
また本明細書等において、結晶が三方晶または菱面体晶である場合、六方晶系として表す
(実施の形態1)
本実施の形態では、本発明の一態様である半導体装置について、図面を用いて説明する。
図1(A)に、半導体装置が有するトランジスタ103及び容量素子105の断面図を示
す。
図1(A)に示すトランジスタ103は、基板302上に設けられるゲート電極として機
能する導電膜304cと、基板302及び導電膜304c上に形成されるゲート絶縁膜5
1と、ゲート絶縁膜51を介して、導電膜304cと重なる酸化物半導体膜308bと、
酸化物半導体膜308bに接する、ソース電極及びドレイン電極として機能する一対の導
電膜310d、310eとを有する。
また、ゲート絶縁膜51上には、金属酸化物膜308cが設けられる。なお、金属酸化物
膜308cは、導電膜310d、310eと同層に設けられる導電膜310fと接続する
。また、トランジスタ103及び金属酸化物膜308c上には無機絶縁膜53が設けられ
る。無機絶縁膜53上には導電膜316bが設けられる。金属酸化物膜308c、無機絶
縁膜53、及び導電膜316bにより容量素子105が構成される。
また、無機絶縁膜53及び導電膜316b上には、有機絶縁膜317が設けられる。また
、無機絶縁膜53及び有機絶縁膜317に設けられた開口部において、導電膜310eと
接続する導電膜319が、有機絶縁膜317上に設けられる。導電膜319は、発光素子
394が有する画素電極(第1の電極)として機能する。
また、有機絶縁膜317及び導電膜319上には、絶縁層391が設けられる。また、絶
縁層391に設けられた開口部において、発光素子394が有する発光層392及び導電
膜393が、導電膜319上に設けられる。導電膜393は、発光素子394が有する共
通電極(第2の電極)として機能する。
金属酸化物膜308cは、酸化物半導体膜308bと同時に形成された酸化物半導体膜に
、水素、ホウ素、リン、窒素、スズ、アンチモン、希ガス元素、アルカリ金属、アルカリ
土類金属等の不純物を添加し、酸素欠損を有せしめることで、導電性が向上し、導電性を
有する膜となる。なお、酸化物半導体膜は透光性を有するため、金属酸化物膜308cも
透光性を有する。
なお酸素欠損が形成された酸化物半導体は、酸素欠損サイトに水素が入ることで伝導帯近
傍にドナー準位が形成される。この結果、酸化物半導体は、導電性が高くなり、導電体化
する。導電体化された酸化物半導体を金属酸化物膜と呼ぶが、酸化物導電体という場合も
ある。一般に、酸化物半導体は、エネルギーギャップが大きいため、可視光に対して透光
性を有する。一方、酸化物導電体は、伝導帯近傍にドナー準位を有する酸化物半導体であ
る。したがって、該ドナー準位による吸収の影響は小さく、可視光に対して酸化物半導体
と同程度の透光性を有する。
ただし、本発明の実施形態の一態様は、これに限定されない。金属酸化物膜308cは、
酸化物半導体膜308bと別の工程で成膜し、その後加工することで形成してもよい。し
たがって、金属酸化物膜308cは、酸化物半導体膜308bとは別の材料を有していて
もよい。さらに、金属酸化物膜308cは、酸化物以外の材料を用いることができる。一
例としては、金属元素でなる膜を用いてもよいし、一部に窒素を有する膜を用いてもよい
。さらに、金属酸化物膜308cは、発光素子が射出する光を反射する機能を有していて
もよい。
また、導電膜316b及び導電膜319は透光性を有する導電膜で形成される。このため
、容量素子105は透光性を有する。このため、画素において、容量素子の面積を大きく
することが可能であり、容量素子の容量値及び画素の開口率を高めることが可能である。
なお導電膜319を発光素子394の陽極として用いる場合、導電膜319はインジウム
錫酸化物などの発光層392よりも仕事関数が大きく透光性を有する膜を用いるとよい。
無機絶縁膜53は、少なくとも酸化物絶縁膜を有し、さらには酸化物絶縁膜及び窒化物絶
縁膜が積層されていることが好ましい。無機絶縁膜53において、酸化物半導体膜308
bと接する領域において、酸化物絶縁膜が形成されることで、酸化物半導体膜308bと
無機絶縁膜53との界面における欠陥量を低減することが可能である。
また、窒化物絶縁膜は、水、水素等のバリア膜として機能する。酸化物半導体膜308b
に水、水素等が含まれると、酸化物半導体膜308bに含まれる酸素と、水、水素等とが
反応してしまい、酸素欠損が形成される。酸素欠損により、酸化物半導体膜308b中に
はキャリアが生成され、トランジスタのしきい値電圧がマイナスシフトし、ノーマリーオ
ン特性となってしまう。このため、無機絶縁膜53に窒化物絶縁膜を設けることで、外部
から酸化物半導体膜308bへの水、水素等の拡散量を低減することが可能であり、酸化
物半導体膜308bの欠陥量を低減することが可能である。このため、無機絶縁膜53に
おいて、酸化物半導体膜308b側から順に酸化物絶縁膜及び窒化物絶縁膜が積層されて
いることで、酸化物半導体膜308b及び無機絶縁膜53の界面における欠陥量、及び酸
化物半導体膜308bにおける酸素欠損量を低減することが可能であり、ノーマリーオフ
特性のトランジスタを作製することが可能である。
有機絶縁膜317は、アクリル樹脂、ポリイミド樹脂、エポキシ樹脂等の有機樹脂で形成
されるため、平坦性が高い。また、有機絶縁膜317の厚さは、500nm以上5000
nm以下、好ましくは1000nm以上3000nm以下である。
また、有機絶縁膜317上に形成された導電膜319は、トランジスタ103と接続する
。導電膜319は、発光素子394が有する画素電極として機能し、無機絶縁膜53及び
有機絶縁膜317に設けられた開口部でトランジスタ103と接続する。即ち、導電膜3
19は、トランジスタ103との距離が離れているため、トランジスタ103の導電膜3
10dの電位の影響を受けにくい。この結果、導電膜319をトランジスタ103と重畳
させることが可能である。
絶縁層391は、発光素子394を隣接する画素間で分離する機能、すなわち隔壁として
の機能を有する。絶縁層391としては、絶縁性を有していればよく、例えば、有機絶縁
膜または無機絶縁膜を用いることができる。有機絶縁膜としては、例えば、ポリイミド系
樹脂、ポリアミド系樹脂、アクリル系樹脂、シロキサン系樹脂、エポキシ系樹脂、または
フェノール系樹脂等を用いることができる。無機絶縁膜としては、酸化シリコン、酸化窒
化シリコン等を用いることができる。特に、感光性の有機樹脂材料を用いることで、絶縁
層391の作製が容易となるため好ましい。
導電膜393を発光素子394の陰極として用いる場合、導電膜393は発光素子394
に電子を注入できる仕事関数の小さい材料を用いて形成することが好ましい。また、仕事
関数の小さい金属単体ではなく、仕事関数の小さいアルカリ金属、またはアルカリ土類金
属を数nm形成した層を緩衝層として形成し、その上にアルミニウムなどの金属材料、イ
ンジウム錫酸化物等の導電性を有する酸化物材料、または半導体材料を用いて形成しても
よい。また、緩衝層として、アルカリ土類金属の酸化物、ハロゲン化物、または、マグネ
シウム−銀等の合金を用いることもできる。
発光素子394が有する発光層392は、少なくとも発光性の物質が含まれる発光層が形
成されていればよく、該発光層以外に、ホール注入層、ホール輸送層、電子輸送層、電子
注入層、及び電荷発生層などの機能層が形成されていてもよい。発光層392は、一対の
電極(ここでは、導電膜319と導電膜393)から電子と正孔が注入され電流が流れる
。そして、該電子と正孔が再結合することによって発光性の物質が励起状態を形成し、そ
の励起状態が基底状態に戻る際に発光することができる。
ここで、比較例として無機絶縁膜53上に有機絶縁膜317が形成されないトランジスタ
103を有する半導体装置において、トランジスタ103のゲート電極として機能する導
電膜304cに負の電圧を印加した場合について、説明する。
ゲート電極として機能する導電膜304cに負の電圧が印加されると、電界が発生する。
該電界は、酸化物半導体膜308bで遮蔽されず、無機絶縁膜53にまで影響するため、
無機絶縁膜53の表面に弱い正の電荷が帯電する。また、ゲート電極として機能する導電
膜304cに負の電圧が印加されると、空気中に含まれる正の荷電粒子が無機絶縁膜53
の表面に吸着し、無機絶縁膜53の表面に弱い正の電荷が帯電する。
無機絶縁膜53の表面に正の電荷が帯電することにより、電場が生じ、該電場が酸化物半
導体膜308b及び無機絶縁膜53の界面まで影響する。この結果、酸化物半導体膜30
8b及び無機絶縁膜53の界面において、実質的に正のバイアスが印加された状態となり
、トランジスタのしきい値電圧が負にシフトしてしまう。
一方、図1(A)に示す本実施の形態に示すトランジスタ103は、無機絶縁膜53上に
有機絶縁膜317を有する。有機絶縁膜317は厚いため、ゲート電極として機能する導
電膜304cに負の電圧が印加されることによって発生する電場の影響が有機絶縁膜31
7の表面にまで影響せず、有機絶縁膜317の表面に正の電荷が帯電しにくい。また、空
気中に含まれる正の荷電粒子が、有機絶縁膜317の表面に吸着しても、有機絶縁膜31
7は厚いため、有機絶縁膜317の表面に吸着した正の荷電粒子の電場は、酸化物半導体
膜308b及び無機絶縁膜53の界面まで影響しにくい。これらの結果、酸化物半導体膜
308b及び無機絶縁膜53の界面において、実質的に正のバイアスが印加された状態と
ならず、トランジスタのしきい値電圧の変動が少ない。
また、有機絶縁膜317において、水等が拡散しやすいが、無機絶縁膜53が窒化物絶縁
膜を有することで、窒化物絶縁膜が水のバリア膜となり、有機絶縁膜317に拡散した水
が酸化物半導体膜308bに拡散することを防ぐことが可能である。
以上のことから、有機絶縁膜317をトランジスタ上に設けることで、トランジスタの電
気特性のばらつきを低減することが可能である。また、ノーマリオフ特性を有し、信頼性
の高いトランジスタを作製することができる。また、有機絶縁膜は、印刷法、塗布法等を
用いて形成することが可能であるため、作製時間を短縮することが可能である。
<酸化物導電体(金属酸化物膜)について>
ここで、酸化物半導体で形成される膜(以下、酸化物半導体膜(OS)という。)及び酸
化物導電体で形成される膜(以下、酸化物導電体膜(OC)という。)それぞれにおける
、抵抗率の温度依存性について、図45を用いて説明する。図45において、横軸に測定
温度を示し、縦軸に抵抗率を示す。また、酸化物半導体膜(OS)の測定結果を丸印で示
し、酸化物導電体膜(OC)の測定結果を四角印で示す。
なお、酸化物半導体膜(OS)を含む試料は、ガラス基板上に、原子数比がIn:Ga:
Zn=1:1:1.2のスパッタリングターゲットを用いたスパッタリング法により厚さ
35nmのIn−Ga−Zn酸化物膜を形成し、原子数比がIn:Ga:Zn=1:4:
5のスパッタリングターゲットを用いたスパッタリング法により厚さ20nmのIn−G
a−Zn酸化物膜を形成し、450℃の窒素雰囲気で加熱処理した後、450℃の窒素及
び酸素の混合ガス雰囲気で加熱処理し、さらにプラズマCVD法で酸化窒化シリコン膜を
形成して、作製された。
また、酸化物導電体膜(OC)を含む試料は、ガラス基板上に、原子数比がIn:Ga:
Zn=1:1:1のスパッタリングターゲットを用いたスパッタリング法により厚さ10
0nmのIn−Ga−Zn酸化物膜を形成し、450℃の窒素雰囲気で加熱処理した後、
450℃の窒素及び酸素の混合ガス雰囲気で加熱処理し、プラズマCVD法で窒化シリコ
ン膜を形成して、作製された。
図45からわかるように、酸化物導電体膜(OC)における抵抗率の温度依存性は、酸化
物半導体膜(OS)における抵抗率の温度依存性より小さい。代表的には、80K以上2
90K以下における酸化物半導体膜(OC)の抵抗率の変化率は、±20%未満である。
または、150K以上250K以下における抵抗率の変化率は、±10%未満である。即
ち、酸化物導電体は、縮退半導体であり、伝導帯端とフェルミ準位とが一致または略一致
していると推定される。このため、酸化物導電体膜を、配線、電極、画素電極等に用いる
ことが可能である。
<変形例1>
図1(A)に示す構成の変形例について、図1(B)を用いて説明する。図1(B)に示
す半導体装置は、導電膜319を用いてトランジスタ103の導電膜310eと導電膜3
16bとが接続されていることを特徴とする。
導電膜319を画素電極としての機能の他、導電膜間を接続するための配線として用いる
ことで、別の配線又はトランジスタを介することなく、トランジスタ103に容量素子1
05を接続することができる。
<変形例2>
図1(A)に示す構成の変形例について、図1(C)を用いて説明する。図1(C)に示
す半導体装置は、トランジスタ103の導電膜310eと金属酸化物膜308cとが直接
接するように設けることを特徴とする。
導電膜310eと導電膜316bとを直接接するように設けることで、別の配線又はトラ
ンジスタを介することなく、トランジスタ103に容量素子105を接続することができ
る。
<変形例3>
本実施の形態1に示すトランジスタの変形例について、図29(A)を用いて説明する。
本変形例に示すトランジスタ103cは、多階調マスク(ハーフトーンマスク、グレート
ーンマスク、位相差マスクなど)を用いて形成された酸化物半導体膜308e及び一対の
導電膜310f、310gを有することを特徴とする。また、トランジスタ103c及び
容量素子105が、画素電極として機能する導電膜319で接続されていることを特徴と
する。
多階調マスクを用いることで、複数の厚さを有するレジストマスクを形成することが可能
であり、該レジストマスクを用い、酸化物半導体膜308eを形成した後、酸素プラズマ
等にレジストマスクを曝すことで、レジストマスクの一部が除去され、一対の導電膜を形
成するためのレジストマスクとなる。このため、酸化物半導体膜308e及び一対の導電
膜310f、310gの作製工程におけるフォトリソグラフィ工程数を削減することがで
きる。
なお、多階調マスクを用いて形成した酸化物半導体膜308eは、平面形状において一対
の導電膜310f、310gの外側に一部が露出した形状となる。
また、図29(A)において、金属酸化物膜308fがゲート絶縁膜51上に形成される
。また、金属酸化物膜308f上に、導電膜310f、310gと同時に導電膜310h
が形成される。また、導電膜319が導電膜310g及び導電膜310hと接続する。こ
の結果、トランジスタ103及び容量素子105が電気的に接続する。
<変形例4>
本実施の形態に示すトランジスタの変形例について、図29(B)を用いて説明する。本
変形例に示すトランジスタ103dは、チャネル保護構造で形成されたトランジスタであ
ることを特徴とする。
チャネル保護構造のトランジスタ103dは、絶縁膜53aに開口部を有し、該開口部で
酸化物半導体膜308bと、一対の導電膜310i、310jとが接続される形状となる
。該形状とすることで、酸化物半導体膜308bへのダメージを低減することができる。
<変形例5>
図1(A)乃至(C)に示す構成の変形例について、図30(A)乃至(C)を用いて説
明する。図30(A)乃至(C)に示す半導体装置は、容量素子105及び発光素子39
4に重畳する領域に、導電膜304cと同層に形成した導電膜304dを設けることを特
徴とする。
導電膜304dを容量素子105が有する金属酸化物膜308cに重畳して設けることで
、金属酸化物膜308cとゲート絶縁膜51と導電膜304dにより容量素子を構成し、
容量素子105の容量値をさらに増大させることができる。
<変形例6>
図29(B)に示す構成の変形例について、図43(A)を用いて説明する。図43(A
)に示す半導体装置は、図29(B)で設けた導電膜316bを設けずに、代わりに導電
膜310j、導電膜310iと同じ層に設けた導電膜310kを設け、容量素子105を
構成することを特徴とする。導電膜310kは、一例としては、導電膜310j、導電膜
310iなどと同時に成膜され、同時にエッチングされて、形成される。したがって、導
電膜310kは、一例としては、導電膜310jなどと同じ材料を有している。
なお本変形例を上記変形例5で示した構成と組み合わせてもよい。具体的には、図43(
B)に示すように、容量素子105及び発光素子394に重畳する領域に、導電膜304
cと同層に形成した導電層304dを設ける構成とすることができる。導電膜304dは
、一例としては、導電膜304cと同時に成膜され、同時にエッチングされて、形成され
る。したがって、導電膜304dは、一例としては、導電膜304cと同じ材料を有して
いる。導電膜304dを用いることによって、容量素子105の一部として機能させるこ
とが出来る。したがって、導電膜304dは、容量素子105が有する電極の一つと接続
されていてもよい。
<変形例7>
図1(A)に示す構成の変形例について、図31(A)を用いて説明する。図31(A)
に示す半導体装置は、図1(A)中の酸化物半導体膜308bと金属酸化物膜308cと
が直接接するように設けることを特徴とする。当該構成では、酸化物半導体膜308bは
、一つの島状になるよう形成され、トランジスタ103の半導体層と、容量素子105の
一方の電極としての機能を兼ね備えたものにできる。
図1(A)中の酸化物半導体膜308bと金属酸化物膜308cとを直接接するよう設け
た図31(A)の構成とすることで、有機絶縁膜317及び無機絶縁膜53上での平坦性
の向上等を図ることができ、半導体装置を作製する際の歩留まりの向上を図ることができ
る。
なお本変形例を上記変形例5で示した構成と組み合わせてもよい。具体的には、図31(
B)に示すように、容量素子105及び発光素子394に重畳する領域に、導電膜304
cと同層に形成した導電層304dを設ける構成とすることができる。
また図31(A)、(B)に示す構成において、酸化物半導体膜308bと、導電膜31
0dや導電膜310eとを、多階調マスクを用いて構成する場合、導電膜310dや導電
膜310eの下層には、必ず、酸化物半導体膜308bが配置される。その一例を図40
(A)、(B)、図41(A)、(B)に示すが、他の変形例においても、同様に適用す
ることが出来る。なお、多階調マスクを用いない場合には、導電膜310dや導電膜31
0eの下層に、酸化物半導体膜308bが配置されていない領域が存在してもよい。その
場合は、一例として、図44(A)、(B)に示す断面図の構成となる。
また本変形例を上記変形例3で示した構成と組み合わせてもよい。具体的には、図34に
示すように設ければよい。
<変形例8>
図1(B)に示す構成の変形例について、図32(A)を用いて説明する。図32(A)
に示す半導体装置は、導電膜316bを無機絶縁膜53に設けた開口部で導電膜310e
と接続し、さらに有機絶縁膜317に設けた開口部で導電膜316bと導電膜319とが
直接接するように設けることを特徴とする。
図32(A)の構成とすることで、有機絶縁膜317及び無機絶縁膜53での開口部の形
成に同じフォトマスクを用いることができ、マスク枚数の削減を図ることができる。
なお本変形例を上記変形例5で示した構成と組み合わせてもよい。具体的には、図32(
B)に示すように、容量素子105及び発光素子394に重畳する領域に、導電膜304
cと同層に形成した導電層304dを設ける構成とすることができる。
なお図33(A)、(B)に示すように、図32(A)、(B)で示した構成において、
有機絶縁膜317での開口部と無機絶縁膜53での開口部とを異なるフォトマスクを用い
て形成し設ける構成としてもよい。
<変形例9>
上記列挙した変形例において説明した導電膜は、ゲート絶縁膜51、有機絶縁膜317又
は無機絶縁膜53に設けられる開口部で、各層の導電膜同士を接続する機能を有する。そ
の場合、様々な導電膜を介して、接続し、画素領域、駆動回路領域、保護回路領域、周辺
領域などで、接続端子や、保護回路として設けることができる。
一例として図35(A)、(B)は、ゲート電極と同層に設けられる導電膜と、容量素子
105の一方の電極として設けられる導電膜とを、画素電極と同層に設けられる導電膜を
介して接続する断面の構成例である。
一例として図36(A)、(B)は、ソース電極又はドレイン電極と同層に設けられる導
電膜と、容量素子105の一方の電極として設けられる導電膜とを、画素電極と同層に設
けられる導電膜を介して接続する断面の構成例である。
一例として図37(A)、(B)は、ソース電極又はドレイン電極と同層に設けられる導
電膜と、容量素子105の一方の電極として設けられる導電膜とを直接接続する断面の構
成例である。
一例として図38(A)、(B)は、ゲート電極と同層に設けられる導電膜と、容量素子
105の一方の電極として設けられる導電膜とを直接接続する断面の構成例である。
一例として図39(A)、(B)は、ゲート電極と同層に設けられる導電膜と、ソース電
極又はドレイン電極と同層に設けられる導電膜とを直接接続する断面の構成例である。
図35、図36、図37、図38、図39で示す各断面の構成例は、画素領域、駆動回路
領域、保護回路領域、周辺領域など、様々な場所で適用できる。なお本変形例で説明した
断面図の構成では、一部の膜(導電膜、絶縁膜、半導体膜など)や基板などが省略されて
いる場合がある。
なお、本実施の形態に示す構成及び方法などは、他の実施の形態に示す構成及び方法など
と適宜組み合わせて用いることができる。
(実施の形態2)
本実施の形態では、本発明の一態様である半導体装置及びその作製方法について図面を参
照して説明する。
図2(A)に、半導体装置の一例として表示装置を示す。図2(A)に示す表示装置は、
画素部11と、走査線駆動回路14と、信号線駆動回路16と、各々が平行または略平行
に配設され、且つ走査線駆動回路14によって電位が制御されるm本(mは自然数)の走
査線17と、各々が平行または略平行に配設され、且つ信号線駆動回路16によって電位
が制御されるn本(nは自然数)の信号線19と、を有する。さらに、画素部11はマト
リクス状に配設された複数の画素301を有する。また、信号線19に沿って、各々が平
行または略平行に配設された容量線25を有する。なお、容量線25は、走査線17に沿
って、各々が平行または略平行に配設されていてもよい。また、走査線駆動回路14及び
信号線駆動回路16をまとめて駆動回路部という場合がある。
なお、表示装置は、複数の画素を駆動させる駆動回路等を含む。また、表示装置は、別の
基板上に配置された制御回路、電源回路、信号生成回路及びバックライトモジュール等を
含み、表示モジュールとよばれることもある。
図2(B)、(C)は、図2(A)に示す表示装置の画素301に用いることができる回
路構成の一例を示している。
図2(B)に一例として示す画素301は、液晶素子31と、トランジスタ103と、容
量素子105と、を有する。
また、図2(C)に一例として示す画素301は、トランジスタ43と、トランジスタ1
03と、トランジスタ45と、容量素子105と、発光素子41と、を有する。
なお、図2(B)及び図2(C)では、表示素子として、液晶素子31や発光素子41を
用いた例を示したが、本発明の実施形態の一態様は、これに限定されない。様々な表示素
子を用いることも可能である。例えば、EL(エレクトロルミネッセンス)素子(有機物
及び無機物を含むEL素子、有機EL素子、無機EL素子)、LED(白色LED、赤色
LED、緑色LED、青色LEDなど)、トランジスタ(電流に応じて発光するトランジ
スタ)、電子放出素子、液晶素子、電子インク、電気泳動素子、グレーティングライトバ
ルブ(GLV)、プラズマディスプレイパネル(PDP)、MEMS(マイクロ・エレク
トロ・メカニカル・システム)、デジタルマイクロミラーデバイス(DMD)、DMS(
デジタル・マイクロ・シャッター)、IMOD(インターフェアレンス・モジュレーショ
ン)素子、エレクトロウェッティング素子、圧電セラミックディスプレイ、カーボンナノ
チューブ、など、電気磁気的作用により、コントラスト、輝度、反射率、透過率などが変
化する表示媒体を有するものがある。EL素子を用いた表示装置の一例としては、ELデ
ィスプレイなどがある。電子放出素子を用いた表示装置の一例としては、フィールドエミ
ッションディスプレイ(FED)又はSED方式平面型ディスプレイ(SED:Surf
ace−conduction Electron−emitter Display)
などがある。液晶素子を用いた表示装置の一例としては、液晶ディスプレイ(透過型液晶
ディスプレイ、半透過型液晶ディスプレイ、反射型液晶ディスプレイ、直視型液晶ディス
プレイ、投射型液晶ディスプレイ)などがある。電子インク又は電気泳動素子を用いた表
示装置の一例としては、電子ペーパーなどがある。
次に、表示装置に含まれる素子基板の具体的な構成について説明する。ここでは、表示装
置としてEL素子を発光して表示を行う表示装置を用い、該表示装置に含まれる画素pi
xの上面図を図3に示す。また上面図に対応する回路構成を図4(A)に示し、回路構成
のタイミングチャート図について図4(B)に示す。また図3の上面図における一点鎖線
J−K間、L−M間、及びN−O間における断面図について図5に示す。
図3において、走査線として機能する導電膜304cは、信号線として機能する導電膜に
略直交する方向(図中左右方向)に延伸して設けられている。信号線として機能する導電
膜310dは、走査線として機能する導電膜に略直交する方向(図中上下方向)に延伸し
て設けられている。なお、走査線として機能する導電膜304cは、走査線駆動回路14
(図2(A)を参照。)と電気的に接続されており、信号線として機能する導電膜310
dは、信号線駆動回路16(図2(A)を参照。)に電気的に接続されている。
図3に示す上面図では、画素pixが有する、トランジスタM1乃至トランジスタM6、
容量素子C1、発光素子ELの配置例を示している。また図3に示す上面図では、配線G
L1乃至GL3、配線SL、配線VL1、配線VL0、及び配線ILの配置例を示してい
る。配線GL1乃至GL3、配線SL、配線VL1、配線VL0、及び配線ILは、トラ
ンジスタM1乃至トランジスタM6のゲート、ソース、又はドレインとなる電極に接続さ
れる。なお各配線と、各トランジスタの接続関係については、図4(A)に示す回路構成
を参照すればよい。
容量素子C1を構成する一対の電極を、透光性を有する一対の導電膜で構成することで、
発光素子ELに重畳して設けることができる。そのため、画素pix内に容量素子C1を
大きく(大面積に)形成しても、開口率を低下させることはない。従って、開口率を高め
つつ、代表的には50%以上、好ましくは60%以上とすることが可能であると共に、容
量値を増大させた表示装置を得ることができる。例えば、解像度の高い表示装置、例えば
液晶表示装置においては、画素の面積が小さくなり、容量素子の面積も小さくなる。この
ため、解像度の高い表示装置において、容量素子に蓄積される容量量が小さくなる。しか
しながら、本実施の形態に示す容量素子C1は透光性を有するため、当該容量素子を画素
に設けることで、各画素において十分な容量値を得つつ、開口率を高めることができる。
代表的には、画素密度が100ppi以上、さらには200ppi以上、更には300p
pi以上である高解像度の表示装置に好適に用いることができる。
次いで、図3に示す画素pixの上面図に対応する回路構成及び動作について説明する。
図4(A)に、画素pixの回路図の一例を示す。画素pixは、トランジスタM1乃至
トランジスタM6と、容量素子C1と、発光素子ELと、を有する。なおトランジスタM
1、トランジスタM3乃至トランジスタM6は、スイッチとしての機能があればよく、単
にスイッチに置き換えることが可能である。
発光素子ELの画素電極は、画素pixに入力される画像信号Sigに従ってその電位が
制御される。また、発光素子ELの輝度は、画素電極と共通電極の間の電位差によって定
まる。例えば、OLEDを発光素子ELとして用いる場合、陽極と陰極のいずれか一方が
画素電極として機能し、他方が共通電極として機能する。図4(A)では、発光素子EL
の陽極を画素電極として用い、発光素子ELの陰極を共通電極として用いた画素pixの
構成を例示している。
トランジスタM1は、配線SLと、容量素子C1の一対の電極のうちの一方との間の導通
状態を制御する機能を有する。容量素子C1の一対の電極のうちの他方は、トランジスタ
M2のソース及びドレインの一方に接続される。トランジスタM3は、配線VL0と、ト
ランジスタM2のゲートとの間の導通状態を制御する機能を有する。トランジスタM4は
、容量素子C1の一対の電極のうちの一方と、トランジスタM2のゲートとの間の導通状
態を制御する機能を有する。トランジスタM5は、トランジスタM2のソース及びドレイ
ンの一方と、発光素子ELの陽極との間の導通状態を制御する機能を有する。トランジス
タM6は、トランジスタM2のソース及びドレインの一方と、配線VL1との間の導通状
態を制御する機能を有する。
さらに、図4(A)では、トランジスタM2のソース及びドレインの他方は配線ILに接
続されている。
また、トランジスタM1におけるオンまたはオフの選択は、トランジスタM1のゲートに
接続された配線GL1の電位に従って行われる。トランジスタM3におけるオンまたはオ
フの選択は、トランジスタM3のゲートに接続された配線GL1の電位に従って行われる
。トランジスタM4におけるオンまたはオフの選択は、トランジスタM4のゲートに接続
された配線GL2の電位に従って行われる。トランジスタM5におけるオンまたはオフの
選択は、トランジスタM5のゲートに接続された配線GL2の電位に従って行われる。ト
ランジスタM6におけるオンまたはオフの選択は、トランジスタM6のゲートに接続され
た配線GL3の電位に従って行われる。
画素pixが有するトランジスタには、酸化物半導体や、非晶質、微結晶、多結晶、又は
単結晶の、シリコン、又はゲルマニウムなどの半導体を用いることができる。トランジス
タM1、トランジスタM3及びトランジスタM4が酸化物半導体をチャネル形成領域に含
むことで、トランジスタM1、トランジスタM3及びトランジスタM4のオフ電流を極め
て小さくすることができる。そして、上記構成を有するトランジスタM1、トランジスタ
M3及びトランジスタM4を画素pixに用いることで、通常のシリコンやゲルマニウム
などの半導体で形成されたトランジスタをトランジスタM1、トランジスタM3及びトラ
ンジスタM4に用いる場合に比べて、トランジスタM2のゲートに蓄積された電荷のリー
クを防ぐことができる。
よって、静止画のように、連続する幾つかのフレーム期間に渡って、画素部に同じ画像情
報を有する画像信号Sigが書き込まれる場合などは、駆動周波数を低くする、言い換え
ると一定期間内における画素部への画像信号Sigの書き込み回数を少なくしても、画像
の表示を維持することができる。例えば、高純度化された酸化物半導体をトランジスタM
1、トランジスタM3及びトランジスタM4の半導体膜に用いることで、画像信号Sig
の書き込みの間隔を1秒以上、好ましくは3秒以上、さらに好ましくは10秒以上にする
ことができる。そして、画像信号Sigが書き込まれる間隔を長くすればするほど、消費
電力をより低減することができる。
また、画像信号Sigの電位をより長い期間に渡って保持することができるため、トラン
ジスタM2のゲートの電位を保持するための容量素子C1を画素pixに設けなくとも、
表示される画質が低下するのを防ぐことができる。よって、容量素子C1を設けないこと
によって、或いは容量素子C1のサイズを小さくすることによって、画素pixの開口率
を高めることができるため、発光素子ELの長寿命化を実現し、延いては、表示装置の信
頼性を高めることができる。
なお、図4(A)において、画素pixは、必要に応じて、トランジスタ、ダイオード、
抵抗素子、容量素子、インダクタなどのその他の回路素子を、さらに有していても良い。
また、図4(A)において、各トランジスタは、ゲートを半導体膜の片側において少なく
とも有していれば良いが、半導体膜を間に挟んで存在する一対のゲートを有していても良
い。一対のゲートの一方をバックゲートとすると、通常のゲート及びバックゲートに同じ
高さの電位が与えられていても良いし、バックゲートにのみ接地電位などの固定の電位が
与えられていても良い。バックゲートに与える電位の高さを制御することで、トランジス
タの閾値電圧を制御することができる。また、バックゲートを設けることで、チャネル形
成領域が増え、ドレイン電流の増加を実現することができる。また、バックゲートを設け
ることで、半導体膜に空乏層ができやすくなるため、S値の改善を図ることができる。図
4(A)では一例として、トランジスタM1乃至トランジスタM3、トランジスタM6の
半導体膜を上下方向からゲート電極で囲むように配置するトランジスタとする。そのため
図4(A)では、他の回路記号とは異なる記号で示している。
また、図4(A)では、トランジスタが全てnチャネル型である場合を例示している。画
素pix内のトランジスタが全て同じチャネル型である場合、トランジスタの作製工程に
おいて、半導体膜に一導電性を付与する不純物元素の添加などの工程を、一部省略するこ
とができる。ただし、本発明の一態様に係る表示装置では、必ずしも画素pix内のトラ
ンジスタが全てnチャネル型である必要はない。発光素子ELの陰極が配線CLに接続さ
れている場合、少なくともトランジスタM2はnチャネル型であることが望ましく、発光
素子ELの陽極が配線CLに接続されている場合、少なくともトランジスタM2はpチャ
ネル型であることが望ましい。
また、図4(A)では、画素pix内のトランジスタが、単数のゲートを有することで、
単数のチャネル形成領域を有するシングルゲート構造である場合を例示しているが、本発
明の一態様はこの構成に限定されない。画素pix内のトランジスタのいずれかまたは全
てが、電気的に接続された複数のゲートを有することで、複数のチャネル形成領域を有す
る、マルチゲート構造であっても良い。
図4(B)に、図4(A)に示す画素pixに接続される配線GL1、配線GL2、配線
GL3の電位と、配線SLに供給される画像信号Sigの電位のタイミングチャートを例
示する。なお、図4(B)に示すタイミングチャートは、図4(A)に示す画素pixに
含まれるトランジスタが全てnチャネル型である場合を例示するものである。
まず、期間t1では、配線GL1にLレベルの電位が与えられ、配線GL2にLレベルの
電位が与えられ、配線GL3にLレベルからHレベルに切り替える信号の電位が与えられ
る。よって、トランジスタM5がオンからオフとなり、トランジスタM1、トランジスタ
M3、トランジスタM4はオフとなり、トランジスタM6がオフからオンとなる。トラン
ジスタM6がオンになることで、トランジスタM2のソース及びドレインの一方および容
量素子C1の一対の電極のうちの他方に、配線VL1の電位V0が与えられる。
また、配線ILには電位Vanoが与えられ、配線CLには電位Vcatが与えられる。
電位Vanoは、電位V0に発光素子ELの閾値電圧Vtheを加算した電位よりも高く
することが望ましい。また、電位V0は、電位Vcatに発光素子ELの閾値電圧Vth
eを加算した電位よりも、低いことが望ましい。電位V0を上記値に設定することで、期
間t1において発光素子ELに電流が流れるのを防ぐことができる。
次いで、期間t2では、配線GL1にHレベルの電位が与えられ、配線GL2にLレベル
の電位が与えられ、配線GL3にLレベルの電位が与えられる。よって、トランジスタM
1およびトランジスタM3がオンとなり、トランジスタM4、トランジスタM5及びトラ
ンジスタM6がオフとなる。
なお、期間t1から期間t2に移行する際、配線GL1に与える電位をLレベルからHレ
ベルに切り替えた後に、配線GL3に与える電位をHレベルからLレベルに切り替えるこ
とが望ましい。このような動作を行うことによって、配線GL1に与えられる電位の切り
替えによる、トランジスタM2のソース及びドレインの一方および容量素子C1の一対の
電極のうちの他方の電位の変動を防ぐことができる。
また、配線ILには電位Vanoが与えられ、配線CLには電位Vcatが与えられる。
そして、配線SLには画像信号Sigの電位Vdataが与えられ、配線VL0には電位
V1が与えられる。電位V1は、電位VcatにトランジスタM2の閾値電圧Vthを加
算した電位よりも高く、電位VanoにトランジスタM2の閾値電圧Vthを加算した電
位より低いことが望ましい。
なお、図4(A)に示す画素構成では、電位V1を、発光素子ELの閾値電圧Vtheを
電位Vcatに加算した値より高くしても、トランジスタM5がオフである限り、発光素
子ELは発光しない。そのため、電位V0として設定できる値の幅を広げることが可能と
なり、V1−V0として取りうる値の幅も広げることが可能となる。したがって、V1−
V0の値の設定の自由度が上がるため、トランジスタM2の閾値電圧の取得に要する時間
を短縮した場合、または閾値電圧の取得期間に制限がある場合においても、正確にトラン
ジスタM2の閾値電圧の取得を行うことができる。
上記動作により、トランジスタM2のゲートに電位V1が入力され、トランジスタM2が
オンとなる。よって、トランジスタM2を介して容量素子C1の電荷が放出され、電位V
0だった、トランジスタM2のソース及びドレインの一方および容量素子C1の一対の電
極のうちの他方の電位が上昇を始める。そして、最終的にはトランジスタM2のソース及
びドレインの一方および容量素子C1の一対の電極のうちの他方の電位がV1−Vthに
収束し、トランジスタM2のゲート電圧が閾値電圧Vthに収束すると、トランジスタM
2がオフになる。
また、容量素子C1の一対の電極のうちの一方には、配線SLに与えられた画像信号Si
gの電位Vdataが、トランジスタM1を介して与えられる。
次いで、期間t3では、配線GL1にLレベルの電位が与えられ、配線GL2にHレベル
の電位が与えられ、配線GL3にLレベルの電位が与えられる。よって、トランジスタM
4及びトランジスタM5がオンとなり、トランジスタM1、トランジスタM3及びトラン
ジスタM6がオフとなる。
なお、期間t2から期間t3に移行する際、配線GL1に与える電位がHレベルからLレ
ベルに切り替えられてから、配線GL2に与える電位をLレベルからHレベルに切り替え
ることが望ましい。このような動作を行うことによって、配線GL1に与える電位の切り
替えによる、トランジスタM2のソース及びドレインの一方および容量素子C1の一対の
電極のうちの他方における電位の変動を防ぐことができる。
また、配線ILには電位Vanoが与えられ、配線CLには電位Vcatが与えられる。
上記動作により、トランジスタM2のゲートに電位Vdataが与えられるため、トラン
ジスタM2のゲート電圧がVdata−V1+Vthとなる。よって、トランジスタM2
のゲート電圧を、閾値電圧Vthが加味された値に設定することができる。上記構成によ
り、トランジスタM2の閾値電圧Vthのばらつきを抑制することができる。よって、発
光素子ELに供給する電流値のばらつきを抑えることができ、表示装置の輝度ムラを低減
することができる。
なお、配線GL2に与える電位の変動を大きくしておくことで、トランジスタM5の閾値
電圧のばらつきが発光素子ELに供給する電流値に影響を及ぼすことを防ぐことができる
。つまり、配線GL2に与えるHレベルの電位をトランジスタM5の閾値電圧よりも十分
大きく、また、配線GL2に与えるLレベルの電位をトランジスタM5の閾値電圧よりも
十分小さくしてやることで、トランジスタM5のオンとオフの切り替えを確実に行い、ト
ランジスタM5の閾値電圧のばらつきが発光素子ELの電流値に影響を及ぼすことを防ぐ
ことができる。
次いで、期間t4では、配線GL1にLレベルの電位が与えられ、配線GL2にLレベル
の電位が与えられ、配線GL3にHレベルの電位が与えられる。よって、トランジスタM
6がオンとなり、トランジスタM1、トランジスタM3、トランジスタM4及びトランジ
スタM5がオフとなる。
また、配線ILには電位Vanoが与えられ、配線VL1は、モニター回路に接続される
上記動作により、トランジスタM2のドレイン電流Idが、発光素子ELではなく、トラ
ンジスタM6を介して配線VL1に流れる。モニター回路は、配線VL1に流れたドレイ
ン電流Idを用いて、当該ドレイン電流Idの値を情報として含む信号を生成する。この
ドレイン電流Idは、トランジスタM2の移動度やトランジスタM2のサイズ(チャネル
長、チャネル幅)などに依存した大きさとなっている。そして、本発明の一態様にかかる
表示装置では、上記信号を用いて、画素pixに供給される画像信号Vsigの電位Vd
ataの値を、補正することができる。つまり、トランジスタM2の移動度のばらつきの
影響を低減することが出来る。
なお、図4(A)に示す画素pixを有する表示装置では、期間t3の動作の後に期間t
4の動作を常に行う必要はない。例えば、表示装置において、期間t1乃至期間t3の動
作を複数回繰り返した後に、期間t4の動作を行うようにしても良い。また、一行の画素
pixにおいて期間t4の動作を行った後、最小の階調値0に対応する画像信号を、当該
動作を行った一行の画素pixに書き込むことで、発光素子ELを非発光の状態にした後
、次の行の画素pixにおいて、期間t4の動作を行うようにしても良い。
図4(A)に示した画素pixを有する表示装置では、トランジスタM2のソース及びド
レインの他方と、トランジスタM2のゲートとが電気的に分離しているので、それぞれの
電位を個別に制御することができる。よって、期間t2において、トランジスタM2のソ
ース及びドレインの他方の電位を、トランジスタM2のゲートの電位に、閾値電圧Vth
を加算した電位よりも高い値に設定することができる。そのため、トランジスタM2がノ
ーマリーオンである場合に、すなわち閾値電圧Vthがマイナスの値を有している場合に
、トランジスタM2において、ソースの電位がゲートの電位V1よりも高くなるまで、容
量素子C1に電荷を蓄積することができる。よって、本発明の一態様に係る表示装置では
、トランジスタM2がノーマリーオンであっても、期間t2において閾値電圧を取得する
ことができ、期間t3において、閾値電圧Vthを加味した値になるよう、トランジスタ
M2のゲート電圧を設定することができる。
次いで、図3の一点鎖線J−K間、L−M間、及びN−O間における断面図を図5に示す
ゲート電極として機能する導電膜304c、ゲート絶縁膜51として機能する絶縁膜30
5及び絶縁膜306、ゲート絶縁膜51上に形成されたチャネル領域が形成される酸化物
半導体膜308b、ソース電極及びドレイン電極として機能する導電膜310d、310
eによりトランジスタ103(図3におけるトランジスタM5に対応)を構成する。また
、導電膜310d、310e上には、無機絶縁膜53である絶縁膜312、絶縁膜314
が保護膜として設けられている。
また、一方の電極として機能する金属酸化物膜308c、誘電体膜として機能する絶縁膜
314、他方の電極として機能する導電膜316bにより容量素子105(図3における
容量素子C1に対応)を構成する。金属酸化物膜308cは、ゲート絶縁膜51上に設け
られる。トランジスタM6と金属酸化物膜308cは、トランジスタM6のソース電極及
びドレイン電極として機能する導電膜310fで接続される。
無機絶縁膜53上に有機絶縁膜317が形成される。また、有機絶縁膜317上には、画
素電極として機能する導電膜319が形成される。導電膜319は、無機絶縁膜53及び
有機絶縁膜317に設けられる開口部で、導電膜310eと接続される。
また、有機絶縁膜317及び導電膜319上には、絶縁層391が設けられる。また、絶
縁層391に設けられた開口部において、発光素子394が有する発光層392及び導電
膜393が、導電膜319上に設けられる。
また図6では、図2(A)で示した走査線駆動回路14及び信号線駆動回路16を含む駆
動回路部(上面図は省略)の断面図をA−Bに示し、加えて図5で示した画素の断面構造
の情報をC−Dで示す。
駆動回路部において、ゲート電極として機能する導電膜304a、ゲート絶縁膜51とし
て機能する絶縁膜305及び絶縁膜306、チャネル領域が形成される酸化物半導体膜3
08a、ソース電極及びドレイン電極として機能する導電膜310a、310bによりト
ランジスタ102を構成する。酸化物半導体膜308aは、ゲート絶縁膜51上に設けら
れる。また、導電膜310a、310b上には、無機絶縁膜53である絶縁膜312、絶
縁膜314が保護膜として設けられている。
また、駆動回路部において、導電膜304a、304cと同時に形成された導電膜304
bと、導電膜310a、310b、310d、310e、310fと同時に形成された導
電膜310cとは、導電膜319と同時に形成された導電膜319aで接続される。
導電膜304bと導電膜319aは、ゲート絶縁膜51、無機絶縁膜53、及び有機絶縁
膜317に設けられた開口部において接続する。また、導電膜310cと導電膜319a
は、絶縁膜312、絶縁膜314、及び有機絶縁膜317に設けられた開口部において接
続する。
ここで、図5及び図6に示す表示装置の構成要素について、以下に説明する。
基板302上には、導電膜304a、304b、304cが形成されている。導電膜30
4aは、駆動回路部のトランジスタのゲート電極としての機能を有する。また、導電膜3
04bは、駆動回路部に形成され、導電膜310cと接続する。また、導電膜304cは
、画素部11に形成され、画素部のトランジスタのゲート電極として機能する。
基板302の材質などに大きな制限はないが、少なくとも、後の熱処理に耐えうる程度の
耐熱性を有している必要がある。例えば、ガラス基板、セラミック基板、石英基板、サフ
ァイア基板等を、基板302として用いてもよい。また、シリコンや炭化シリコンを材料
とした単結晶半導体基板、多結晶半導体基板、シリコンゲルマニウム等の化合物半導体基
板、SOI基板等を適用することも可能であり、これらの基板上に半導体素子が設けられ
たものを、基板302として用いてもよい。なお、基板302として、ガラス基板を用い
る場合、第6世代(1500mm×1850mm)、第7世代(1870mm×2200
mm)、第8世代(2200mm×2400mm)、第9世代(2400mm×2800
mm)、第10世代(2950mm×3400mm)等の大面積基板を用いることで、大
型の表示装置を作製することができる。
また、基板302として、可撓性基板を用い、可撓性基板上に直接、トランジスタを形成
してもよい。または、基板302とトランジスタの間に剥離層を設けてもよい。剥離層は
、その上に素子部を一部あるいは全部完成させた後、基板302より分離し、他の基板に
転載するのに用いることができる。その際、トランジスタは耐熱性の劣る基板や可撓性の
基板にも転載できる。
導電膜304a、304b、304cとしては、アルミニウム、クロム、銅、タンタル、
チタン、モリブデン、タングステンから選ばれた金属元素、または上述した金属元素を成
分とする合金か、上述した金属元素を組み合わせた合金等を用いて形成することができる
。また、マンガン、ジルコニウムのいずれか一または複数から選択された金属元素を用い
てもよい。また、導電膜304a、304b、304cは、単層構造でも、二層以上の積
層構造としてもよい。例えば、シリコンを含むアルミニウム膜の単層構造、アルミニウム
膜上にチタン膜を積層する二層構造、窒化チタン膜上にチタン膜を積層する二層構造、窒
化チタン膜上にタングステン膜を積層する二層構造、窒化タンタル膜または窒化タングス
テン膜上にタングステン膜を積層する二層構造、チタン膜と、そのチタン膜上にアルミニ
ウム膜を積層し、さらにその上にチタン膜を形成する三層構造等がある。また、アルミニ
ウムに、チタン、タンタル、タングステン、モリブデン、クロム、ネオジム、スカンジウ
ムから選ばれた元素の一または複数を組み合わせた合金膜、もしくは窒化膜を用いてもよ
い。
また、導電膜304a、304b、304cは、インジウム錫酸化物、酸化タングステン
を含むインジウム酸化物、酸化タングステンを含むインジウム亜鉛酸化物、酸化チタンを
含むインジウム酸化物、酸化チタンを含むインジウム錫酸化物、インジウム亜鉛酸化物、
酸化シリコンを添加したインジウム錫酸化物等の透光性を有する導電性材料を適用するこ
ともできる。また、上記透光性を有する導電性材料と、上記金属元素の積層構造とするこ
ともできる。
基板302、及び導電膜304a、304b、304c上には、絶縁膜305、絶縁膜3
06が形成されている。絶縁膜305、絶縁膜306は、駆動回路部のトランジスタのゲ
ート絶縁膜51、及び画素部11のトランジスタのゲート絶縁膜51としての機能を有す
る。
絶縁膜305としては、例えば窒化シリコン、窒化酸化シリコン、窒化アルミニウム、窒
化酸化アルミニウム等の窒化物絶縁膜を用いて形成することが好ましい。
絶縁膜306としては、例えば酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒
化シリコン、酸化アルミニウム、酸化ハフニウム、酸化ガリウムまたはGa−Zn系金属
酸化物などを用いればよく、積層または単層で設ける。また、絶縁膜306としては、ハ
フニウムシリケート(HfSiO)、窒素が添加されたハフニウムシリケート(HfS
)、窒素が添加されたハフニウムアルミネート(HfAl)、酸
化ハフニウム、酸化イットリウムなどのhigh−k材料を用いることでトランジスタの
ゲートリークを低減できる。
絶縁膜305及び絶縁膜306の合計の厚さは、5nm以上400nm以下、より好まし
くは10nm以上300nm以下、より好ましくは50nm以上250nm以下とすると
よい。
絶縁膜306上には、酸化物半導体膜308a、308b、金属酸化物膜308cが形成
されている。酸化物半導体膜308aは、導電膜304aと重畳する位置に形成され、駆
動回路部のトランジスタのチャネル領域として機能する。また、酸化物半導体膜308b
は、導電膜304cと重畳する位置に形成され、画素部のトランジスタのチャネル領域と
して機能する。金属酸化物膜308cは、導電膜310fと接続し、且つ容量素子105
の電極として機能する。なお導電膜310fは、トランジスタ103とは別のトランジス
タにおけるソース電極及びドレイン電極として機能する。
酸化物半導体膜308a、308b、及び金属酸化物膜308cは、代表的には、In−
Ga酸化物、In−Zn酸化物、In−M−Zn酸化物(MはAl、Ti、Ga、Y、Z
r、La、Ce、Nd、Sn、またはHf)がある。なお、酸化物半導体膜308a、3
08b、及び金属酸化物膜308cは、透光性を有する。
なお、酸化物半導体膜308a、308b、及び金属酸化物膜308cがIn−M−Zn
酸化物であるとき、ZnおよびOを除いてのInとMの原子数比率は、InおよびMの和
を100atomic%としたときInが25atomic%以上、Mが75atomi
c%未満、さらに好ましくはInが34atomic%以上、Mが66atomic%未
満とする。
酸化物半導体膜308a、308b、及び金属酸化物膜308cは、エネルギーギャップ
が2eV以上、好ましくは2.5eV以上、より好ましくは3eV以上である。このよう
に、エネルギーギャップの広い酸化物半導体を用いることで、トランジスタのオフ電流を
低減することができる。
酸化物半導体膜308a、308b、及び金属酸化物膜308cの厚さは、3nm以上2
00nm以下、好ましくは3nm以上100nm以下、さらに好ましくは3nm以上50
nm以下とする。
酸化物半導体膜308a、308b、及び金属酸化物膜308cとしてIn:Ga:Zn
=1:1:1、In:Ga:Zn=1:1:1.2、または3:1:2の原子数比のIn
−Ga−Zn酸化物を用いることができる。なお、酸化物半導体膜308a、308b、
及び金属酸化物膜308cの原子数比はそれぞれ、誤差として上記の原子数比のプラスマ
イナス20%の変動を含む。
また、酸化物半導体膜308a、308b、及び金属酸化物膜308cは、例えば非単結
晶構造でもよい。非単結晶構造は、例えば、後述するCAAC−OS(C Axis A
ligned Crystalline Oxide Semiconductor)、
多結晶構造、後述する微結晶構造、または非晶質構造を含む。非単結晶構造において、非
晶質構造は最も欠陥準位密度が高く、CAAC−OSは最も欠陥準位密度が低い。なお、
酸化物半導体膜308a、308b、及び金属酸化物膜308cは、結晶性が同じである
なお、酸化物半導体膜308a、308b、及び金属酸化物膜308cが、非晶質構造の
領域、微結晶構造の領域、多結晶構造の領域、CAAC−OSの領域、単結晶構造の領域
の二種以上を有する混合膜であってもよい。また、混合膜は、例えば、非晶質構造の領域
、微結晶構造の領域、多結晶構造の領域、CAAC−OSの領域、単結晶構造の領域のい
ずれか二種以上の領域の積層構造を有する場合がある。
酸化物半導体膜308a、308bにおいて、第14族元素の一つであるシリコンや炭素
が含まれると、酸化物半導体膜308a、308bにおいて酸素欠損が増加し、n型化し
てしまう。このため、酸化物半導体膜308a、308bにおけるシリコンや炭素の濃度
(二次イオン質量分析法により得られる濃度)を、2×1018atoms/cm以下
、好ましくは2×1017atoms/cm以下とする。
また、酸化物半導体膜308a、308bにおいて、二次イオン質量分析法により得られ
るアルカリ金属またはアルカリ土類金属の濃度を、1×1018atoms/cm以下
、好ましくは2×1016atoms/cm以下にする。アルカリ金属及びアルカリ土
類金属は、酸化物半導体と結合するとキャリアを生成する場合があり、トランジスタのオ
フ電流が増大してしまうことがある。このため、酸化物半導体膜308a、308bのア
ルカリ金属またはアルカリ土類金属の濃度を低減することが好ましい。
また、酸化物半導体膜308a、308bに窒素が含まれていると、キャリアである電子
が生じ、キャリア密度が増加し、n型化しやすい。この結果、窒素が含まれている酸化物
半導体を用いたトランジスタはノーマリーオン特性となりやすい。従って、当該酸化物半
導体膜において、窒素はできる限り低減されていることが好ましい、例えば、二次イオン
質量分析法により得られる窒素濃度は、5×1018atoms/cm以下にすること
が好ましい。
酸化物半導体膜308a、308bとしては、キャリア密度の低い酸化物半導体膜を用い
る。例えば、酸化物半導体膜308a、308bは、キャリア密度が1×1017個/c
以下、好ましくは1×1015個/cm以下、さらに好ましくは1×1013個/
cm以下、より好ましくは1×1011個/cm以下の酸化物半導体膜を用いる。
なお、これらに限られず、必要とするトランジスタの半導体特性及び電気特性(電界効果
移動度、しきい値電圧等)に応じて適切な組成のものを用いればよい。また、必要とする
トランジスタの半導体特性を得るために、酸化物半導体膜308a、308bのキャリア
密度や不純物濃度、欠陥密度、金属元素と酸素の原子数比、原子間距離、密度等を適切な
ものとすることが好ましい。
酸化物半導体膜308a、308bは、絶縁膜306及び絶縁膜312等の、酸化物半導
体膜との界面特性を向上させることが可能な材料で形成される膜と接しているため、酸化
物半導体膜308a、308bは、半導体として機能し、酸化物半導体膜308a、30
8bを有するトランジスタは、優れた電気特性を有する。
なお、酸化物半導体膜308a、308bとして、不純物濃度が低く、欠陥準位密度の低
い酸化物半導体膜を用いることで、優れた電気特性を有するトランジスタを作製すること
ができ好ましい。ここでは、不純物濃度が低く、欠陥準位密度の低い(酸素欠損の少ない
)ことを高純度真性または実質的に高純度真性とよぶ。高純度真性または実質的に高純度
真性である酸化物半導体は、キャリア発生源が少ないため、キャリア密度を低くすること
ができる場合がある。従って、当該酸化物半導体膜にチャネル領域が形成されるトランジ
スタは、しきい値電圧がマイナスとなる電気特性(ノーマリーオンともいう。)になるこ
とが少ない場合がある。また、高純度真性または実質的に高純度真性である酸化物半導体
膜は、欠陥準位密度が低いため、トラップ準位密度も低くなる場合がある。また、高純度
真性または実質的に高純度真性である酸化物半導体膜は、オフ電流が著しく小さく、チャ
ネル幅が1×10μmでチャネル長が10μmの素子であっても、ソース電極とドレイ
ン電極間の電圧(ドレイン電圧)が1Vから10Vの範囲において、オフ電流が、半導体
パラメータアナライザの測定限界以下、すなわち1×10−13A以下という特性を得る
ことができる。従って、当該酸化物半導体膜にチャネル領域が形成されるトランジスタは
、電気特性の変動が小さく、信頼性の高いトランジスタとなる場合がある。なお、酸化物
半導体膜のトラップ準位に捕獲された電荷は、消失するまでに要する時間が長く、あたか
も固定電荷のように振る舞うことがある。そのため、トラップ準位密度の高い酸化物半導
体膜にチャネル領域が形成されるトランジスタは、電気特性が不安定となる場合がある。
不純物としては、水素、窒素、アルカリ金属、またはアルカリ土類金属等がある。
金属酸化物膜308cは、酸化物半導体膜308a、308bと同時に形成された酸化物
半導体膜を加工して形成される。このため、金属酸化物膜308cは、酸化物半導体膜3
08a、308bと同様の金属元素を有する膜である。また、酸化物半導体膜308a、
308bと同様の結晶構造、または異なる結晶構造を有する膜である。しかしながら、酸
化物半導体膜308a、308bと同時に形成された酸化物半導体膜に、不純物または酸
素欠損を有せしめることで、導電性を有する膜となり、容量素子の電極として機能する。
酸化物半導体膜に含まれる不純物としては、水素がある。なお、水素の代わりに不純物と
して、ホウ素、リン、スズ、アンチモン、希ガス元素、アルカリ金属、アルカリ土類金属
等が含まれていてもよい。または、金属酸化物膜308cは、酸化物半導体膜308a、
308bと同時に形成された膜であり、プラズマダメージ等により酸素欠損が形成され、
導電性が高められた膜である。または、金属酸化物膜308cは、酸化物半導体膜308
a、308bと同時に形成された膜であり、且つ不純物を含むと共に、プラズマダメージ
等により酸素欠損が形成され、導電性が高められた膜である。
このため、酸化物半導体膜308a、308b及び金属酸化物膜308cは共に、絶縁膜
306上に形成されるが、不純物濃度が異なる。具体的には、酸化物半導体膜308a、
308bと比較して、金属酸化物膜308cの不純物濃度が高い。例えば、酸化物半導体
膜308a、308bに含まれる水素濃度は、5×1019atoms/cm未満、好
ましくは5×1018atoms/cm未満、好ましくは1×1018atoms/c
以下、より好ましくは5×1017atoms/cm以下、さらに好ましくは1×
1016atoms/cm以下であり、金属酸化物膜308c含まれる水素濃度は、8
×1019atoms/cm以上、好ましくは1×1020atoms/cm以上、
より好ましくは5×1020atoms/cm以上である。また、酸化物半導体膜30
8a、308bと比較して、金属酸化物膜308cに含まれる水素濃度は2倍、好ましく
は10倍以上である。
また、酸化物半導体膜308a、308bと同時に形成された酸化物半導体膜をプラズマ
に曝すことにより、酸化物半導体膜にダメージを与え、酸素欠損を形成することができる
。例えば、酸化物半導体膜上に、プラズマCVD法またはスパッタリング法で膜を成膜す
ると、酸化物半導体膜がプラズマに曝され、酸素欠損が生成される。または、絶縁膜31
2を形成するためのエッチング処理において酸化物半導体膜がプラズマに曝されることで
、酸素欠損が生成される。または、酸化物半導体膜が水素、希ガス、アンモニア、酸素及
び水素の混合ガス等のプラズマに曝されることで、酸素欠損が生成される。この結果、酸
化物半導体膜は導電性が高くなり、導電性を有する膜となり、金属酸化物膜308cとし
て機能する。
即ち、金属酸化物膜308cは、導電性の高い酸化物半導体膜で形成されるともいえる。
また金属酸化物膜308cは、導電性の高い金属酸化物膜で形成されるともいえる。
また、絶縁膜314として、窒化シリコン膜を用いる場合、窒化シリコン膜は水素を含む
。このため、絶縁膜314の水素が酸化物半導体膜308a、308bと同時に形成され
た酸化物半導体膜に拡散すると、該酸化物半導体膜において水素は酸素と結合し、キャリ
アである電子が生成される。また、窒化シリコン膜をプラズマCVD法またはスパッタリ
ング法で成膜すると、酸化物半導体膜がプラズマに曝され、酸素欠損が生成される。当該
酸素欠損に、窒化シリコン膜に含まれる水素が入ることで、キャリアである電子が生成さ
れる。これらの結果、酸化物半導体膜は導電性が高くなり、金属酸化物膜308cとなる
金属酸化物膜308cは、酸化物半導体膜308a、308bより抵抗率が低い。金属酸
化物膜308cの抵抗率が、酸化物半導体膜308a、308bの抵抗率の1×10−8
倍以上1×10−1倍未満であることが好ましく、代表的には1×10−3Ωcm以上1
×10Ωcm未満、さらに好ましくは、抵抗率が1×10−3Ωcm以上1×10−1
Ωcm未満であるとよい。
ただし、本発明の実施形態の一態様は、これに限定されず、金属酸化物膜308cは、場
合によっては、絶縁膜314と接していないことも可能である。
また、本発明の実施形態の一態様は、これに限定されず、金属酸化物膜308cは、場合
によっては、酸化物半導体膜308a、または、308bと別々の工程で形成されてもよ
い。その場合には、金属酸化物膜308cは、酸化物半導体膜308a、または、308
bと、異なる材質を有していても良い。例えば、金属酸化物膜308cは、インジウム錫
酸化物(以下、ITOと示す。)、または、インジウム亜鉛酸化物等を用いて形成しても
よい。
本実施の形態に示す表示装置において、容量素子は、透光性を有する。この結果、発光素
子394と重畳して設けることができるため、容量素子の占有面積を大きくしつつ、画素
の開口率を高めることができる。
導電膜310a、310b、310c、310d、310e、310fは、導電材料とし
て、アルミニウム、チタン、クロム、ニッケル、銅、イットリウム、ジルコニウム、モリ
ブデン、銀、タンタル、またはタングステンからなる単体金属、またはこれを主成分とす
る合金を単層構造または積層構造として用いる。例えば、シリコンを含むアルミニウム膜
の単層構造、アルミニウム膜上にチタン膜を積層する二層構造、タングステン膜上にチタ
ン膜を積層する二層構造、銅−マグネシウム−アルミニウム合金膜上に銅膜を積層する二
層構造、チタン膜または窒化チタン膜と、そのチタン膜または窒化チタン膜上に重ねてア
ルミニウム膜または銅膜を積層し、さらにその上にチタン膜または窒化チタン膜を形成す
る三層構造、モリブデン膜または窒化モリブデン膜と、そのモリブデン膜または窒化モリ
ブデン膜上に重ねてアルミニウム膜または銅膜を積層し、さらにその上にモリブデン膜ま
たは窒化モリブデン膜を形成する三層構造等がある。なお、酸化インジウム、酸化錫また
は酸化亜鉛を含む透明導電材料を用いてもよい。
絶縁膜306、酸化物半導体膜308a、308b、金属酸化物膜308c、及び導電膜
310a、310b、310c、310d、310e、310f上には、無機絶縁膜53
として、絶縁膜312及び絶縁膜314が形成されている。絶縁膜312は、絶縁膜30
6と同様に、酸化物半導体膜との界面特性を向上させることが可能な材料を用いることが
好ましく、酸化物絶縁膜を用いて形成することができる。ここでは、絶縁膜312として
は、絶縁膜312a、312bを積層して形成する。
絶縁膜312aは、酸素を透過する酸化物絶縁膜である。なお、絶縁膜312aは、後に
形成する絶縁膜312bを形成する際の、酸化物半導体膜308a、308b、及び金属
酸化物膜308cへのダメージ緩和膜としても機能する。
絶縁膜312aとしては、厚さが5nm以上150nm以下、好ましくは5nm以上50
nm以下の酸化シリコン、酸化窒化シリコン等を用いることができる。なお、本明細書中
において、酸化窒化シリコン膜とは、その組成として、窒素よりも酸素の含有量が多い膜
を指し、窒化酸化シリコン膜とは、その組成として、酸素よりも窒素の含有量が多い膜を
指す。
また、絶縁膜312aは、酸化物絶縁膜であり、該酸化物絶縁膜は、窒素を含み、且つ欠
陥量の少ないことが好ましい。
窒素を含み、且つ欠陥量の少ない酸化物絶縁膜の代表例としては、酸化窒化シリコン膜、
酸化窒化アルミニウム膜等がある。
欠陥の少ない酸化物絶縁膜は、100K以下のESRで測定して得られたスペクトルにお
いてg値が2.037以上2.039以下の第1のシグナル、g値が2.001以上2.
003以下の第2のシグナル、及びg値が1.964以上1.966以下の第3のシグナ
ルが観測される。なお、第1のシグナル及び第2のシグナルのスプリット幅、並びに第2
のシグナル及び第3のシグナルのスプリット幅は、XバンドのESR測定において約5m
Tである。また、g値が2.037以上2.039以下の第1のシグナル、g値が2.0
01以上2.003以下の第2のシグナル、及びg値が1.964以上1.966以下で
ある第3のシグナルのスピンの密度の合計が1×1018spins/cm未満であり
、代表的には1×1017spins/cm以上1×1018spins/cm未満
である。
なお、100K以下のESRスペクトルにおいてg値が2.037以上2.039以下の
第1シグナル、g値が2.001以上2.003以下の第2のシグナル、及びg値が1.
964以上1.966以下の第3のシグナルは、窒素酸化物(NOx、xは0以上2以下
、好ましくは1以上2以下)起因のシグナルに相当する。窒素酸化物の代表例としては、
一酸化窒素、二酸化窒素等がある。即ち、g値が2.037以上2.039以下の第1の
シグナル、g値が2.001以上2.003以下の第2のシグナル、及びg値が1.96
4以上1.966以下である第3のシグナルのスピンの密度の合計が少ないほど、酸化物
絶縁膜に含まれる窒素酸化物の含有量が少ないといえる。
絶縁膜312aが、上記のように、窒素酸化物の含有量が少ないと、絶縁膜312aと酸
化物半導体膜との界面におけるキャリアのトラップを低減することが可能である。この結
果、表示装置に含まれるトランジスタのしきい値電圧のシフトを低減することが可能であ
り、トランジスタの電気特性の変動を低減することができる。
また、絶縁膜312aは、SIMS(Secondary Ion Mass Spec
trometry)で測定される窒素濃度が6×1020atoms/cm以下である
ことが好ましい。この結果、絶縁膜312aにおいて、窒素酸化物が生成されにくくなり
、絶縁膜312aと、酸化物半導体膜308a、308bとの界面におけるキャリアのト
ラップを低減することが可能である。また、表示装置に含まれるトランジスタのしきい値
電圧のシフトを低減することが可能であり、トランジスタの電気特性の変動を低減するこ
とができる。
なお、絶縁膜312aにおいて、膜中に窒素酸化物及びアンモニアが含まれると、作製工
程における加熱処理において、窒素酸化物及びアンモニアが反応し、窒素酸化物が窒素ガ
スとなって脱離する。この結果、絶縁膜312aの窒素濃度及び窒素酸化物の含有量を低
減することができる。また、絶縁膜312aと、酸化物半導体膜308a、308bとの
界面におけるキャリアのトラップを低減することが可能である。また、表示装置に含まれ
るトランジスタのしきい値電圧のシフトを低減することが可能であり、トランジスタの電
気特性の変動を低減することができる。
なお、絶縁膜312aにおいては、外部から絶縁膜312aに入った酸素が全て絶縁膜3
12aの外部に移動せず、絶縁膜312aにとどまる酸素もある。また、絶縁膜312a
に酸素が入ると共に、絶縁膜312aに含まれる酸素が絶縁膜312aの外部へ移動する
ことで絶縁膜312aにおいて酸素の移動が生じる場合もある。
絶縁膜312aとして酸素を透過する酸化物絶縁膜を形成すると、絶縁膜312a上に設
けられる、絶縁膜312bから脱離する酸素を、絶縁膜312aを介して酸化物半導体膜
308a、308bに移動させることができる。
絶縁膜312aに接するように絶縁膜312bが形成されている。絶縁膜312bは、化
学量論的組成を満たす酸素よりも多くの酸素を含む酸化物絶縁膜を用いて形成する。化学
量論的組成を満たす酸素よりも多くの酸素を含む酸化物絶縁膜は、加熱により酸素の一部
が脱離する。化学量論的組成を満たす酸素よりも多くの酸素を含む酸化物絶縁膜は、TD
S分析にて、酸素原子に換算しての酸素の脱離量が1.0×1018atoms/cm
以上、好ましくは3.0×1020atoms/cm以上である酸化物絶縁膜である。
なお、上記TDS分析時における膜の表面温度としては100℃以上700℃以下、また
は100℃以上500℃以下の範囲が好ましい。
絶縁膜312bとしては、厚さが30nm以上500nm以下、好ましくは50nm以上
400nm以下の、酸化シリコン、酸化窒化シリコン等を用いることができる。
また、絶縁膜312bは、欠陥量が少ないことが好ましく、代表的には、ESR測定によ
り、シリコンのダングリングボンドに由来するg=2.001に現れる信号のスピン密度
が1.5×1018spins/cm未満、更には1×1018spins/cm
下であることが好ましい。なお、絶縁膜312bは、絶縁膜312aと比較して酸化物半
導体膜308a、308bから離れているため、絶縁膜312aより、欠陥密度が多くと
もよい。
絶縁膜314として、酸素、水素、水、アルカリ金属、アルカリ土類金属等のブロッキン
グ効果を有する窒化物絶縁膜を設けることで、酸化物半導体膜308a、308b、及び
金属酸化物膜308cからの酸素の外部への拡散を防ぐことができる。窒化物絶縁膜とし
ては、窒化シリコン、窒化酸化シリコン、窒化アルミニウム、窒化酸化アルミニウム等が
ある。
なお、酸素、水素、水、アルカリ金属、アルカリ土類金属等のブロッキング効果を有する
窒化物絶縁膜上に、酸素、水素、水等のブロッキング効果を有する酸化物絶縁膜を設けて
もよい。酸素、水素、水等のブロッキング効果を有する酸化物絶縁膜としては、酸化アル
ミニウム、酸化窒化アルミニウム、酸化ガリウム、酸化窒化ガリウム、酸化イットリウム
、酸化窒化イットリウム、酸化ハフニウム、酸化窒化ハフニウム等がある。また、容量素
子の容量値を制御するため、酸素、水素、水、アルカリ金属、アルカリ土類金属等のブロ
ッキング効果を有する窒化物絶縁膜上に窒化物絶縁膜または酸化絶縁膜を適宜設けてもよ
い。
また、絶縁膜314上には導電膜316bが形成されている。導電膜316bは、容量素
子の電極として機能することができる。
導電膜316bとしては、透光性を有する導電性材料を用いて形成することができる。透
光性を有する導電性材料としては、酸化タングステンを含むインジウム酸化物、酸化タン
グステンを含むインジウム亜鉛酸化物、酸化チタンを含むインジウム酸化物、酸化チタン
を含むインジウム錫酸化物、ITO、インジウム亜鉛酸化物、酸化ケイ素を添加したイン
ジウム錫酸化物などがある。
有機絶縁膜317としては、アクリル樹脂、ポリイミド、エポキシ樹脂等の有機樹脂を用
いることができる。なお、有機絶縁膜317は、500nm以上5000nm以下、好ま
しくは1000nm以上3000nm以下とする。有機絶縁膜317の厚さを上記の厚さ
とすることで、導電膜316b上の凹部に有機絶縁膜317を充填させることが可能であ
り、配向膜320が形成される領域の凹凸を低減することができる。
有機樹脂を用いて有機絶縁膜317を形成することで、少なくとも画素電極として機能す
る導電膜316bの凹部を有機絶縁膜317で充填することが可能であり、発光素子39
4の構成する部材を平坦な面に形成することができる。そのため発光素子394では、電
極間のショート等が低減され、歩留まりの向上を図ることができる。
また、有機絶縁膜317上には、導電膜319、319aが形成されている。導電膜31
9は、画素電極として機能する。導電膜319aは、ゲート絶縁膜51、無機絶縁膜53
及び有機絶縁膜317に設けられた開口部において導電膜304bと導電膜310cとを
電気的に接続する。即ち導電膜319aは、導電膜304b及び導電膜310cを接続す
る接続電極として機能する。
有機絶縁膜317は、これに限定されない。例えば、有機絶縁膜317は、カラーフィル
タや、ブラックマトリックスの機能を有することも可能である。例えば、有機絶縁膜31
7が、カラーフィルタの機能を有する場合には、例えば、赤色の画素、青色の画素、緑色
の画素に合わせて、各色ごとに、有色性を有する有機絶縁膜317を形成すればよい。
導電膜319、319aは、導電膜316bと同様に透光性を有する導電性材料を用いて
形成することができる。なお導電膜319を発光素子394の陽極として用いる場合、導
電膜319、319aはインジウム錫酸化物などの発光層392よりも仕事関数が大きく
透光性を有する膜を用いるとよい。
なお、導電膜304a及び導電膜310cが直接接するような接続構造とするには、導電
膜310cを形成する前に、絶縁膜305、絶縁膜306に開口部を形成するためにパタ
ーニングを行い、マスクを形成する必要がある。しかしながら、図6のように、導電膜3
19aにより、導電膜304a及び導電膜310cを接続することで、導電膜304a及
び導電膜310cが直接接する接続部を作製する必要が無くなり、フォトマスクを1枚少
なくすることができる。即ち、表示装置の作製工程を削減することが可能である。
また、有機絶縁膜317及び導電膜319上には、発光素子394を隣接する画素間で分
離する機能、すなわち隔壁としての機能を有する絶縁層391が形成されている。絶縁層
391としては、絶縁性を有していればよく、例えば、有機絶縁膜または無機絶縁膜を用
いることができる。有機絶縁膜としては、例えば、ポリイミド系樹脂、ポリアミド系樹脂
、アクリル系樹脂、シロキサン系樹脂、エポキシ系樹脂、またはフェノール系樹脂等を用
いることができる。無機絶縁膜としては、酸化シリコン、酸化窒化シリコン等を用いるこ
とができる。特に、感光性の有機樹脂材料を用いることで、絶縁層391の作製が容易と
なるため好ましい。
また、導電膜319及び絶縁層391上には、発光層392が形成されている。発光層3
92は、少なくとも発光性の物質が含まれる発光層が形成されていればよく、該発光層以
外に、ホール注入層、ホール輸送層、電子輸送層、電子注入層、及び電荷発生層などの機
能層が形成されていてもよい。発光層392は、一対の電極(ここでは、導電膜319と
導電膜393)から電子と正孔が注入され電流が流れる。そして、該電子と正孔が再結合
することによって発光性の物質が励起状態を形成し、その励起状態が基底状態に戻る際に
発光することができる。
また、発光層392上には、導電膜393が形成されている。導電膜393を発光素子3
94の陰極として用いる場合、導電膜393は発光素子394に電子を注入できる仕事関
数の小さい材料を用いて形成することが好ましい。また、仕事関数の小さい金属単体では
なく、仕事関数の小さいアルカリ金属、またはアルカリ土類金属を数nm形成した層を緩
衝層として形成し、その上にアルミニウムなどの金属材料、インジウム錫酸化物等の導電
性を有する酸化物材料、または半導体材料を用いて形成してもよい。また、緩衝層として
、アルカリ土類金属の酸化物、ハロゲン化物、または、マグネシウム−銀等の合金を用い
ることもできる。なお発光層392が発光する光は、赤色(R)、緑色(G)、青色(B
)を用いることができる。他にも白色や黄色、又はその他の色を発光する発光素子を用い
ることができる。
なお発光層392が発光する光が白色の場合、図示していないが基板302上に有色性を
有する膜(有色膜)を形成してもよい。有色膜は、カラーフィルタとしての機能を有する
。また、有色膜に隣接する遮光膜が基板302上に形成することができる。遮光膜は、ブ
ラックマトリクスとして機能する。また、有色膜の代わりに色変換層を設ける構成として
もよいし、表示装置が白黒表示の場合は、特に設けなくてもよい。
有色膜としては、特定の波長帯域の光を透過する有色膜であればよく、例えば、赤色の波
長帯域の光を透過する赤色(R)のカラーフィルタ、緑色の波長帯域の光を透過する緑色
(G)のカラーフィルタ、青色の波長帯域の光を透過する青色(B)のカラーフィルタな
どを用いることができる。
また遮光膜としては、特定の波長帯域の光を遮光する機能を有していればよく、金属膜ま
たは黒色顔料等を含んだ有機絶縁膜などを用いることができる。
また、基板342と基板302との間の空間には、水分による発光素子394の劣化を抑
制するため、乾燥剤を設けてもよい。また、液晶層や樹脂等で充填する構成としてもよい
なお図2(B)に一例として示した画素301で液晶素子31を用いる場合の断面図を図
42に示す。図42では、本実施の形態で説明した構成を有する素子基板に加えて、対向
基板997を有する。対向基板997は、対向電極998を有する。なお素子基板と対向
基板の間には、液晶999が充填され、対向電極と画素電極との間の液晶とで、液晶素子
を形成する。
図6に示す表示装置に示す基板302上に設けられた素子部の作製方法について、図7乃
至図12を用いて説明する。なお、ここでは、基板302上に設けられた素子部としては
、基板302と導電膜393に挟まれた領域のことをさす。
トランジスタを構成する膜(絶縁膜、酸化物半導体膜、金属酸化物膜、導電膜等)は、ス
パッタリング法、化学気相堆積(CVD)法、真空蒸着法、パルスレーザー堆積(PLD
)法を用いて形成することができる。あるいは、塗布法や印刷法で形成することができる
。成膜方法としては、スパッタリング法、プラズマ化学気相堆積(PECVD)法が代表
的であるが、熱CVD法でもよい。熱CVD法の例として、MOCVD(有機金属化学堆
積)法やALD(原子層成膜)法を使ってもよい。
熱CVD法は、チャンバー内を大気圧または減圧下とし、原料ガスと酸化剤を同時にチャ
ンバー内に送り、基板近傍または基板上で反応させて基板上に堆積させることで成膜を行
う。このように、熱CVD法は、プラズマを発生させない成膜方法であるため、プラズマ
ダメージにより欠陥が生成されることが無いという利点を有する。
また、ALD法は、チャンバー内を大気圧または減圧下とし、反応のための原料ガスが順
次にチャンバーに導入され、そのガス導入の順序を繰り返すことで成膜を行う。例えば、
それぞれのスイッチングバルブ(高速バルブともよぶ)を切り替えて2種類以上の原料ガ
スを順番にチャンバーに供給し、複数種の原料ガスが混ざらないように第1の原料ガスと
同時またはその後に不活性ガス(アルゴン、或いは窒素など)などを導入し、第2の原料
ガスを導入する。なお、同時に不活性ガスを導入する場合には、不活性ガスはキャリアガ
スとなり、また、第2の原料ガスの導入時にも同時に不活性ガスを導入してもよい。また
、不活性ガスを導入する代わりに真空排気によって第1の原料ガスを排出した後、第2の
原料ガスを導入してもよい。第1の原料ガスが基板の表面に吸着して第1の単原子層を成
膜し、後から導入される第2の原料ガスと反応して、第2の単原子層が第1の単原子層上
に積層されて薄膜が形成される。
このガス導入順序を制御しつつ所望の厚さになるまで複数回繰り返すことで、段差被覆性
に優れた薄膜を形成することができる。薄膜の厚さは、ガス導入順序を繰り返す回数によ
って調節することができるため、精密な膜厚調節が可能であり、微細なトランジスタを作
製する場合に適している。
まず、基板302を準備する。ここでは、基板302としてガラス基板を用いる。
次に、基板302上に導電膜を形成し、該導電膜を所望の領域に加工することで、導電膜
304a、304b、304cを形成する。なお、導電膜304a、304b、304c
の形成は、所望の領域に第1のパターニングによるマスクの形成を行い、該マスクに覆わ
れていない領域をエッチングすることで形成することができる(図7(A)参照。)。
また、導電膜304a、304b、304cは、代表的には、スパッタリング法、真空蒸
着法、PLD法、熱CVD法等を用いて形成することができる。
また、ALDを利用する成膜装置により導電膜304a、304b、304cとしてタン
グステン膜を成膜することができる。この場合には、WFガスとBガスを順次繰
り返し導入して初期タングステン膜を形成し、その後、WFガスとHガスを同時に導
入してタングステン膜を形成する。なお、Bガスに代えてSiHガスを用いても
よい。
次に、基板302、及び導電膜304a、304b、304c上に、絶縁膜305を形成
し、絶縁膜305上に絶縁膜306を形成する(図5参照。)。
絶縁膜305及び絶縁膜306は、スパッタリング法、CVD法、真空蒸着法、PLD法
、熱CVD法等により形成することができる。なお、絶縁膜305及び絶縁膜306は、
真空中で連続して形成すると不純物の混入が抑制され好ましい。
絶縁膜305及び絶縁膜306として酸化シリコン膜または酸化窒化シリコン膜を形成す
る場合、原料ガスとしては、シリコンを含む堆積性気体及び酸化性気体を用いることが好
ましい。シリコンを含む堆積性気体の代表例としては、シラン、ジシラン、トリシラン、
フッ化シラン等がある。酸化性気体としては、酸素、オゾン、一酸化二窒素、二酸化窒素
等がある。
また、絶縁膜305及び絶縁膜306として酸化ガリウム膜を形成する場合、MOCVD
法を用いて形成することができる。
また、絶縁膜305及び絶縁膜306として、MOCVD法などの熱CVD法やALD法
を用いて、酸化ハフニウム膜を形成する場合には、溶媒とハフニウム前駆体化合物を含む
液体(ハフニウムアルコキシド溶液、代表的にはテトラキスジメチルアミドハフニウム(
TDMAH))を気化させた原料ガスと、酸化剤としてオゾン(O)の2種類のガスを
用いる。なお、テトラキスジメチルアミドハフニウムの化学式はHf[N(CH
である。また、他の材料液としては、テトラキス(エチルメチルアミド)ハフニウムな
どがある。
また、絶縁膜305及び絶縁膜306として、MOCVD法などの熱CVD法やALD法
を用いて、酸化アルミニウム膜を形成する場合には、溶媒とアルミニウム前駆体化合物を
含む液体(トリメチルアルミニウムTMAなど)を気化させた原料ガスと、酸化剤として
Oの2種類のガスを用いる。なお、トリメチルアルミニウムの化学式はAl(CH
である。また、他の材料液としては、トリス(ジメチルアミド)アルミニウム、トリ
イソブチルアルミニウム、アルミニウムトリス(2,2,6,6−テトラメチル−3,5
−ヘプタンジオナート)などがある。
また、絶縁膜305及び絶縁膜306として、MOCVD法などの熱CVD法やALD法
を用いて、酸化シリコン膜を形成する場合には、ヘキサジクロロジシランを被成膜面に吸
着させ、吸着物に含まれる塩素を除去し、酸化性ガス(O、一酸化二窒素)のラジカル
を供給して吸着物と反応させる。
次に、絶縁膜306上に酸化物半導体膜307を形成する(図7(B)参照。)。
酸化物半導体膜307は、スパッタリング法、塗布法、パルスレーザー蒸着法、レーザー
アブレーション法、熱CVD法等などを用いて形成することができる。
スパッタリングガスは、希ガス(代表的にはアルゴン)、酸素、希ガス及び酸素の混合ガ
スを適宜用いる。なお、希ガス及び酸素の混合ガスの場合、希ガスに対して酸素のガス比
を高めることが好ましい。
また、ターゲットは、形成する酸化物半導体膜の組成にあわせて、適宜選択すればよい。
なお、酸化物半導体膜を形成する際に、例えば、スパッタリング法を用いる場合、基板温
度を150℃以上750℃以下、好ましくは150℃以上450℃以下、さらに好ましく
は200℃以上350℃以下として、酸化物半導体膜を成膜することで、CAAC−OS
膜を形成することができる。
また、CAAC−OS膜を成膜するために、以下の条件を適用することが好ましい。
成膜時の不純物混入を抑制することで、不純物によって結晶状態が崩れることを抑制でき
る。例えば、成膜室内に存在する不純物濃度(水素、水、二酸化炭素及び窒素など)を低
減すればよい。また、成膜ガス中の不純物濃度を低減すればよい。具体的には、露点が−
80℃以下、好ましくは−100℃以下である成膜ガスを用いる。
ALDを利用する成膜装置により酸化物半導体膜、例えばInGaZnO(X>0)膜
を成膜する場合には、In(CHガスとOガスを順次繰り返し導入してInO
層を形成し、その後、Ga(CHガスとOガスを同時に導入してGaO層を形成
し、更にその後Zn(CHガスとOガスを同時に導入してZnO層を形成する。
なお、これらの層の順番はこの例に限らない。また、これらのガスを混ぜてInGaO
層やInZnO層、GaInO層、ZnInO層、GaZnO層などの混合化合物層を
形成してもよい。なお、Oガスに変えてAr等の不活性ガスでバブリングしたHOガ
スを用いてもよいが、Hを含まないOガスを用いる方が好ましい。また、In(CH
ガスにかえて、In(Cガスを用いてもよい。また、Ga(CH
スにかえて、Ga(Cガスを用いてもよい。また、Zn(CHガスを用
いてもよい。
次に、酸化物半導体膜307を所望の領域に加工することで、島状の酸化物半導体膜30
8a、308b、308dを形成する。なお、酸化物半導体膜308a、308b、30
8dは、所望の領域に第2のパターニングによるマスクの形成を行い、該マスクに覆われ
ていない領域をエッチングすることで形成することができる。エッチングとしては、ドラ
イエッチング、ウエットエッチング、または双方を組み合わせたエッチングを用いること
ができる(図7(C)参照。)。
なお、この後、加熱処理を行って、酸化物半導体膜308a、308b、308dに含ま
れる水素、水等を脱離させ、酸化物半導体膜308a、308b、308dに含まれる水
素濃度及び水濃度を低減してもよい。この結果、高純度化された酸化物半導体膜308a
、308b、308dを形成することができる。該加熱処理の温度は、代表的には、25
0℃以上650℃以下、好ましくは300℃以上500℃以下とする。なお、該加熱処理
の温度を、代表的には、300℃以上400℃以下、好ましくは320℃以上370℃以
下とすることで、大面積基板においても基板の反りやシュリンクを低減することが可能で
あり、歩留まりが向上する。
当該加熱処理は、電気炉、RTA装置等を用いることができる。RTA装置を用いること
で、短時間に限り、基板の歪み点以上の温度で熱処理を行うことができる。そのため加熱
処理時間を短縮することが可能であり、加熱処理中の基板の反りを低減することが可能で
あり、大面積基板において特に好ましい。
また、加熱処理は、窒素、酸素、超乾燥空気(水の含有量が20ppm以下、好ましくは
1ppm以下、好ましくは10ppb以下の空気)、または希ガス(アルゴン、ヘリウム
等)の雰囲気下で行えばよい。なお、上記窒素、酸素、超乾燥空気、または希ガスに水素
、水等が含まれないことが好ましい。また、窒素または希ガス雰囲気で加熱処理した後、
酸素または超乾燥空気雰囲気で加熱してもよい。この結果、酸化物半導体膜中に含まれる
水素、水等を脱離させると共に、酸化物半導体膜中に酸素を供給することができる。この
結果、酸化物半導体膜中に含まれる酸素欠損量を低減することができる。
なお、後に形成される絶縁膜311aの成膜温度を280℃以上400℃以下とする場合
、酸化物半導体膜308a、308b、308dに含まれる水素、水等を脱離させること
が可能であるため、当該加熱処理は不要である。
次に、絶縁膜306、及び酸化物半導体膜308a、308b、308d上に導電膜30
9を形成する(図8(A)参照。)。
導電膜309は、スパッタリング法、真空蒸着法、PLD法、熱CVD法等を用いて形成
することができる。
次に、導電膜309を所望の領域に加工することで、導電膜310a、310b、310
c、310d、310e、310fを形成する。なお、導電膜310a、310b、31
0c、310d、310e、310fの形成は、所望の領域に第3のパターニングによる
マスクの形成を行い、該マスクに覆われていない領域をエッチングすることで、形成する
ことができる(図8(B)参照。)。
次に、絶縁膜306、酸化物半導体膜308a、308b、308d、及び導電膜310
a、310b、310c、310d、310e、310f上を覆うように、絶縁膜311
a、311bが積層された絶縁膜311を形成する(図8(C)参照。)。絶縁膜311
は、スパッタリング法、CVD法、蒸着法等を用いて形成することができる。
なお、絶縁膜311aを形成した後、大気に曝すことなく、連続的に絶縁膜311bを形
成することが好ましい。絶縁膜311aを形成した後、大気開放せず、原料ガスの流量、
圧力、高周波電力及び基板温度の一以上を調整して、絶縁膜311bを連続的に形成する
ことで、絶縁膜311a、311bにおける界面の大気成分由来の不純物濃度を低減する
ことができると共に、絶縁膜311bに含まれる酸素を酸化物半導体膜308a、308
b、308dに移動させることが可能であり、酸化物半導体膜308a、308b、30
8dの酸素欠損量を低減することができる。
絶縁膜311aとしては、堆積性気体に対する酸化性気体を20倍より大きく100倍未
満、好ましくは40以上80以下とし、処理室内の圧力を100Pa未満、好ましくは5
0Pa以下とするCVD法を用いることで、窒素を含み、且つ欠陥量の少ない酸化物絶縁
膜を形成することができる。
絶縁膜311aの原料ガスとしては、シリコンを含む堆積性気体及び酸化性気体を用いる
ことが好ましい。シリコンを含む堆積性気体の代表例としては、シラン、ジシラン、トリ
シラン、フッ化シラン等がある。酸化性気体としては、酸素、オゾン、一酸化二窒素、二
酸化窒素等がある。
上記条件を用いることで、絶縁膜311aとして酸素を透過する酸化物絶縁膜を形成する
ことができる。また、絶縁膜311aを設けることで、後に形成する絶縁膜311bの形
成工程において、酸化物半導体膜308a、308b、308dへのダメージ低減が可能
である。
絶縁膜311bとしては、プラズマCVD装置の真空排気された処理室内に載置された基
板を180℃以上280℃以下、さらに好ましくは200℃以上240℃以下に保持し、
処理室に原料ガスを導入して処理室内における圧力を100Pa以上250Pa以下、さ
らに好ましくは100Pa以上200Pa以下とし、処理室内に設けられる電極に0.1
7W/cm以上0.5W/cm以下、さらに好ましくは0.25W/cm以上0.
35W/cm以下の高周波電力を供給する条件により、酸化シリコン膜または酸化窒化
シリコン膜を形成する。
絶縁膜311bの原料ガスとしては、シリコンを含む堆積性気体及び酸化性気体を用いる
ことが好ましい。シリコンを含む堆積性気体の代表例としては、シラン、ジシラン、トリ
シラン、フッ化シラン等がある。酸化性気体としては、酸素、オゾン、一酸化二窒素、二
酸化窒素等がある。
絶縁膜311bの成膜条件として、高周波電力を供給することで、プラズマ中で原料ガス
の分解効率が高まり、酸素ラジカルが増加し、原料ガスの酸化が進むため、絶縁膜311
b中における酸素含有量が化学量論比よりも多くなる。しかしながら、基板温度が、上記
絶縁膜311bの成膜温度であると、シリコンと酸素の結合力が弱いため、加熱により酸
素の一部が脱離する。この結果、化学量論的組成を満たす酸素よりも多くの酸素を含み、
加熱により酸素の一部が脱離する酸化物絶縁膜を形成することができる。また、酸化物半
導体膜308a、308b、308d上に絶縁膜311aが設けられている。このため、
絶縁膜311bの形成工程において、絶縁膜311aが酸化物半導体膜308a、308
b、308dの保護膜となる。この結果、酸化物半導体膜308a、308b、308d
へのダメージを低減しつつ、高いパワー密度の高周波電力を用いて絶縁膜311bを形成
することができる。
なお、絶縁膜311bの成膜条件において、酸化性気体に対するシリコンを含む堆積性気
体の流量を増加することで、絶縁膜311bの欠陥量を低減することが可能である。代表
的には、ESR測定により、シリコンのダングリングボンドに由来するg=2.001に
現れる信号のスピン密度が6×1017spins/cm未満、好ましくは3×10
spins/cm以下、好ましくは1.5×1017spins/cm以下である
欠陥量の少ない酸化物絶縁膜を形成することができる。この結果トランジスタの信頼性を
高めることができる。
次に、加熱処理を行う。該加熱処理の温度は、代表的には、150℃以上基板歪み点未満
、好ましくは200℃以上450℃以下、更に好ましくは300℃以上450℃以下とす
る。なお、該加熱処理の温度を、代表的には、300℃以上400℃以下、好ましくは3
20℃以上370℃以下とすることで、大面積基板においても基板の反りやシュリンクを
低減することが可能であり、歩留まりが向上する。
該加熱処理は、電気炉、RTA装置等を用いることができる。RTA装置を用いることで
、短時間に限り、基板の歪み点以上の温度で熱処理を行うことができる。そのため加熱処
理時間を短縮することができる。
加熱処理は、窒素、酸素、超乾燥空気(水の含有量が20ppm以下、好ましくは1pp
m以下、好ましくは10ppb以下の空気)、または希ガス(アルゴン、ヘリウム等)の
雰囲気下で行えばよい。なお、上記窒素、酸素、超乾燥空気、または希ガスに水素、水等
が含まれないことが好ましい。
当該加熱処理により、絶縁膜311bに含まれる酸素の一部を酸化物半導体膜308a、
308b、308dに移動させ、酸化物半導体膜308a、308b、308dに含まれ
る酸素欠損を低減することが可能である。この結果、酸化物半導体膜308a、308b
、308dに含まれる酸素欠損量をさらに低減することができる。
また、絶縁膜311a、311bに水、水素等が含まる場合、水、水素等をブロッキング
する機能を有する絶縁膜313を後に形成し、加熱処理を行うと、絶縁膜311a、31
1bに含まれる水、水素等が、酸化物半導体膜308a、308b、308dに移動し、
酸化物半導体膜308a、308b、308dに欠陥が生じてしまう。しかしながら、当
該加熱により、絶縁膜311a、311bに含まれる水、水素等を脱離させることが可能
であり、トランジスタの電気特性のばらつきを低減すると共に、しきい値電圧の変動を抑
制することができる。
なお、加熱しながら絶縁膜311bを絶縁膜311a上に形成することで、酸化物半導体
膜308a、308b、308dに酸素を移動させ、酸化物半導体膜308a、308b
、308dに含まれる酸素欠損を低減することが可能であるため、当該加熱処理を行わな
くともよい。
また、導電膜310a、310b、310d、310e、310fを形成する際、導電膜
のエッチングによって、酸化物半導体膜308a、308b、308dはダメージを受け
、酸化物半導体膜308a、308bのバックチャネル(酸化物半導体膜308a、30
8bにおいて、ゲート電極として機能する導電膜304a、304cと対向する面と反対
側の面)側に酸素欠損が生じる。しかし、絶縁膜311bに化学量論的組成を満たす酸素
よりも多くの酸素を含む酸化物絶縁膜を適用することで、加熱処理によって当該バックチ
ャネル側に生じた酸素欠損を修復することができる。これにより、酸化物半導体膜308
a、308bに含まれる欠陥を低減することができるため、トランジスタの信頼性を向上
させることができる。
なお、当該加熱処理は、後に形成される開口部362を形成した後に行ってもよい。
次に、絶縁膜311a、311bを所望の領域に加工することで、絶縁膜312a及び絶
縁膜312bが積層された絶縁膜312、及び開口部362を形成する。なお、絶縁膜3
12、及び開口部362の形成は、所望の領域に第4のパターニングによるマスクの形成
を行い、該マスクに覆われていない領域をエッチングすることで、形成することができる
(図9(A)参照。)。
なお、開口部362は、酸化物半導体膜308dの表面が露出するように形成する。開口
部362の形成方法としては、例えば、ドライエッチング法を用いることができる。ドラ
イエッチング法により、絶縁膜311をエッチングすることが好ましい。この結果、酸化
物半導体膜308dはエッチング処理においてプラズマに曝されるため、酸化物半導体膜
308dの酸素欠損を増加させることが可能である。ただし、開口部362の形成方法と
しては、これに限定されず、ウエットエッチング法、またはドライエッチング法とウエッ
トエッチング法を組み合わせた形成方法としてもよい。
次に、絶縁膜312及び酸化物半導体膜308d上に絶縁膜314を形成する(図9(B
)参照。)。
絶縁膜314としては、外部からの不純物、例えば、酸素、水素、水、アルカリ金属、ア
ルカリ土類金属等が、酸化物半導体膜へ拡散するのを防ぐ材料を用いることが好ましく、
更には水素を含むことが好ましく、代表的には窒素を含む無機絶縁材料、例えば窒化物絶
縁膜を用いることができる。絶縁膜314としては、例えば、CVD法、スパッタリング
法を用いて形成することができる。
絶縁膜314をプラズマCVD法またはスパッタリング法で成膜すると、酸化物半導体膜
がプラズマに曝され、酸化物半導体膜に酸素欠損が生成される。また、絶縁膜314は、
外部からの不純物、例えば、水、アルカリ金属、アルカリ土類金属等が、酸化物半導体膜
へ拡散するのを防ぐ材料で形成される膜であり、更には水素を含む。このため、絶縁膜3
14の水素が酸化物半導体膜308dに拡散すると、該酸化物半導体膜308dにおいて
水素は酸素と結合し、キャリアである電子が生成される。または、酸化物半導体膜に含ま
れる酸素欠損に水素が入ることで、キャリアである電子が生成される。これらの結果、酸
化物半導体膜308dは、導電性が高くなり、金属酸化物膜308cとなる。
また、上記窒化シリコン膜は、ブロック性を高めるために、高温で成膜されることが好ま
しく、例えば基板温度100℃以上400℃以下、より好ましくは300℃以上400℃
以下の温度で加熱して成膜することが好ましい。また高温で成膜する場合は、酸化物半導
体膜308a、308bとして用いる酸化物半導体から酸素が脱離し、キャリア濃度が上
昇する現象が発生することがあるため、このような現象が発生しない温度とする。
次に、絶縁膜314上に導電膜315を形成する(図10(A)参照。)。
導電膜315は、例えば、スパッタリング法を用いて形成することができる。
次に、導電膜315を所望の領域に加工することで、導電膜316bを形成する。なお、
導電膜316bの形成は、所望の領域に第5のパターニングによるマスクの形成を行い、
該マスクに覆われていない領域をエッチングすることで形成することができる(図10(
B)参照。)。
次に、絶縁膜314、導電膜316bを覆うように有機絶縁膜317を形成する(図10
(C)参照。)。平坦化膜として機能する有機絶縁膜317は、絶縁膜313及び導電膜
316bのそれぞれ一部が露出されるように開口部を有する。
有機絶縁膜317は、スピンコート法、ディップコート法等の塗布法を用いて感光性の組
成物を絶縁膜313及び導電膜316b上に塗布した後、第6のフォトマスクを用いたフ
ォトリソグラフィ工程により組成物を露光及び現像し、その後加熱処理を行うことで形成
される。なお、非感光性の組成物を絶縁膜313及び導電膜316b上に塗布した場合、
非感光性の組成物上にレジストを塗布し、第6のフォトマスクを用いたフォトリソグラフ
ィ工程によりレジストを加工してマスクを形成し、該マスクを用いて非感光性の組成物を
エッチングすることで、有機絶縁膜317を形成することができる。
なお、有機絶縁膜317として、インクジェット法、印刷法等の湿式法を用いて形成する
ことで、フォトマスク枚数を削減することができる。
次に、有機絶縁膜317をマスクとして、絶縁膜305、絶縁膜306、絶縁膜312、
及び絶縁膜314それぞれの一部をエッチングして、導電膜304bを露出する開口部3
64a、導電膜310cを露出する開口部364b、導電膜310eを露出する開口部3
64cを形成する(図11(A)参照。)。
次に、導電膜318を形成する(図11(B)参照。)。
導電膜318は、例えば、スパッタリング法を用いて形成することができる。
次に、導電膜318を所望の領域に加工することで、導電膜319、319aを形成する
。なお、導電膜319、319aの形成は、所望の領域に第7のパターニングによるマス
クの形成を行い、該マスクに覆われていない領域をエッチングすることで形成することが
できる(図11(C)参照。)。
次に、絶縁層を形成し、所望の領域に加工することで、絶縁層391を形成する。なお、
絶縁層391の形成は、所望の領域に第8のパターニングによるマスクの形成を行い、該
マスクに覆われていない領域をエッチングすることで形成することができる(図12(A
)参照。)。
なお隔壁として機能する絶縁層391は、その側壁がテーパーまたは連続した曲率を持っ
て形成される傾斜面となるように形成することが好ましい。絶縁層391の側壁をこのよ
うな形状とすることで、後に形成される発光層392や導電膜393の被覆性を良好なも
のとすることができる。
次に、発光層392及び導電膜393を形成する。(図12(B)参照。)。第1の電極
として機能する導電膜319と、発光層392及び導電膜393を積層して設けることで
、発光素子394を形成することができる。
以上の工程で基板302上に、図5及び図6に示す、トランジスタを有する画素部及び駆
動回路部を有する表示装置を形成することができる。なお、本実施の形態に示す作製工程
においては、第1乃至第8のパターニング、すなわち8枚のフォトマスクで、トランジス
タ及び容量素子を同時に形成することができる。
なお、本実施の形態では、絶縁膜314に含まれる水素を酸化物半導体膜308dに拡散
させて、酸化物半導体膜308dの導電性を高めたが、酸化物半導体膜308a、308
bをマスクで覆い、酸化物半導体膜308dに不純物、代表的には、水素、ホウ素、リン
、スズ、アンチモン、希ガス元素、アルカリ金属、アルカリ土類金属等を添加して、酸化
物半導体膜308dの導電性を高めてもよい。酸化物半導体膜308dに水素、ホウ素、
リン、スズ、アンチモン、希ガス元素等を添加する方法としては、イオンドーピング法、
イオン注入法等がある。一方、酸化物半導体膜308dにアルカリ金属、アルカリ土類金
属等を添加する方法としては、該不純物を含む溶液を酸化物半導体膜308dに塗布する
方法がある。
なお、本実施の形態に示す構成及び方法などは、他の実施の形態に示す構成及び方法など
と適宜組み合わせて用いることができる。
(実施の形態3)
本実施の形態では、実施の形態2と異なるトランジスタを有する表示装置について、図1
3乃至図19を用いて説明する。
図13に示す表示装置は、A−Bに示す駆動回路部において、デュアルゲート構造のトラ
ンジスタ102aを有することを特徴とする。
駆動回路部に設けられたトランジスタ102aは、基板302上に設けられるゲート電極
として機能する導電膜304aと、ゲート絶縁膜として機能する絶縁膜305、306と
、絶縁膜306上に形成される酸化物半導体膜308aと、酸化物半導体膜308aに接
する、ソース電極及びドレイン電極として機能する導電膜310a、310bとを有する
。また、酸化物半導体膜308a及び導電膜310a、310b上に絶縁膜312、31
4が形成され、絶縁膜314上にゲート電極として機能する導電膜316dが形成される
。ゲート電極として機能する導電膜316dは、絶縁膜305、絶縁膜306、絶縁膜3
12及び絶縁膜314に設けられた開口部(図示しない。)において、ゲート電極として
機能する導電膜304aと接続する。即ち、導電膜304a及び導電膜316dは同電位
である。
このため、トランジスタ102aの各ゲート電極に同電位の電圧を印加することで、初期
特性バラつきの低減、−GBTストレス試験の劣化の抑制及び異なるドレイン電圧におけ
るオン電流の立ち上がり電圧の変動の抑制が可能である。また、酸化物半導体膜308a
においてキャリアの流れる領域が膜厚方向においてより大きくなるため、キャリアの移動
量が増加する。この結果、トランジスタ102aのオン電流が大きくなる共に、電界効果
移動度が高くなり、代表的には電界効果移動度が20cm/V・s以上となる。
エッチング等で加工された酸化物半導体膜の端部においては、加工におけるダメージによ
り欠陥が形成される共に、不純物付着などにより汚染されるため、電界などのストレスが
与えられることによって活性化しやすく、それによりn型(低抵抗)となりやすい。その
ため、ゲート電極として機能する導電膜304aと重なる酸化物半導体膜308aの端部
において、n型化しやすくなる。当該n型化された端部が、ソース電極及びドレイン電極
として機能する導電膜310a、310bの間に設けられると、n型化された領域がキャ
リアのパスとなってしまい、寄生チャネルが形成される。しかしながら、チャネル幅方向
において、ゲート電極として機能する導電膜316dが、設けられることで、ゲート電極
として機能する導電膜316dの電界の影響により、酸化物半導体膜308aの側面、ま
たは側面及びその近傍を含む端部における寄生チャネルの発生が抑制される。この結果、
しきい値電圧におけるドレイン電流の上昇が急峻である、電気特性の優れたトランジスタ
となる。
なお、ゲート電極として機能する導電膜316dは、実施の形態2に示す導電膜316b
と同様の材料を適宜用いることができる。
<変形例1>
本実施の形態の図13に示す表示装置は、駆動回路部のトランジスタとして、デュアルゲ
ート構造のトランジスタを用いて作製されているが、図14に示すように、A−Bに示す
駆動回路にデュアルゲート構造のトランジスタ102aを有するとともに、C−Dに示す
画素部にデュアルゲート構造のトランジスタ103aを用いてもよい。
トランジスタ103aは、基板302上に設けられるゲート電極として機能する導電膜3
04cと、ゲート絶縁膜51として機能する絶縁膜305、306と、絶縁膜306上に
形成される酸化物半導体膜308bと、酸化物半導体膜308bに接する、ソース電極及
びドレイン電極として機能する導電膜310d、310eとを有する。また、酸化物半導
体膜308b及び導電膜310d、310e上に絶縁膜312、314が形成され、絶縁
膜314上にゲート電極として機能する導電膜316eが形成される。ゲート電極として
機能する導電膜316eは、絶縁膜305、306及び絶縁膜312、314に設けられ
た開口部(図示しない。)において、ゲート電極として機能する導電膜304cと接続す
る。即ち、導電膜304c及び導電膜316eは同電位である。
駆動回路部と共に画素部に、信頼性が高く、オン電流が大きく、電界効果移動度の高いデ
ュアルゲート構造のトランジスタを設けることで、表示品質の優れた表示装置を作製する
ことができる。
<変形例2>
実施の形態2または実施の形態3に示す表示装置において、図15に示すように、駆動回
路部に設けられたトランジスタ102aと重なる領域であって、且つ有機絶縁膜317上
に、導電膜319と同時に形成された導電膜319bを設けてもよい。導電膜319bは
、共通電位、接地電位等の任意の電位とすることができる。デュアルゲート構造のトラン
ジスタ102aと重なる導電膜319bを設けることで、トランジスタ102aのゲート
電極として機能する導電膜316dに印加された電圧により発生する電界を導電膜319
bが遮蔽することが可能である。
<変形例3>
実施の形態2または実施の形態3において、駆動回路部及び画素部に有機絶縁膜317を
有する表示装置を説明したが、図16に示すように、画素部にのみ有機絶縁膜317aを
設けてもよい。
なお、図16に示す表示装置において、図9(B)に示すように絶縁膜314を形成した
後、パターニングによるマスクの形成を行い、該マスクを用いて絶縁膜305、306、
312、314をそれぞれエッチングして、開口部を形成する。次に、図10(A)に示
す導電膜315を形成した後、図10(B)に示す導電膜316bを形成すると同時に、
導電膜304b及び導電膜310cを接続する導電膜319aを形成する。こののち、有
機絶縁膜317及び導電膜319を形成する。
なお、図17に示すように、駆動回路部に有機絶縁膜317を設けない場合、デュアルゲ
ート構造のトランジスタ102bのゲート電極として機能する導電膜316d上に、導電
膜319と同時に形成された導電膜319cを設けてもよい。
なお、図17の構成に加えて、実施の形態1の図1(B)で説明したように、導電膜31
9を用いてトランジスタ103の導電膜310eと導電膜316bとを接続する図18の
構成としてもよい。
なお、図17の構成に加えて、実施の形態1の図1(C)で説明したように、トランジス
タ103の導電膜310eと金属酸化物膜308cとが直接接する図19の構成としても
よい。
なお、本実施の形態に示す構成及び方法などは、他の実施の形態に示す構成及び方法など
と適宜組み合わせて用いることができる。
(実施の形態4)
実施の形態2及び実施の形態3に示すトランジスタ102、102a、102b、102
c、103、103a、103bにおいて、必要に応じて、酸化物半導体膜を積層構造と
することができる。ここでは、トランジスタ103を用いて説明する。
図28に示すトランジスタは、絶縁膜306及び導電膜310d、310eの間に、酸化
物半導体膜を含む多層膜336が形成されている。
多層膜336は、酸化物半導体膜336a及び酸化物半導体膜336bを有する。即ち、
多層膜336は2層構造である。また、酸化物半導体膜336aの一部がチャネル領域と
して機能する。また、多層膜336に接するように、絶縁膜312aが形成されており、
絶縁膜312aに接するように酸化物半導体膜336bが形成されている。即ち、酸化物
半導体膜336aと絶縁膜312aとの間に、酸化物半導体膜336bが設けられている
酸化物半導体膜336bは、酸化物半導体膜336aを構成する元素の一種以上から構成
される。酸化物半導体膜336bは、酸化物半導体膜336aを構成する元素の一種以上
から構成されるため、酸化物半導体膜336aと酸化物半導体膜336bとの界面におい
て、界面散乱が起こりにくい。従って、該界面においてはキャリアの動きが阻害されない
ため、トランジスタの電界効果移動度が高くなる。
酸化物半導体膜336bは、代表的には、In−Ga酸化物、In−Zn酸化物、In−
M−Zn酸化物(MはAl、Ti、Ga、Y、Zr、La、Ce、Nd、SnまたはHf
)であり、且つ酸化物半導体膜336aよりも伝導帯の下端のエネルギーが真空準位に近
く、代表的には、酸化物半導体膜336bの伝導帯の下端のエネルギーと、酸化物半導体
膜336aの伝導帯の下端のエネルギーとの差が、0.05eV以上、0.07eV以上
、0.1eV以上、または0.15eV以上、且つ2eV以下、1eV以下、0.5eV
以下、または0.4eV以下である。即ち、酸化物半導体膜336bの電子親和力と、酸
化物半導体膜336aの電子親和力との差が、0.05eV以上、0.07eV以上、0
.1eV以上、または0.15eV以上、且つ2eV以下、1eV以下、0.5eV以下
、または0.4eV以下である。
酸化物半導体膜336bは、Inを含むことで、キャリア移動度(電子移動度)が高くな
るため好ましい。
酸化物半導体膜336bとして、Al、Ti、Ga、Y、Zr、La、Ce、Nd、Sn
またはHfをInより高い原子数比で有することで、以下の効果を有する場合がある。(
1)酸化物半導体膜336bのエネルギーギャップを大きくする。(2)酸化物半導体膜
336bの電子親和力を小さくする。(3)外部からの不純物を遮蔽する。(4)酸化物
半導体膜336aと比較して、絶縁性が高くなる。(5)Al、Ti、Ga、Y、Zr、
La、Ce、Nd、SnまたはHfは酸素との結合力が強い金属元素であるため、Al、
Ti、Ga、Y、Zr、La、Ce、Nd、SnまたはHfをInより高い原子数比で有
することで、酸素欠損が生じにくくなる。
酸化物半導体膜336bがIn−M−Zn酸化物であるとき、ZnおよびOを除いてのI
nとMの原子数比率は、InおよびMの和を100atomic%としたときInが50
atomic%未満、Mが50atomic%以上、さらに好ましくは、Inが25at
omic%未満、Mが75atomic%以上とする。
また、酸化物半導体膜336a、及び酸化物半導体膜336bがIn−M−Zn酸化物の
場合、酸化物半導体膜336aと比較して、酸化物半導体膜336bに含まれるMの原子
数比が大きく、代表的には、酸化物半導体膜336aに含まれる上記原子と比較して、1
.5倍以上、好ましくは2倍以上、さらに好ましくは3倍以上高い原子数比である。
また、酸化物半導体膜336a、及び酸化物半導体膜336bがIn−M−Zn酸化物の
場合、酸化物半導体膜336bをIn:M:Zn=x:y:z[原子数比]、酸化
物半導体膜336aをIn:M:Zn=x:y:z[原子数比]とすると、y
がy/xよりも大きく、好ましくは、y/xがy/xよりも1.5倍以
上である。さらに好ましくは、y/xがy/xよりも2倍以上大きく、より好ま
しくは、y/xがy/xよりも3倍以上大きい。このとき酸化物半導体膜336
bにおいて、yがx以上であると、当該酸化物半導体膜を用いたトランジスタに安定
した電気特性を付与できるため好ましい。ただし、yがxの3倍以上になると、当該
酸化物半導体膜を用いたトランジスタの電界効果移動度が低下してしまうため、yはx
の3倍未満であると好ましい。
例えば、酸化物半導体膜336aとしてIn:Ga:Zn=1:1:1、In:Ga:Z
n=1:1:1.2、または3:1:2の原子数比のIn−Ga−Zn酸化物を用いるこ
とができる。また、酸化物半導体膜336bとしてIn:Ga:Zn=1:3:n(nは
2以上8以下の整数)、1:6:m(mは2以上10以下の整数)、または1:9:6の
原子数比のIn−Ga−Zn酸化物を用いることができる。なお、酸化物半導体膜336
a、及び酸化物半導体膜336bの原子数比はそれぞれ、誤差として上記の原子数比のプ
ラスマイナス20%の変動を含む。なお、酸化物半導体膜336aにおいて、Znの割合
がGa以上であるとCAAC−OSが形成されやすく好ましい。
酸化物半導体膜336bは、後に形成される絶縁膜312bを形成する際の、酸化物半導
体膜336aへのダメージ緩和膜としても機能する。
酸化物半導体膜336bの厚さは、3nm以上100nm以下、好ましくは3nm以上5
0nmとする。
また、酸化物半導体膜336bは、酸化物半導体膜336aと同様に、例えば非単結晶構
造でもよい。非単結晶構造は、例えば、後述するCAAC−OS(C Axis Ali
gned Crystalline Oxide Semiconductor)、多結
晶構造、後述する微結晶構造、または非晶質構造を含む。
なお、酸化物半導体膜336a及び酸化物半導体膜336bによって、非晶質構造の領域
、微結晶構造の領域、多結晶構造の領域、CAAC−OSの領域、単結晶構造の領域の二
種以上を有する混合膜を構成してもよい。また、混合膜は、例えば、非晶質構造の領域、
微結晶構造の領域、多結晶構造の領域、CAAC−OSの領域、単結晶構造の領域のいず
れか二種以上の領域の積層構造を有する場合がある。
ここでは、酸化物半導体膜336a及び絶縁膜312aの間に、酸化物半導体膜336b
が設けられている。このため、酸化物半導体膜336bと絶縁膜312aの間において、
不純物及び欠陥によりトラップ準位が形成されても、当該トラップ準位と酸化物半導体膜
336aとの間には隔たりがある。この結果、酸化物半導体膜336aを流れる電子がト
ラップ準位に捕獲されにくく、トランジスタのオン電流を増大させることが可能であると
共に、電界効果移動度を高めることができる。また、トラップ準位に電子が捕獲されると
、該電子がマイナスの固定電荷となってしまう。この結果、トランジスタのしきい値電圧
が変動してしまう。しかしながら、酸化物半導体膜336aとトラップ準位との間に隔た
りがあるため、トラップ準位における電子の捕獲を低減することが可能であり、しきい値
電圧の変動を低減することができる。
また、酸化物半導体膜336bは、外部からの不純物を遮蔽することが可能であるため、
外部から酸化物半導体膜336aへ移動する不純物量を低減することが可能である。また
、酸化物半導体膜336bは、酸素欠損を形成しにくい。これらのため、酸化物半導体膜
336aにおける不純物濃度及び酸素欠損量を低減することが可能である。
なお、酸化物半導体膜336a及び酸化物半導体膜336bは、各膜を単に積層するので
はなく連続接合(ここでは特に伝導帯の下端のエネルギーが各膜の間で連続的に変化する
構造)が形成されるように作製する。すなわち、各膜の界面にトラップ中心や再結合中心
のような欠陥準位を形成するような不純物が存在しないような積層構造とする。仮に、積
層された酸化物半導体膜336a及び酸化物半導体膜336bの間に不純物が混在してい
ると、エネルギーバンドの連続性が失われ、界面でキャリアがトラップされ、あるいは再
結合して、消滅してしまう。
連続接合を形成するためには、ロードロック室を備えたマルチチャンバー方式の成膜装置
(スパッタリング装置)を用いて各膜を大気に触れさせることなく連続して積層すること
が必要となる。スパッタリング装置における各チャンバーは、酸化物半導体膜にとって不
純物となる水等を可能な限り除去すべくクライオポンプのような吸着式の真空排気ポンプ
を用いて高真空排気(5×10−7Pa乃至1×10−4Pa程度まで)することが好ま
しい。または、ターボ分子ポンプとコールドトラップを組み合わせて排気系からチャンバ
ー内に気体、特に炭素または水素を含む気体が逆流しないようにしておくことが好ましい
なお、図28において、多層膜336を酸化物半導体膜336a及び酸化物半導体膜33
6bの2層構造としたが、絶縁膜306と酸化物半導体膜336aの間に、さらに酸化物
半導体膜336bと同様の膜を設ける3層構造としてもよい。この場合、絶縁膜306及
び酸化物半導体膜336aの間に設ける酸化物半導体膜の膜厚は、酸化物半導体膜336
aより小さいと好ましい。酸化物半導体膜の厚さを1nm以上5nm以下、好ましくは1
nm以上3nm以下とすることで、トランジスタのしきい値電圧の変動量を低減すること
が可能である。
なお、本実施の形態に示す構成及び方法などは、他の実施の形態に示す構成及び方法など
と適宜組み合わせて用いることができる。
(実施の形態5)
実施の形態では、上記実施の形態で説明した表示装置に含まれているトランジスタにおい
て、酸化物半導体膜に適用可能な一態様について説明する。
酸化物半導体膜は、単結晶構造の酸化物半導体(以下、単結晶酸化物半導体という。)、
多結晶構造の酸化物半導体(以下、多結晶酸化物半導体という。)、微結晶構造の酸化物
半導体(以下、微結晶酸化物半導体という。)、及び非晶質構造の酸化物半導体(以下、
非晶質酸化物半導体という。)の一以上で構成されてもよい。また、酸化物半導体膜は、
CAAC−OS膜で構成されていてもよい。また、酸化物半導体膜は、非晶質酸化物半導
体及び結晶粒を有する酸化物半導体で構成されていてもよい。以下に、代表例として、C
AAC−OS及び微結晶酸化物半導体について説明する。
まずは、CAAC−OS膜について説明する。
CAAC−OS膜は、c軸配向した複数の結晶部を有する酸化物半導体膜の一つである。
CAAC−OS膜を透過型電子顕微鏡(TEM:Transmission Elect
ron Microscope)によって観察すると、明確な結晶部同士の境界、即ち結
晶粒界(グレインバウンダリーともいう。)を確認することができない。そのため、CA
AC−OS膜は、結晶粒界に起因する電子移動度の低下が起こりにくいといえる。
CAAC−OS膜を、試料面と概略平行な方向からTEMによって観察(断面TEM観察
)すると、結晶部において、金属原子が層状に配列していることを確認できる。金属原子
の各層は、CAAC−OS膜の膜を形成する面(被形成面ともいう。)または上面の凹凸
を反映した形状であり、CAAC−OS膜の被形成面または上面と平行に配列する。
一方、CAAC−OS膜を、試料面と概略垂直な方向からTEMによって観察(平面TE
M観察)すると、結晶部において、金属原子が三角形状または六角形状に配列しているこ
とを確認できる。しかしながら、異なる結晶部間で、金属原子の配列に規則性は見られな
い。
図20(a)は、CAAC−OS膜の断面TEM像である。また、図20(b)は、図2
0(a)をさらに拡大した断面TEM像であり、理解を容易にするために原子配列を強調
表示している。
図20(c)は、図20(a)のA−O−A’間において、丸で囲んだ領域(直径約4n
m)の局所的なフーリエ変換像である。図20(c)より、各領域においてc軸配向性が
確認できる。また、A−O間とO−A’間とでは、c軸の向きが異なるため、異なるグレ
インであることが示唆される。また、A−O間では、c軸の角度が14.3°、16.6
°、26.4°のように少しずつ連続的に変化していることがわかる。同様に、O−A’
間では、c軸の角度が−18.3°、−17.6°、−15.9°と少しずつ連続的に変
化していることがわかる。
なお、CAAC−OS膜に対し、電子回折を行うと、配向性を示すスポット(輝点)が観
測される。例えば、CAAC−OS膜の上面に対し、例えば1nm以上30nm以下の電
子線を用いる電子回折(ナノビーム電子回折ともいう。)を行うと、スポットが観測され
る(図21(A)参照。)。
断面TEM観察および平面TEM観察より、CAAC−OS膜の結晶部は配向性を有して
いることがわかる。
なお、CAAC−OS膜に含まれるほとんどの結晶部は、一辺が100nm未満の立方体
内に収まる大きさである。従って、CAAC−OS膜に含まれる結晶部は、一辺が10n
m未満、5nm未満または3nm未満の立方体内に収まる大きさの場合も含まれる。ただ
し、CAAC−OS膜に含まれる複数の結晶部が連結することで、一つの大きな結晶領域
を形成する場合がある。例えば、平面TEM像において、2500nm以上、5μm
以上または1000μm以上となる結晶領域が観察される場合がある。
CAAC−OS膜に対し、X線回折(XRD:X−Ray Diffraction)装
置を用いて構造解析を行うと、例えばInGaZnOの結晶を有するCAAC−OS膜
のout−of−plane法による解析では、回折角(2θ)が31°近傍にピークが
現れる場合がある。このピークは、InGaZnOの結晶の(009)面に帰属される
ことから、CAAC−OS膜の結晶がc軸配向性を有し、c軸が被形成面または上面に概
略垂直な方向を向いていることが確認できる。
一方、CAAC−OS膜に対し、c軸に概略垂直な方向からX線を入射させるin−pl
ane法による解析では、2θが56°近傍にピークが現れる場合がある。このピークは
、InGaZnOの結晶の(110)面に帰属される。InGaZnOの単結晶酸化
物半導体膜であれば、2θを56°近傍に固定し、試料面の法線ベクトルを軸(φ軸)と
して試料を回転させながら分析(φスキャン)を行うと、(110)面と等価な結晶面に
帰属されるピークが6本観察される。これに対し、CAAC−OS膜の場合は、2θを5
6°近傍に固定してφスキャンした場合でも、明瞭なピークが現れない。
以上のことから、CAAC−OS膜では、異なる結晶部間ではa軸およびb軸の配向は不
規則であるが、c軸配向性を有し、かつc軸が被形成面または上面の法線ベクトルに平行
な方向を向いていることがわかる。従って、前述の断面TEM観察で確認された層状に配
列した金属原子の各層は、結晶のab面に平行な面である。
なお、結晶部は、CAAC−OS膜を成膜した際、または加熱処理などの結晶化処理を行
った際に形成される。上述したように、結晶のc軸は、CAAC−OS膜の被形成面また
は上面の法線ベクトルに平行な方向に配向する。従って、例えば、CAAC−OS膜の形
状をエッチングなどによって変化させた場合、結晶のc軸がCAAC−OS膜の被形成面
または上面の法線ベクトルと平行にならないこともある。
また、CAAC−OS膜中において、c軸配向した結晶部の分布が均一でなくてもよい。
例えば、CAAC−OS膜の結晶部が、CAAC−OS膜の上面近傍からの結晶成長によ
って形成される場合、上面近傍の領域は、被形成面近傍の領域よりもc軸配向した結晶部
の割合が高くなることがある。また、不純物の添加されたCAAC−OS膜は、不純物が
添加された領域が変質し、部分的にc軸配向した結晶部の割合の異なる領域が形成される
こともある。
なお、InGaZnOの結晶を有するCAAC−OS膜のout−of−plane法
による解析では、2θが31°近傍のピークの他に、2θが36°近傍にもピークが現れ
る場合がある。2θが36°近傍のピークは、CAAC−OS膜中の一部に、c軸配向性
を有さない結晶が含まれることを示している。CAAC−OS膜は、2θが31°近傍に
ピークを示し、2θが36°近傍にピークを示さないことが好ましい。
CAAC−OS膜は、不純物濃度の低い酸化物半導体膜である。不純物は、水素、炭素、
シリコン、遷移金属元素などの酸化物半導体膜の主成分以外の元素である。特に、シリコ
ンなどの、酸化物半導体膜を構成する金属元素よりも酸素との結合力の強い元素は、酸化
物半導体膜から酸素を奪うことで酸化物半導体膜の原子配列を乱し、結晶性を低下させる
要因となる。また、鉄やニッケルなどの重金属、アルゴン、二酸化炭素などは、原子半径
(または分子半径)が大きいため、酸化物半導体膜内部に含まれると、酸化物半導体膜の
原子配列を乱し、結晶性を低下させる要因となる。なお、酸化物半導体膜に含まれる不純
物は、キャリアトラップやキャリア発生源となる場合がある。
また、CAAC−OS膜は、欠陥準位密度の低い酸化物半導体膜である。例えば、酸化物
半導体膜中の酸素欠損は、キャリアトラップとなることや、水素を捕獲することによって
キャリア発生源となることがある。
不純物濃度が低く、欠陥準位密度が低い(酸素欠損の少ない)ことを、高純度真性または
実質的に高純度真性と呼ぶ。高純度真性または実質的に高純度真性である酸化物半導体膜
は、キャリア発生源が少ないため、キャリア密度を低くすることができる。従って、当該
酸化物半導体膜を用いたトランジスタは、しきい値電圧がマイナスとなる電気特性(ノー
マリーオンともいう。)になることが少ない。また、高純度真性または実質的に高純度真
性である酸化物半導体膜は、キャリアトラップが少ない。そのため、当該酸化物半導体膜
を用いたトランジスタは、電気特性の変動が小さく、信頼性の高いトランジスタとなる。
なお、酸化物半導体膜のキャリアトラップに捕獲された電荷は、放出するまでに要する時
間が長く、あたかも固定電荷のように振る舞うことがある。そのため、不純物濃度が高く
、欠陥準位密度が高い酸化物半導体膜を用いたトランジスタは、電気特性が不安定となる
場合がある。
また、CAAC−OS膜を用いたトランジスタは、可視光や紫外光の照射による電気特性
の変動が小さい。
次に、微結晶酸化物半導体膜について説明する。
微結晶酸化物半導体膜は、TEMによる観察像では、明確に結晶部を確認することができ
ない場合がある。微結晶酸化物半導体膜に含まれる結晶部は、1nm以上100nm以下
、または1nm以上10nm以下の大きさであることが多い。特に、1nm以上10nm
以下、または1nm以上3nm以下の微結晶であるナノ結晶(nc:nanocryst
al)を有する酸化物半導体膜を、nc−OS(nanocrystalline Ox
ide Semiconductor)膜と呼ぶ。また、nc−OS膜は、例えば、TE
Mによる観察像では、結晶粒界を明確に確認できない場合がある。
nc−OS膜は、微小な領域(例えば、1nm以上10nm以下の領域、特に1nm以上
3nm以下の領域)において原子配列に周期性を有する。また、nc−OS膜は、異なる
結晶部間で結晶方位に規則性が見られない。そのため、膜全体で配向性が見られない。従
って、nc−OS膜は、分析方法によっては、非晶質酸化物半導体膜と区別が付かない場
合がある。例えば、nc−OS膜に対し、結晶部よりも大きい径のX線を用いるXRD装
置を用いて構造解析を行うと、out−of−plane法による解析では、結晶面を示
すピークが検出されない。また、nc−OS膜に対し、結晶部よりも大きいプローブ径(
例えば50nm以上)の電子線を用いる電子回折(制限視野電子回折ともいう。)を行う
と、ハローパターンのような回折パターンが観測される。一方、nc−OS膜に対し、結
晶部の大きさと近いか結晶部より小さいプローブ径の電子線を用いるナノビーム電子回折
を行うと、スポットが観測される。また、nc−OS膜に対しナノビーム電子回折を行う
と、円を描くように(リング状に)輝度の高い領域が観測される場合がある。また、nc
−OS膜に対しナノビーム電子回折を行うと、リング状の領域内に複数のスポットが観測
される場合がある(図21(B)参照。)。
nc−OS膜は、非晶質酸化物半導体膜よりも規則性の高い酸化物半導体膜である。その
ため、nc−OS膜は、非晶質酸化物半導体膜よりも欠陥準位密度が低くなる。ただし、
nc−OS膜は、異なる結晶部間で結晶方位に規則性が見られない。そのため、nc−O
S膜は、CAAC−OS膜と比べて欠陥準位密度が高くなる。
なお、酸化物半導体膜は、例えば、非晶質酸化物半導体膜、微結晶酸化物半導体膜、CA
AC−OS膜のうち、二種以上を有する積層膜であってもよい。
酸化物半導体膜が複数の構造を有する場合、ナノビーム電子回折を用いることで構造解析
が可能となる場合がある。
図21(C)に、電子銃室70と、電子銃室70の下の光学系72と、光学系72の下の
試料室74と、試料室74の下の光学系76と、光学系76の下の観察室80と、観察室
80に設置されたカメラ78と、観察室80の下のフィルム室82と、を有する透過電子
回折測定装置を示す。カメラ78は、観察室80内部に向けて設置される。なお、フィル
ム室82を有さなくても構わない。
また、図21(D)に、図21(C)で示した透過電子回折測定装置内部の構造を示す。
透過電子回折測定装置内部では、電子銃室70に設置された電子銃から放出された電子が
、光学系72を介して試料室74に配置された物質88に照射される。物質88を通過し
た電子は、光学系76を介して観察室80内部に設置された蛍光板92に入射する。蛍光
板92では、入射した電子の強度に応じたパターンが現れることで透過電子回折パターン
を測定することができる。
カメラ78は、蛍光板92を向いて設置されており、蛍光板92に現れたパターンを撮影
することが可能である。カメラ78のレンズの中央、および蛍光板92の中央を通る直線
と、カメラ78の蛍光板92の上面と、の為す角度は、例えば、15°以上80°以下、
30°以上75°以下、または45°以上70°以下とする。該角度が小さいほど、カメ
ラ78で撮影される透過電子回折パターンは歪みが大きくなる。ただし、あらかじめ該角
度がわかっていれば、得られた透過電子回折パターンの歪みを補正することも可能である
。なお、カメラ78をフィルム室82に設置しても構わない場合がある。例えば、カメラ
78をフィルム室82に、電子84の入射方向と対向するように設置してもよい。この場
合、蛍光板92の裏面から歪みの少ない透過電子回折パターンを撮影することができる。
試料室74には、試料である物質88を固定するためのホルダが設置されている。ホルダ
は、物質88を通過する電子を透過するような構造をしている。ホルダは、例えば、物質
88をX軸、Y軸、Z軸などに移動させる機能を有していてもよい。ホルダの移動機能は
、例えば、1nm以上10nm以下、5nm以上50nm以下、10nm以上100nm
以下、50nm以上500nm以下、100nm以上1μm以下などの範囲で移動させる
精度を有すればよい。これらの範囲は、物質88の構造によって最適な範囲を設定すれば
よい。
次に、上述した透過電子回折測定装置を用いて、物質の透過電子回折パターンを測定する
方法について説明する。
例えば、図21(D)に示すように物質におけるナノビームである電子84の照射位置を
変化させる(スキャンする)ことで、物質の構造が変化していく様子を確認することがで
きる。このとき、物質88がCAAC−OS膜であれば、図21(A)に示したような回
折パターンが観測される。または、物質88がnc−OS膜であれば、図21(B)に示
したような回折パターンが観測される。
ところで、物質88がCAAC−OS膜であったとしても、部分的にnc−OS膜などと
同様の回折パターンが観測される場合がある。したがって、CAAC−OS膜の良否は、
一定の範囲におけるCAAC−OS膜の回折パターンが観測される領域の割合(CAAC
化率ともいう。)で表すことができる場合がある。例えば、良質なCAAC−OS膜であ
れば、CAAC化率は、50%以上、好ましくは80%以上、さらに好ましくは90%以
上、より好ましくは95%以上となる。なお、CAAC−OS膜と異なる回折パターンが
観測される領域の割合を非CAAC化率と表記する。
一例として、成膜直後(as−sputteredと表記。)、または酸素を含む雰囲気
における450℃加熱処理後のCAAC−OS膜を有する各試料の上面に対し、スキャン
しながら透過電子回折パターンを取得した。ここでは、5nm/秒の速度で60秒間スキ
ャンしながら回折パターンを観測し、観測された回折パターンを0.5秒ごとに静止画に
変換することで、CAAC化率を導出した。なお、電子線としては、プローブ径が1nm
のナノビームを用いた。なお、同様の測定は6試料に対して行った。そしてCAAC化率
の算出には、6試料における平均値を用いた。
各試料におけるCAAC化率を図22(A)に示す。成膜直後のCAAC−OS膜のCA
AC化率は75.7%(非CAAC化率は24.3%)であった。また、450℃加熱処
理後のCAAC−OS膜のCAAC化率は85.3%(非CAAC化率は14.7%)で
あった。成膜直後と比べて、450℃加熱処理後のCAAC化率が高いことがわかる。即
ち、高い温度(例えば400℃以上)における加熱処理によって、非CAAC化率が低く
なる(CAAC化率が高くなる)ことがわかる。また、500℃未満の加熱処理において
も高いCAAC化率を有するCAAC−OS膜が得られることがわかる。
ここで、CAAC−OS膜と異なる回折パターンのほとんどはnc−OS膜と同様の回折
パターンであった。また、測定領域において非晶質酸化物半導体膜は、確認することがで
きなかった。したがって、加熱処理によって、nc−OS膜と同様の構造を有する領域が
、隣接する領域の構造の影響を受けて再配列し、CAAC化していることが示唆される。
図22(B)および図22(C)は、成膜直後および450℃加熱処理後のCAAC−O
S膜の平面TEM像である。図22(B)と図22(C)とを比較することにより、45
0℃加熱処理後のCAAC−OS膜は、膜質がより均質であることがわかる。即ち、高い
温度における加熱処理によって、CAAC−OS膜の膜質が向上することがわかる。
このような測定方法を用いれば、複数の構造を有する酸化物半導体膜の構造解析が可能と
なる場合がある。
<成膜モデル>
以下では、CAAC−OSおよびnc−OSの成膜モデルについて説明する。
図46(A)は、スパッタリング法によりCAAC−OSが成膜される様子を示した成膜
室内の模式図である。
ターゲット130は、バッキングプレート上に接着されている。ターゲット130および
バッキングプレート下には、複数のマグネットが配置される。該複数のマグネットによっ
て、ターゲット130上には磁場が生じている。マグネットの磁場を利用して成膜速度を
高めるスパッタリング法は、マグネトロンスパッタリング法と呼ばれる。
ターゲット130は、多結晶構造を有し、いずれかの結晶粒には劈開面が含まれる。なお
、劈開面の詳細については後述する。
基板120は、ターゲット130と向かい合うように配置しており、その距離d(ターゲ
ット−基板間距離(T−S間距離)ともいう。)は0.01m以上1m以下、好ましくは
0.02m以上0.5m以下とする。成膜室内は、ほとんどが成膜ガス(例えば、酸素、
アルゴン、または酸素を50体積%以上の割合で含む混合ガス)で満たされ、0.01P
a以上100Pa以下、好ましくは0.1Pa以上10Pa以下に制御される。ここで、
ターゲット130に一定以上の電圧を印加することで、放電が始まり、プラズマが確認さ
れる。なお、ターゲット130上の磁場によって、高密度プラズマ領域が形成される。高
密度プラズマ領域では、成膜ガスがイオン化することで、イオン101が生じる。イオン
101は、例えば、酸素の陽イオン(O)やアルゴンの陽イオン(Ar)などである
イオン101は、電界によってターゲット130側に加速され、やがてターゲット130
と衝突する。このとき、劈開面から平板状又はペレット状のスパッタ粒子であるペレット
100aおよびペレット100bが剥離し、叩き出される。なお、ペレット100aおよ
びペレット100bは、イオン101の衝突の衝撃によって、構造に歪みが生じる場合が
ある。
ペレット100aは、三角形、例えば正三角形の平面を有する平板状又はペレット状のス
パッタ粒子である。また、ペレット100bは、六角形、例えば正六角形の平面を有する
平板状又はペレット状のスパッタ粒子である。なお、ペレット100aおよびペレット1
00bなどの平板状又はペレット状のスパッタ粒子を総称してペレット100と呼ぶ。ペ
レット100の平面の形状は、三角形、六角形に限定されない、例えば、三角形が2個以
上6個以下合わさった形状となる場合がある。例えば、三角形(正三角形)が2個合わさ
った四角形(ひし形)となる場合もある。
ペレット100は、成膜ガスの種類などに応じて厚さが決定する。理由は後述するが、ペ
レット100の厚さは、均一にすることが好ましい。また、スパッタ粒子は厚みのないペ
レット状である方が、厚みのあるサイコロ状であるよりも好ましい。
ペレット100は、プラズマを通過する際に電荷を受け取ることで、側面が負または正に
帯電する場合がある。ペレット100は、側面に酸素原子を有し、当該酸素原子が負に帯
電する可能性がある。例えば、ペレット100aが、側面に負に帯電した酸素原子を有す
る例を図48に示す。このように、側面が同じ極性の電荷を帯びることにより、電荷同士
の反発が起こり、平板状の形状を維持することが可能となる。なお、CAAC−OSが、
In−Ga−Zn酸化物である場合、インジウム原子と結合した酸素原子が負に帯電する
可能性がある。または、インジウム原子、ガリウム原子又は亜鉛原子と結合した酸素原子
が負に帯電する可能性がある。
図46(A)に示すように、例えば、ペレット100は、プラズマ中を凧のように飛翔し
、ひらひらと基板120上まで舞い上がっていく。ペレット100は電荷を帯びているた
め、ほかのペレット100が既に堆積している領域が近づくと、斥力が生じる。ここで、
基板120の上面では、基板120の上面に平行な向きの磁場が生じている。また、基板
120およびターゲット130間には、電位差が与えられているため、基板120からタ
ーゲット130に向けて電流が流れている。したがって、ペレット100は、基板120
の上面において、磁場および電流の作用によって、力(ローレンツ力)を受ける(図49
参照。)。このことは、フレミングの左手の法則によって理解できる。なお、ペレット1
00に与える力を大きくするためには、基板120の上面において、基板120の上面に
平行な向きの磁場が10G以上、好ましくは20G以上、さらに好ましくは30G以上、
より好ましくは50G以上となる領域を設けるとよい。または、基板120の上面におい
て、基板120の上面に平行な向きの磁場が、基板120の上面に垂直な向きの磁場の1
.5倍以上、好ましくは2倍以上、さらに好ましくは3倍以上、より好ましくは5倍以上
となる領域を設けるとよい。
また、基板120は加熱されており、ペレット100と基板120との間で摩擦などの抵
抗が小さい状態となっている。その結果、図50(A)に示すように、ペレット100は
、基板120の上面を滑空するように移動する。ペレット100の移動は、平板面を基板
120に向けた状態で起こる。その後、図50(B)に示すように、既に堆積しているほ
かのペレット100の側面まで到達すると、側面同士が結合する。このとき、ペレット1
00の側面にある酸素原子が脱離する。脱離した酸素原子によって、CAAC−OS中の
酸素欠損が埋まる場合があるため、欠陥準位密度の低いCAAC−OSとなる。
また、ペレット100が基板120上で加熱されることにより、原子が再配列し、イオン
101の衝突で生じた構造の歪みが緩和される。歪みの緩和されたペレット100は、ほ
ぼ単結晶となる。ペレット100がほぼ単結晶となることにより、ペレット100同士が
結合した後に加熱されたとしても、ペレット100自体の伸縮はほとんど起こり得ない。
したがって、ペレット100間の隙間が広がることで結晶粒界などの欠陥を形成し、クレ
バス化することがない。また、隙間には、伸縮性のある金属原子などが敷き詰められ、向
きのずれたペレット100同士の側面を高速道路のように繋いでいると考えられる。
以上のようなモデルにより、ペレット100が基板120上に堆積していくと考えられる
。したがって、エピタキシャル成長とは異なり、被形成面が結晶構造を有さない場合にお
いても、CAAC−OSの成膜が可能であることがわかる。例えば、基板120の上面(
被形成面)の構造が非晶質構造であっても、CAAC−OSを成膜することは可能である
また、CAAC−OSは、平坦面に対してだけでなく、被形成面である基板120の上面
に凹凸がある場合でも、その形状に沿ってペレット100が配列することがわかる。例え
ば、基板120の上面が原子レベルで平坦な場合、ペレット100はab面と平行な平面
である平板面を下に向けて並置するため、厚さが均一で平坦、かつ高い結晶性を有する層
が形成される。そして、当該層がn段(nは自然数。)積み重なることで、CAAC−O
Sを得ることができる(図46(B)参照。)。
一方、基板120の上面が凹凸を有する場合でも、CAAC−OSは、ペレット100が
凸面に沿って並置した層がn段(nは自然数。)積み重なった構造となる。基板120が
凹凸を有するため、CAAC−OSは、ペレット100間に隙間が生じやすい場合がある
。ただし、ペレット100間で分子間力が働き、凹凸があってもペレット間の隙間はなる
べく小さくなるように配列する。したがって、凹凸があっても高い結晶性を有するCAA
C−OSとすることができる(図46(C)参照。)。
したがって、CAAC−OSは、レーザ結晶化が不要であり、大面積のガラス基板などで
あっても均一な成膜が可能である。
このようなモデルによってCAAC−OSが成膜されるため、スパッタ粒子が厚みのない
ペレット状である方が好ましい。なお、スパッタ粒子が厚みのあるサイコロ状である場合
、基板120上に向ける面が一定とならず、厚さや結晶の配向を均一にできない場合があ
る。
以上に示した成膜モデルにより、非晶質構造を有する被形成面上であっても、高い結晶性
を有するCAAC−OSを得ることができる。
また、CAAC−OSは、ペレット100のほかに酸化亜鉛粒子を有する成膜モデルによ
っても説明することができる。
酸化亜鉛粒子は、ペレット100よりも質量が小さいため、先に基板120に到達する。
基板120の上面において、酸化亜鉛粒子は、水平方向に優先的に結晶成長することで薄
い酸化亜鉛層を形成する。該酸化亜鉛層は、c軸配向性を有する。なお、該酸化亜鉛層の
結晶のc軸は、基板120の法線ベクトルに平行な方向を向く。該酸化亜鉛層は、CAA
C−OSを成長させるためのシード層の役割を果たすため、CAAC−OSの結晶性を高
める機能を有する。なお、該酸化亜鉛層は、厚さが0.1nm以上5nm以下、ほとんど
が1nm以上3nm以下となる。該酸化亜鉛層は十分薄いため、結晶粒界をほとんど確認
することができない。
したがって、結晶性の高いCAAC−OSを成膜するためには、化学量論的組成よりも高
い割合で亜鉛を含むターゲットを用いることが好ましい。
同様に、nc−OSは、図47に示す成膜モデルによって理解することができる。なお、
図47と図46(A)との違いは、基板120の加熱の有無のみである。
したがって、基板120は加熱されておらず、ペレット100と基板120との間で摩擦
などの抵抗が大きい状態となっている。その結果、ペレット100は、基板120の上面
を滑空するように移動することができないため、不規則に降り積もっていくことでnc−
OSを得ることができる。
<劈開面>
以下では、CAAC−OSの成膜モデルにおいて記載のターゲットの劈開面について説明
する。
まずは、ターゲットの劈開面について図51を用いて説明する。図51に、InGaZn
の結晶の構造を示す。なお、図51(A)は、c軸を上向きとし、b軸に平行な方向
からInGaZnOの結晶を観察した場合の構造を示す。また、図51(B)は、c軸
に平行な方向からInGaZnOの結晶を観察した場合の構造を示す。
InGaZnOの結晶の各結晶面における劈開に必要なエネルギーを、第一原理計算に
より算出する。なお、計算には、擬ポテンシャルと、平面波基底を用いた密度汎関数プロ
グラム(CASTEP)を用いる。なお、擬ポテンシャルには、ウルトラソフト型の擬ポ
テンシャルを用いる。また、汎関数には、GGA PBEを用いる。また、カットオフエ
ネルギーは400eVとする。
初期状態における構造のエネルギーは、セルサイズを含めた構造最適化を行った後に導出
する。また、各面で劈開後の構造のエネルギーは、セルサイズを固定した状態で、原子配
置の構造最適化を行った後に導出する。
図51に示したInGaZnOの結晶の構造をもとに、第1の面、第2の面、第3の面
、第4の面のいずれかで劈開した構造を作製し、セルサイズを固定した構造最適化計算を
行う。ここで、第1の面は、Ga−Zn−O層とIn−O層との間の結晶面であり、(0
01)面(またはab面)に平行な結晶面である(図51(A)参照。)。第2の面は、
Ga−Zn−O層とGa−Zn−O層との間の結晶面であり、(001)面(またはab
面)に平行な結晶面である(図51(A)参照。)。第3の面は、(110)面に平行な
結晶面である(図51(B)参照。)。第4の面は、(100)面(またはbc面)に平
行な結晶面である(図51(B)参照。)。
以上のような条件で、各面で劈開後の構造のエネルギーを算出する。次に、劈開後の構造
のエネルギーと初期状態における構造のエネルギーとの差を、劈開面の面積で除すことで
、各面における劈開しやすさの尺度である劈開エネルギーを算出する。なお、構造のエネ
ルギーは、構造に含まれる原子と電子に対して、電子の運動エネルギーと、原子間、原子
−電子間、および電子間の相互作用と、を考慮したエネルギーである。
計算の結果、第1の面の劈開エネルギーは2.60J/m、第2の面の劈開エネルギー
は0.68J/m、第3の面の劈開エネルギーは2.18J/m、第4の面の劈開エ
ネルギーは2.12J/mであることがわかった(下表参照。)。
この計算により、図51に示したInGaZnOの結晶の構造において、第2の面にお
ける劈開エネルギーが最も低くなる。即ち、Ga−Zn−O層とGa−Zn−O層との間
が最も劈開しやすい面(劈開面)であることがわかる。したがって、本明細書において、
劈開面と記載する場合、最も劈開しやすい面である第2の面のことを示す。
Ga−Zn−O層とGa−Zn−O層との間である第2の面に劈開面を有するため、図5
1(A)に示すInGaZnOの結晶は、二つの第2の面と等価な面で分離することが
できる。したがって、ターゲットにイオンなどを衝突させる場合、もっとも劈開エネルギ
ーの低い面で劈開したウェハース状のユニット(我々はこれをペレットと呼ぶ。)が最小
単位となって飛び出してくると考えられる。その場合、InGaZnOのペレットは、
Ga−Zn−O層、In−O層およびGa−Zn−O層の3層となる。
また、第1の面(Ga−Zn−O層とIn−O層との間の結晶面であり、(001)面(
またはab面)に平行な結晶面)よりも、第3の面(110)面に平行な結晶面)、第4
の面((100)面(またはbc面)に平行な結晶面)の劈開エネルギーが低いことから
、ペレットの平面形状は三角形状または六角形状が多いことが示唆される。
次に、古典分子動力学計算により、ターゲットとしてホモロガス構造を有するInGaZ
nOの結晶を仮定し、当該ターゲットをアルゴン(Ar)または酸素(O)によりスパ
ッタした場合の劈開面について評価する。計算に用いたInGaZnOの結晶(268
8原子)の断面構造を図52(A)に、上面構造を図52(B)に示す。なお、図52(
A)に示す固定層は、位置が変動しないよう原子の配置を固定した層である。また、図5
2(A)に示す温度制御層は、常に一定の温度(300K)とした層である。
古典分子動力学計算には、富士通株式会社製Materials Explorer5.
0を用いる。なお、初期温度を300K、セルサイズを一定、時間刻み幅を0.01フェ
ムト秒、ステップ数を1000万回とする。計算では、当該条件のもと、原子に300e
Vのエネルギーを与え、InGaZnOの結晶のab面に垂直な方向からセルに原子を
入射させる。
図53(A)は、図52に示したInGaZnOの結晶を有するセルにアルゴンが入射
してから99.9ピコ秒(psec)後の原子配列を示す。また、図53(B)は、セル
に酸素が入射してから99.9ピコ秒後の原子配列を示す。なお、図53では、図52(
A)に示した固定層の一部を省略して示す。
図53(A)より、アルゴンがセルに入射してから99.9ピコ秒までに、図51(A)
に示した第2の面に対応する劈開面から亀裂が生じる。したがって、InGaZnO
結晶に、アルゴンが衝突した場合、最上面を第2の面(0番目)とすると、第2の面(2
番目)に大きな亀裂が生じることがわかる。
一方、図53(B)より、酸素がセルに入射してから99.9ピコ秒までに、図51(A
)に示した第2の面に対応する劈開面から亀裂が生じることがわかる。ただし、酸素が衝
突した場合は、InGaZnOの結晶の第2の面(1番目)において大きな亀裂が生じ
ることがわかる。
したがって、ホモロガス構造を有するInGaZnOの結晶を含むターゲットの上面か
ら原子(イオン)が衝突すると、InGaZnOの結晶は第2の面に沿って劈開し、平
板状の粒子(ペレット)が剥離することがわかる。また、このとき、ペレットの大きさは
、アルゴンを衝突させた場合よりも、酸素を衝突させた場合の方が小さくなることがわか
る。
なお、上述の計算から、剥離したペレットは損傷領域を含むことが示唆される。ペレット
に含まれる損傷領域は、損傷によって生じた欠陥に酸素を反応させることで修復できる場
合がある。
そこで、衝突させる原子の違いによって、ペレットの大きさが異なることについて調査す
る。
図54(A)に、図52に示したInGaZnOの結晶を有するセルにアルゴンが入射
した後、0ピコ秒から0.3ピコ秒までにおける各原子の軌跡を示す。したがって、図5
4(A)は、図52から図53(A)の間の期間に対応する。
図54(A)より、アルゴンが第1層(Ga−Zn−O層)のガリウム(Ga)と衝突す
ると、当該ガリウムが第3層(Ga−Zn−O層)の亜鉛(Zn)と衝突した後、当該亜
鉛が第6層(Ga−Zn−O層)の近傍まで到達することがわかる。なお、ガリウムと衝
突したアルゴンは、外に弾き飛ばされる。したがって、InGaZnOの結晶を含むタ
ーゲットにアルゴンを衝突させた場合、図52(A)における第2の面(2番目)に亀裂
が入ると考えられる。
また、図54(B)に、図52に示したInGaZnOの結晶を有するセルに酸素が入
射した後、0ピコ秒から0.3ピコ秒までにおける各原子の軌跡を示す。したがって、図
54(B)は、図52から図53(A)の間の期間に対応する。
一方、図54(B)より、酸素が第1層(Ga−Zn−O層)のガリウム(Ga)と衝突
すると、当該ガリウムが第3層(Ga−Zn−O層)の亜鉛(Zn)と衝突した後、当該
亜鉛が第5層(In−O層)まで到達しないことがわかる。なお、ガリウムと衝突した酸
素は、外に弾き飛ばされる。したがって、InGaZnOの結晶を含むターゲットに酸
素を衝突させた場合、図52(A)における第2の面(1番目)に亀裂が入ると考えられ
る。
本計算からも、InGaZnOの結晶は、原子(イオン)が衝突した場合、劈開面から
剥離することが示唆される。
また、亀裂の深さの違いを保存則の観点から検討する。エネルギー保存則および運動量保
存則は、式(1)および式(2)のように示すことができる。ここで、Eは衝突前のアル
ゴンまたは酸素の持つエネルギー(300eV)、mはアルゴンまたは酸素の質量、v
は衝突前のアルゴンまたは酸素の速度、v’は衝突後のアルゴンまたは酸素の速度、
Gaはガリウムの質量、vGaは衝突前のガリウムの速度、v’Gaは衝突後のガリウ
ムの速度である。
アルゴンまたは酸素の衝突が弾性衝突であると仮定すると、v、v’、vGaおよび
v’Gaの関係は式(3)のように表すことができる。
式(1)、式(2)および式(3)より、VGaを0とすると、アルゴンまたは酸素が衝
突した後のガリウムの速度v’Gaは、式(4)のように表すことができる。
式(4)において、mにアルゴンの質量または酸素の質量を代入し、それぞれの原子が
衝突した後のガリウムの速度を比較する。アルゴンおよび酸素の衝突前に持つエネルギー
が同じである場合、アルゴンが衝突した場合の方が、酸素が衝突した場合よりも1.24
倍ガリウムの速度が高いことがわかる。したがって、ガリウムの持つエネルギーもアルゴ
ンが衝突した場合の方が、酸素が衝突した場合よりも速度の二乗分だけ高くなる。
アルゴンを衝突させた場合の方が、酸素を衝突させた場合よりも、衝突後のガリウムの速
度(エネルギー)が高くなることがわかる。したがって、アルゴンを衝突させた場合の方
が、酸素を衝突させた場合よりも深い位置に亀裂が生じたと考えられる。
以上の計算により、ホモロガス構造を有するInGaZnOの結晶を含むターゲットを
スパッタすると、劈開面から剥離し、ペレットが形成されることがわかる。一方、劈開面
を有さないターゲットの他の構造の領域をスパッタしてもペレットは形成されず、ペレッ
トよりも微細な原子レベルの大きさのスパッタ粒子が形成される。該スパッタ粒子は、ペ
レットと比べて小さいため、スパッタリング装置に接続されている真空ポンプを介して排
気されると考えられる。したがって、ホモロガス構造を有するInGaZnOの結晶を
含むターゲットをスパッタした場合、様々な大きさ、形状の粒子が基板まで飛翔し、堆積
することで成膜されるモデルは考えにくい。スパッタされたペレットが堆積してCAAC
−OSを成膜する図46(A)などに記載のモデルが道理に適っている。
このようにして成膜されたCAAC−OSの密度は、単結晶OSと同程度の密度を有する
。例えば、InGaZnOのホモロガス構造を有する単結晶OSの密度は6.36g/
cmであるのに対し、同程度の原子数比であるCAAC−OSの密度は6.3g/cm
程度となる。
図55に、スパッタリング法で成膜したCAAC−OSであるIn−Ga−Zn酸化物(
図55(A)参照。)、およびそのターゲット(図55(B)参照。)の断面における原
子配列を示す。原子配列の観察には、高角散乱環状暗視野走査透過電子顕微鏡法(HAA
DF−STEM:High−Angle Annular Dark Field Sc
anning Transmission Electron Microscopy)
を用いる。なお、HAADF−STEMでは、各原子の像強度は原子番号の二乗に比例す
る。したがって、原子番号の近いZn(原子番号30)とGa(原子番号31)とは、ほ
とんど区別できない。HAADF−STEMには、日立走査透過電子顕微鏡HD−270
0を用いる。
図55(A)および図55(B)を比較すると、CAAC−OSと、ターゲットは、とも
にホモロガス構造を有しており、それぞれの原子の配置が対応していることがわかる。し
たがって、図46(A)などの成膜モデルに示したように、ターゲットの結晶構造が転写
されることでCAAC−OSが成膜されることがわかる。
なお、本実施の形態に示す構成及び方法などは、他の実施の形態に示す構成及び方法など
と適宜組み合わせて用いることができる。
(実施の形態6)
実施の形態2で述べたように、酸化物半導体膜を用いたトランジスタは、オフ状態におけ
る電流値(オフ電流値)を低く制御することができる。よって、画像信号等の電気信号の
保持時間を長くすることができ、書き込み間隔も長く設定できる。
本実施の形態の表示装置は、オフ電流値の低いトランジスタを適用することで、少なくと
も2つの駆動方法(モード)で表示を行う表示装置とすることができる。第1の駆動モー
ドは、従来の表示装置の駆動方法であり、1フレームごとにデータを逐次書き換える駆動
方法である。第2の駆動モードは、データの書き込み処理を実行した後、データの書き換
えを停止する駆動方法である。すなわち、リフレッシュレートを低減した駆動モードであ
る。
動画の表示は、第1の駆動モードにより行われる。静止画の表示は、フレームごとの画像
データに変化がないため、1フレームごとにデータの書き換えを行う必要がない。そこで
、静止画を表示する際は、第2の駆動モードで動作させると、画面のちらつきをなくすと
ともに、電力消費を削減することができる。
また、本実施の形態の表示装置に適用される画素の容量素子は、容量素子で蓄積する電荷
量が大きい。このため、画素電極の電位を保持する時間を長くすることが可能であり、リ
フレッシュレートを低減する駆動モードを適用できる。さらに、表示装置においてリフレ
ッシュレートを低減する駆動モードを適用した場合であっても、画素で保持する電圧の変
化を長期間抑制することが可能であるため、使用者による画像のちらつきの知覚をより防
止することができる。したがって、低消費電力化と表示品質の向上を図ることができる。
ここで、リフレッシュレートを低減する効果に関して説明する。
目の疲労には、神経系の疲労と、筋肉系の疲労の2種類がある。神経系の疲労は、長時間
、表示装置の発光、点滅画面を見続けることで、その明るさが眼の網膜や神経、脳を刺激
して疲れさせるものである。筋肉系の疲労は、ピント調節のときに使用する毛様体の筋肉
を酷使することにより疲れさせるものである。
図23(A)に、従来の表示装置の表示を表す模式図を示す。図23(A)に示すように
、従来の表示装置の表示では、1秒間に60回の画像の書き換えが行われている。このよ
うな画面を長時間見続けることにより、使用者の眼の網膜や神経、脳を刺激して眼の疲労
が引き起こされるおそれがあった。
本発明の一態様では、表示装置の画素部に、オフ電流の極めて低いトランジスタ、例えば
酸化物半導体を用いたトランジスタを適用する。また、表示装置の画素が有する容量素子
は、面積の大きい容量素子とすることができる。これらによって、容量素子に蓄積された
電荷のリークを抑制するとともに、電位の変化がゆるやかにすることが可能となるため、
フレーム周波数を下げても、表示装置の輝度を抑制することが可能となる。
つまり、図23(B)に示すように、例えば、5秒間に1回の画像の書き換えが可能とな
るため、極力同じ映像を見ることが可能となり、使用者に視認される画面のちらつきが低
減される。これにより、使用者の眼の網膜や神経、脳の刺激が低減され、神経系の疲労が
軽減される。
本発明の一態様によれば、目に優しい表示装置を提供することができる。
なお、本実施の形態に示す構成及び方法などは、他の実施の形態に示す構成及び方法など
と適宜組み合わせて用いることができる。
(実施の形態7)
本実施の形態では、本発明の一態様である表示装置において、カラー表示を行う場合の画
素の構成例について図面を参照して説明する。なお本実施の形態において、カラー表示を
行うことのできる画素を画素pix_colorとして表し、画素pix_colorを
構成する画素をサブ画素sub_pixとして説明する。なお本実施の形態におけるサブ
画素sub_pixが、上記実施の形態2で説明した画素pixに相当する。
図24(A)乃至(D)に、カラー表示を行うことのできる画素pix_colorの構
成例を示す。
図24(A)にはR(赤)G(緑)B(青)の三原色でカラー表示を行う場合の画素pi
x_colorの構成例を示す。各サブ画素sub_pixでは、発光素子としてそれぞ
れの色を呈する材料とする構成、もしくは白色光を射出し、カラーフィルタでRGBの各
色に色変換する構成、又は色変換層を用いてRGBの各色に変換する構成を用いればよい
。そして図24(A)に示すように画素pix_colorには、Rを発光するサブ画素
sub_pix_Rと、Gを発光するサブ画素sub_pix_Gと、Bを発光するサブ
画素sub_pix_Bと、をストライプ状に配置すればよい。
図24(B)にはR(赤)G(緑)B(青)の三原色に白(W)を加えてカラー表示を行
う場合の画素pix_colorの構成例を示す。各サブ画素sub_pixでは、発光
素子としてそれぞれの色を呈する材料とする構成、もしくは白色光を射出し、カラーフィ
ルタでRGBの各色に色変換する構成、又は色変換層を用いてRGBWの各色に変換する
構成を用いればよい。そして図24(B)に示すように画素pix_colorには、R
を発光するサブ画素sub_pix_Rと、Gを発光するサブ画素sub_pix_Gと
、Bを発光するサブ画素sub_pix_Bと、Wを発光するサブ画素sub_pix_
Wと、をストライプ状に配置すればよい。Wを発光するサブ画素sub_pixでは、カ
ラーフィルタを不要にできるため、消費電力の低減を図ることができる。
図24(C)にはR(赤)G(緑)B(青)の三原色に黄(Y)を加えてカラー表示を行
う場合の画素pix_colorの構成例を示す。各サブ画素sub_pixでは、発光
素子としてそれぞれの色を呈する材料とする構成、もしくは白色光を射出し、カラーフィ
ルタでRGBYの各色に色変換する構成、又は色変換層を用いてRGBYの各色に変換す
る構成を用いればよい。そして図24(C)に示すように画素pix_colorには、
Rを発光するサブ画素sub_pix_Rと、Gを発光するサブ画素sub_pix_G
と、Bを発光するサブ画素sub_pix_Bと、Yを発光するサブ画素sub_pix
_Yと、をストライプ状に配置すればよい。Yを発光するサブ画素sub_pixでは、
補色の関係にあるBを発光するサブ画素sub_pix_Bと同時に発光させることで白
色が得られるため、RGBの同時点灯を行う必要がない。2色のサブ画素sub_pix
の発光で白色が得られる構成では、3色のサブ画素sub_pixの発光で白色が得られ
る構成に比べ、消費電力の低減を図ることができる。
図24(D)にはR(赤)G(緑)B(青)の三原色に黄(Y)、マゼンタ(M)、シア
ン(C)を加えてカラー表示を行う場合の画素pix_colorの構成例を示す。各サ
ブ画素sub_pixでは、発光素子としてそれぞれの色を呈する材料とする構成、もし
くは白色光を射出し、カラーフィルタでRGBYMCの各色に色変換する構成、又は色変
換層を用いてRGBYMCの各色に変換する構成を用いればよい。そして図24(D)に
示すように画素pix_colorには、Rを発光するサブ画素sub_pix_Rと、
Gを発光するサブ画素sub_pix_Gと、Bを発光するサブ画素sub_pix_B
と、Yを発光するサブ画素sub_pix_Yと、Mを発光するサブ画素sub_pix
_Mと、Cを発光するサブ画素sub_pix_Cと、をストライプ状に配置すればよい
。該構成とすることで、彩度を向上させることができる。
なお図24(A)乃至(D)において、各色に対応するサブ画素sub_pixは、一例
として長方形となるように図示したが、これに限らず、三角形、楕円形、正方形等の形状
のサブ画素sub_pixを組み合わせて、画素pix_colorを構成すればよい。
なお、本実施の形態に示す構成及び方法などは、他の実施の形態に示す構成及び方法など
と適宜組み合わせて用いることができる。
(実施の形態8)
本実施の形態では、本発明の一態様の表示装置が適用された電子機器の構成例について説
明する。また、本実施の形態では、本発明の一態様の表示装置を適用した表示モジュール
について、図25を用いて説明を行う。
図25に示す表示モジュール8000は、上部カバー8001と下部カバー8002との
間に、FPC8003に接続されたタッチパネル8004、FPC8005に接続された
表示パネル8006、バックライトユニット8007、フレーム8009、プリント基板
8010、バッテリー8011を有する。なお、バックライトユニット8007、バッテ
リー8011、タッチパネル8004などは、設けられない場合もある。
本発明の一態様の表示装置は、例えば、表示パネル8006に用いることができる。
上部カバー8001及び下部カバー8002は、タッチパネル8004及び表示パネル8
006のサイズに合わせて、形状や寸法を適宜変更することができる。
タッチパネル8004は、抵抗膜方式または静電容量方式のタッチパネルを表示パネル8
006に重畳して用いることができる。また、表示パネル8006の対向基板(封止基板
)に、タッチパネル機能を持たせるようにすることも可能である。または、表示パネル8
006の各画素内に光センサを設け、光学式のタッチパネルとすることも可能である。ま
たは、表示パネル8006の各画素内にタッチセンサ用電極を設け、容量型式のタッチパ
ネルとすることも可能である。
バックライトユニット8007は、光源8008を有する。光源8008をバックライト
ユニット8007の端部に設け、光拡散板を用いる構成としてもよい。
フレーム8009は、表示パネル8006の保護機能の他、プリント基板8010の動作
により発生する電磁波を遮断するための電磁シールドとしての機能を有する。またフレー
ム8009は、放熱板としての機能を有していてもよい。
プリント基板8010は、電源回路、ビデオ信号及びクロック信号を出力するための信号
処理回路を有する。電源回路に電力を供給する電源としては、外部の商用電源であっても
良いし、別途設けたバッテリー8011による電源であってもよい。バッテリー8011
は、商用電源を用いる場合には、省略可能である。
また、表示モジュール8000には、偏光板、位相差板、プリズムシートなどの部材を追
加して設けてもよい。
図26(A)乃至図26(H)、図27(A)乃至図27(D)は、電子機器を示す図で
ある。これらの電子機器は、筐体5000、表示部5001、スピーカー5003、LE
Dランプ5004、操作キー5005(電源スイッチ、又は操作スイッチを含む)、接続
端子5006、センサ5007(力、変位、位置、速度、加速度、角速度、回転数、距離
、光、液、磁気、温度、化学物質、音声、時間、硬度、電場、電流、電圧、電力、放射線
、流量、湿度、傾度、振動、におい又は赤外線を測定する機能を含むもの)、マイクロフ
ォン5008、等を有することができる。
図26(A)はモバイルコンピュータであり、上述したものの他に、スイッチ5009
、赤外線ポート5010、等を有することができる。図26(B)は記録媒体を備えた携
帯型の画像再生装置(たとえば、DVD再生装置)であり、上述したものの他に、第2表
示部5002、記録媒体読込部5011、等を有することができる。図26(C)はゴー
グル型ディスプレイであり、上述したものの他に、第2表示部5002、支持部5012
、イヤホン5013、等を有することができる。図26(D)は携帯型遊技機であり、上
述したものの他に、記録媒体読込部5011、等を有することができる。図26(E)は
テレビ受像機能付きデジタルカメラであり、上述したものの他に、アンテナ5014、シ
ャッターボタン5015、受像部5016、等を有することができる。図26(F)は携
帯型遊技機であり、上述したものの他に、第2表示部5002、記録媒体読込部5011
、等を有することができる。図26(G)はテレビ受像器であり、上述したものの他に、
チューナ、画像処理部、等を有することができる。図26(H)は持ち運び型テレビ受像
器であり、上述したものの他に、信号の送受信が可能な充電器5017、等を有すること
ができる。図27(A)はディスプレイであり、上述したものの他に、支持台5018、
等を有することができる。図27(B)はカメラであり、上述したものの他に、外部接続
ポート5019、シャッターボタン5015、受像部5016、等を有することができる
。図27(C)はコンピュータであり、上述したものの他に、ポインティングデバイス5
020、外部接続ポート5019、リーダ/ライタ5021、等を有することができる。
図27(D)は携帯電話機であり、上述したものの他に、送信部、受信部、携帯電話・移
動端末向けの1セグメント部分受信サービス用チューナ、等を有することができる。
図26(A)乃至図26(H)、図27(A)乃至図27(D)に示す電子機器は、様
々な機能を有することができる。例えば、様々な情報(静止画、動画、テキスト画像など
)を表示部に表示する機能、タッチパネル機能、カレンダー、日付又は時刻などを表示す
る機能、様々なソフトウェア(プログラム)によって処理を制御する機能、無線通信機能
、無線通信機能を用いて様々なコンピュータネットワークに接続する機能、無線通信機能
を用いて様々なデータの送信又は受信を行う機能、記録媒体に記録されているプログラム
又はデータを読み出して表示部に表示する機能、等を有することができる。さらに、複数
の表示部を有する電子機器においては、一つの表示部を主として画像情報を表示し、別の
一つの表示部を主として文字情報を表示する機能、または、複数の表示部に視差を考慮し
た画像を表示することで立体的な画像を表示する機能、等を有することができる。さらに
、受像部を有する電子機器においては、静止画を撮影する機能、動画を撮影する機能、撮
影した画像を自動または手動で補正する機能、撮影した画像を記録媒体(外部又はカメラ
に内蔵)に保存する機能、撮影した画像を表示部に表示する機能、等を有することができ
る。なお、図26(A)乃至図26(H)、図27(A)乃至図27(D)に示す電子機
器が有することのできる機能はこれらに限定されず、様々な機能を有することができる。
本実施の形態において述べた電子機器は、何らかの情報を表示するための表示部を有す
ることを特徴とする。
次に、表示装置の応用例を説明する。
図27(E)に、表示装置を、建造物と一体にして設けた例について示す。図27(E
)は、筐体5022、表示部5023、操作部であるリモコン装置5024、スピーカー
5025等を含む。表示装置は、壁かけ型として建物と一体となっており、設置するスペ
ースを広く必要とすることなく設置可能である。
図27(F)に、建造物内に表示装置を、建造物と一体にして設けた別の例について示
す。表示モジュール5026は、ユニットバス5027と一体に取り付けられており、入
浴者は表示モジュール5026の視聴が可能になる。
なお、本実施の形態において、建造物として壁、ユニットバスを例としたが、本実施の
形態はこれに限定されず、様々な建造物に表示装置を設置することができる。
次に、表示装置を、移動体と一体にして設けた例について示す。
図27(G)は、表示装置を、自動車に設けた例について示した図である。表示モジュ
ール5028は、自動車の車体5029に取り付けられており、車体の動作又は車体内外
から入力される情報をオンデマンドに表示することができる。なお、ナビゲーション機能
を有していてもよい。
図27(H)は、表示装置を、旅客用飛行機と一体にして設けた例について示した図で
ある。図27(H)は、旅客用飛行機の座席上部の天井5030に表示モジュール503
1を設けたときの、使用時の形状について示した図である。表示モジュール5031は、
天井5030とヒンジ部5032を介して一体に取り付けられており、ヒンジ部5032
の伸縮により乗客は表示モジュール5031の視聴が可能になる。表示モジュール503
1は乗客が操作することで情報を表示する機能を有する。
なお、本実施の形態において、移動体としては自動車車体、飛行機機体について例示し
たがこれに限定されず、自動二輪車、自動四輪車(自動車、バス等を含む)、電車(モノ
レール、鉄道等を含む)、船舶等、様々なものに設置することができる。
なお、本明細書等においては、ある一つの実施の形態において述べる図または文章にお
いて、その一部分を取り出して、発明の一態様を構成することは可能である。したがって
、ある部分を述べる図または文章が記載されている場合、その一部分の図または文章を取
り出した内容も、発明の一態様として開示されているものであり、発明の一態様を構成す
ることが可能であるものとする。そのため、例えば、能動素子(トランジスタ、ダイオー
ドなど)、配線、受動素子(容量素子、抵抗素子など)、導電層、絶縁層、半導体層、有
機材料、無機材料、部品、装置、動作方法、製造方法などが単数又は複数記載された図面
または文章において、その一部分を取り出して、発明の一態様を構成することが可能であ
るものとする。例えば、N個(Nは整数)の回路素子(トランジスタ、容量素子等)を有
して構成される回路図から、M個(Mは整数で、M<N)の回路素子(トランジスタ、容
量素子等)を抜き出して、発明の一態様を構成することは可能である。別の例としては、
N個(Nは整数)の層を有して構成される断面図から、M個(Mは整数で、M<N)の層
を抜き出して、発明の一態様を構成することは可能である。さらに別の例としては、N個
(Nは整数)の要素を有して構成されるフローチャートから、M個(Mは整数で、M<N
)の要素を抜き出して、発明の一態様を構成することは可能である。
なお、本明細書等においては、ある一つの実施の形態において述べる図または文章にお
いて、少なくとも一つの具体例が記載される場合、その具体例の上位概念を導き出すこと
は、当業者であれば容易に理解される。したがって、ある一つの実施の形態において述べ
る図または文章において、少なくとも一つの具体例が記載される場合、その具体例の上位
概念も、発明の一態様として開示されているものであり、発明の一態様を構成することが
可能である。
なお、本明細書等においては、少なくとも図に記載した内容(図の中の一部でもよい)
は、発明の一態様として開示されているものであり、発明の一態様を構成することが可能
である。したがって、ある内容について、図に記載されていれば、文章を用いて述べてい
なくても、その内容は、発明の一態様として開示されているものであり、発明の一態様を
構成することが可能である。同様に、図の一部を取り出した図についても、発明の一態様
として開示されているものであり、発明の一態様を構成することが可能である。
C1 容量素子
GL1 配線
GL2 配線
GL3 配線
EL 発光素子
IL 配線
CL 配線
SL 配線
pix 画素
M1 トランジスタ
M2 トランジスタ
M3 トランジスタ
M4 トランジスタ
M5 トランジスタ
M6 トランジスタ
t1 期間
t2 期間
t3 期間
t4 期間
Vdata 電位
Vano 電位
Vcat 電位
V0 電位
V1 電位
VL0 配線
VL1 配線
11 画素部
14 走査線駆動回路
16 信号線駆動回路
17 走査線
19 信号線
19b 画素電極
25 容量線
28 物質
31 液晶素子
41 発光素子
43 トランジスタ
45 トランジスタ
51 ゲート絶縁膜
53 無機絶縁膜
53a 絶縁膜
70 電子銃室
72 光学系
74 試料室
76 光学系
78 カメラ
80 観察室
82 フィルム室
84 電子
88 物質
92 蛍光板
102 トランジスタ
102a トランジスタ
102b トランジスタ
103 トランジスタ
103a トランジスタ
103c トランジスタ
103d トランジスタ
105 容量素子
301 画素
302 基板
304a 導電膜
304b 導電膜
304c 導電膜
304d 導電膜
305 絶縁膜
306 絶縁膜
307 酸化物半導体膜
308a 酸化物半導体膜
308b 酸化物半導体膜
308c 金属酸化物膜
308d 酸化物半導体膜
308e 酸化物半導体膜
308f 金属酸化物膜
309 導電膜
310a 導電膜
310b 導電膜
310c 導電膜
310d 導電膜
310e 導電膜
310f 導電膜
310g 導電膜
310h 導電膜
310i 導電膜
310j 導電膜
311 絶縁膜
311a 絶縁膜
311b 絶縁膜
312 絶縁膜
312a 絶縁膜
312b 絶縁膜
313 絶縁膜
314 絶縁膜
315 導電膜
316b 導電膜
316d 導電膜
316e 導電膜
317 有機絶縁膜
317a 有機絶縁膜
318 導電膜
319 導電膜
319a 導電膜
319b 導電膜
319c 導電膜
320 配向膜
336 多層膜
336a 酸化物半導体膜
336b 酸化物半導体膜
342 基板
362 開口部
364a 開口部
364b 開口部
364c 開口部
391 絶縁層
392 発光層
393 導電膜
394 発光素子
5000 筐体
5001 表示部
5002 表示部
5003 スピーカー
5004 LEDランプ
5005 操作キー
5006 接続端子
5007 センサ
5008 マイクロフォン
5009 スイッチ
5010 赤外線ポート
5011 記録媒体読込部
5012 支持部
5013 イヤホン
5014 アンテナ
5015 シャッターボタン
5016 受像部
5017 充電器
5018 支持台
5019 外部接続ポート
5020 ポインティングデバイス
5021 リーダ/ライタ
5022 筐体
5023 表示部
5024 リモコン装置
5025 スピーカー
5026 表示モジュール
5027 ユニットバス
5028 表示モジュール
5029 車体
5030 天井
5031 表示モジュール
5032 ヒンジ部
8000 表示モジュール
8001 上部カバー
8002 下部カバー
8003 FPC
8004 タッチパネル
8005 FPC
8006 表示パネル
8007 バックライトユニット
8008 光源
8009 フレーム
8010 プリント基板
8011 バッテリー

Claims (1)

  1. 酸化物半導体膜を有するトランジスタと、
    第1の電極及び第2の電極を有する容量素子と、
    前記トランジスタ上に設けられた無機絶縁膜と、上記無機絶縁膜上に接して設けられた有機絶縁膜と、前記有機絶縁膜上に設けられた発光素子と、を有し、
    前記第1の電極は、前記無機絶縁膜に接して設けられた金属酸化物膜であり、
    前記第2の電極は、前記無機絶縁膜上に設けられた、透光性を有する第1の導電膜であり、
    前記発光素子が有する画素電極は、透光性を有する第2の導電膜であり、且つ前記無機絶縁膜及び前記有機絶縁膜に設けられた開口部において前記トランジスタと電気的に接続されていることを特徴とする表示装置。
JP2019215223A 2013-10-25 2019-11-28 半導体装置の作製方法 Withdrawn JP2020052410A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2022062391A JP2022104981A (ja) 2013-10-25 2022-04-04 半導体装置の作製方法
JP2023113661A JP2023159059A (ja) 2013-10-25 2023-07-11 発光装置

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2013222621 2013-10-25
JP2013222621 2013-10-25
JP2014038157 2014-02-28
JP2014038157 2014-02-28

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2014215894A Division JP6625796B2 (ja) 2013-10-25 2014-10-23 表示装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2022062391A Division JP2022104981A (ja) 2013-10-25 2022-04-04 半導体装置の作製方法

Publications (1)

Publication Number Publication Date
JP2020052410A true JP2020052410A (ja) 2020-04-02

Family

ID=52994387

Family Applications (4)

Application Number Title Priority Date Filing Date
JP2014215894A Active JP6625796B2 (ja) 2013-10-25 2014-10-23 表示装置
JP2019215223A Withdrawn JP2020052410A (ja) 2013-10-25 2019-11-28 半導体装置の作製方法
JP2022062391A Withdrawn JP2022104981A (ja) 2013-10-25 2022-04-04 半導体装置の作製方法
JP2023113661A Pending JP2023159059A (ja) 2013-10-25 2023-07-11 発光装置

Family Applications Before (1)

Application Number Title Priority Date Filing Date
JP2014215894A Active JP6625796B2 (ja) 2013-10-25 2014-10-23 表示装置

Family Applications After (2)

Application Number Title Priority Date Filing Date
JP2022062391A Withdrawn JP2022104981A (ja) 2013-10-25 2022-04-04 半導体装置の作製方法
JP2023113661A Pending JP2023159059A (ja) 2013-10-25 2023-07-11 発光装置

Country Status (2)

Country Link
US (2) US9583516B2 (ja)
JP (4) JP6625796B2 (ja)

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20140111558A1 (en) * 2012-10-23 2014-04-24 Semiconductor Energy Laboratory Co., Ltd. Display device and program
US10529740B2 (en) * 2013-07-25 2020-01-07 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device including semiconductor layer and conductive layer
KR102113177B1 (ko) * 2013-08-27 2020-06-03 삼성디스플레이 주식회사 유기 발광 표시 장치 및 유기 발광 표시 장치의 제조 방법
JP2015179247A (ja) 2013-10-22 2015-10-08 株式会社半導体エネルギー研究所 表示装置
JP2016027597A (ja) * 2013-12-06 2016-02-18 株式会社半導体エネルギー研究所 半導体装置
JP6506545B2 (ja) 2013-12-27 2019-04-24 株式会社半導体エネルギー研究所 半導体装置
DE102014211239A1 (de) * 2014-06-12 2015-12-17 Benecke-Kaliko Ag Folie mit integrierter Sensorik
US9766517B2 (en) 2014-09-05 2017-09-19 Semiconductor Energy Laboratory Co., Ltd. Display device and display module
KR102193886B1 (ko) * 2014-11-12 2020-12-23 엘지디스플레이 주식회사 고 개구율 유기발광 다이오드 표시장치 및 그 제조 방법
KR102315094B1 (ko) * 2014-11-13 2021-10-20 엘지디스플레이 주식회사 고 개구율 유기발광 다이오드 표시장치 및 그 제조방법
JP6636755B2 (ja) * 2015-09-09 2020-01-29 株式会社半導体エネルギー研究所 半導体装置
WO2017064587A1 (en) * 2015-10-12 2017-04-20 Semiconductor Energy Laboratory Co., Ltd. Display panel, input/output device, data processor, and method for manufacturing display panel
US10607932B2 (en) 2016-07-05 2020-03-31 E Ink Holdings Inc. Circuit structure
US10475869B2 (en) * 2016-08-23 2019-11-12 Semiconductor Energy Laboratory Co., Ltd. Display device including display element and transistor
KR102403389B1 (ko) * 2016-09-12 2022-06-03 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치 및 전자 기기
KR102662057B1 (ko) * 2016-10-07 2024-05-02 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치 및 전자 기기
US10790318B2 (en) 2016-11-22 2020-09-29 Semiconductor Energy Laboratory Co., Ltd. Display device, method for manufacturing the same, and electronic device
US20180145096A1 (en) 2016-11-23 2018-05-24 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic device
US10862070B2 (en) 2017-02-13 2020-12-08 Sony Corporation Display device and electronic apparatus
CN107946341B (zh) * 2017-11-10 2020-05-22 上海天马微电子有限公司 显示装置和显示装置的制造方法
CN108428730B (zh) * 2018-05-16 2021-01-26 京东方科技集团股份有限公司 Oled显示基板及其制作方法、显示装置
KR102275404B1 (ko) * 2018-08-03 2021-07-09 황장환 흡광투과필름 및 이를 포함하는 디스플레이 장치
CN112466209B (zh) * 2020-09-30 2022-05-27 武汉天马微电子有限公司 显示面板和显示装置
CN115116395A (zh) * 2022-07-15 2022-09-27 惠州华星光电显示有限公司 驱动电路、驱动方法及显示面板

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012109546A (ja) * 2010-10-20 2012-06-07 Semiconductor Energy Lab Co Ltd 半導体装置
JP2012212880A (ja) * 2011-03-23 2012-11-01 Semiconductor Energy Lab Co Ltd 半導体装置の作製方法
JP2013125782A (ja) * 2011-12-13 2013-06-24 Hitachi Ltd 酸化物半導体装置
JP2013153156A (ja) * 2011-12-27 2013-08-08 Semiconductor Energy Lab Co Ltd 半導体装置及び半導体装置の作製方法

Family Cites Families (113)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60198861A (ja) 1984-03-23 1985-10-08 Fujitsu Ltd 薄膜トランジスタ
JPH0244256B2 (ja) 1987-01-28 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn2o5deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPS63210023A (ja) 1987-02-24 1988-08-31 Natl Inst For Res In Inorg Mater InGaZn↓4O↓7で示される六方晶系の層状構造を有する化合物およびその製造法
JPH0244260B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn5o8deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244258B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn3o6deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244262B2 (ja) 1987-02-27 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn6o9deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244263B2 (ja) 1987-04-22 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn7o10deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH05251705A (ja) 1992-03-04 1993-09-28 Fuji Xerox Co Ltd 薄膜トランジスタ
JP3479375B2 (ja) 1995-03-27 2003-12-15 科学技術振興事業団 亜酸化銅等の金属酸化物半導体による薄膜トランジスタとpn接合を形成した金属酸化物半導体装置およびそれらの製造方法
WO1997006554A2 (en) 1995-08-03 1997-02-20 Philips Electronics N.V. Semiconductor device provided with transparent switching element
JP3625598B2 (ja) 1995-12-30 2005-03-02 三星電子株式会社 液晶表示装置の製造方法
DE19712233C2 (de) * 1996-03-26 2003-12-11 Lg Philips Lcd Co Flüssigkristallanzeige und Herstellungsverfahren dafür
JP4170454B2 (ja) 1998-07-24 2008-10-22 Hoya株式会社 透明導電性酸化物薄膜を有する物品及びその製造方法
JP2000150861A (ja) 1998-11-16 2000-05-30 Tdk Corp 酸化物薄膜
JP3276930B2 (ja) 1998-11-17 2002-04-22 科学技術振興事業団 トランジスタ及び半導体装置
TW460731B (en) 1999-09-03 2001-10-21 Ind Tech Res Inst Electrode structure and production method of wide viewing angle LCD
JP4089858B2 (ja) 2000-09-01 2008-05-28 国立大学法人東北大学 半導体デバイス
US6576967B1 (en) * 2000-09-18 2003-06-10 Motorola, Inc. Semiconductor structure and process for forming a metal oxy-nitride dielectric layer
KR20020038482A (ko) 2000-11-15 2002-05-23 모리시타 요이찌 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널
JP3997731B2 (ja) 2001-03-19 2007-10-24 富士ゼロックス株式会社 基材上に結晶性半導体薄膜を形成する方法
JP2002289859A (ja) 2001-03-23 2002-10-04 Minolta Co Ltd 薄膜トランジスタ
JP3925839B2 (ja) 2001-09-10 2007-06-06 シャープ株式会社 半導体記憶装置およびその試験方法
JP4090716B2 (ja) 2001-09-10 2008-05-28 雅司 川崎 薄膜トランジスタおよびマトリクス表示装置
JP4164562B2 (ja) 2002-09-11 2008-10-15 独立行政法人科学技術振興機構 ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ
US7061014B2 (en) 2001-11-05 2006-06-13 Japan Science And Technology Agency Natural-superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film
JP4083486B2 (ja) 2002-02-21 2008-04-30 独立行政法人科学技術振興機構 LnCuO(S,Se,Te)単結晶薄膜の製造方法
US7049190B2 (en) 2002-03-15 2006-05-23 Sanyo Electric Co., Ltd. Method for forming ZnO film, method for forming ZnO semiconductor layer, method for fabricating semiconductor device, and semiconductor device
JP3933591B2 (ja) 2002-03-26 2007-06-20 淳二 城戸 有機エレクトロルミネッセント素子
US7339187B2 (en) 2002-05-21 2008-03-04 State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University Transistor structures
JP2004022625A (ja) 2002-06-13 2004-01-22 Murata Mfg Co Ltd 半導体デバイス及び該半導体デバイスの製造方法
US7105868B2 (en) 2002-06-24 2006-09-12 Cermet, Inc. High-electron mobility transistor with zinc oxide
US7067843B2 (en) 2002-10-11 2006-06-27 E. I. Du Pont De Nemours And Company Transparent oxide semiconductor thin film transistors
JP4166105B2 (ja) 2003-03-06 2008-10-15 シャープ株式会社 半導体装置およびその製造方法
JP2004273732A (ja) 2003-03-07 2004-09-30 Sharp Corp アクティブマトリクス基板およびその製造方法
JP4108633B2 (ja) 2003-06-20 2008-06-25 シャープ株式会社 薄膜トランジスタおよびその製造方法ならびに電子デバイス
US7262463B2 (en) 2003-07-25 2007-08-28 Hewlett-Packard Development Company, L.P. Transistor including a deposited channel region having a doped portion
CN2682638Y (zh) 2003-11-20 2005-03-02 上海莫仕连接器有限公司 压接式导电端子
US7297977B2 (en) 2004-03-12 2007-11-20 Hewlett-Packard Development Company, L.P. Semiconductor device
CN1998087B (zh) 2004-03-12 2014-12-31 独立行政法人科学技术振兴机构 非晶形氧化物和薄膜晶体管
US7282782B2 (en) 2004-03-12 2007-10-16 Hewlett-Packard Development Company, L.P. Combined binary oxide semiconductor device
US7145174B2 (en) 2004-03-12 2006-12-05 Hewlett-Packard Development Company, Lp. Semiconductor device
US7211825B2 (en) 2004-06-14 2007-05-01 Yi-Chi Shih Indium oxide-based thin film transistors and circuits
JP2006100760A (ja) 2004-09-02 2006-04-13 Casio Comput Co Ltd 薄膜トランジスタおよびその製造方法
US7285501B2 (en) 2004-09-17 2007-10-23 Hewlett-Packard Development Company, L.P. Method of forming a solution processed device
US7298084B2 (en) 2004-11-02 2007-11-20 3M Innovative Properties Company Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes
US7453065B2 (en) 2004-11-10 2008-11-18 Canon Kabushiki Kaisha Sensor and image pickup device
US7791072B2 (en) 2004-11-10 2010-09-07 Canon Kabushiki Kaisha Display
US7863611B2 (en) 2004-11-10 2011-01-04 Canon Kabushiki Kaisha Integrated circuits utilizing amorphous oxides
AU2005302964B2 (en) 2004-11-10 2010-11-04 Canon Kabushiki Kaisha Field effect transistor employing an amorphous oxide
EP1810335B1 (en) 2004-11-10 2020-05-27 Canon Kabushiki Kaisha Light-emitting device
US7829444B2 (en) 2004-11-10 2010-11-09 Canon Kabushiki Kaisha Field effect transistor manufacturing method
KR100939998B1 (ko) 2004-11-10 2010-02-03 캐논 가부시끼가이샤 비정질 산화물 및 전계 효과 트랜지스터
US7579224B2 (en) 2005-01-21 2009-08-25 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a thin film semiconductor device
TWI481024B (zh) 2005-01-28 2015-04-11 Semiconductor Energy Lab 半導體裝置,電子裝置,和半導體裝置的製造方法
TWI412138B (zh) 2005-01-28 2013-10-11 Semiconductor Energy Lab 半導體裝置,電子裝置,和半導體裝置的製造方法
US7858451B2 (en) 2005-02-03 2010-12-28 Semiconductor Energy Laboratory Co., Ltd. Electronic device, semiconductor device and manufacturing method thereof
US7948171B2 (en) 2005-02-18 2011-05-24 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
US20060197092A1 (en) 2005-03-03 2006-09-07 Randy Hoffman System and method for forming conductive material on a substrate
US8681077B2 (en) 2005-03-18 2014-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, and display device, driving method and electronic apparatus thereof
US7544967B2 (en) 2005-03-28 2009-06-09 Massachusetts Institute Of Technology Low voltage flexible organic/transparent transistor for selective gas sensing, photodetecting and CMOS device applications
US7645478B2 (en) 2005-03-31 2010-01-12 3M Innovative Properties Company Methods of making displays
US8300031B2 (en) 2005-04-20 2012-10-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element
JP2006344849A (ja) 2005-06-10 2006-12-21 Casio Comput Co Ltd 薄膜トランジスタ
US7691666B2 (en) 2005-06-16 2010-04-06 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7402506B2 (en) 2005-06-16 2008-07-22 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7507618B2 (en) 2005-06-27 2009-03-24 3M Innovative Properties Company Method for making electronic devices using metal oxide nanoparticles
KR100711890B1 (ko) 2005-07-28 2007-04-25 삼성에스디아이 주식회사 유기 발광표시장치 및 그의 제조방법
JP2007059128A (ja) 2005-08-23 2007-03-08 Canon Inc 有機el表示装置およびその製造方法
JP5116225B2 (ja) 2005-09-06 2013-01-09 キヤノン株式会社 酸化物半導体デバイスの製造方法
JP2007073705A (ja) 2005-09-06 2007-03-22 Canon Inc 酸化物半導体チャネル薄膜トランジスタおよびその製造方法
JP4850457B2 (ja) 2005-09-06 2012-01-11 キヤノン株式会社 薄膜トランジスタ及び薄膜ダイオード
JP4280736B2 (ja) 2005-09-06 2009-06-17 キヤノン株式会社 半導体素子
JP5078246B2 (ja) 2005-09-29 2012-11-21 株式会社半導体エネルギー研究所 半導体装置、及び半導体装置の作製方法
JP5064747B2 (ja) 2005-09-29 2012-10-31 株式会社半導体エネルギー研究所 半導体装置、電気泳動表示装置、表示モジュール、電子機器、及び半導体装置の作製方法
EP3614442A3 (en) 2005-09-29 2020-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having oxide semiconductor layer and manufactoring method thereof
JP5037808B2 (ja) 2005-10-20 2012-10-03 キヤノン株式会社 アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置
CN101283444B (zh) 2005-11-15 2011-01-26 株式会社半导体能源研究所 半导体器件及其制造方法
TWI292281B (en) 2005-12-29 2008-01-01 Ind Tech Res Inst Pixel structure of active organic light emitting diode and method of fabricating the same
US7867636B2 (en) 2006-01-11 2011-01-11 Murata Manufacturing Co., Ltd. Transparent conductive film and method for manufacturing the same
JP4977478B2 (ja) 2006-01-21 2012-07-18 三星電子株式会社 ZnOフィルム及びこれを用いたTFTの製造方法
US7576394B2 (en) 2006-02-02 2009-08-18 Kochi Industrial Promotion Center Thin film transistor including low resistance conductive thin films and manufacturing method thereof
US7977169B2 (en) 2006-02-15 2011-07-12 Kochi Industrial Promotion Center Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof
JP5015470B2 (ja) * 2006-02-15 2012-08-29 財団法人高知県産業振興センター 薄膜トランジスタ及びその製法
KR20070101595A (ko) 2006-04-11 2007-10-17 삼성전자주식회사 ZnO TFT
US20070252928A1 (en) 2006-04-28 2007-11-01 Toppan Printing Co., Ltd. Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof
JP5028033B2 (ja) 2006-06-13 2012-09-19 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4999400B2 (ja) 2006-08-09 2012-08-15 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4609797B2 (ja) 2006-08-09 2011-01-12 Nec液晶テクノロジー株式会社 薄膜デバイス及びその製造方法
JP4332545B2 (ja) 2006-09-15 2009-09-16 キヤノン株式会社 電界効果型トランジスタ及びその製造方法
JP5164357B2 (ja) 2006-09-27 2013-03-21 キヤノン株式会社 半導体装置及び半導体装置の製造方法
JP4274219B2 (ja) 2006-09-27 2009-06-03 セイコーエプソン株式会社 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置
US7622371B2 (en) 2006-10-10 2009-11-24 Hewlett-Packard Development Company, L.P. Fused nanocrystal thin film semiconductor and method
US7772021B2 (en) 2006-11-29 2010-08-10 Samsung Electronics Co., Ltd. Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays
JP2008140684A (ja) 2006-12-04 2008-06-19 Toppan Printing Co Ltd カラーelディスプレイおよびその製造方法
KR101303578B1 (ko) 2007-01-05 2013-09-09 삼성전자주식회사 박막 식각 방법
US8207063B2 (en) 2007-01-26 2012-06-26 Eastman Kodak Company Process for atomic layer deposition
KR100851215B1 (ko) 2007-03-14 2008-08-07 삼성에스디아이 주식회사 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치
US7795613B2 (en) 2007-04-17 2010-09-14 Toppan Printing Co., Ltd. Structure with transistor
KR101325053B1 (ko) 2007-04-18 2013-11-05 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
KR20080094300A (ko) 2007-04-19 2008-10-23 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이
KR101334181B1 (ko) 2007-04-20 2013-11-28 삼성전자주식회사 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법
WO2008133345A1 (en) 2007-04-25 2008-11-06 Canon Kabushiki Kaisha Oxynitride semiconductor
KR101345376B1 (ko) 2007-05-29 2013-12-24 삼성전자주식회사 ZnO 계 박막 트랜지스터 및 그 제조방법
JP5215158B2 (ja) 2007-12-17 2013-06-19 富士フイルム株式会社 無機結晶性配向膜及びその製造方法、半導体デバイス
JP4623179B2 (ja) 2008-09-18 2011-02-02 ソニー株式会社 薄膜トランジスタおよびその製造方法
JP5451280B2 (ja) 2008-10-09 2014-03-26 キヤノン株式会社 ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置
TWI432865B (zh) * 2010-12-01 2014-04-01 Au Optronics Corp 畫素結構及其製作方法
JP6111398B2 (ja) * 2011-12-20 2017-04-12 株式会社Joled 表示装置および電子機器
TWI581431B (zh) * 2012-01-26 2017-05-01 半導體能源研究所股份有限公司 半導體裝置及半導體裝置的製造方法
JP5687638B2 (ja) * 2012-01-26 2015-03-18 株式会社東芝 表示装置の製造方法
US9520476B2 (en) 2012-01-31 2016-12-13 Sharp Kabushiki Kaisha Semiconductor device and method for producing same
CN108054175A (zh) 2012-08-03 2018-05-18 株式会社半导体能源研究所 半导体装置
JP2015179247A (ja) 2013-10-22 2015-10-08 株式会社半導体エネルギー研究所 表示装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2012109546A (ja) * 2010-10-20 2012-06-07 Semiconductor Energy Lab Co Ltd 半導体装置
JP2012212880A (ja) * 2011-03-23 2012-11-01 Semiconductor Energy Lab Co Ltd 半導体装置の作製方法
JP2013125782A (ja) * 2011-12-13 2013-06-24 Hitachi Ltd 酸化物半導体装置
JP2013153156A (ja) * 2011-12-27 2013-08-08 Semiconductor Energy Lab Co Ltd 半導体装置及び半導体装置の作製方法

Also Published As

Publication number Publication date
JP2023159059A (ja) 2023-10-31
US9583516B2 (en) 2017-02-28
JP2015179248A (ja) 2015-10-08
US10269888B2 (en) 2019-04-23
US20170162644A1 (en) 2017-06-08
JP6625796B2 (ja) 2019-12-25
JP2022104981A (ja) 2022-07-12
US20150115259A1 (en) 2015-04-30

Similar Documents

Publication Publication Date Title
JP2020052410A (ja) 半導体装置の作製方法
JP7288929B2 (ja) 半導体装置
US20200402815A1 (en) Semiconductor device
US9859444B2 (en) Semiconductor device, display device, input/output device, and electronic device
JP7302067B2 (ja) 表示装置
JP2019117945A (ja) 半導体装置、及び半導体装置の作製方法
US9812585B2 (en) Semiconductor device
JP7213383B2 (ja) 表示装置
JP2019117384A (ja) 表示装置
JP2022140509A (ja) 液晶表示装置
JP2015179249A (ja) 表示装置
WO2016181261A1 (ja) 表示装置、表示モジュール、電子機器

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20191223

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20191223

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20200804

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20201002

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20201202

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20210427

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20210628

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20210824

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20220105

A761 Written withdrawal of application

Free format text: JAPANESE INTERMEDIATE CODE: A761

Effective date: 20220405