JP2019012753A5 - - Google Patents

Download PDF

Info

Publication number
JP2019012753A5
JP2019012753A5 JP2017127992A JP2017127992A JP2019012753A5 JP 2019012753 A5 JP2019012753 A5 JP 2019012753A5 JP 2017127992 A JP2017127992 A JP 2017127992A JP 2017127992 A JP2017127992 A JP 2017127992A JP 2019012753 A5 JP2019012753 A5 JP 2019012753A5
Authority
JP
Japan
Prior art keywords
electrically connected
node
transistor
pad
gate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Abandoned
Application number
JP2017127992A
Other languages
English (en)
Other versions
JP2019012753A (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP2017127992A priority Critical patent/JP2019012753A/ja
Priority claimed from JP2017127992A external-priority patent/JP2019012753A/ja
Priority to TW106146649A priority patent/TWI674720B/zh
Priority to CN201810088238.2A priority patent/CN109217257A/zh
Priority to US15/897,353 priority patent/US20190006842A1/en
Publication of JP2019012753A publication Critical patent/JP2019012753A/ja
Publication of JP2019012753A5 publication Critical patent/JP2019012753A5/ja
Abandoned legal-status Critical Current

Links

Claims (9)

  1. 第1電圧が供給される第1パッドと、
    前記第1電圧と異なる第2電圧が供給される第2パッドと、
    前記第1パッドに電気的に接続された第1端と、第1ノードに電気的に接続された第2端及びバックゲートと、第2ノードに電気的に接続されたゲートと、を含む第1トランジスタと、
    前記第1ノードに電気的に接続された第1端と、前記第2パッドに電気的に接続された第2端及びバックゲートと、を含む第2トランジスタと、
    前記第2トランジスタのゲートに第1論理信号が入力される場合、前記第2ノードを前記第1パッドと電気的に接続し、前記第2トランジスタのゲートに前記第1論理信号と互いに反転した論理レベルを有する第2論理信号が入力される場合、前記第2ノードを前記第1パッドから電気的に切断して前記第1ノードと電気的に接続するスイッチ回路と、
    を備える、電源保護回路。
  2. 前記スイッチ回路は、前記第1パッドに電気的に接続された第1端と、前記第2ノードに電気的に接続された第2端と、を含み、前記第1トランジスタ及び前記第2トランジスタと互いに異なる極性を有する第3トランジスタを含む、請求項1記載の電源保護回路。
  3. 前記第3トランジスタのゲートには、前記第2トランジスタのゲートに入力される論理信号と互いに反転した論理信号が入力される、請求項2記載の電源保護回路。
  4. 前記スイッチ回路は、前記第1ノードに電気的に接続された第1端と、前記第2ノードに電気的に接続された第2端と、を含む第1抵抗を更に含む、請求項3記載の電源保護回路。
  5. 前記スイッチ回路は、前記第1ノードに電気的に接続された第1端と、前記第2ノードに電気的に接続された第2端と、前記第3トランジスタのゲートに電気的に接続されたゲートと、を含む第4トランジスタを更に含む、請求項3記載の電源保護回路。
  6. 前記第4トランジスタは、前記第3トランジスタと互いに異なる極性を有する、請求項5記載の電源保護回路。
  7. 前記第1パッドと前記第2パッドとの間に電気的に接続され、第3ノードにトリガ信号を出力するトリガ回路と、
    前記トリガ信号の電圧値が或る閾値を超えたか否かに応じて、前記第2トランジスタのゲート及び前記第3トランジスタのゲートへ入力される論理信号の論理レベルを切り替える信号制御回路と、
    を更に備える、請求項2記載の電源保護回路。
  8. 前記トリガ回路は、
    前記第1パッドに電気的に接続された第1端と、前記第3ノードに電気的に接続された第2端と、を含む第2抵抗と、
    前記第3ノードに電気的に接続された第1端と、前記第2パッドに電気的に接続された第2端と、を含むキャパシタと、
    を含む、請求項7記載の電源保護回路。
  9. 前記トリガ回路は、
    前記第1パッドに電気的に接続された第1端と、前記第3ノードに電気的に接続された第2端と、を含む第2抵抗と、
    前記第3ノードに電気的に接続された第1端と、前記第2パッドに電気的に接続された第2端及びゲートと、を含む第5トランジスタと、
    を含む、請求項7記載の電源保護回路。
JP2017127992A 2017-06-29 2017-06-29 電源保護回路 Abandoned JP2019012753A (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2017127992A JP2019012753A (ja) 2017-06-29 2017-06-29 電源保護回路
TW106146649A TWI674720B (zh) 2017-06-29 2017-12-29 電源保護電路
CN201810088238.2A CN109217257A (zh) 2017-06-29 2018-01-30 电源保护电路
US15/897,353 US20190006842A1 (en) 2017-06-29 2018-02-15 Protection circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2017127992A JP2019012753A (ja) 2017-06-29 2017-06-29 電源保護回路

Publications (2)

Publication Number Publication Date
JP2019012753A JP2019012753A (ja) 2019-01-24
JP2019012753A5 true JP2019012753A5 (ja) 2019-10-17

Family

ID=64734474

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2017127992A Abandoned JP2019012753A (ja) 2017-06-29 2017-06-29 電源保護回路

Country Status (4)

Country Link
US (1) US20190006842A1 (ja)
JP (1) JP2019012753A (ja)
CN (1) CN109217257A (ja)
TW (1) TWI674720B (ja)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7173915B2 (ja) * 2019-03-28 2022-11-16 ラピスセミコンダクタ株式会社 電源回路
TWI739629B (zh) * 2019-11-01 2021-09-11 立積電子股份有限公司 具有靜電放電保護機制的積體電路
CN112786570A (zh) 2019-11-01 2021-05-11 立积电子股份有限公司 具有静电放电保护机制的集成电路
KR102161796B1 (ko) * 2020-03-02 2020-10-05 주식회사 아나패스 전기적 스트레스 보호회로 및 이를 포함하는 전자 장치
CN114336559B (zh) * 2020-09-30 2023-05-26 中芯国际集成电路制造(深圳)有限公司 静电放电电路
TWI733599B (zh) * 2020-10-08 2021-07-11 瑞昱半導體股份有限公司 具有防止誤觸發機制的靜電防護電路
TWI739667B (zh) * 2020-11-18 2021-09-11 瑞昱半導體股份有限公司 具有延長放電時間機制的靜電防護電路
JP2023062715A (ja) 2021-10-22 2023-05-09 株式会社東芝 集積回路

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5959820A (en) * 1998-04-23 1999-09-28 Taiwan Semiconductor Manufacturing Co., Ltd. Cascode LVTSCR and ESD protection circuit
JP4282581B2 (ja) * 2004-09-29 2009-06-24 株式会社東芝 静電保護回路
JP2007067095A (ja) * 2005-08-30 2007-03-15 Toshiba Corp 静電保護回路
US8064175B2 (en) * 2005-09-15 2011-11-22 Rambus Inc. Power supply shunt
US8373956B2 (en) * 2010-11-11 2013-02-12 International Business Machines Corporation Low leakage electrostatic discharge protection circuit
CN103022996B (zh) * 2011-09-21 2015-02-11 中芯国际集成电路制造(北京)有限公司 静电放电保护电路和静电放电保护方法
US8773826B2 (en) * 2012-08-29 2014-07-08 Amazing Microelectronic Corp. Power-rail electro-static discharge (ESD) clamp circuit
JP6056342B2 (ja) * 2012-10-03 2017-01-11 株式会社ソシオネクスト 保護回路
JP2014241537A (ja) * 2013-06-12 2014-12-25 株式会社東芝 静電気保護回路
JP2015103689A (ja) * 2013-11-26 2015-06-04 エーシーテクノロジーズ株式会社 静電保護回路
JP2016021536A (ja) * 2014-07-15 2016-02-04 株式会社東芝 静電気保護回路
JP2016035958A (ja) * 2014-08-01 2016-03-17 ソニー株式会社 保護素子、保護回路及び半導体集積回路

Similar Documents

Publication Publication Date Title
JP2019012753A5 (ja)
JP2016129394A5 (ja)
JP2016122216A5 (ja) 表示装置
JP2013235564A5 (ja)
JP2017529046A5 (ja)
JP2016006862A5 (ja)
JP2015188209A5 (ja)
JP2014063557A5 (ja)
JP2014202778A5 (ja)
JP2010278109A5 (ja)
JP2015149720A5 (ja)
JP2012070364A5 (ja)
JP2014039459A5 (ja)
JP2014138423A5 (ja)
JP2015065650A5 (ja) 記憶回路
JP2016091027A5 (ja) 表示装置
JP2016038930A5 (ja) 半導体装置
JP2014241589A5 (ja)
CO2019000048A2 (es) Circuito de alimentación de histéresis
JP2015122738A5 (ja)
JP2013047847A5 (ja)
JP2016535487A5 (ja)
JP2017021142A5 (ja)
JP2018054796A5 (ja)
JP2012070363A5 (ja)