JP2016534668A - D級オーディオアンプ用の多相パルス幅変調器 - Google Patents

D級オーディオアンプ用の多相パルス幅変調器 Download PDF

Info

Publication number
JP2016534668A
JP2016534668A JP2016541877A JP2016541877A JP2016534668A JP 2016534668 A JP2016534668 A JP 2016534668A JP 2016541877 A JP2016541877 A JP 2016541877A JP 2016541877 A JP2016541877 A JP 2016541877A JP 2016534668 A JP2016534668 A JP 2016534668A
Authority
JP
Japan
Prior art keywords
phase
pulse width
shifted
signals
pwm
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2016541877A
Other languages
English (en)
Other versions
JP6437001B2 (ja
Inventor
ノグイラス ニルスン アラン
ノグイラス ニルスン アラン
ホイエルビュ ミゲル
ホイエルビュ ミゲル
Original Assignee
メルス オーディオ アンパーツゼルスカブ
メルス オーディオ アンパーツゼルスカブ
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by メルス オーディオ アンパーツゼルスカブ, メルス オーディオ アンパーツゼルスカブ filed Critical メルス オーディオ アンパーツゼルスカブ
Publication of JP2016534668A publication Critical patent/JP2016534668A/ja
Application granted granted Critical
Publication of JP6437001B2 publication Critical patent/JP6437001B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/145Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M3/155Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/156Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
    • H02M3/158Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load
    • H02M3/1584Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load with a plurality of power processing stages connected in parallel
    • H02M3/1586Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load with a plurality of power processing stages connected in parallel switched with a phase shift, i.e. interleaved
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/181Low-frequency amplifiers, e.g. audio preamplifiers
    • H03F3/183Low-frequency amplifiers, e.g. audio preamplifiers with semiconductor devices only
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/217Class D power amplifiers; Switching amplifiers
    • H03F3/2173Class D power amplifiers; Switching amplifiers of the bridge type
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/21Power amplifiers, e.g. Class B amplifiers, Class C amplifiers with semiconductor devices only
    • H03F3/217Class D power amplifiers; Switching amplifiers
    • H03F3/2178Class D power amplifiers; Switching amplifiers using more than one switch or switching amplifier in parallel or in series
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K4/00Generating pulses having essentially a finite slope or stepped portions
    • H03K4/06Generating pulses having essentially a finite slope or stepped portions having triangular shape
    • H03K4/08Generating pulses having essentially a finite slope or stepped portions having triangular shape having sawtooth shape
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K7/00Modulating pulses with a continuously-variable modulating signal
    • H03K7/08Duration or width modulation ; Duty cycle modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04RLOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
    • H04R3/00Circuits for transducers, loudspeakers or microphones
    • H04R3/007Protection circuits for transducers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/03Indexing scheme relating to amplifiers the amplifier being designed for audio applications
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/129Indexing scheme relating to amplifiers there being a feedback over the complete amplifier
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/351Pulse width modulation being used in an amplifying circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Acoustics & Sound (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Amplifiers (AREA)

Abstract

【課題】本発明は、予め決定されたサイクルタイムを有するN個の互いに位相シフトしたパルス幅変調信号を生成する多相パルス幅変調器に関する。【解決手段】多相パルス幅変調器は、D級オーディオアンプの用途に特に適切である。多相パルス幅変調器は、N+1個の互いに位相シフトしたアナログ三角波をそれぞれ生成するように構成されているN+1個のアナログ三角波生成器を備える。多相パルス幅変調器は、N+1個のコンパレータであって、N+1個のコンパレータはそれぞれ、N+1個の互いに位相シフトしたアナログ三角波のそれぞれに操作的に結合される第1の入力部と、少なくともN+1個の互いに位相シフトしたパルス幅変調されたフェーズ信号を生成するためにオーディオ信号に結合される第2の入力部と、を備えるN+1個のコンパレータを更に備える。クロスポイント又はマトリックススイッチは、N+1個の互いに位相シフトしたパルス幅変調されたフェーズ信号のそれぞれに結合されるN+1個の入力端子と、N個の互いに位相シフトしたパルス幅変調信号を供給するように構成されているN個の出力端子と、を備える。クロスポイントスイッチのクロスポイントスイッチコントローラは、信号の各々がN+1個の互いに位相シフトしたパルス幅変調されたフェーズ信号のインタリーブした時間部分を備えるように、N個の互いに位相シフトしたパルス幅変調信号を同時に生成するために予め決定された時間系列の予め決定されたサイクルタイムの持続時間中にN+1個の入力端子の各々をN個の出力端子の各出力端子に選択的に接続するよう構成されている。Nは、2以上の正の整数である。【選択図】図3

Description

本発明は、予め決定されたサイクルタイムを有するN個の互いに位相シフトしたパルス幅変調信号を生成する多相パルス幅変調器に関する。多相パルス幅変調器は、D級オーディオアンプの用途に特に適切である。多相パルス幅変調器は、N+1個の互いに位相シフトしたアナログ三角波をそれぞれ生成するように構成されているN+1個のアナログ三角波生成器を備える。多相パルス幅変調器は、N+1個のコンパレータであって、N+1個のコンパレータはそれぞれ、N+1個の互いに位相シフトしたアナログ三角波の対応するものに操作的に結合される第1の入力部と、少なくともN+1個の互いに位相シフトしたパルス幅変調されたフェーズ信号を生成するためにオーディオ信号に結合される第2の入力部と、を備えるN+1個のコンパレータを更に備える。クロスポイント又はマトリックススイッチは、N+1個の互いに位相シフトしたパルス幅変調されたフェーズ信号の対応するものに結合されるN+1個の入力端子と、N個の互いに位相シフトしたパルス幅変調信号を供給するように構成されているN個の出力端子と、を備える。クロスポイントスイッチのクロスポイントスイッチコントローラは、信号の各々がN+1個の互いに位相シフトしたパルス幅変調されたフェーズ信号のインタリーブした時間部分を備えるようにするように、N個の互いに位相シフトしたパルス幅変調信号を同時に生成するために予め決定された時間系列の予め決定されたサイクルタイムの持続時間中にN+1個の入力端子の各々をN個の出力端子の各出力端子に選択的に接続するよう構成されている。Nは、2以上の正の整数である。
D級オーディオアンプは、スピーカ負荷のパルス幅変調(PWM)又はパルス密度変調(PDM)信号をスイッチングすることによってスピーカのエネルギー効率のよいオーディオドライブを行うものと一般的に認識されている周知のタイプのオーディオパワーアンプである。D級オーディオアンプは、典型的には、互いに逆位相のパルス幅変調されたオーディオ信号をスピーカに供給するためにスピーカに結合されたHブリッジベースの出力段を備える。PWM又はPDM出力信号の搬送波成分を抑制するために、インダクタ−コンデンサ(LC)ローパスフィルタが通常Hブリッジベースの出力段とスピーカとの間に挿入される。パルス幅変調されたオーディオ信号に対して複数のモジュレーション形式が、従来のPWMベースのD級アンプで用いられてきた。いわゆるADモジュレーションにおいて、Hブリッジの各出力端子又はノードのパルス幅変調されたオーディオ信号は、逆位相の二つの異なるレベルの間で切り替えられる。二つの異なるレベルは、典型的には、D級アンプの正の直流電源レール及び負の直流電源レールのような上部電源レール及び下部電源レールに対応する。いわゆるBDモジュレーションにおいて、スピーカ負荷のパルス幅変調信号は、三つのレベルの間で交互に切り替えられ、三つのレベルのうちの二つのレベルは、上述した上部電源レール及び下部電源レールに対応し、第三のレベルは、直流電源レールの一つに対してスピーカ負荷の両側を同時に止めることによって取得されるゼロレベルである。これらのモジュレーション形式の両方は、D級アンプがアイドリング状態になって著しい電力損失を生じるときにLCローパスフィルタの出力インダクタに幾分大きいリップル電流が生じる。この不都合は、典型的には、LCローパスフィルタの比較的大きいインダクタを用いることによってある程度許容されかつ制御される。しかしながら、そのような大きいインダクタによって、D級アンプソリューション又は装置のコスト及びサイズが著しく増大する。
いわゆるマルチレベルPWMモジュレーションは、オーディオ信号及び他の信号のパルス幅変調の特に有利な形態であり、出願人の国際公開第2012/055968号で詳細に説明しているように従来のADモジュレーション及びBDモジュレーションより優れた多数の利点を有する。この種のマルチレベルPWMモジュレーションは、典型的には、自己の又は内部に生成した半電源電圧レベルを外部コンデンサに格納するために出力段に結合された一つ以上のいわゆるフライングコンデンサを含む。この半電源電電圧レベルは、PWM出力信号の第3の電圧レベルのソースである。一つ以上のフライングコンデンサの平衡は、多相PWM信号の精度と関連している。したがって、マルチレベルPWMモジュレーションは、最適な性能を実現するために正確な多相PWM信号を必要とする。これらの多相PWM信号は、好適には、多相PWM信号を高精度の多相アナログ三角波から取得する多相パルス幅変調器によって生成される。高精度の多相アナログ三角波は、多相D級アンプのアナログループフィルタの出力信号の各比較回路を通じてサンプリングを規定するのに用いられる。
国際公開第2012/055968号
しかしながら、そのような正確な多相PWM信号を生成することは、特に、複数の個別のアナログ三角波発生器によって生成される多相アナログ三角波の十分に調和した信号位相を生成する際に、種々の理由のために重大な課題を提示する。クロック周波数に同期したデジタル制御信号を供給することによってこれらのアナログ三角波のそれぞれの位相シフト及び周波数又は時間周期をデジタル的に制御できるが、そのような個別の三角波生成器によって生成された多相三角波の振幅及びオフセット電圧の正確な制御を維持することは、課題を提示する。信号特性は、典型的には、電流発生器、コンデンサ、抵抗及びスイッチのような三角波生成器の能動アナログ部品及び素子並びに受動アナログ部品及び素子によって決定される。部品の値は、本質的には、プロダクションスプレッド(production spread)すなわち交差に起因する所定の量の変動を有する。所定の周知の集積回路設計及び配置技術を、個別のアナログ三角波生成器の間のこれらの部品変動を減少させるために利用することができるが、これらの技術は、マルチレベルD級アンプにおいて最適な性能に到達するためにそのような個別に生成された多相三角波波形を十分に正確にするには不十分である又は実用的でない。
多相PWM信号のこのような精度又は整合の欠乏は、電力効率、フライングコンデンサの安定性及び一般的なオーディオ性能のようなマルチレベルD級アンプの種々の重大な性能測定基準を低下させる。したがって、向上した精度及び整合を有する多相パルス幅変調信号を生成する多相パルス幅変調器が従来必要とされている。
発明の第1の態様は、予め決定されたサイクルタイムを有するN個の互いに位相シフトしたパルス幅変調信号を生成する多相パルス幅変調器に関する。多相パルス幅変調器は、D級オーディオアンプの用途に特に適切であるが、正確であるとともに調和した位相シフトしたパルス幅変調信号の利益を享受する電力変換器のような種々の他の用途で有用となることができる。多相パルス幅変調器は、N+1個の互いに位相シフトしたアナログ三角波をそれぞれ生成するように構成されているN+1個のアナログ三角波生成器であって、N+1個の互いに位相シフトしたアナログ三角波はそれぞれ、略線形的に増大する信号振幅を有する上昇部分と、略線形的に減少する信号振幅を有する下降部分と、略一定の信号振幅を有するアイドル信号部分と、を備え、上昇部分及び下降部分の持続時間が予め決定されたサイクルタイムに対応し、アイドル信号部分の持続時間が、N個の互いに位相シフトしたパルス幅変調信号の二つの隣接する位相の間の位相シフトに対応するN+1個のアナログ三角波生成器を備える。多相パルス幅変調器は、N+1個のコンパレータであって、N+1個のコンパレータはそれぞれ、N+1個の互いに位相シフトしたアナログ三角波の対応するものに操作的に結合される第1の入力部と、少なくともN+1個の互いに位相シフトしたパルス幅変調されたフェーズ信号を生成するためにオーディオ信号に結合される第2の入力部と、を備えるN+1個のコンパレータを更に備える。クロスポイント又はマトリックススイッチは、N+1個の互いに位相シフトしたパルス幅変調されたフェーズ信号の対応するものに結合されるN+1個の入力端子と、N個の互いに位相シフトしたパルス幅変調信号を供給するように構成されているN個の出力端子と、を備える。クロスポイントスイッチのクロスポイントスイッチコントローラは、信号の各々がN+1個の互いに位相シフトしたパルス幅変調されたフェーズ信号のインタリーブした時間部分を備えるように、N個の互いに位相シフトしたパルス幅変調信号を同時に生成するために予め決定された時間系列の予め決定されたサイクルタイムの持続時間中にN+1個の入力端子の各々をN個の出力端子の各出力端子に選択的に接続するよう構成されている。Nは、2以上の正の整数である。
本多相パルス幅変調器は、上述したように多相D級アンプのマルチレベルの出力段で用いるのに特に有利なN個の高精度であるとともに調和している互いに位相シフトしたパルス幅変調信号を生成することができる。クロスポイント又はマトリックススイッチの動作は、予め決定された時間系列のN+1個の互いに位相シフトしたパルス幅変調されたフェーズ信号のインタリーブした時間部分を、N個の互いに位相シフトしたパルス幅変調信号の各々に挿入する。したがって、N+1個の個別のパルス幅変調されたフェーズ信号の間の上述した整合問題によって生じた、例えば、N+1個の三角波生成器の間の変動又は不整合及びN+1個のコンパレータの間の不整合によって生じた信号の誤差は、3個(又は、一般的にはN個)のパルス幅変調信号の間で均一に広げられる。これは達成される。その理由は、あらゆる特定のパルス幅変調されたフェーズ信号のミスマッチエラーが例えば整合がとれていない三角波生成器/コンパレータの単一の素子から取得した単一のパルス幅変調信号に限定されるのではなくパルス幅変調信号の全てに亘って均一に広げられるように、生成されたパルス幅変調信号の各々がパルス幅変調されたフェーズ信号の各々の同数のインタリーブした時間部分を含むからである。
クロスポイントスイッチは、好適には、クロスポイントスイッチコントローラの制御信号に従ってN+1個の入力端子をN個の出力端子の対応するものに接続するように構成されている複数の半導体スイッチを備えるスイッチング回路網を備える。N+1個の入力端子は、デジタル制御信号の制御の下で予め決定された時間系列に従って選択的にN個の出力端子の各々に選択的に接続される。当業者は、クロスポイントスイッチのスイッチング回路網が半導体スイッチ、例えば、MOSFETのような異なるタイプの電子スイッチ又は電気機械スイッチを備えてもよいことを理解している。MOSFETスイッチは、デジタル集積回路の標準的なCMOSプロセスで容易に入手することができ、コンパクトな配置、低いオン抵抗、短い切替時間等のような多数の有益な特性を有する。クロスポイントスイッチは、その入力側に並列に結合されたN+1個のマルチプレクサを備えてもよい。クロスポイントスイッチは、各々がN+1個のマルチプレクサ入力及び1個のマルチプレクサ出力を有するN個のマルチプレクサを備えてもよい。N+1個のマルチプレクサ入力は、好適には、クロスポイントスイッチのN+1個の入力端子の各々に結合され、各マルチプレクサ出力は、クロスポイントスイッチのN個の出力端子のうちの1個に結合される。N個のマルチプレクサの各々を、マルチプレクサ出力に送信されるN+1個のマルチプレクサ入力のいずれか一つを選択する選択信号の組によって制御してもよい。
クロスポイントスイッチのクロスポイントスイッチコントローラは、例えば、本多相パルス幅変調器の残りの部品とともにASIC又は適切に構成されたフィールドプログラマブルゲートアレイ(FPGA)に統合したデジタルステートマシンを備えてもよい。関連のD級オーディオアンプの種々の回路を、ASIC又はFPGAに統合してもよい。クロスポイントスイッチコントローラの他の実施の形態は、デジタル信号プロセッサ(DSP)を備えてもよく、DSPは、例えば、ソフトウェアプログラマブルDSPコア又は配線で接続された専用DSPを備える。
当業者は、例えばN+1個の互いに位相シフトしたアナログ三角波に関連してここで用いるような用語「N+1」が「少なくともN+1」であることを意味することを理解する。その理由は、一つ以上の追加の又は余分の三角波を対応する三角波生成器によって生成することができるからである。Nの値を、好適には、それが関連のマルチレベルの出力段の個別の位相の必要な数に整合するように選択する。したがって、Nは、多数の実用的なマルチレベルの出力段に対して2と5の間の値を有してもよい。
クロスポイントスイッチコントローラは、好適には、各時点において、少なくともN+1個の利用できる入力のうちのN個の入力の組をN個の出力端子の各々に接続するとともに、クロスポイントスイッチの残りの(一つ以上の)入力をN個の出力端子のいずれからも切り離すように構成されている。N個の入力の連続する組の間のスイッチングを、好適には、N個の互いに位相シフトしたパルス幅変調信号の二つの隣接する位相の間の予め決定された位相シフトに対応する時間間隔で行う。
したがって、クロスポイントスイッチの信号切替技法によって、N+1個の互いに位相シフトしたパルス幅変調されたフェーズ信号の少なくとも1個のフェーズ信号を各瞬時で非アクティブ状態にする。非アクティブのパルス幅変調されたフェーズ信号の選択は、経時的に変化し、この時点において、アイドル位相信号、すなわち、対応するアナログ三角波のアイドル信号部分から取得したフェーズ信号であってもよい。このアイドル三角波から取得したパルス幅変調されたフェーズ信号は、元となる三角波が略一定レベルであるので適切に変調されない。
N+1個のアナログ三角波生成器は、好適には、アイドル信号部分の持続時間に対応するN+1個の互いに位相シフトしたアナログ三角波の間の位相シフトを生成するように構成されている。アイドル信号部分の持続時間が、N個の互いに位相シフトしたパルス幅変調信号の二つの隣接する位相の間の位相シフト、すなわち、360°をNで除算したものに対応するので、この形態は、N個のアイドル状態でない互いに位相シフトしたアナログ三角波の組が常に存在するようにN+1個の互いに位相シフトしたアナログ三角波の間にタイミングを配置する。N個のアイドル状態でない互いに位相シフトしたアナログ三角波のこの組から取得したフェーズ信号は、クロスポイントスイッチのN個の入力端子に接続される。このタイミング状況を、添付図面に関連して後に詳細に説明する。
多相パルス幅変調器の好適な実施の形態において、N+1個のアナログ三角波生成器の各々は、
アナログ三角波の上昇部分及び下降部分の特徴を規定する能動電気部品及び受動電気部品の組と、
アナログ三角波の上昇部分及び下降部分の開始及び持続時間並びにアイドル信号部分の開始及び持続時間を制御するタイミング信号入力と、
アナログ直流基準電圧と、
アナログ三角波のアイドル信号部分を生成するためにアイドル信号部分の持続時間中にアナログ三角波をアナログ直流基準電圧に選択的に接続するとともにアナログ三角波をアナログ直流基準電圧から選択的に切り離すように構成されているリセットスイッチと、
を備える。
能動電気部品及び受動電気部品の組は、例えば、アナログ三角波の上昇部分及び下降部分を決定するためにタイミング信号に従ってコンデンサを選択的に充電又は放電するように構成されている第1の電流源及び第2の電流源を備えてもよい。第1の電流源から供給される電流及び第2の電流源から供給される電流は、好適には、略同一であり、同一の持続時間の上昇部分及び下降部分は、アナログ三角波の各々の対称な三角波部を提供する。アナログ直流基準電圧を、安定した正確な直流電圧レベルを生じるバンドギャップ基準回路から取得してもよい。
N個の互いに位相シフトしたパルス幅変調信号の各々の予め決定されたサイクルタイムは、D級アンプの所望される又は対象の用途に応じて変化するが、N個の互いに位相シフトしたパルス幅変調信号の6.67マイクロ秒と0.2マイクロ秒との間のサイクルタイムに対応する150kHzと5MHzとの間のPWM搬送周波数に対応してもよい。
発明の第2の態様は、先行する請求項のいずれかの一項による多相パルス幅変調器を備えるD級オーディオアンプに関する。D級オーディオアンプにおいて、N個の互いに位相シフトしたパルス幅変調信号は、D級オーディオアンプのマルチレベルの出力段の出力電力トランジスタのそれぞれに結合される。N+1個のコンパレータの各々の第2の入力は、D級オーディオアンプの帰還ループのループフィルタのオーディオ信号出力に更に結合されてもよい。したがって、N+1個の互いに位相シフトしたパルス幅変調信号は、ループフィルタのオーディオ信号出力によって変調される。
発明の第3の態様は、上述した実施の形態のいずれかの一つによるD級オーディオアンプと、出力段の出力に操作的に結合されるスピーカ負荷と、を備える音生成装置に関する。
発明の第4の態様は、D級オーディオアンプに対してN個の互いに位相シフトしたパルス幅変調信号を生成する方法に関する。N個の互いに位相シフトしたパルス幅変調信号の各々は、予め決定されたサイクルタイムを有する。方法は、
N+1個の互いに位相シフトしたアナログ三角波を生成するステップであって、N+1個の互いに位相シフトしたアナログ三角波はそれぞれ、略線形的に増大する信号振幅を有する上昇部分と、略線形的に減少する信号振幅を有する下降部分と、略一定の信号振幅を有するアイドル信号部分と、を備え、上昇部分及び下降部分の持続時間が予め決定されたサイクルタイムに対応し、アイドル信号部分の持続時間が、N個の互いに位相シフトしたパルス幅変調信号の二つの隣接する位相の間の位相シフトに対応するステップと、
N+1個の互いに位相シフトしたパルス幅変調されたフェーズ信号を生成するために、N+1個の互いに位相シフトしたアナログ三角波とオーディオ信号を比較するステップと、
N+1個の互いに位相シフトしたパルス幅変調されたフェーズ信号をクロスポイント又はマトリックススイッチのN+1個の入力端子の各々に供給するステップと、
信号の各々がN+1個の互いに位相シフトしたパルス幅変調されたフェーズ信号のインタリーブした時間部分を備えるようにN個の互いに位相シフトしたパルス幅変調信号を同時に生成するために、予め決定された時間系列において、予め決定されたサイクルタイムの持続時間中にN+1個の入力端子の各々をN個の出力端子の各出力端子に選択的に接続するステップと、
を備え、Nは、2以上の正の整数である。
発明の好適な実施の形態を、添付図面に関連して更に詳細に説明する。
発明の第1の好適な実施の形態によるパルス幅変調器を備えるD級オーディオアンプの簡略化されたブロック図である。 発明の第1の好適な実施の形態による3相型のパルス幅変調器の回路図である。 図2の3相型のパルス幅変調器によって生成される4個の例示的な多相アナログ三角波及び3個の対応するパルス幅変調信号のプロットである。 発明の第2の好適な実施の形態による2相型のパルス幅変調器の回路図である。 図4の2相型のパルス幅変調器によって生成される3個の例示的な多相アナログ三角波及び2個の対応するパルス幅変調信号のプロットである。 発明の第3の好適な実施の形態による4相型のパルス幅変調器の回路図である。 図6の4相型のパルス幅変調器によって生成される5個の例示的な多相アナログ三角波及び4個の対応するパルス幅変調信号のプロットである。
図1は、差動又はHブリッジ出力ドライバを備えてもよい出力電力段105に対して3個の互いに位相シフトしたパルス幅変調信号PWM_0,PWM_120及びPWM_240を生成する多相パルス幅変調器102を備えるPWMベースのD級オーディオアンプ100の線形図である。出力電力段は、従来のADモジュレーション及びBDモジュレーションの上述した利点を示す三つの異なる出力電圧レベルを備えるマルチレベルPWM段である。当業者は、多相パルス幅変調器102の他の実施の形態を後に詳細に説明するように対応するように適合したマルチレベル出力段に対して更に少ない又は更に多い互いに位相シフトしたパルス幅変調信号、例えば、2個、4個又は5個のパルス幅変調信号を生成するように構成してもよいことを理解する。出力段105は、Hブリッジベースの電力段の8個の半導体スイッチに対する3個の互いに位相シフトしたパルス幅変調信号PWM_0,PWM_120及びPWM_240の信号振幅を増大するゲート駆動回路を備えてもよい。したがって、MOSFET又はIGBTのような個別の半導体スイッチを適切にオン状態及びオフ状態にすることができる。出力電力段105のPWM出力信号は、PWM出力信号のPWM搬送周波数成分を減衰してスピーカをあり得る有害な高周波信号から遮断するためにPWM出力信号のローパスフィルタ処理を行う出力フィルタ回路107を通じてスピーカに供給される。出力フィルタ回路107は、Hブリッジベースの出力段又は出力ドライバ105の第1の相補的な出力ノード及び第2の相補的な出力ノードの各々に結合された負荷インダクタ及び負荷コンデンサを備えてもよい。PWM搬送周波数又は変調周波数は、複数の有用な実施の形態において300kHzと5MHzとの間に存在してもよい。
クロスポイントスイッチコントローラは、データバス114として線形的に示したデジタル制御信号の組によって多相パルス幅変調器102の内部操作を制御するステートマシン(STM)111を備える。ステートマシン111は、クロスポイントスイッチコントローラとして機能し、組合せ及び順序デジタル論理の適切に構成された集合を備えてもよい。クロスポイントスイッチコントローラ111は、実行可能なプログラム命令又は配線で接続された状態に従って後に説明する機能又は動作を提供するように構成されているソフトウェアプログラマブル形態においての又は専用のハードウェアとしてのマイクロプロセッサ又はデジタル信号プロセッサ(DSP)の代替形態をとってもよい。当業者は、クロスポイントスイッチコントローラ111を全体のD級オーディオアンプ100のより一般的なコントローラに統合するようにクロスポイントスイッチコントローラ111の制御及び信号処理機能以外のPWMベースのD級オーディオアンプ100の制御及び信号処理機能を実現するためにマイクロプロセッサ又はデジタル信号プロセッサを用いてもよいことを理解するであろう。ステートマシン111には、ステートマシン111の内部の操作のタイミングを制御するためにPWMクロック発生器112を通じてPWMクロック信号が供給される。PWMクロック信号は、Hブリッジベースの電力段105にも供給され、ステートマシン111及びHブリッジ回路が同期して動作できるようにする。
D級オーディオアンプ100は、Hブリッジベースの電力段105の周辺に配置されるとともに多相パルス幅変調器102及び調整可能又は固定ループフィルタ101を包囲するアナログ帰還ループを更に備える。アナログ帰還ループは、Audio Inノードでアナログオーディオ入力信号を受信するためにループフィルタ101の前方に配置されたアナログ加算ノード109を備える。Hブリッジベースの電力段105から取得した、すなわち、出力フィルタ回路107の前の帰還信号は、例えば(図示しない)帰還減衰器を介して、加算ノード109に結合される。帰還信号は、ループフィルタ101の入力部に供給される誤差信号又は差信号eを形成するために加算ノード109によってアナログオーディオ信号から減算される。ループフィルタの出力は、多相パルス幅変調器102の入力部に供給されるフィルタ処理されたオーディオ信号Auである。このフィルタ処理されたオーディオ信号は、多相パルス幅変調器102の詳細な線形図を参照しながら後に更に詳細に説明するように対応するパルス幅変調されたフェーズ信号を生成するために多相パルス幅変調器102の内部の複数の比較回路に並列に供給される。
図2は、多相パルス幅変調器102の好適な実施の形態の簡略化された回路図である。多相パルス幅変調器102は、複数のデジタル制御信号up_dnz[3:0],rst[3:0],sel_pwm_0[0:1],sel_pwm_1[0:1]及びsel_pwm_2[0:1]を介してステートマシン111によって制御される。デジタル制御信号のこのような集合を、図1において制御バス114で線形的に示した。
多相パルス幅変調器102は、3個の上述した互いに位相シフトしたパルス幅変調信号PWM_0,PWM_120及びPWM_240を生成するように構成されている。これらの互いに位相シフトしたパルス幅変調信号は、パルス幅変調信号の選択した搬送周波数によって設定される予め決定されたサイクルタイムを有する。この搬送周波数を、上述したPWMクロック信号の周波数に設定してもよい。搬送周波数の選択は、D級アンプの所望された又は対象の用途に応じて変化するが、300kHzと5MHzとの間にしてもよい。したがって、予め決定されたサイクルタイムは、間にあってもよい。
多相パルス幅変調器102は、4個のアナログ三角波発生器201,203,205及び207を備える。アナログ三角波発生器の各々は、発生器出力にアナログ三角波を生成するように構成されている。このアナログ三角波は、関連の比較回路の第1のコンパレータ211の第1の入力部trio_0に供給される。アナログ三角波生成器201,203,205及び207の各々は、好適には、蓄電コンデンサ(charge holding capacitor)の共通ノードに結合されている第1の定電流源及び第2の定電流源を備える。第1の定電流源及び第2の定電流源によって蓄電コンデンサを交互に充電及び放電することによって、略線形に増大する信号振幅を有する上昇部分及び略線形的に減少する信号振幅を有する下降部分が、共通ノードで生成される。アナログ三角波の上昇部分及び下降部分の開始及び持続時間は、第1のアップ/ダウン制御信号up_dnz[0]によって制御され、第1のアップ/ダウン制御信号up_dnz[0]は、上述した制御信号up_dnz[3:0]の一つの制御線であり、第1のアナログ三角波発生器201に供給される。第1のアナログ三角波は、略一定の信号振幅を有する信号部分を更に備える。このような略一定の信号振幅は、好適には、良好に規定された直流基準電圧に対して蓄電コンデンサの共通出力ノードを適切に小さいオン抵抗の半導体スイッチによりクランプすることによって生成される。このような電圧クランプ動作は、半導体スイッチの制御端子、例えば、MOSFETのゲート端子に供給される制御信号rst[0]によって制御される。直流基準電圧における第1のアナログ三角波のこのようなクランプは、第1のアナログ三角波の最低値レベルを固定する。さらに、アイドル信号部分の持続時間は、N個の互いに位相シフトしたパルス幅変調信号PWM_0,PWM_120及びPWM_240の二つの隣接する位相の間の位相シフト、すなわち、本実施の形態では120°に対応し、これは、後に説明するような取得される利点を有しながら第1のアナログ三角波の最低値レベルを非常に正確に設定できるようにするには十分に長い時間である。上昇部分及び下降部分の持続時間は、予め決定されたサイクルタイムに略対応し、予め決定されたサイクルタイムは、PWM搬送周波数の1サイクル又は周期時間に対応する。PWM信号のサイクルタイムに対するアナログ三角波の各々の上昇部分、下降部分及びアイドル信号部分のタイミング状況を、図3の波形図を参照しながら後に説明する。アナログ三角波発生器の各々の発生器出力を、蓄電コンデンサの共通ノードから取り出してもよい。この電圧を、発生器出力に直接送信してもよい、又は、例えば適切なバッファ装置若しくは回路を介して発生器出力に送信してもよい。
多相パルス幅変調器102は、4個のコンパレータ、例えば、連続時間又はスイッチド比較回路211,213,215及び217を更に備える。4個のコンパレータの各々は、4個のアナログ三角波発生器201,203,205及び207の発生器出力の各々に結合されている第1の入力tri_0〜tri_3を有する。4個のコンパレータの各々の第2の入力vrefは全て、図1のループフィルタ101によって出力される同一の上述したフィルタ処理されたオーディオ信号Auに接続されている。したがって、互いの位相差が、4個のアナログ三角波発生器201,203,205及び207によって生成されるアナログ三角波の間の対応する位相差によって規定されるとしても、比較回路211,213,215及び217の各々は、出力でパルス幅変調されたフェーズ信号すなわちpwm_p0,pwm_p1,pwm_p2及びpwm_p3を生成し、同一のフィルタ処理されたオーディオ信号をコード化する。
ステートマシン111は、アナログ三角波発生器201,203,205及び207の各々のタイミングを制御することによってアナログ三角波tri_0,tri_1,tri_2及びtri_3の間の相対的な位相シフトを制御する。第1のアナログ三角波発生器201は、上昇部分が制御ビットの1論理レベルによって有効にされるとともに下降部分が逆の論理レベルによって有効にされるように第1のアップ/ダウン制御信号又は制御ビットup_dnz[0]によって制御される。最後に、制御信号又は制御ビットrst[0]が論理ハイになると、アナログ三角波tri_0は、PWM_120とPWM_240との間の位相シフトのような上述した3個の互いに位相シフトしたパルス幅変調信号の二つの隣接する位相の間の位相シフトに対応する持続時間続くアナログ三角波tri_0のアイドル信号部分を初期化するために直流基準電圧に対してクランプされる。第1のアップ/ダウン制御信号up_dnz[0]の選択された論理レベルの持続時間は、第1のアナログ三角波tri_0の上昇部分の持続時間を設定し、第1のアップ/ダウン制御信号up_dnz[0]の選択された逆論理レベルの持続時間は、同様に、下降部分の持続時間を設定する。ステートマシン111は、上昇部分の持続時間と下降部分の持続時間の和が予め決定されたサイクルタイムすなわち位相シフトしたパルス幅変調信号PWM_0,PWM_120及びPWM_240の各々のサイクルタイムに等しくなるように構成されている。残りのアナログ三角波発生器203,205及び207並びに関連の比較回路213,215及び217は、制御信号又はビットup_dnz[1],rst[1];up_dnz[2],rst[2]及びup_dnz[3],rst[3]の各組のタイミング制御の下で同様に機能する。しかしながら、制御信号は、図3を参照しながら後に説明するように上述したような位相シフトしたパルス幅変調信号PWM_0,PWM_120及びPWM_240の二つの隣接する位相の間の位相シフトによって互いに位相シフトされる。4個のアナログ三角波発生器201,203,205及び207のアウトカム(outcome)は、後の詳細に説明するような4個の互いに位相シフトしたアナログ三角波tri_0,tri_1,tri_2及びtri_3である。
パルス幅変調されたフェーズ信号pwm_p0,pwm_p1,pwm_p2及びpwm_p3は、クロスポイント又はマトリクススイッチ218の各入力端子in_0〜in_3に供給される。クロスポイントスイッチ218は、後に説明するように内部のスイッチング回路網を介して4個の入力端子in_0〜in_3を3個の出力端子o_0,o_1及びo_2の対応するものに結合するように構成されている。したがって、各時点において、4個の入力端子in_0〜in_3のうちの3個が、デジタル選択信号又はビットsel_0,sel_1及びsel_2によって規定される入出力経路選択に従って3個の出力端子o_0,o_1及びo_2の対応するものに電気的に結合される。特定の経路選択は、第1の時間周期の持続時間続き、その後、新たな経路選択が、デジタル選択信号の適切な新たな設定によりステートマシンによって行われる。デジタル選択信号は、ステートマシン111によって生成される。したがって、各時点において、4個の入力端子in_0〜in_3のうちの1個が、3個の出力端子o_0,o_1及びo_2のいずれにも結合されない状態となる。結合されない又は選択されない入力端子は、供給されるパルス幅変調されたフェーズ信号が後に更に詳細に説明するようにアイドル信号部分の三角波から生成される入力端子である。出力端子o_0,o_1及びo_2の各々において、互いに位相シフトしたパルス幅変調信号の各々は、予め決定された時間系列に従ってパルス幅変調されたフェーズ信号pwm_p0,pwm_p1,pwm_p2及びpwm_p3の時区間をステッチ(stitching)又はスプライス(splicing)することによって生成される。したがって、互いに位相シフトしたパルス幅変調信号PWM_0,PWM_120及びPWM_240は、出力端子o_0,o_1及びo_2の各々においてであるが異なるパルス幅変調されたフェーズ信号を用いる各時点において4個のパルス幅変調されたフェーズ信号pwm_p0,pwm_p1,pwm_p2及びpwm_p3をインタリーブすることによって生成される。
当業者は、クロスポイントスイッチ218のスイッチング回路網が半導体スイッチ、例えば、MOSFETのような異なるタイプのスイッチを備えてもよいことを理解している。MOSFETスイッチは、デジタル集積回路の標準的なCMOSプロセスで容易に入手することができ、コンパクトな配置、低いオン抵抗、短い切替時間等のような多数の有益な特性を有する。クロスポイントスイッチ218は、個別の4入力/1出力デジタルマルチプレクサを備えてもよく、この場合、各マルチプレクサは、2個の制御ビットによって制御される。4入力マルチプレクサの四つの入力は、パルス幅変調されたフェーズ信号pwm_p0,pwm_p1,pwm_p2及びpwm_p3の対応するものに並列に結合され、同時に、出力端子o_0,o_1及びo_2は、マルチプレクサの各出力となる。
上述したようにパルス幅変調されたフェーズ信号pwm_p0,pwm_p1,pwm_p2及びpwm_p3のインタリーブされた時区間をスプライスすることによって互いに位相シフトしたパルス幅変調信号PWM_0,PWM_120及びPWM_240の各々を生成する技法を、図3に線形的に示す。上側の四つの波形は、図2に関連して上述した第1〜4の互いに位相シフトしたアナログ三角波tri_0,tri_1,tri_2及びtri_3である。アナログ三角波の各々は、tri_0の波形に示すように、略線形的に増大する信号振幅を有する上昇部分303と、略線形的に減少する信号振幅を有する下降部分305と、略一定の信号振幅を有するアイドル信号部分307と、を備える。アイドル信号部分307の持続時間は、記号Δphによって示され、上述したように互いに位相シフトしたパルス幅変調信号PWM_0,PWM_120及びPWM_240の隣接する位相の間の120°の位相シフトに対応する。残りの三角波のアイドル信号部分の各々の持続時間は、同一である。アナログ三角波tri_0,tri_1,tri_2及びtri_3の二つの間の位相シフトもアイドル信号部分307の持続時間に対応する。実際には、4個の互いに位相シフトしたアナログ三角波tri_0,tri_1,tri_2及びtri_3の1個がアイドル状態であるとき、アイドル状態でない、したがって、有効なパルス幅変調されたフェーズ信号をそれぞれ供給する他の3個のアナログ三角波が常に存在する。
したがって、アイドル信号部分の持続時間の結果、4個のアナログ三角波tri_0,tri_1,tri_2及びtri_3の各々は、位相シフトΔphの4倍に相当するサイクルタイム又は周期を有し、これは、パルス幅変調されたフェーズ信号pwm_p0,pwm_p1,pwm_p2及びpwm_p3の各々のサイクルタイムにも当てはまる。それに対し、パルス幅変調信号PWM_0,PWM_120及びPWM_240の各々は、位相シフトΔphの3倍に相当するサイクルタイム又は周期を有する。描かれたパルス幅変調信号PWM_0は、4個のパルス幅変調されたフェーズ信号pwm_p0,pwm_p1,pwm_p2及びpwm_p3をpwm_p0,pwm_p3,pwm_p2,pwm_p1,pwm_p0等の波形部分の順序を表すPWM_0波形の上に描かれた三角波に示す順序すなわち0,3,2,1,0等の順序で4個のパルス幅変調されたフェーズ信号pwm_p0,pwm_p1,pwm_p2及びpwm_p3をインタリーブすることによって生成される。描かれたパルス幅変調信号PWM_0の各時区間の線のタイプは、対応する三角波及び対応するパルス幅変調されたフェーズ信号に関する時区間の起源(origin)を表す。同じことは、描かれた残りの2個のパルス幅変調信号PWM_120及びPWM_240にも当てはまる。パルス幅変調信号PWM_120及びPWM_240は、アナログ三角波の1サイクルに対応するΔphの4倍だけ遅延するとしてもPWM_0と同一の順序の4個のパルス幅変調されたフェーズ信号pwm_p0,pwm_p1,pwm_p2及びpwm_p3によって生成される。隣接するパルス幅変調信号PWM_0とPWM_120との間の相対的な又は互いの位相シフトは、120°又はΔphとなり、それは、上述したように、パルス幅変調信号のサイクルの1/3を表す。
描いたパルス幅変調信号PWM_0の時区間の各々は、第1の期間の持続時間を有し、4個のパルス幅変調されたフェーズ信号の2個の間の切替は、波形が零になるときに常に行われる。さらに、パルス幅変調信号の各々に対して、対応するアナログ三角波がアイドル信号部分の終端に到達するときにあるフェーズ信号から次のフェーズ信号への切替を正確に行うように、4個のパルス幅変調されたフェーズ信号pwm_p0,pwm_p1,pwm_p2及びpwm_p3の時間系列がステートマシン111によって選択される。この特徴又は特性を、描いたパルス幅変調信号PWM_0のフェーズ信号tri_0からフェーズ信号tri_3への切替に対する破線の矢印311によって示す。この特性は有利である。その理由は、当該アイドル信号部分のレベルを上述したアナログ直流基準電圧に高精度で設定することができるからであり、これは、アナログ三角波の最低値レベル又は開始レベルが厳重に制御されることを意味する。これは、4個のアナログ三角波tri_0,tri_1,tri_2及びtri_3の間に広がる最低値レベルを最小にし、したがって、パルス幅変調されたフェーズ信号pwm_p0,pwm_p1,pwm_p2及びpwm_p3の間の整合を向上させる。したがって、残りのパルス幅変調されたフェーズ信号の存在によって、4個のアナログ三角波tri_0,tri_1,tri_2及びtri_3の精度及び整合を向上させることができる。
パルス幅変調されたフェーズ信号pwm_p0,pwm_p1,pwm_p2及びpwm_p3の選択及びスティチに関するクロスポイントスイッチコントローラ111及びクロスポイントスイッチ218の結合した機能は、クロスポイントスイッチの4個(一般的にはN個)の入力端子の各々を時間系列に従って経時的に3個の出力端子(一般的にはN個の端子)に選択的に結合させることである。各時点において、パルス幅変調されたフェーズ信号の1個は、使用されないようにし、すなわち、クロスポイントスイッチ218の3個の出力端子のいずれにも接続されない。したがって、生成された4個(一般的にはN+1個)の異なるフェーズ信号のうちの3個(一般的にはN個)の異なるパルス幅変調されたフェーズ信号が任意の時点で3個(一般的にはN個)の出力端子に接続されるように互いに位相がシフトするとしても、3個のパルス幅変調信号PWM_0,PWM_120及びPWM_240の各々は、予め決定された時間系列において4個のパルス幅変調されたフェーズ信号の各々の時区間を互いにインタリーブするとともにスプライスすることによって生成される。パルス幅変調されたフェーズ信号の各々の時区間の予め決定された時間系列を、信号PWM_0,PWM_120及びPWM_240の各々の上のアナログ三角波に示す。本実施の形態において、時間系列は、0−3−2−1−0−3−2等である。時間系列は、信号PWM_0,PWM_120及びPWM_240の全てに対して同一であるが、互いに位相シフトしたパルス幅変調信号の隣接する信号の各対の間に(アナログ三角波tri0〜tri3の周期に対応する)480°の位相シフトがある。
したがって、N+1個の三角波発生器の間の変動又は不整合及びN+1個のコンパレータの間の不整合によって生じたN+1個の個別のパルス幅変調されたフェーズ信号の間の上述した整合問題によって生じる信号誤差は、3個(一般的にはN個)のパルス幅変調信号の間に均一に広げられる。これは達成される。その理由は、生成されたパルス幅変調信号の各々が4(N+1)個のパルス幅変調されたフェーズ信号の各々の同数のインタリーブされた時区間を有するからであり、これによって、任意の特定のパルス幅変調されたフェーズ信号の不整合誤差は、例えば調和されていない三角波発生器/コンパレータから取得した単一のパルス幅変調信号に制限されるのではなく全てのパルス幅変調信号に均一に広げられる。
図4は、多相パルス幅変調の第2の実施の形態の簡略化された回路図である。第1の実施の形態の多相パルス幅変調器102,111及び本実施の形態の対応する特徴を、比較を容易にするために対応する参照数字によって表す。本多相パルス幅変調器402,411は、クロスポイント又はマトリックススイッチ418の入力端子に供給される3個のパルス幅変調されたフェーズ信号すなわちpwm_p0,pwm_p1及びpwm_p2から取得した2個の互いに位相シフトしたパルス幅変調信号PWM_0及びPWM_180を生成するように構成されている。したがって、本実施の形態において、Nは2に等しい。多相パルス幅変調器402の動作のタイミングは、第1の実施の形態の変調器と同様に複数のデジタル制御信号up_dnz[2:0],rst[2:0],sel_pwm_0[0:1]及びsel_pwm_1[0:1]を介して、ステートマシンに基づくクロスポイントスイッチコントローラ411によって制御される。
多相パルス幅変調器402は、互いに逆相であるすなわち180°の位相差を有する2個の上述した互いに位相シフトしたパルス幅変調信号PWM_0及びPWM_180を生成する。これらの互いに位相シフトしたパルス幅変調信号の各々は、上述したようにPWMクロック信号の搬送周波数によって設定される予め決定されたサイクルタイム又はPWM周期を有する。多相パルス幅変調器402は、第1の実施の形態の上述したアナログ三角波発生器として動作する3個のアナログ三角波発生器401,403及び405を備える。多相パルス幅変調器402は、発明の第1の実施の形態に関連して説明したコンパレータと同様であるとともに3個のアナログ三角波発生器401,403及び405の各出力に結合された3個の個別のコンパレータ411,413及び415を更に備える。したがって、3個のパルス幅変調されたフェーズ信号pwm_p0,pwm_p1及びpwm_p2は、3個のコンパレータの各コンパレータ出力で生成され、クロスポイントスイッチ418の各入力端子in_0,in_1及びin_2に供給される。クロスポイントスイッチ418は、デジタル選択信号又はビットsel0及びsel_1によって規定される入出力経路選択に従って内部のスイッチング回路網を介して3個の入力端子in_0〜in_2のうちの2個を2個の出力端子o_0,o_1に電気的に結合するように構成されている。クロスポイントスイッチ418の特定の経路選択は、半周期の持続時間、すなわち、後に説明するように互いに位相シフトした三角波tri0,tri1及びtri2の各々のアイドル信号部分の持続時間続き、その後、新たな経路選択が、上述したようにステートマシンによって行われる。出力端子o_0及びo_1の各々において、互いに位相シフトしたパルス幅変調信号PWM_0及びPWM_180の各々は、予め決定された時間系列に従ってパルス幅変調されたフェーズ信号pwm_p0,pwm_p1及びpwm_p2の時区間をスティチ又はスプライスすることによって生成される。したがって、上述したように、互いに位相シフトしたパルス幅変調信号PWM_0及びPWM_180は、出力端子o_0,o_1の各々においてであるがパルス幅変調されたフェーズ信号の異なる部分を用いる各時点において3個のパルス幅変調されたフェーズ信号pwm_p0,pwm_p1及びpwm_p2をインタリーブすることによって同時に生成される。3個の三角波tri0,tri1及びtri2、3個のパルス幅変調されたフェーズ信号pwm_p0,pwm_p1及びpwm_p2並びに2個の180°位相シフトしたパルス幅変調信号PWM_0及びPWM_180を、図5に線形的に示す。図5に示すように、第1の三角波tri0並びに残りの三角波tri1及びtri2のアイドル信号部分の持続時間Δphの長さは、本実施の形態では、本実施の形態で利用されるパルス幅変調信号PWM_0及びPWM_180の間の180°の位相シフトに対応する。したがって、本実施の形態において、アイドル信号部分の持続時間もPWM_0及びPWM_180の間の位相シフトに等しくなる。したがって、互いに位相シフトした3個のアナログ三角波tri0,tri1及びtri2は、互いに位相シフトしたパルス幅変調信号PWM_0及びPWM_180の間の半周期すなわち180°の相対位相シフトを有する。第1の三角波tri0並びにtri1及びtri2の上昇部分503及び下降部分505の持続時間は、パルス幅変調信号PWM_0及びPWM_180の1周期に相当する。三角波tri0,tri1及びtri2の各々の周期は、位相シフトΔphの3倍に相当し、これは、パルス幅変調されたフェーズ信号pwm_p0,pwm_p1及びpwm_p2の各々の周期にも当てはまる。それに対し、パルス幅変調信号PWM_0及びPWM_180の各々は、位相シフトΔphの2倍に相当するサイクルタイム又は周期を有する。破線の矢印511は、クロスポイントスイッチがtri0のアイドル信号部分の開始時及びtri2のアイドル信号部分の終了時にクロスポイントスイッチの第1の出力に対する接続をパルス幅変調されたフェーズ信号pwm_p0からパルス幅変調されたフェーズ信号pwm_p2に切り替えるやり方を示す。したがって、このプロセスでは、パルス幅変調信号PWM_0の最初の2サイクルを生成する。
図6は、多相パルス幅変調の第3の実施の形態の簡略化された回路図である。第1の実施の形態の多相パルス幅変調器102,111及び本実施の形態の対応する特徴を、比較を容易にするために対応する参照数字によって表す。本多相パルス幅変調器602,611は、クロスポイント又はマトリックススイッチ618の5個のパルス幅変調されたフェーズ信号すなわちpwm_p0,pwm_p1,pwm_p2,pwm_p3及びpwm_p4から取得した4個の互いに位相シフトしたパルス幅変調信号PWM_0,PWM_90,PWM_180及びPWM_270を生成するように構成されている。したがって、本実施の形態において、Nは4に等しい。多相パルス幅変調器602の動作のタイミングは、第1の実施の形態の変調器と同様に複数のデジタル制御信号up_dnz[4:0],rst[4:0],sel_pwm_0[0:1],sel_pwm_1[0:1],sel_pwm_2[0:1]及びsel_pwm_3[0:1]を介して、ステートマシンに基づくクロスポイントスイッチコントローラ611によって制御される。
多相パルス幅変調器602は、4個の上述した90°互いに位相シフトしたパルス幅変調信号PWM_0,PWM_90,PWM_180及びPWM_270を生成する。多相パルス幅変調器602は、第1の実施の形態の上述したアナログ三角波発生器として動作する5個のアナログ三角波発生器601,603,605,607及び609を備える。多相パルス幅変調器602は、クロスポイント又はマトリックススイッチ618に入力される上述した5個の位相シフトしたパルス幅変調されたフェーズ信号を生成するために第1及び第2の実施の形態に関連して説明したコンパレータと同様に動作する5個の個別のコンパレータ411,413及び415を更に備える。上述したように、クロスポイント又はマトリックススイッチ618の動作の結果、互いに位相シフトしたパルス幅変調信号PWM_0,PWM_90,PWM_180及びPWM_270は、予め決定された時間系列に従ってパルス幅変調されたフェーズ信号のインタリーブされた時区間を互いにスティチ又はスプライスすることによって生成される。パルス幅変調されたフェーズ信号の時区間のこのように予め決定された順序を、信号PWM_0,PWM_90,PWM_180及びPWM_270の各々の上のアナログ三角波に示す。本実施の形態において、時間系列は、0−4−3−2−1−0−4−3等である。時間系列は、信号PWM_0,PWM_90,PWM_180及びPWM_270の全てに対して同一であるが、互いに位相シフトしたパルス幅変調信号の隣接する信号の各対の間に430°の位相又は時間シフトがある。
3個の三角波tri0,tri1及びtri2、3個のパルス幅変調されたフェーズ信号pwm_p0,pwm_p1及びpwm_p2並びに2個の180°位相シフトしたパルス幅変調信号PWM_0及びPWM_180を、図5に線形的に示す。図示したように、第1の三角波tri0のアイドル信号部分507並びに残りの三角波tri1及びtri2のアイドル信号部分の持続時間の長さは、本実施の形態では、本実施の形態で利用されるパルス幅変調信号PWM_0及びPWM_180の間の180°の位相シフトに対応する。したがって、本実施の形態において、アイドル信号部分の持続時間もPWM_0及びPWM_180の間の位相シフトに等しくなる。したがって、3個のアナログ三角波tri0,tri1及びtri2は、位相シフトΔphの4倍に相当するサイクル又は周期を有し、これは、パルス幅変調されたフェーズ信号pwm_p0,pwm_p1及びpwm_p2の各々のサイクルタイムにも当てはまる。それに対し、パルス幅変調信号PWM_0及びPWM_180の各々は、位相シフトΔphの3倍に相当するサイクルタイム又は周期を有する。

Claims (12)

  1. D級オーディオアンプに対して、予め決定されたサイクルタイムを有するN個の互いに位相シフトしたパルス幅変調信号を生成する多相パルス幅変調器であって、
    N+1個の互いに位相シフトしたアナログ三角波をそれぞれ生成するように構成されているN+1個のアナログ三角波生成器であって、前記N+1個の互いに位相シフトしたアナログ三角波はそれぞれ、略線形的に増大する信号振幅を有する上昇部分と、略線形的に減少する信号振幅を有する下降部分と、略一定の信号振幅を有するアイドル信号部分と、を備え、前記上昇部分及び前記下降部分の持続時間が前記予め決定されたサイクルタイムに対応し、前記アイドル信号部分の持続時間が、前記N個の互いに位相シフトしたパルス幅変調信号の二つの隣接する位相の間の位相シフトに対応するN+1個のアナログ三角波生成器と、
    N+1個のコンパレータであって、前記N+1個のコンパレータはそれぞれ、前記N+1個の互いに位相シフトしたアナログ三角波の対応するものに操作的に結合される第1の入力と、少なくともN+1個の互いに位相シフトしたパルス幅変調されたフェーズ信号を生成するためにオーディオ信号に結合される第2の入力と、を備えるN+1個のコンパレータと、
    前記N+1個の互いに位相シフトしたパルス幅変調されたフェーズ信号の対応するものに結合されるN+1個の入力端子と、前記N個の互いに位相シフトしたパルス幅変調信号を供給するように構成されているN個の出力端子と、を備えるクロスポイント又はマトリックススイッチと、
    信号の各々が前記N+1個の互いに位相シフトしたパルス幅変調されたフェーズ信号のインタリーブした時間部分を備えるように、前記N個の互いに位相シフトしたパルス幅変調信号を同時に生成するために予め決定された時間系列の前記予め決定されたサイクルタイムの持続時間中に前記N+1個の入力端子の各々を前記N個の出力端子の各出力端子に選択的に接続するよう構成されているクロスポイントスイッチコントローラと、
    を備え、Nは、2以上の正の整数である多相パルス幅変調器。
  2. 前記クロスポイントスイッチコントローラは、
    各時点において、N+1個の入力のうちのN個の入力の組を前記N個の出力端子の対応するものに接続するとともに、クロスポイントスイッチの残りの入力を前記N個の出力端子のいずれからも切り離し、
    前記N個の相互に位相シフトしたパルス幅変調信号の二つの隣接する位相の間の予め決定された位相シフトに対応する時間間隔で前記N個の入力の連続する組の間でスイッチングを行うように構成されている請求項1に記載の多相パルス幅変調器。
  3. 前記N+1個のアナログ三角波生成器は、前記アイドル信号部分の持続時間に対応する前記N+1個の互いに位相シフトしたアナログ三角波の間の位相シフトを生成するように構成されている請求項1に記載の多相パルス幅変調器。
  4. 前記クロスポイントスイッチコントローラは、
    各時点において、前記クロスポイントの前記残りの入力を、前記アナログ三角波のアイドル信号部分から取得した前記パルス幅変調位相信号として選択するように構成されている請求項2に記載の多相パルス幅変調器。
  5. 前記N+1個のアナログ三角波生成器の各々は、
    前記アナログ三角波の前記上昇部分及び前記下降部分の特徴を規定する能動電気部品及び受動電気部品の組と、
    前記アナログ三角波の前記上昇部分及び前記下降部分の開始及び持続時間並びに前記アイドル信号部分の開始及び持続時間を制御するタイミング信号入力と、
    アナログ直流基準電圧と、
    前記アナログ三角波の前記アイドル信号部分を生成するために前記アイドル信号部分の持続時間中に前記アナログ三角波を前記アナログ直流基準電圧に選択的に接続するとともに前記アナログ三角波を前記アナログ直流基準電圧から選択的に切り離すように構成されているリセットスイッチと、
    を備える請求項1から4のうちのいずれか一項に記載の多相パルス幅変調器。
  6. 前記能動電気部品及び受動電気部品の組は、
    前記アナログ三角波の前記上昇部分及び前記下降部分を決定するためにタイミング信号に従ってコンデンサを選択的に充電又は放電するように構成されている第1の電流源及び第2の電流源を備える請求項5に記載の多相パルス幅変調器。
  7. 請求項1から6のうちのいずれか一項に記載の多相パルス幅変調器を備え、クロスポイントスイッチは、前記クロスポイントスイッチコントローラの制御信号に従って前記N+1個の入力端子を前記N個の出力端子の対応するものに接続するように構成されている複数の半導体スイッチを備えるスイッチング回路網を備える請求項1から6のうちのいずれか一項に記載の多相パルス幅変調器。
  8. 前記N個の互いに位相シフトしたパルス幅変調信号の各々の前記予め決定されたサイクルタイムが6.67マイクロ秒と0.2マイクロ秒との間にある請求項1から7のうちのいずれか一項に記載の多相パルス幅変調器。
  9. クロスポイントスイッチは、各々がN+1個のマルチプレクサ入力及び1個のマルチプレクサ出力を有するN個のマルチプレクサを備え、
    前記N+1個のマルチプレクサ入力は、前記クロスポイントスイッチの前記N+1個の入力端子の各々に結合され、各マルチプレクサ出力は、前記クロスポイントスイッチの前記N個の出力端子のうちの1個に結合される請求項1から8のうちのいずれか一項に記載の多相パルス幅変調器。
  10. 請求項1から9のうちのいずれか一項に記載の多相パルス幅変調器を備えるD級オーディオアンプであって、
    前記N個の互いに位相シフトしたパルス幅変調信号は、前記D級オーディオアンプのマルチレベルの出力段の出力電力トランジスタのそれぞれに結合され、
    前記N+1個のコンパレータの各々の前記第2の入力は、前記D級オーディオアンプの帰還ループのループフィルタのオーディオ信号出力に結合されるD級オーディオアンプ。
  11. 請求項10に記載のD級オーディオアンプと、
    前記出力段の出力に操作的に結合されるスピーカ負荷と、
    を備える音生成装置。
  12. D級オーディオアンプに対して、それぞれが予め決定されたサイクルタイムを有するN個の互いに位相シフトしたパルス幅変調信号を生成する方法であって、
    N+1個の互いに位相シフトしたアナログ三角波を生成するステップであって、前記N+1個の互いに位相シフトしたアナログ三角波はそれぞれ、略線形的に増大する信号振幅を有する上昇部分と、略線形的に減少する信号振幅を有する下降部分と、略一定の信号振幅を有するアイドル信号部分と、を備え、前記上昇部分及び前記下降部分の持続時間が前記予め決定されたサイクルタイムに対応し、前記アイドル信号部分の持続時間が、前記N個の互いに位相シフトしたパルス幅変調信号の二つの隣接する位相の間の位相シフトに対応するステップと、
    N+1個の互いに位相シフトしたパルス幅変調されたフェーズ信号を生成するために、前記N+1個の互いに位相シフトしたアナログ三角波とオーディオ信号を比較するステップと、
    前記N+1個の互いに位相シフトしたパルス幅変調されたフェーズ信号をクロスポイント又はマトリックススイッチのN+1個の入力端子の各々に供給するステップと、
    信号の各々が前記N+1個の互いに位相シフトしたパルス幅変調されたフェーズ信号のインタリーブした時間部分を備えるように前記N個の互いに位相シフトしたパルス幅変調信号を同時に生成するために、予め決定された時間系列において、前記予め決定されたサイクルタイムの持続時間中に前記N+1個の入力端子の各々を前記N個の出力端子の各出力端子に選択的に接続するステップと、
    を備え、Nは、2以上の正の整数である方法。
JP2016541877A 2013-09-10 2014-09-01 D級オーディオアンプ用の多相パルス幅変調器 Active JP6437001B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
EP13183749 2013-09-10
EP13183749.4 2013-09-10
PCT/EP2014/068521 WO2015036272A1 (en) 2013-09-10 2014-09-01 A multiphase pulse width modulator for class d audio amplifiers

Publications (2)

Publication Number Publication Date
JP2016534668A true JP2016534668A (ja) 2016-11-04
JP6437001B2 JP6437001B2 (ja) 2018-12-12

Family

ID=49118436

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2016541877A Active JP6437001B2 (ja) 2013-09-10 2014-09-01 D級オーディオアンプ用の多相パルス幅変調器

Country Status (6)

Country Link
US (1) US9628064B2 (ja)
EP (1) EP3044873B1 (ja)
JP (1) JP6437001B2 (ja)
KR (1) KR102321223B1 (ja)
CN (1) CN105556836B (ja)
WO (1) WO2015036272A1 (ja)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2013095649A1 (en) * 2011-12-23 2013-06-27 Intel Corporation Apparatus and system for generating a signal with phase angle configuration
US9973859B2 (en) * 2015-02-17 2018-05-15 Frank Joseph Pompei Amplifiers for parametric loudspeakers
KR102502419B1 (ko) * 2016-06-02 2023-02-22 삼성전기주식회사 단일 비교기를 갖는 멀티 페이즈 전원 장치
DE102016215175A1 (de) * 2016-08-15 2018-02-15 Brose Fahrzeugteile GmbH & Co. Kommanditgesellschaft, Würzburg Verfahren zum Betreiben einer elektrischen Maschine und elektrische Maschine
US10879857B2 (en) 2016-09-27 2020-12-29 Huawei Technologies Co., Ltd. Power amplifier, radio remote unit, and base station
US10587232B2 (en) 2018-05-17 2020-03-10 Cirrus Logic, Inc. Class D amplifiers
US10826374B2 (en) * 2018-08-08 2020-11-03 Semiconductor Components Industries, Llc Control of pulse generator in driving control device
CN112740547A (zh) * 2018-09-10 2021-04-30 麻省理工学院 射频(rf)应用的脉冲宽度调制(pwm)波形的生成和同步
US10756717B2 (en) * 2018-11-21 2020-08-25 Texas Instruments Incorporated System and method for calibration of pulse width modulation signals with higher resolution increments
US20220191074A1 (en) * 2019-04-05 2022-06-16 Sony Group Corporation Signal processing device, signal processing method, and program
CN111327300B (zh) * 2020-03-04 2024-05-17 惠州化能汇通智能科技有限公司 一种大功率交直流一体化的电子负载系统及其控制方法
US11233679B2 (en) * 2020-06-01 2022-01-25 Hewlett Packard Enterprise Development Lp Phase adjustments for computer nodes
DE212021000555U1 (de) * 2021-04-09 2024-01-09 Azyro Sa Magnetfeldgenerator
CN114978128B (zh) * 2022-07-29 2022-12-30 广东曜芯科技有限公司 脉冲宽度调制波形的控制方法和装置
WO2024031184A1 (en) * 2022-08-11 2024-02-15 Smartd Technologies Inc. Constant-frequency single-carrier sensor-less modulation for the three level flying capacitor multicell converter

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001127562A (ja) * 1999-10-25 2001-05-11 Susumu Kimura Pwm電力増幅器
JP2004048333A (ja) * 2002-07-11 2004-02-12 Victor Co Of Japan Ltd Pwm変調方式d級アンプ
JP2005109590A (ja) * 2003-09-26 2005-04-21 Thine Electronics Inc スイッチング増幅回路及びオーディオ機器用d級増幅装置
JP2010200290A (ja) * 2009-01-29 2010-09-09 Onkyo Corp パルス幅変調回路及びそれを用いたスイッチングアンプ
JP2011061839A (ja) * 2005-10-17 2011-03-24 Harman Internatl Industries Inc 精密三角波形生成器
US20120049930A1 (en) * 2010-08-25 2012-03-01 Modiotek Co., Ltd. Apparatus and Method for Switching Audio Amplification
JP2013541305A (ja) * 2010-10-27 2013-11-07 メルス オーディオ アンパーツゼルスカブ マルチレベルのパルス幅変調を使用するオーディオアンプ

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2313004A (en) * 1996-05-07 1997-11-12 Advanced Risc Mach Ltd Digital to analogue converter
JP4161545B2 (ja) * 2001-06-07 2008-10-08 サンケン電気株式会社 スイッチングアンプ
US7376182B2 (en) 2004-08-23 2008-05-20 Microchip Technology Incorporated Digital processor with pulse width modulation module having dynamically adjustable phase offset capability, high speed operation and simultaneous update of multiple pulse width modulation duty cycle registers
US7778324B2 (en) * 2005-11-18 2010-08-17 Harman International Industries, Incorporated System for dynamic time offsetting in interleaved power amplifiers
EP1966878A1 (en) * 2005-12-28 2008-09-10 Abb Research Ltd. Voltage source converter and method of controlling a voltage source converter
US7593243B2 (en) * 2006-10-09 2009-09-22 Honeywell International Inc. Intelligent method for DC bus voltage ripple compensation for power conversion units
ATE545200T1 (de) * 2006-10-26 2012-02-15 Nxp Bv Klasse-d-verstärker
US7977994B2 (en) * 2007-06-15 2011-07-12 The Regents Of The University Of Colorado, A Body Corporate Digital pulse-width-modulator with discretely adjustable delay line
WO2009037603A2 (en) * 2007-08-16 2009-03-26 St-Nxp Wireless (Holding) Ag Polar modulation based transmitter with switching mode power amplifiers
US20100045376A1 (en) * 2008-08-25 2010-02-25 Eric Soenen Class d amplifier control circuit and method
JP2010213114A (ja) * 2009-03-11 2010-09-24 Yamaha Corp D級増幅回路
KR20110036371A (ko) * 2009-10-01 2011-04-07 삼성전자주식회사 오디오 증폭기
JP2011082930A (ja) * 2009-10-09 2011-04-21 Sharp Corp D級アンプ、および、d級増幅方法
US8638151B2 (en) 2011-09-29 2014-01-28 Microchip Technology Incorporated Variable frequency ratiometric multiphase pulse width modulation generation
US8767814B2 (en) * 2012-03-09 2014-07-01 Infineon Technologies Ag Pulse-width modulator and methods of implementing and using the same

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001127562A (ja) * 1999-10-25 2001-05-11 Susumu Kimura Pwm電力増幅器
JP2004048333A (ja) * 2002-07-11 2004-02-12 Victor Co Of Japan Ltd Pwm変調方式d級アンプ
JP2005109590A (ja) * 2003-09-26 2005-04-21 Thine Electronics Inc スイッチング増幅回路及びオーディオ機器用d級増幅装置
JP2011061839A (ja) * 2005-10-17 2011-03-24 Harman Internatl Industries Inc 精密三角波形生成器
JP2010200290A (ja) * 2009-01-29 2010-09-09 Onkyo Corp パルス幅変調回路及びそれを用いたスイッチングアンプ
US20120049930A1 (en) * 2010-08-25 2012-03-01 Modiotek Co., Ltd. Apparatus and Method for Switching Audio Amplification
JP2013541305A (ja) * 2010-10-27 2013-11-07 メルス オーディオ アンパーツゼルスカブ マルチレベルのパルス幅変調を使用するオーディオアンプ

Also Published As

Publication number Publication date
KR102321223B1 (ko) 2021-11-04
CN105556836A (zh) 2016-05-04
US20160218703A1 (en) 2016-07-28
EP3044873B1 (en) 2019-03-20
CN105556836B (zh) 2018-01-02
KR20160054003A (ko) 2016-05-13
EP3044873A1 (en) 2016-07-20
US9628064B2 (en) 2017-04-18
JP6437001B2 (ja) 2018-12-12
WO2015036272A1 (en) 2015-03-19

Similar Documents

Publication Publication Date Title
JP6437001B2 (ja) D級オーディオアンプ用の多相パルス幅変調器
JP6325526B2 (ja) 調整可能ループ・フィルター特性を有するクラスdオーディオ・アンプ
JP5684783B2 (ja) 負荷に電力を供給するための電源、方法及びコンピュータプログラム
CN107112955B (zh) 多级d类音频功率放大器
CN111418159B (zh) 脉冲宽度调制器
EP2140544B1 (en) Signal converter for generating switch drive signals for a multi-level converter, pulse-width-modulation signal generator
US9071166B2 (en) Power converter with surge voltage suppression
EP2654205B1 (en) Class D Amplifiers
CN103095120A (zh) 电源转换器的混合式补偿电路及方法
US9467048B2 (en) Voltage generator
US9673735B2 (en) Power converter
CN103534922A (zh) 电动机驱动用逆变器
JP2004282352A (ja) 鋸波発生回路
ITMI20080930A1 (it) Circuito di amplificazione per il pilotaggio di un diffusore
ITPD20100352A1 (it) Convertitore a ponte intero con modulazione digitale degli impulsi (dpwm) per pilotare un carico.
TWI335725B (ja)
JP3784541B2 (ja) 交流グリッドシステムへの無効電力の供給方法およびこの方法に用いるインバータ
Korhonen et al. Control of an inverter output active du/dt filtering method
US11563379B2 (en) Phase current balancing for multiphase coupled inductor converter
JP2021197845A (ja) 電力変換装置及び電力変換システム
JP7055620B2 (ja) 電力変換装置
KR102407688B1 (ko) 피에조 액추에이터의 위상각 제어
JP5291572B2 (ja) 電源装置、試験装置、および制御方法
RU2356160C1 (ru) Способ преобразования постоянного напряжения в квазисинусоидальное с широтно-импульсной модуляцией (варианты)
US20240266960A1 (en) Method of mitigating saturation in interphase transformer of interleaved switched mode power supply during startup

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20170828

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20180810

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20180810

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20180928

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20181016

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20181113

R150 Certificate of patent or registration of utility model

Ref document number: 6437001

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250