JP2016191940A - 表示装置の駆動方法 - Google Patents
表示装置の駆動方法 Download PDFInfo
- Publication number
- JP2016191940A JP2016191940A JP2016131853A JP2016131853A JP2016191940A JP 2016191940 A JP2016191940 A JP 2016191940A JP 2016131853 A JP2016131853 A JP 2016131853A JP 2016131853 A JP2016131853 A JP 2016131853A JP 2016191940 A JP2016191940 A JP 2016191940A
- Authority
- JP
- Japan
- Prior art keywords
- period
- power supply
- display device
- pixels
- light emission
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 title claims abstract description 142
- 239000003990 capacitor Substances 0.000 claims description 33
- 238000007599 discharging Methods 0.000 claims description 4
- 238000010586 diagram Methods 0.000 description 51
- 230000033001 locomotion Effects 0.000 description 18
- 101100166845 Arabidopsis thaliana CESA3 gene Proteins 0.000 description 11
- 101100329003 Arabidopsis thaliana COV1 gene Proteins 0.000 description 9
- 235000019557 luminance Nutrition 0.000 description 7
- 239000011159 matrix material Substances 0.000 description 6
- 230000008859 change Effects 0.000 description 5
- 239000000284 extract Substances 0.000 description 4
- 239000011521 glass Substances 0.000 description 3
- 101100096653 Arabidopsis thaliana SRO1 gene Proteins 0.000 description 2
- 230000007423 decrease Effects 0.000 description 2
- 238000000638 solvent extraction Methods 0.000 description 2
- 101000911772 Homo sapiens Hsc70-interacting protein Proteins 0.000 description 1
- 101001139126 Homo sapiens Krueppel-like factor 6 Proteins 0.000 description 1
- 206010047571 Visual impairment Diseases 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 230000001808 coupling effect Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 238000013479 data entry Methods 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 230000000750 progressive effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/001—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes using specific devices not provided for in groups G09G3/02 - G09G3/36, e.g. using an intermediate record carrier such as a film slide; Projection systems; Display of non-alphanumerical information, solely or in combination with alphanumerical information, e.g. digital display on projected diapositive as background
- G09G3/003—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes using specific devices not provided for in groups G09G3/02 - G09G3/36, e.g. using an intermediate record carrier such as a film slide; Projection systems; Display of non-alphanumerical information, solely or in combination with alphanumerical information, e.g. digital display on projected diapositive as background to produce spatial visual effects
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N13/00—Stereoscopic video systems; Multi-view video systems; Details thereof
- H04N13/10—Processing, recording or transmission of stereoscopic or multi-view image signals
- H04N13/106—Processing image signals
- H04N13/139—Format conversion, e.g. of frame-rate or size
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N13/00—Stereoscopic video systems; Multi-view video systems; Details thereof
- H04N13/30—Image reproducers
- H04N13/332—Displays for viewing with the aid of special glasses or head-mounted displays [HMD]
- H04N13/341—Displays for viewing with the aid of special glasses or head-mounted displays [HMD] using temporal multiplexing
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N13/00—Stereoscopic video systems; Multi-view video systems; Details thereof
- H04N13/30—Image reproducers
- H04N13/398—Synchronisation thereof; Control thereof
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0202—Addressing of scan or signal lines
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0224—Details of interlacing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0251—Precharge or discharge of pixel before applying new pixel voltage
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/04—Changes in size, position or resolution of an image
- G09G2340/0407—Resolution change, inclusive of the use of different resolutions for different screen areas
- G09G2340/0435—Change or adaptation of the frame rate of the video stream
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
Description
さらに、表示パネルのサイズが増加してその解像度が増加するほど表示パネルのRC遅延が増加し、映像データの記入が困難になる。
前記表示装置の駆動方法は、前記表示装置に入力される映像ソース信号が立体映像を表示する場合、前記第1発光期間に前記映像ソース信号による第1視点(view point)画像が表示され、前記第2発光期間に前記映像ソース信号による前記第1視点と異なる第2視点の画像が表示される段階をさらに含む。
前記表示装置の駆動方法は、前記第1映像信号のうちの前記第1グループ画素に対応するデータ信号を示す信号、前記第2映像信号のうちの前記第2グループ画素に対応するデータ信号を示す信号、前記第1補間映像信号のうちの前記第1グループ画素に対応するデータ信号を示す信号、前記第2補間映像信号のうちの前記第2グループ画素に対応するデータ信号を示す信号の順に配列された映像信号を生成する段階をさらに含む。
前記表示装置の駆動方法は、前記映像ソース信号で前記第2視点の第2映像信号を区分し、前記第2映像信号をフレーム単位で区分し、連続するフレーム単位の第2映像信号それぞれが示す第2視点画像の間の中間画像である少なくとも2つのフレームの第2補間画像を示す第2補間映像信号を生成する段階をさらに含む。
前記第2グループ画素に供給される第1電源電圧が前記第2発光期間を除いた残りの期間の電圧レベルと前記第2発光期間の電圧レベルが異なり、前記第2グループ画素に供給される第2電源電圧が前記第1リセット期間を除いた残りの期間の電圧レベルと前記第2リセット期間の電圧レベルが異なる。
前記第1リセット期間に前記第1グループ画素に供給される複数のデータ信号の電圧は、前記第1リセット期間に前記第1グループ画素のアノード電圧を放電させる駆動電流が前記駆動トランジスタに流れるようにするレベルである。前記第2リセット期間に前記第2グループ画素に供給される複数のデータ信号の電圧は、前記第2リセット期間に前記第2グループ画素のアノード電圧を放電させる駆動電流が前記駆動トランジスタに流れるようにするレベルである。
前記第1補償期間に前記第1グループ画素に供給される第1電源電圧は、前記第1走査期間と同じであってもよい。また、前記第2グループ画素に供給される第1電源電圧が前記第2リセット期間、前記第2走査期間、および前記第2発光期間それぞれの間のレベルが互いに異なってもよい。前記第2補償期間に前記第2グループ画素に供給される第1電源電圧は、前記第2走査期間と同じである。
前記複数の第1画素それぞれは、隣接した第2電源線または隣接した第3電源線に連結している。
前記第1グループ画素は、複数の第1画素が前記第2方向に沿って配列された複数の第1画素行を含み、前記第2グループ画素は、複数の第2画素が前記第2方向に沿って配列された複数の第2画素行を含み、前記複数の第1画素行および前記複数の第2画素行は、交互に前記第1方向に沿って配列される。
これとは異なり、前記第1グループ画素は、複数の第1画素が前記第1方向に沿って配列された複数の第1画素列を含み、前記第2グループ画素は、複数の第2画素が前記第1方向に沿って配列された複数の第2画素列を含み、前記複数の第1画素列および前記複数の第2画素列は、交互に前記第2方向に沿って配列されてもよい。
前記複数の第1補償トランジスタに補償制御信号を伝達する複数の第1制御線は、行方向に延長して列方向に沿って配列されており、前記複数の第2補償トランジスタに補償制御信号を伝達する複数の第2制御線は、行方向に延長して列方向に沿って前記複数の第1制御線の間に配列されていてもよい。
また、前記第2電源電圧は一定に維持され、前記第1リセット期間および前記第2リセット期間に前記第1電源電圧は前記第2電源電圧よりも低いレベルであってもよい。前記第1補償期間に前記第1グループ画素の複数の補償トランジスタがターンオンされ、前記第2補償期間それぞれの間に前記第2グループ画素の複数の補償トランジスタがターンオンされ、前記第1補償期間および前記第2補償期間の第1電源電圧は前記第1リセット期間および第2リセット期間の第1電源電圧と異なってもよい。
本発明の一実施形態に係る駆動方式は、表示装置パネルの複数の画素のうちの第1フィールドに発光する複数の第1グループ画素および第2フィールドに発光する複数の第2グループ画素を区分する。第1フィールドおよび第2フィールドそれぞれは少なくとも1つのフレームを含む表示期間であって、一フレームは、リセット期間1、補償期間2、走査期間3、および発光期間4を順に含む。
図1Bおよび図1Cは、第1フィールドおよび第2フィールドで発光期間の開始時点が調節される方法を示す図である。
図1Bに示すように、第1フィールド(EFD)の走査期間3の終了時点TM1後、時点TM2に発光期間4が開始する。期間(SF)だけシフトされた時点に第2フィールド(OFD)の一フレームが開始し、第2フィールド(OFD)の走査期間3が時点TM3に終了した後、時点TM4に発光期間4が開始する。このとき、期間TM1−TM2と期間TM3−TM4は同じ期間に設定されてもよい。後述する等間隔発光モードでは、発光期間4の開始時点を図1bのように同じ時点に設定する。
図1cに示すように、第1フィールド(EFD)の走査期間3の終了時点TM5後、時点TM6に発光期間4が開始する。期間(SF)だけシフトされた時点に第2フィールド(OFD)の一フレームが開始し、第2フィールド(OFD)の走査期間3が時点TM7に終了した後、時点TM8に発光期間4が開始する。このとき、期間TM5−TM6と期間TM7−TM8は互いに異なる期間に設定してもよい。後述する連接発光モードでは、発光期間4の開始時点を図1cのように互いに異なる時点に設定する。具体的に、第1フィールドの発光期間4と第2フィールドの発光期間4が互いに近接するように発光期間の開始時点を調節する。
図2A〜図2Dは、本発明の実施形態によって表示パネルを2分割する場合、第1フィールドに発光する第1グループ画素の領域および第2グループ画素の領域を示す図である。
第1グループ画素が配置された領域(以下、第1領域)を構成する複数の単位領域(以下、第1単位領域)を「E」で表示し、第2グループ画素が配置された領域(以下、第2領域)を構成する複数の単位領域(以下、第2単位領域)を「O」で表示する。各単位領域は少なくとも1つの画素から構成される。
図2Aは、水平ラインに沿って複数の第1単位領域(E)が配列された第1水平ライン(HE1−HE3)と複数の第2単位領域(O)が配列された第2水平ライン(HO1−HO3)が交互に位置するように配列される水平ライン配列方法を示す図である。説明の便宜のために、3つの第1水平ラインおよび3つの第2水平ラインのみを示したが、本発明はこれに限定されるものではない。水平ライン配列方法は、インターレース(interlace)放送を表現するのに適切である。
例えば、上述した100.5階調を表示する場合に、1×1ドット配列ではすべての第1単位領域(E)の画素が101階調を表示するが、1×2や2×1ドット配列では第1単位領域(E)の画素が101階調を表示することもあり、100階調を表示することもある(50:50比率)。
図3Aに示すように、第1単位領域(E)に含まれる第1画素(EPX)は、スイッチングトランジスタ(ETS)、駆動トランジスタ(ETR)、補償トランジスタ(ETH)、補償キャパシタ(ECH)、および貯蔵キャパシタ(ECS)を含む。
補償キャパシタ(ECH)の他の電極は、貯蔵キャパシタ(ECS)の一電極およびスイッチングトランジスタ(ECS)の一電極に連結している。貯蔵キャパシタ(ECS)の他の電極は、第1電源電圧(EVDD)に連結している。
第1電源電圧(EVDD)および第2電源電圧(EVSS)は、画素動作に必要な駆動電圧を供給する。具体的に、第1電源電圧(EVDD)および第2電源電圧(EVSS)は、駆動トランジスタ(ETR)および有機発光ダイオード(OLED_E)がリセット期間1、補償期間2、走査期間3、および発光期間4それぞれによって動作に必要な駆動電圧を供給する。
第2電源電圧(EVSS)は、一定のレベルで維持されたり、リセット期間1の電圧レベルと残りの3期間の電圧レベルが異なったりする。
駆動トランジスタ(OTS)は、有機発光ダイオード(OLED_O)のアノード電極が連結しているドレイン電極、補償キャパシタ(OCH)の一電極に連結しているゲート電極、および第3電源電圧(OVDD)に連結しているソース電極を含む。
補償キャパシタ(OCH)の他の電極は、貯蔵キャパシタ(OCS)の一電極およびスイッチングトランジスタ(OCS)の一電極に連結している。貯蔵キャパシタ(OCS)の他の電極は、第3電源電圧(OVDD)に連結している。
有機発光ダイオード(OLED_O)のアノード電極は、第4電源電圧(OVSS)に連結する。
走査信号(S[m])は、リセット期間1、補償期間2、走査期間3、および発光期間4によって少なくとも2つのレベルを有する。具体的に、走査信号(S[m])は、少なくとも補償期間2および走査期間3のうちの対応する走査ラインにデータ信号が記入される期間にスイッチングトランジスタ(OTS)をターンオンさせるレベルとなる。
このように、本発明の実施形態に係る画素構造において、第1画素(EPX)および第2画素(OPX)の構造および動作は同じである。第1電源電圧(EVDD)および第3電源電圧(OVDD)を供給する配線、第1補償制御信号(GCE)および第2補償制御信号(GCO)を供給する配線、および第2電源電圧(EVSS)および第4電源電圧(OVSS)を供給する配線は、第1領域および第2領域によって区分される。
表示装置が立体映像を表示するためには、左眼画像と右眼画像を表示する。以下、1秒間の左眼画像の表示回数と右眼画像の表示回数を立体映像表示周波数とする。
以下、本発明の実施形態を利用し、立体映像を表示する駆動方法について図4などを参照しながら説明する。
映像表示周波数は、120Hzによって立体映像が表示される場合、1秒に左眼画像120枚(第1フィールドに表示)および右眼画像120枚(第2フィールドに表示)が表示される。
図4に示すように、単位時間(1/60秒)(T1)に立体映像表示周波数120Hzによって表示される画像は4枚である。すなわち、単位時間(T1)は、4つのフレームの発光期間を含む。単位時間(T1)は期間(T11)と期間(T12)に区分され、期間(T11)に左眼画像および右眼画像が、期間(T12)に補間左眼画像および補間右眼画像が表示される。
期間(T12)で、第1フィールドの一フレームの発光期間(2FE[n]_4)にn番目の左眼補間画像(LE1[n])が表示され、第2フィールドの一フレーム発光期間(2FO[n]_4)に右眼補間画像(RO1[n])が表示される。
図4において、シャッター眼鏡の左眼および右眼それぞれが開閉する時点は矢印で示した。時点ST1およびST3で右眼が開いて左眼が閉じ、時点ST2およびST4に左眼が開いて右眼が閉じる。
表示装置は、n番目の原本左眼画像(L[n])を示すデータ信号のうちで第1フィールドに表示される左眼画像(LE[n])を示すデータ信号を選択および第1グループ画素に供給する。表示装置は、n番目の原本右眼画像(R[n])を示すデータ信号のうちで第2フィールドに表示される右眼画像(RO[n])を示すデータ信号を選択および第2グループ画素に供給する。
図6は、補間周波数が立体映像表示周波数の2倍である240Hzの場合、表示装置が生成された補間画像および原本画像を選択して表示する方法を示す図である。
図8は、本発明の実施形態に係る駆動方法のうちの連接発光モードによって立体映像を表示する場合、その駆動方法を示す図である。
図9は、表示装置が原本左眼画像および原本右眼画像を連接発光モードによって選択する方法を示す図である。
以下、平面映像を表示する場合表示装置の動作を説明する。
図10は、等間隔発光モードによって平面映像を表示する場合、その駆動方法を示す図である。
図10は、平面映像表示周波数が120Hzである場合、すなわち、1秒間に第1フィールドに120フレームおよび第2フィールドに120フレームが表示される。
したがって、表示装置は、1秒間に60枚の原本平面画像の他に180枚の補間平面をさらに表示することができる。すなわち、2枚の原本平面画像の間に3枚の補間平面画像がさらに表示される。2枚の原本平面画像の間に3枚の補間平面画像が生成されるためには、補間周波数が少なくとも平面映像表示周波数の2倍となければならない。
期間(T32)で、第1フィールドの一フレームの発光期間(2FE’’[n]_4)に補間画像(FE2[n])が表示され、第2フィールドの一フレーム発光期間(2FO’’[n]_4)に補間画像(FO3[n])が表示される。
図11は、補間周波数が240Hzである場合、表示装置が原本平面画像の間に生成された補間画像を選択して表示する方法を示す図である。
表示装置は、n番目の原本平面画像(F[n])を示すデータ信号のうちで第1フィールドに表示される平面画像(FE[n])を示すデータ信号を選択および第1グループ画素に供給する。
表示装置は、補間画像(F1[n])を示すデータ信号のうちで第2フィールドに表示される補間画像(FO1[n])を示すデータ信号を選択および第2グループ画素に供給する。その後、表示装置は、補間画像(F2[n])を示すデータ信号のうちで第1フィールドに表示される補間画像(FE2[n])を示すデータ信号を選択および第1グループ画素に供給する。表示装置は、補間画像(F3[n])を示すデータ信号のうちで第2フィールドに表示される補間画像(FO3[n])を示すデータ信号を選択および第2グループ画素に供給する。
連接発光モードにおいて、n番目の原本平面画像(FE[n])は、第1フィールドの一フレーム発光期間(1FE’’’[n]_4)およびフレーム発光期間(1FE’’’[n]_4)に隣接する第2フィールドの一フレーム発光期間(1FO’’’[n]_4)に表示される。補間画像(F1[n])は、第1フィールドの一フレーム発光期間(2FE’’’[n]_4)およびフレーム発光期間(2FE’’’[n]_4)に隣接する第2フィールドの一フレーム発光期間(2FO’’’[n]_4)に表示される。
補間画像(F1[n])のうちの補間画像(FE1[n])が第1フィールドの発光期間(2FE’’’[n]_4)に表示され、補間画像(F1[n])のうちの補間画像(FO1[n])が第2フィールドの発光期間(2FO’’’[n]_4)に表示される。
図13において、補間周波数は120Hzであり、原本平面画像(F[n]およびF[n+1])の間に1つの補間画像(F1[n])を生成する。
図13に示すように、表示装置は、n番目の原本平面画像(F[n])を示すデータ信号を分けて第1グループ画素に平面画像(FE[n])を示すデータ信号を伝達し、第2グループ画素に平面画像(FO[n])を示すデータ信号を伝達する。表示装置は、第1フィールドおよび第2フィールドそれぞれの一フレームのうちの発光期間に平面画像(FE[n])および平面画像(FO[n])を表示する。
表示装置は、n+1番目の原本平面画像(F[n+1])を示すデータ信号を分けて第1グループ画素に平面画像(FE[n+1])を示すデータ信号を伝達し、第2グループ画素に平面画像(FO[n+1])を示すデータ信号を伝達する。
以上、立体映像表示周波数および平面映像表示周波数を120Hzに設定し、補間周波数を120Hzまたは240Hzに設定した実施形態を説明したが、本発明はこれに限定されるものではない。
立体映像表示周波数および平面映像表示周波数が表示装置に含まれる駆動部の原価節減を理由に、60Hzの場合にも同じ方式が適用される。
また、単位周波数60Hz(NTSC方式)の代わりに単位周波数50Hz(PAL方式)による場合にも、本発明の実施形態の期間が変わるだけで、駆動原理は同じである。
以下、図14などを参照しながら、本発明の実施形態に係る表示パネルにおいて、電源線、補償制御信号を伝達する制御ラインなどの配列について詳細に説明する。
図14に示すように、左側から右側に移動する方向(以下、水平方向)で複数の第1電源線(VDDEV)および複数の第2電源線(VDDOV)が配列されている。複数の第1電源線(VDDEV)それぞれを区別するために数字を「VDDEV」と共に表示し、複数の第2電源線(VDDOV)それぞれを区別するために数字を「VDDOV」と共に表示した。
さらに、第1フィールド(EFD)に発光する第1グループ画素に電源電圧(VDD)を供給する電源線と第2フィールド(OFD)に発光する第2グループ画素に電源電圧(VDD)を供給する電源線を区別するために、「E」または「H」を区分した。
複数の第1電源線および複数の第2電源線それぞれは、対応する複数の単位領域と連結電極を通じて連結している。
図14と比較し、複数の第1電源線間の連結関係および複数の第2電源線間の連結関係は同じである。
図16に示すように、第1補償制御信号(GCE)を伝達する複数の第1制御信号線(CEH1、CEH2)および第2補償制御信号(GCO)を伝達する複数の第2制御信号線(COH1、COH2)それぞれは、互いに交互に配置される。図16に示す配置は、複数の第1および第2制御信号線それぞれが交互に配置された一例であるが、本発明はこれに限定されるものではない。
2番目の行に配列されている複数の単位領域(O)は第2制御信号線(COH1)に連結しており、第2制御信号線(COH1)から第2補償制御信号(GCO)の供給を受ける。4番目の行に配列されている複数の単位領域(O)は第2制御信号線(COH2)に連結しており、第2制御信号線(COH2)から第2補償制御信号(GCO)の供給を受ける。
図17に示すように、第1補償制御信号(GCE)を伝達する複数の第1制御信号線(CEV1−CEV4)および第2補償制御信号(GCO)を伝達する複数の第2制御信号線(COV1−COV3)それぞれは、互いに交互に配置される。図17に示す配置は、複数の第1および第2制御信号線それぞれが交互に配置された一例であるが、本発明はこれに限定されるものではない。
図18は、図2Cに示す1×1ドット配列方法によるとき、電源線と単位領域の間の連結構造を示す図である。
図19は、図2Cに示す1×1ドット配列方法によるとき、電源線と単位領域の間の他の連結構造を示す図である。
1番目の列に配列されている複数の単位領域(E)は第1電源線(VDDEV1)に連結しており、第1電源線(VDDEV1)から電源電圧(VDD)の供給を受ける。2番目の列および3番目の列に配列されている複数の単位領域(E)は第1電源線(VDDEV2)に連結しており、第1電源線(VDDEV2)から電源電圧(VDD)の供給を受ける。4番目の列および5番目の列に配列されている複数の単位領域(E)は第1電源線(VDDEV3)に連結しており、第1電源線(VDDEV3)から電源電圧(VDD)の供給を受ける。6番目の列に配列されている複数の単位領域(E)は第1電源線(VDDEV4)に連結しており、第1電源線(VDDEV4)から電源電圧(VDD)の供給を受ける。
図20は、図2Cのように単位領域が配列されたとき、第1補償制御信号および第2補償制御信号を伝達する信号線が水平方向に形成されて垂直方向に沿って配列されたことを示す図である。
図21は、図2Cのように単位領域が配列されたとき、第1補償制御信号および第2補償制御信号を伝達する信号線が垂直方向に形成されて水平方向に沿って配列されたことを示す図である。
図22に示すように、1番目の列に配列されている複数の単位領域(E)は第1電源線(VDDEV1)から右側方向に延長している複数の連結電極を通じて連結しており、第1電源線(VDDEV1)から電源電圧(VDD)の供給を受ける。3番目の列に配列されている複数の単位領域(E)は複数の連結電極を通じて第1電源線(VDDEV2)に連結しており、第1電源線(VDDEV2)から電源電圧(VDD)の供給を受ける。5番目の列に配列されている複数の単位領域(E)は複数の連結電極を通じて第1電源線(VDDEV3)に連結しており、第1電源線(VDDEV3)から電源電圧(VDD)の供給を受ける。
1番目および2番目の行に配列されている複数の単位領域(E)は第1制御信号線(CEH1)から上下方向に延長して形成されている連結電極を通じて第1制御信号線(CEH1)に連結しており、第1制御信号線(CEH1)から第1補償制御信号(GCE)の供給を受ける。3番目の行および4番目の行に配列されている複数の単位領域(E)は複数の連結電極を通じて第1制御信号線(CEH2)に連結しており、第1制御信号線(CEH2)から第1補償制御信号(GCE)の供給を受ける。
1番目の列に配列されている複数の単位領域(E)は第1制御信号線(CEV1)から右側に延長して形成されている複数の連結電極を通じて第1制御信号線(CEV1)に連結しており、第1制御信号線(CEV1)から第1補償制御信号(GCE)の供給を受ける。3番目の列および5番目の列に配列されている複数の単位領域(E)は第1制御信号線(CEV2)および第1制御信号線(CEV3)に複数の連結電極を通じて連結しており、第1制御信号線(CEV2)および第1制御信号線(CEV3)から第1補償制御信号(GCE)の供給を受ける。
図26に示すように、最初の列に配列されている複数の単位領域(E)は第1電源線(VDDEV1)から右側に延長して形成されている複数の連結電極を通じて第1電源線(VDDEV1)に連結しており、第1電源線(VDDEV1)から電源電圧(VDD)の供給を受ける。2番目の列および3番目の列に配列されている複数の単位領域(E)は第1電源線(VDDEV2)から右側または左側に延長して形成されている複数の連結電極を通じて第1電源線(VDDEV2)に連結しており、第1電源線(VDDEV2)から電源電圧(VDD)の供給を受ける。4番目の列および5番目の列に配列されている複数の単位領域(E)は第1電源線(VDDEV3)から右側または左側に延長して形成された複数の連結電極を通じて第1電源線(VDDEV3)に連結しており、第1電源線(VDDEV3)から電源電圧(VDD)の供給を受ける。6番目の列に配列されている複数の単位領域(E)は第1電源線(VDDEV4)から左側に形成されている複数の連結電極を通じて第1電源線(VDDEV4)に連結しており、第1電源線(VDDEV4)から電源電圧(VDD)の供給を受ける。
図30は、本発明の実施形態に係る表示装置を示す図である。
図30に示すように、表示装置10は、映像処理部100、タイミング制御部200、データ駆動部300、走査駆動部400、電源制御部500、補償制御信号部600、および表示部700を含む。上述した表示パネルは、表示部700だけでなく、映像処理部100、タイミング制御部200、データ駆動部300、走査駆動部400、電源制御部500、および補償制御信号部600のうちの少なくとも1つをさらに含む概念であってもよい。
映像処理部100は、入力信号(InS)に含まれている映像を示す信号(以下、映像ソース信号)が立体映像を表示する信号である場合、左眼画像を示す左眼映像信号および右眼画像を示す右眼映像信号に区分する。
映像処理部100は、連続するフレーム単位の映像ソース信号が示す画像間の中間画像である補間画像を示す補間映像信号を生成する。生成された補間映像信号のフレーム数は、補間周波数によって決定される。上述したとおり、平面映像表示周波数と補間周波数が同じであれば一フレームの補間映像信号が生成され、補間周波数が平面映像表示周波数の2倍であれば3フレームの補間映像信号が生成される。
映像処理部100は、平面映像信号および補間映像信号を選択したフィールド、垂直同期、および水平同期によって配列して映像信号(ImS)を生成する。映像処理部100は、平面映像信号および補間映像信号それぞれから選択されたフィールドによる信号を抽出する。
タイミング制御部200は、映像信号(ImS)、垂直同期信号Vsync、水平同期信号Hsync、およびメインクロック信号(CLK)によって第1〜第4駆動制御信号(CONT1−CONT4)および映像データ信号(ImD)を生成する。
データ駆動部300は、第1駆動制御信号(CONT1)によって入力された映像データ信号(ImD)をサンプリングおよびホールディングし、複数のデータ線それぞれに複数のデータ信号(data[1]−data[m])を伝達する。
走査駆動部400は、第2駆動制御信号(CONT2)によって複数の走査信号(S[1]−S[n])を生成して走査期間3に対応する走査線に伝達する。
補償制御信号部600は、第4駆動制御信号(CONT4)によって第1グループ画素および第2グループ画素それぞれの補償期間2に補償制御信号(GCE、GCO)のレベルを決定して制御信号線に供給する。
本発明の実施形態に係る駆動方式は、複数の電源電圧(EVDD、EVSS、OVDD、OVSS)が有するレベル数によって2種類に区分される。複数の電源電圧(EVDD、EVSS、OVDD、OVSS)それぞれが2種類のレベルを有するバイレベル(bi−level)駆動方式と、複数の電源電圧(EVDD、EVSS、OVDD、OVSS)のうちのEVDDおよびOVDDは3つのレベルを有し、EVSSおよびOVSSは固定しているトライレベル(tri−level)駆動方式がある。
図31は、バイレベル駆動方式による2つの電源電圧、走査信号、補償制御信号、およびデータ信号を示す図である。
図31には、リセット期間1以前に初期化期間をさらに含むものとして示されているが、本発明はこれに限定されるものではなく、初期化期間を含まなくてもよい。
初期化期間は、ハイレベルであった走査信号(S[1]−S[n])がローレベルに減少する期間であり、このとき、データ信号(data[1]−data[m])がハイレベルであるため、駆動トランジスタ(ETR)はターンオフされる。初期化期間には、すべての画素が特定の電圧に初期化される。フレームごとの動作が開始する前に初期化期間があるため、以前フレームの影響をなくし、すべての画素が同じ条件で補償動作およびデータ信号の入力動作を行うことができる。
データ信号(data[1]−data[n])の電圧が低いことによって画素の駆動トランジスタ(ETRおよびOTR)のゲート電圧が十分に下がり、駆動トランジスタ(ETRおよびOTR)がより多くの電流を流すことができる。リセット期間1に有機発光ダイオード(OLED_E、OLED_O_)のアノード電圧を電源電圧(EVDD、OVDD)の電圧と同じになるように、有機発光ダイオード(OLED)に内在する(intrinsic)キャパシタに貯蔵された電圧(通常、VSS対比0〜3V程度の高さ)を放電させる。すなわち、データ信号(data[1]−data[n])の電圧が最低値となって駆動トランジスタ(ETRおよびOTR)の電流駆動能力が最大化されるため、最短時間に有機発光ダイオード(OLED)のアノード電圧を低めることができる。
第1補償制御信号(GCE)によって補償トランジスタ(ETH)がターンオンされて駆動トランジスタ(ETR)はダイオード連結し、駆動トランジスタ(ETR)のゲート電極には電源電圧(EVDD)から駆動トランジスタ(ETR)の閾値電圧だけが差し引かれた電圧が供給される。このとき、補償キャパシタ(ECH)は、データ信号(data[j])の電圧と電源電圧(EVDD)から閾値電圧(VTH)が差し引かれた電圧(EVDD−VTH)の差に相当する電圧で充電される。
走査期間3に、複数の走査信号(S[1]−S[n])は順にローレベルとなり、スイッチングトランジスタ(ETS)をターンオンさせる。スイッチングトランジスタ(ETS)がターンオンされている期間に、データ信号(data[j])が補償キャパシタ(ECH)の他の電極および貯蔵キャパシタ(ECS)の一電極が出会う接点(ND)に伝達される。
発光期間4が開始すれば、電源電圧(EVDD)はハイレベル12Vに上昇し、複数の走査信号(S[1]−S[n])もハイレベルからさらに高いレベルに上昇する。走査信号(S[i])がさらに高いレベルに上昇すれば、スイッチングトランジスタ(ETS)がフルオフされ、発光期間4に発生し得る漏洩電流を遮断することができる。発光期間4以前まではノード(MD)の電圧が大略データ線(Dj)の電圧範囲内にあったため、スイッチトランジスタ(ETS)両端のドレイン−ソース(Drain−Source)間の電圧差が大きくない。
例えば、電源電圧(EVDD)が2Vから12Vに上昇すれば、ノード(MD)の電圧も10V上昇するため、スイッチングトランジスタ(ETS)のドレイン−ソース電圧はそれだけ増加する。通常、トランジスタの漏洩電流はドレイン−ソース電圧に比例するため、ノード(MD)からデータ線に流れる漏洩電流が増加する。
例えば、走査期間にデータ信号の電圧範囲が1〜6Vであれば、走査期間直後のノード(MD)の電圧もこの範囲内の値になるはずである。電源電圧(EVDD)が10Vさらに上昇すれば、ノード(MD)の電圧範囲は11〜16Vとなり、最悪の場合には、データ線(Dj)の電圧は1V、ノード(MD)の電圧は16Vとなり、スイッチングトランジスタのドレイン−ソース電圧が15Vにもなる。しかし、発光期間4のデータ線(Dj)の電圧を13.5Vに上げれば、最悪の場合には、ドレイン−ソース電圧は2.5Vにしかならない。したがって、漏洩電流を大略1/6(15/2.5)に減らすことができる。
図31では、第1フィールド(EFD)に発光する画素を例示して説明したが、第2フィールド(OFD)に発光する画素もこれと同じような方法によって発光する。また、ハイレベルまたはローレベルで例示した電圧レベルは一例に過ぎず、本発明はこれに限定されるものではない。図32は、バイレベル駆動方式によるとき、第1フィールドおよび第2フィールドを電源電圧と共に示した画像である。バイレベル駆動方式によるとき、電源電圧(EVSS)および電源電圧(OVSS)の区分なく一電源電圧を用いてもよい。
図32に示すように、第1フィールド(EFD)のリセット期間1および第2フィールド(OFD)のリセット期間1で電源電圧(EVSS)はハイレベルとなり、その他の区間ではローレベルとなる。
図33は、トライレベル駆動方式による2つの電源電圧、走査信号、補償制御信号、およびデータ信号を示す図である。トライレベル駆動方式は、図31に示すバイレベル駆動方式に比べてリセット期間1における電源電圧(EVDD)および電源電圧(OVDD)のレベルが異なる。他の期間は同じであるため、同一する図面符号を用いて表示し、その詳細な説明は省略する。
電源電圧(EVDD)が−3Vとなれば、有機発光ダイオード(OLED_E)のアノード電極電圧が−3Vに近い低い電圧となり、リセット動作が行われる。
リセット期間1には、電源電圧(EVDD)と電源電圧(VSS)の電圧差が逆転する。これにより、有機発光ダイオード(OLED)のアノード電圧が電源電圧(EVDD)よりも高まり、駆動トランジスタの観点では有機発光ダイオード(OLED)のアノードがソースとなる。駆動トランジスタ(ETR、OTR)のゲート電圧はほぼ電源電圧(EVDDとOVDD)と類似するが、有機発光ダイオード(OLED_E、OLED_O)のアノード電圧はこれよりも遥かに高い電圧、電源電圧(VSS)+有機発光ダイオード(OLED_E、OLED_O)に貯蔵されていた0〜3Vの電圧であるため、駆動トランジスタ(ETR、OTR)のゲート−ソース電圧が十分に負の電圧となり、駆動トランジスタ(ETR、OTR)はターンオンされる。このとき、駆動トランジスタ(ETR、OTR)を通じて流れる電流は、有機発光ダイオード(OLED_E、OLED_O)のアノードで電源電圧(EVDD、OVDD)方向に流れ、究極的には有機発光ダイオード(OLED_E、OLED_O)のアノード電圧が電源電圧(EVDD、OVDD)と同じになるまで流れる。
リセット期間1のうちのリセット動作が完了すれば、電源電圧(EVDD)はローレベル−3Vからローレベル3Vに上昇する。
以上、本発明の実施形態について詳細に説明したが、本発明の権利範囲はこれに限定されるものではなく、添付した特許請求の範囲で定義している本発明の基本概念を利用した当業者の多様な変形および改良形態も本発明の権利範囲に属するといえる。
100:映像処理部
200:タイミング制御部
300:データ駆動部
400:走査駆動部
500:電源制御部
600:補償制御信号部
700:表示部
Claims (68)
- 複数の画素を含む表示装置の駆動方法であって、
前記複数の画素のうちの第1グループ画素に第1走査期間の複数のデータ信号が伝達される段階、
前記第1グループ画素が記入されたデータ信号によって前記第1走査期間に隣接した第1発光期間に同時に発光する段階、
前記複数の画素のうちの第1グループ画素と異なる第2グループ画素に第2走査期間の複数のデータ信号が伝達される段階、および
前記第2グループ画素が記入されたデータ信号によって前記第2走査期間に隣接した第2発光期間に同時に発光する段階、
を含み、
前記第1走査期間および前記第1発光期間を含む第1フィールド、および前記第2走査期間および前記第2発光期間を含む第2フィールドが時間的に区分された、表示装置の駆動方法。 - 前記第2フィールドは、前記第1フィールドに対して所定の期間だけ移動した時点に同期されて駆動される、請求項1に記載の表示装置の駆動方法。
- 前記第1フィールドは前記第1走査期間、および前記第1発光期間で構成された第1フレームを複数含み、前記第2フィールドは前記第2走査期間、および前記第2発光期間で構成された第2フレームを複数含み、
前記複数の第1フレームのうちの1つの第1フレームに時間的に隣接した第2フレームは、前記1つの第1フレームから前記所定の期間だけ移動する、請求項2に記載の表示装置の駆動方法。 - 前記1つの第1フレームの第1走査期間が終了した時点から第1発光期間が開始する時点までの第1期間と、前記1つの第1フレームに隣接した前記第2フレームの第2走査期間が終了した時点から第2発光期間が開始する時点までの第2期間が互いに同じである、請求項3に記載の表示装置の駆動方法。
- 前記表示装置に入力される映像ソース信号が立体映像を表示する場合、前記第1発光期間に前記映像ソース信号による第1視点画像が表示され、前記第2発光期間に前記映像ソース信号による前記第1視点と異なる第2視点画像が表示される段階をさらに含む、請求項4に記載の表示装置の駆動方法。
- 前記映像ソース信号で第1視点の第1映像信号を区分し、前記第1映像信号をフレーム単位で区分し、連続するフレーム単位の第1映像信号それぞれが示す第1視点画像間の中間画像である第1補間画像を示す第1補間映像信号を生成する段階をさらに含む、請求項5に記載の表示装置の駆動方法。
- 前記映像ソース信号で前記第2視点の第2映像信号を区分し、前記第2映像信号をフレーム単位で区分し、連続するフレーム単位の第2映像信号それぞれが示す第2視点画像間の中間画像である第2補間画像を示す第2補間映像信号を生成する段階をさらに含む、請求項6に記載の表示装置の駆動方法。
- 前記第1補間映像信号は、前記第1映像信号が表示されるフレームに隣接した第1フィールドフレームの発光期間に表示され、前記第2補間映像信号は、前記第2映像信号が表示されるフレームに隣接した第2フィールドフレームの発光期間に表示される、請求項7に記載の表示装置の駆動方法。
- 前記第1映像信号のうちの前記第1グループ画素に対応するデータ信号を示す信号、前記第2映像信号のうちの前記第2グループ画素に対応するデータ信号を示す信号、前記第1補間映像信号のうちの前記第1グループ画素に対応するデータ信号を示す信号、前記第2補間映像信号のうちの前記第2グループ画素に対応するデータ信号を示す信号の順に配列された映像信号を生成する段階をさらに含む、請求項8に記載の表示装置の駆動方法。
- 前記映像ソース信号で第1視点の第1映像信号を区分し、前記第1映像信号をフレーム単位で区分し、連続するフレーム単位の第1映像信号それぞれが示す第1視点画像の間の中間画像の少なくとも2つのフレームの第1補間画像を示す第1補間映像信号を生成する段階をさらに含む、請求項5に記載の表示装置の駆動方法。
- 前記映像ソース信号で前記第2視点の第2映像信号を区分し、前記第2映像信号をフレーム単位で区分し、連続するフレーム単位の第2映像信号それぞれが示す第2視点画像の間の中間画像の少なくとも2つのフレームの第2補間画像を示す第2補間映像信号を生成する段階をさらに含む、請求項10に記載の表示装置の駆動方法。
- 前記少なくとも2つのフレームの第1補間映像信号のうちから選択された一フレーム単位の第1補間映像信号は、前記第1映像信号が表示されるフレームに隣接した第1フィールドフレームの第1発光期間に表示され、前記少なくとも2つのフレームの第2補間映像信号のうちから選択された一フレーム単位の前記第2補間映像信号は、前記第2映像信号が表示されるフレームに隣接した第2フィールドフレームの第2発光期間に表示される、請求項11に記載の表示装置の駆動方法。
- 前記第1映像信号のうちの前記第1グループ画素に対応するデータ信号を示す信号、前記第2映像信号のうちの前記第2グループ画素に対応するデータ信号を示す信号、前記選択された一フレーム単位の第1補間映像信号のうちの前記第1グループ画素に対応するデータ信号を示す信号、前記選択された一フレーム単位の第2補間映像信号のうちの前記第2グループ画素に対応するデータ信号を示す信号の順に配列された映像信号を生成する段階をさらに含む、請求項12に記載の表示装置の駆動方法。
- 前記表示装置に入力される映像ソース信号が平面映像を表示する場合、前記映像ソース信号をフレーム単位で区分し、連続するフレーム単位の平面映像信号が示す画像の間の中間画像である補間画像を示す少なくとも2つのフレームの補間映像信号を生成する段階をさらに含む、請求項4に記載の表示装置の駆動方法。
- 前記平面映像信号は、前記第1フィールドの一フレームの第1発光期間に表示され、前記少なくとも2つのフレームの補間映像信号のうちから選択された一フレーム単位の補間映像信号は、前記第1フィールドの一フレームに隣接した第2フィールドのフレームの第2発光期間に表示され、前記少なくとも2つのフレームの補間映像信号のうちから選択された他の一フレーム単位の補間映像信号は、前記第1フィールドの次のフレームの第1発光期間および前記第2フィールドの次のフレームの第2発光期間に表示される、請求項14に記載の表示装置の駆動方法。
- 前記平面映像信号のうちの前記第1グループ画素に対応するデータ信号を示す信号、前記選択した一フレーム単位の補間映像信号のうちの前記第2グループ画素に対応するデータ信号を示す信号、前記選択された他の一フレーム単位の補間映像信号のうちの前記第1グループ画素に対応するデータ信号を示す信号、および前記選択された他の一フレーム単位の補間映像信号のうちの前記第2グループ画素に対応するデータ信号の順に配列された映像信号を生成する段階をさらに含む、請求項15に記載の表示装置の駆動方法。
- 前記1つの第1フレームの第1走査期間が終了した時点から第1発光期間が開始する時点までの第1期間と、前記1つの第1フレームに隣接した前記第2フレームの第2走査期間が終了した時点から第2発光期間が開始する時点までの第2期間が互いに異なり、前記第1発光期間と前記第2発光期間が重ならない範囲で、前記第1期間が前記第2期間よりも長い、請求項3に記載の表示装置の駆動方法。
- 前記表示装置に入力される映像ソース信号が立体映像を表示する場合、前記第1発光期間に前記映像ソース信号による第1視点画像が表示され、前記第1発光期間が隣接する第2発光期間に前記映像ソース信号による前記第1視点と異なる第2視点画像が表示される段階をさらに含む、請求項17に記載の表示装置の駆動方法。
- 前記映像ソース信号で第1視点の第1映像信号を区分し、前記第1映像信号をフレーム単位で区分し、前記映像ソース信号で前記第2視点の第2映像信号を区分し、前記第2映像信号をフレーム単位で区分する段階、
前記フレーム単位の第1映像信号は、前記第1発光期間および前記隣接する第2発光期間に区分されて表示される段階、および
前記フレーム単位の第2映像信号は、前記第1発光期間の次の第1発光期間および前記次の第1発光期間に隣接する第2発光期間に区分されて表示される段階をさらに含む、請求項18に記載の表示装置の駆動方法。 - 前記第1映像信号のうちの前記第1グループ画素に対応するデータ信号を示す信号、前記第1映像信号のうちの前記第2グループ画素に対応するデータ信号を示す信号、前記第2映像信号のうちの前記第1グループ画素に対応するデータ信号を示す信号、前記第2映像信号のうちの前記第2グループ画素に対応するデータ信号を示す信号の順に配列された映像信号を生成する段階をさらに含む、請求項19に記載の表示装置の駆動方法。
- 前記表示装置に入力される映像ソース信号が平面映像を表示する場合、前記映像ソース信号をフレーム単位で区分し、連続するフレーム単位の平面映像信号が示す画像の間の中間画像である補間画像を示す一フレームの補間映像信号を生成する段階をさらに含む、請求項17に記載の表示装置の駆動方法。
- 前記平面映像信号は、前記第1フィールドの一フレームの第1発光期間および前記第1フィールドの一フレームに隣接した第2フィールドのフレームの第2発光期間に区分されて表示され、前記一フレームの補間映像信号は、前記第1フィールドの次のフレームの第1発光期間および前記第2フィールドの次のフレームの第2発光期間に表示される、請求項21に記載の表示装置の駆動方法。
- 前記平面映像信号のうちの前記第1グループ画素に対応するデータ信号を示す信号、前記平面映像信号のうちの前記第2グループ画素に対応するデータ信号を示す信号、前記一フレーム単位の補間映像信号のうちの前記第1グループ画素に対応するデータ信号を示す信号、および前記一フレーム単位の補間映像信号のうちの前記第2グループ画素に対応するデータ信号の順に配列された映像信号を生成する段階をさらに含む、請求項22に記載の表示装置の駆動方法。
- 複数の有機発光ダイオードおよび前記複数の有機発光ダイオードそれぞれに供給される駆動電流を制御する複数の駆動トランジスタを含む複数の画素、および前記複数の画素に駆動電圧を供給する第1電源電圧と第2電源電圧を含む表示装置の駆動方法であって、
前記複数の画素のうちの第1グループ画素の複数の第1有機発光ダイオードそれぞれのアノード電圧をリセットさせる第1リセット期間、前記第1グループ画素の複数の第1駆動トランジスタそれぞれの閾値電圧を補償する第1補償期間、前記複数の第1駆動トランジスタそれぞれに対応するデータ信号を伝達する第1走査期間、および前記複数の第1駆動トランジスタによって制御される複数の駆動電流によって前記複数の第1有機発光ダイオードが同時に発光する第1発光期間を含む第1フィールド、および
前記複数の画素のうちの前記第1グループ画素と異なる第2グループ画素の複数の第2有機発光ダイオードそれぞれのアノード電圧をリセットさせる第2リセット期間、前記第2グループ画素の複数の第2駆動トランジスタそれぞれの閾値電圧を補償する第2補償期間、および前記複数の第2駆動トランジスタそれぞれに対応するデータ信号を伝達する第2走査期間、および前記複数の第1駆動トランジスタによって制御される複数の駆動電流によって前記複数の第2有機発光ダイオードが同時に発光する第2発光期間を含む第2フィールドを含む、表示装置の駆動方法。 - 前記第1グループ画素に供給される第1電源電圧が前記第1発光期間を除いた残りの期間の電圧レベルと前記第1発光期間の電圧レベルが異なり、前記第1グループ画素に供給される第2電源電圧が前記第1リセット期間を除いた残りの期間の電圧レベルと前記第1リセット期間の電圧レベルが異なる、請求項24に記載の表示装置の駆動方法。
- 前記第2グループ画素に供給される第1電源電圧が前記第2発光期間を除いた残りの期間の電圧レベルと前記第2発光期間の電圧レベルが異なり、前記第2グループ画素に供給される第2電源電圧が前記第1リセット期間を除いた残りの期間の電圧レベルと前記第2リセット期間の電圧レベルが異なる、請求項25に記載の表示装置の駆動方法。
- 前記第1発光期間と前記第2リセット期間は互いに重ならず、前記第2発光期間と前記第1リセット期間は互いに重ならない、請求項26に記載の表示装置の駆動方法。
- 前記第2リセット期間に前記第2グループ画素に供給される複数のデータ信号の電圧は、
前記第2リセット期間に前記第2グループ画素のアノード電圧を放電させる駆動電流が前記駆動トランジスタに流れるようにするレベルである、請求項26に記載の表示装置の駆動方法。 - 前記第1リセット期間に前記第1グループ画素に供給される複数のデータ信号の電圧は、
前記第1リセット期間に前記第1グループ画素のアノード電圧を放電させる駆動電流が前記駆動トランジスタに流れるようにするレベルである、請求項25に記載の表示装置の駆動方法。 - 前記第1グループ画素に供給される第1電源電圧が前記第1リセット期間、前記第1走査期間、および前記第1発光期間それぞれの間のレベルが互いに異なり、前記第2電源電圧は一定のレベルで維持される、請求項24に記載の表示装置の駆動方法。
- 前記第1補償期間に前記第1グループ画素に供給される第1電源電圧は、前記第1走査期間と同じである、請求項30に記載の表示装置の駆動方法。
- 前記第2グループ画素に供給される第1電源電圧が前記第2リセット期間、前記第2走査期間、および前記第2発光期間それぞれの間のレベルが互いに異なる、請求項30に記載の表示装置の駆動方法。
- 前記第2補償期間に前記第2グループ画素に供給される第1電源電圧は、前記第2走査期間と同じである、請求項32に記載の表示装置の駆動方法。
- 前記第1発光期間は前記第2リセット期間、前記第2補償期間、および前記第2走査期間と重なって、前記第2発光期間は前記第1リセット期間、前記第1補償期間、および前記第1走査期間と重なる、請求項32に記載の表示装置の駆動方法。
- 前記第1発光期間と前記第2発光期間が所定の期間だけ重複する、請求項34に記載の表示装置の駆動方法。
- 複数の有機発光ダイオードおよび前記複数の有機発光ダイオードそれぞれに供給される駆動電流を制御する複数の駆動トランジスタを含む複数の画素、
前記複数の画素に複数のデータ信号を伝達する複数のデータ線、
前記複数の画素に複数の走査信号を伝達する複数の走査線、
前記複数の画素に第1電源電圧を供給する複数の第1電源線、および
前記複数の画素に第2電源電圧を供給する複数の第2電源線、
を含み、
前記複数の画素のうちの第1グループ画素の駆動トランジスタの閾値電圧が同時に補償される第1補償期間、および前記第1グループ画素それぞれが記入されたデータ信号によって同時に発光する第1発光期間を含む第1フィールドおよび前記複数の画素のうちの前記第1グループ画素と異なる第2グループ画素の駆動トランジスタの閾値電圧が同時に補償される第2補償期間、および前記第2グループ画素それぞれが記入されたデータ信号によって同時に発光する第2発光期間を含む第2フィールドに区分して映像を表示する、表示装置。 - 前記複数の第1電源線は、前記第1グループ画素に前記第1電源電圧を供給するために第1方向に沿って配列されている複数の第2電源線および前記第1方向と交差する第2方向に沿って配列されている複数の第3電源線を含み、
前記第2電源線と前記第3電源線が交差する地点に前記第2電源線および前記第3電源線が連結する接点が形成されている、請求項36に記載の表示装置。 - 前記複数の第1画素それぞれは、隣接した第2電源線または隣接した第3電源線に連結している、請求項37に記載の表示装置。
- 前記複数の第1電源線は、前記第2グループ画素に前記第1電源電圧を供給するために前記第1方向に沿って前記複数の第2電源線の間に配列されている複数の第4電源線および前記第2方向に沿って前記複数の第3電源線の間に配列されている複数の第5電源線を含み、
前記第4電源線と前記第5電源線が交差する地点に前記第4電源線および前記第5電源線が連結するノードが形成されている、請求項37に記載の表示装置。 - 前記複数の第2画素それぞれは、隣接した第4電源線または第5電源線に連結している、請求項39に記載の表示装置。
- 前記第1グループ画素は複数の第1画素が前記第2方向に沿って配列された複数の第1画素行を含み、前記第2グループ画素は複数の第2画素が前記第2方向に沿って配列された複数の第2画素行を含み、
前記複数の第1画素行および前記複数の第2画素行は交互に前記第1方向に沿って配列される、請求項40に記載の表示装置。 - 前記複数の第1画素それぞれは隣接した第2電源線に連結しており、前記複数の第2画素それぞれは隣接した第4電源線に連結しており、
前記複数の第1画素それぞれは隣接した第3電源線に連結しており、前記複数の第2画素それぞれは隣接した第5電源線に連結している、請求項41に記載の表示装置。 - 前記第1グループ画素は複数の第1画素を含み、前記第2グループ画素は複数の第2画素を含み、
前記第1方向および前記第2方向に沿って前記複数の第1画素および前記複数の第2画素が交互に配列されている、請求項41に記載の表示装置。 - 前記複数の第1画素それぞれは隣接した第2電源線に連結しており、前記複数の第2画素それぞれは隣接した第4電源線に連結しており、
前記複数の第1画素それぞれは隣接した第3電源線に連結しており、前記複数の第2画素それぞれは隣接した第5電源線に連結している、請求項43に記載の表示装置。 - 前記第1グループ画素は複数の第1画素が前記第1方向に沿って配列された複数の第1画素列を含み、前記第2グループ画素は複数の第2画素が前記第1方向に沿って配列された複数の第2画素列を含み、
前記複数の第1画素列および前記複数の第2画素列は交互に前記第2方向に沿って配列された、請求項40に記載の表示装置。 - 前記複数の第1画素それぞれは隣接した第2電源線に連結しており、前記複数の第2画素それぞれは隣接した第4電源線に連結しており、
前記複数の第1画素それぞれは隣接した第3電源線に連結しており、前記複数の第2画素それぞれは隣接した第5電源線に連結している、請求項45に記載の表示装置。 - 前記第1グループ画素は複数の第1画素を含み、前記第2グループ画素は複数の第2画素を含み、
前記第1方向に沿って少なくとも2つの第1画素および少なくとも2つの第2画素が交互に配列されており、前記第2方向に沿って第1画素および第2画素が交互に配列されている、請求項40に記載の表示装置。 - 前記複数の第1画素それぞれは隣接した第2電源線に連結しており、前記複数の第2画素それぞれは隣接した第4電源線に連結しており、
前記複数の第1画素それぞれは隣接した第3電源線に連結しており、前記複数の第2画素それぞれは隣接した第5電源線に連結している、請求項47に記載の表示装置。 - 前記複数の画素は、
前記複数の駆動トランジスタのゲート電極およびドレイン電極の間に連結している複数の補償トランジスタをさらに含み、
前記複数の補償トランジスタのうちの複数の第1補償トランジスタは前記第1補償期間にターンオンされ、前記複数の補償トランジスタのうちの前記複数の第1補償トランジスタと異なる複数の第2補償トランジスタは前記第2補償期間にターンオンされる、請求項36に記載の表示装置。 - 前記複数の第1補償トランジスタに補償制御信号を伝達する複数の第1制御線は第1方向に沿って配列されており、前記複数の第2補償トランジスタに補償制御信号を伝達する複数の第2制御線は前記第1方向に沿って前記複数の第1制御線の間に配列されている、請求項49に記載の表示装置。
- 前記複数の第1画素それぞれは隣接した第1制御線に連結しており、前記複数の第2画素それぞれは隣接した第2制御線に連結している、請求項50に記載の表示装置。
- 前記複数の第1補償トランジスタに補償制御信号を伝達する複数の第1制御線は行方向に延長して列方向に沿って配列されており、前記複数の第2補償トランジスタに補償制御信号を伝達する複数の第2制御線は行方向に延長して列方向に沿って前記複数の第1制御線の間に配列されており、
前記複数の第1補償トランジスタに補償制御信号を伝達する複数の第1制御線は列方向に延長して行方向に沿って配列されており、前記複数の第2補償トランジスタに補償制御信号を伝達する複数の第2制御線は列方向に延長して行方向に沿って前記複数の第1制御線の間に配列されている、請求項49に記載の表示装置。 - 前記第1グループ画素は複数の第1画素が行方向に沿って配列された複数の第1画素行を含み、前記第2グループ画素は複数の第2画素が行方向に沿って配列された複数の第2画素行を含み、前記複数の第1画素それぞれは隣接した第1制御線に連結しており、前記複数の第2画素それぞれは隣接した第2制御線に連結している、請求項52に記載の表示装置。
- 前記第1グループ画素は複数の第1画素を含み、前記第2グループ画素は複数の第2画素を含み、
行および列方向に沿って前記複数の第1画素および前記複数の第2画素が交互に配列されており、前記複数の第1画素それぞれは隣接した第1制御線に連結しており、前記複数の第2画素それぞれは隣接した第2制御線に連結している、請求項52に記載の表示装置。 - 前記第1グループ画素は複数の第1画素が列方向に沿って配列された複数の第1画素列を含み、前記第2グループ画素は複数の第2画素が列方向に沿って配列された複数の第2画素列を含み、
前記複数の第1画素列および前記複数の第2画素列は交互に行方向に沿って配列されており、
前記複数の第1画素それぞれは隣接した第1制御線に連結しており、前記複数の第2画素それぞれは隣接した第2制御線に連結している、請求項52に記載の表示装置。 - 前記第1グループ画素は複数の第1画素を含み、前記第2グループ画素は複数の第2画素を含み、
列方向に沿って少なくとも2つの第1画素および少なくとも2つの第2画素が交互に配列されており、行方向に沿って第1画素および第2画素が交互に配列されており、
前記複数の第1画素それぞれは隣接した第1制御線に連結しており、前記複数の第2画素それぞれは隣接した第2制御線に連結している、請求項52に記載の表示装置。 - 前記複数の画素は、
前記複数の走査信号によって前記複数の駆動トランジスタに複数のデータ信号を伝達する複数のスイッチングトランジスタ、
前記複数の駆動トランジスタのゲート電極およびドレイン電極の間に連結している複数の補償トランジスタ、
前記複数のスイッチングトランジスタと前記複数の駆動トランジスタのゲート電極の間に連結している複数の補償キャパシタ、および
前記複数のスイッチングトランジスタと前記複数の駆動トランジスタのソース電極の間に連結している複数の貯蔵キャパシタ、
を含み、
前記第1電源電圧は前記駆動トランジスタのソース電極に伝達され、前記第2電源電圧は前記有機発光ダイオードのカソード電極に伝達される、請求項36に記載の表示装置。 - 前記第1フィールドは、
前記第1グループ画素の有機発光ダイオードアノード電極電圧をリセットさせる第1リセット期間をさらに含み、
前記第2フィールドは、
前記第2グループ画素の有機発光ダイオードアノード電極電圧をリセットさせる第2リセット期間をさらに含む、請求項57に記載の表示装置。 - 前記第1リセット期間に前記第1グループ画素に供給される複数のデータ信号の電圧は、
前記リセット期間に前記第1グループ画素の駆動トランジスタに流れる電流によって前記アノード電圧が前記第1グループ画素に供給される第1電源電圧にリセットされるようにするレベルである、請求項58に記載の表示装置。 - 前記第2リセット期間に前記第2グループ画素に供給される複数のデータ信号の電圧は、
前記第2リセット期間に前記第2グループ画素の駆動トランジスタに流れる電流によって前記アノード電圧が前記第2グループ画素に供給される第1電源電圧にリセットされるようにするレベルである、請求項58に記載の表示装置。 - 前記第1発光期間および前記第2発光期間に、
前記第1電源電圧は、残りの期間と異なるレベルを有し、前記第2電源電圧よりも高い電圧である、請求項57に記載の表示装置。 - 前記第1フィールドは、
前記第1グループ画素の有機発光ダイオードアノード電極電圧をリセットさせる第1リセット期間をさらに含み、
前記第2フィールドは、
前記第2グループ画素の有機発光ダイオードアノード電極電圧をリセットさせる第2リセット期間をさらに含む、請求項61に記載の表示装置。 - 前記第2電源電圧は一定に維持され、前記第1リセット期間および前記第2リセット期間に前記第1電源電圧は前記第2電源電圧よりも低いレベルである、請求項62に記載の表示装置。
- 前記第1補償期間に前記第1グループ画素の複数の補償トランジスタがターンオンされ、前記第2補償期間それぞれの間に前記第2グループ画素の複数の補償トランジスタがターンオンされ、
前記第1補償期間および前記第2補償期間の第1電源電圧は、前記第1リセット期間および第2リセット期間の第1電源電圧と異なる、請求項63に記載の表示装置。 - 前記第1発光期間および前記第2発光期間の第1電源電圧は、前記第1補償期間および前記第2補償期間、および前記第1リセット期間および前記第2リセット期間の第1電源電圧と異なる、請求項64に記載の表示装置。
- 前記第1フィールドは、
前記第1グループ画素の複数のスイッチングトランジスタを通じて複数のデータ信号を前記複数の補償キャパシタおよび前記複数の貯蔵キャパシタに伝達する第1走査期間をさらに含み、
前記第2フィールドは、
前記第2グループ画素の複数のスイッチングトランジスタを通じて複数のデータ信号を前記複数の補償キャパシタおよび複数の貯蔵キャパシタに伝達する第2走査期間をさらに含む、請求項62に記載の表示装置。 - 前記第1走査期間および前記第2走査期間の第1電源電圧は、前記第1補償期間および前記第2補償期間の第1電源電圧と同じである、請求項66に記載の表示装置。
- 前記第1発光期間および前記第2発光期間の第1電源電圧は、
前記第1補償期間および前記第2補償期間、前記第1リセット期間および前記第2リセット期間の第1電源電圧と異なり、
前記第1補償期間および前記第2補償期間の第1電源電圧は、
前記第1リセット期間および前記第2リセット期間の第1電源電圧と異なる、請求項67に記載の表示装置。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2011-0028249 | 2011-03-29 | ||
KR1020110028249A KR101916921B1 (ko) | 2011-03-29 | 2011-03-29 | 표시장치 및 그 구동방법 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011193029A Division JP2012208459A (ja) | 2011-03-29 | 2011-09-05 | 表示装置およびその駆動方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2016191940A true JP2016191940A (ja) | 2016-11-10 |
JP6306099B2 JP6306099B2 (ja) | 2018-04-04 |
Family
ID=46025360
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011193029A Pending JP2012208459A (ja) | 2011-03-29 | 2011-09-05 | 表示装置およびその駆動方法 |
JP2016131853A Active JP6306099B2 (ja) | 2011-03-29 | 2016-07-01 | 表示装置の駆動方法 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011193029A Pending JP2012208459A (ja) | 2011-03-29 | 2011-09-05 | 表示装置およびその駆動方法 |
Country Status (5)
Country | Link |
---|---|
US (1) | US9584799B2 (ja) |
EP (3) | EP2506241A3 (ja) |
JP (2) | JP2012208459A (ja) |
KR (1) | KR101916921B1 (ja) |
CN (2) | CN106652873B (ja) |
Families Citing this family (29)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5680218B2 (ja) * | 2011-11-17 | 2015-03-04 | シャープ株式会社 | 表示装置およびその駆動方法 |
JP5726325B2 (ja) * | 2011-11-17 | 2015-05-27 | シャープ株式会社 | 表示装置およびその駆動方法 |
KR101997792B1 (ko) * | 2011-11-18 | 2019-07-09 | 삼성디스플레이 주식회사 | 화소, 이를 이용한 표시 장치 및 그 구동 방법 |
KR101978808B1 (ko) | 2012-08-28 | 2019-05-16 | 삼성디스플레이 주식회사 | 표시 장치 및 그 구동 방법 |
TWI606418B (zh) * | 2012-09-28 | 2017-11-21 | 輝達公司 | 圖形處理單元驅動程式產生內插的圖框之電腦系統及方法 |
KR101992339B1 (ko) * | 2012-11-02 | 2019-10-01 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 |
KR102045546B1 (ko) * | 2012-11-12 | 2019-12-03 | 삼성디스플레이 주식회사 | 화소, 이를 포함하는 표시 장치 및 그 구동 방법 |
KR101944508B1 (ko) * | 2012-11-20 | 2019-02-01 | 삼성디스플레이 주식회사 | 표시장치, 표시장치의 신호 제어장치 및 신호 제어방법 |
CN102982741A (zh) * | 2012-12-10 | 2013-03-20 | 京东方科技集团股份有限公司 | 阵列基板、3d显示装置及其驱动方法 |
CN102981339B (zh) * | 2012-12-10 | 2016-12-21 | 京东方科技集团股份有限公司 | 阵列基板、3d显示装置及其驱动方法 |
CN103728752B (zh) * | 2013-12-30 | 2016-03-30 | 深圳市华星光电技术有限公司 | 改善显示3d影像发生闪烁的液晶显示器 |
KR102417120B1 (ko) | 2015-01-21 | 2022-07-06 | 삼성디스플레이 주식회사 | 유기발광표시장치 |
CN106611579A (zh) | 2015-10-22 | 2017-05-03 | 小米科技有限责任公司 | 内容显示方法及装置 |
CN106611581A (zh) * | 2015-10-22 | 2017-05-03 | 小米科技有限责任公司 | 内容显示方法及装置 |
CN106611580A (zh) | 2015-10-22 | 2017-05-03 | 小米科技有限责任公司 | 内容显示方法及装置 |
CN106611593A (zh) | 2015-10-22 | 2017-05-03 | 小米科技有限责任公司 | 内容显示方法及装置 |
KR102501656B1 (ko) * | 2016-05-31 | 2023-02-21 | 삼성디스플레이 주식회사 | 표시장치 |
KR102547079B1 (ko) * | 2016-12-13 | 2023-06-26 | 삼성디스플레이 주식회사 | 표시 장치 및 이의 구동 방법 |
CN106652806B (zh) * | 2016-12-15 | 2019-02-26 | 广东威创视讯科技股份有限公司 | 显示屏配置电源确定方法和系统 |
US10672338B2 (en) * | 2017-03-24 | 2020-06-02 | Apple Inc. | Organic light-emitting diode display with external compensation and anode reset |
CN107331338B (zh) * | 2017-08-28 | 2021-08-17 | 京东方科技集团股份有限公司 | 一种阵列基板、显示装置及其检测方法 |
KR102531413B1 (ko) * | 2018-08-07 | 2023-05-15 | 삼성디스플레이 주식회사 | 표시 장치 |
WO2020202292A1 (ja) * | 2019-03-29 | 2020-10-08 | シャープ株式会社 | 表示装置 |
WO2020217807A1 (ja) * | 2019-04-25 | 2020-10-29 | 富士フイルム株式会社 | 画像の向き設定装置、方法およびプログラム |
TWI738454B (zh) * | 2019-08-20 | 2021-09-01 | 友達光電股份有限公司 | 畫素陣列基板 |
KR20210027577A (ko) | 2019-08-28 | 2021-03-11 | 삼성디스플레이 주식회사 | 표시 장치 및 그 구동 방법 |
KR20210127847A (ko) | 2020-04-14 | 2021-10-25 | 삼성디스플레이 주식회사 | 표시 장치 |
CN118248094A (zh) * | 2020-10-15 | 2024-06-25 | 厦门天马微电子有限公司 | 像素电路、显示面板及其驱动方法和显示装置 |
WO2024053105A1 (ja) * | 2022-09-09 | 2024-03-14 | シャープディスプレイテクノロジー株式会社 | 制御装置及び表示装置 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2004341263A (ja) * | 2003-05-16 | 2004-12-02 | Hitachi Ltd | 自発光素子表示方法および装置 |
WO2006060902A1 (en) * | 2004-12-07 | 2006-06-15 | Ignis Innovation Inc. | Method and system for programming and driving active matrix light emitting device pixel |
JP2008158477A (ja) * | 2006-12-21 | 2008-07-10 | Samsung Sdi Co Ltd | 有機電界発光表示装置及びその駆動方法 |
JP2011028135A (ja) * | 2009-07-29 | 2011-02-10 | Canon Inc | 表示装置及びその駆動方法 |
JP2011034038A (ja) * | 2009-08-03 | 2011-02-17 | Samsung Mobile Display Co Ltd | 有機電界発光表示装置及びその駆動方法 |
JP2011034039A (ja) * | 2009-08-03 | 2011-02-17 | Samsung Mobile Display Co Ltd | 有機電界発光表示装置及びその駆動方法 |
Family Cites Families (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01316092A (ja) * | 1988-06-16 | 1989-12-20 | Matsushita Electric Ind Co Ltd | 立体表示装置 |
JPH07123447A (ja) * | 1993-10-22 | 1995-05-12 | Sony Corp | 画像信号記録方法および画像信号記録装置、画像信号再生方法および画像信号再生装置、画像信号符号化方法および画像信号符号化装置、画像信号復号化方法および画像信号復号化装置、ならびに画像信号記録媒体 |
JP2003122303A (ja) * | 2001-10-16 | 2003-04-25 | Matsushita Electric Ind Co Ltd | El表示パネルおよびそれを用いた表示装置とその駆動方法 |
US7417648B2 (en) * | 2002-01-07 | 2008-08-26 | Samsung Electronics Co. Ltd., | Color flat panel display sub-pixel arrangements and layouts for sub-pixel rendering with split blue sub-pixels |
CA2380105A1 (en) * | 2002-04-09 | 2003-10-09 | Nicholas Routhier | Process and system for encoding and playback of stereoscopic video sequences |
KR20030090408A (ko) | 2002-05-23 | 2003-11-28 | 엘지전자 주식회사 | 패시브 매트릭스 구조를 갖는 유기 el 디스플레이장치의 인터레이싱 스캔 방법 |
JP2004145278A (ja) * | 2002-08-30 | 2004-05-20 | Seiko Epson Corp | 電子回路、電子回路の駆動方法、電気光学装置、電気光学装置の駆動方法及び電子機器 |
JP2004120191A (ja) * | 2002-09-25 | 2004-04-15 | Sharp Corp | 立体画像表示装置 |
WO2004084168A1 (en) | 2003-03-12 | 2004-09-30 | Koninklijke Philips Electronics N.V. | Light emissive active matrix display devices with optical feedback effective on the timing, to counteract ageing |
KR100515318B1 (ko) | 2003-07-30 | 2005-09-15 | 삼성에스디아이 주식회사 | 표시 장치와 그 구동 방법 |
KR100688798B1 (ko) * | 2004-11-17 | 2007-03-02 | 삼성에스디아이 주식회사 | 발광 표시장치 및 그의 구동방법 |
JP2006317696A (ja) * | 2005-05-12 | 2006-11-24 | Sony Corp | 画素回路および表示装置、並びに画素回路の制御方法 |
EP1793366A3 (en) | 2005-12-02 | 2009-11-04 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device, display device, and electronic device |
KR101211343B1 (ko) | 2005-12-29 | 2012-12-11 | 엘지디스플레이 주식회사 | 디스플레이 장치 및 그 구동 방법 |
JP2009109521A (ja) | 2007-10-26 | 2009-05-21 | Sony Corp | 表示装置、表示装置の駆動方法および電子機器 |
WO2010095387A1 (ja) | 2009-02-19 | 2010-08-26 | パナソニック株式会社 | 画像表示装置および画像表示方法 |
JP5439913B2 (ja) | 2009-04-01 | 2014-03-12 | セイコーエプソン株式会社 | 電気光学装置及びその駆動方法、並びに電子機器 |
JP2010250111A (ja) * | 2009-04-16 | 2010-11-04 | Hitachi Ltd | 時分割2眼立体視に対応した表示装置 |
JP2010256420A (ja) * | 2009-04-21 | 2010-11-11 | Sony Corp | 液晶表示装置および液晶表示装置の駆動方法 |
US8487981B2 (en) | 2009-09-04 | 2013-07-16 | Broadcom Corporation | Method and system for processing 2D/3D video |
KR101125571B1 (ko) * | 2010-02-05 | 2012-03-22 | 삼성모바일디스플레이주식회사 | 화소, 이를 이용한 표시 장치 및 그 구동 방법 |
-
2011
- 2011-03-29 KR KR1020110028249A patent/KR101916921B1/ko active IP Right Grant
- 2011-09-05 JP JP2011193029A patent/JP2012208459A/ja active Pending
- 2011-09-23 US US13/242,978 patent/US9584799B2/en active Active
- 2011-11-17 CN CN201710004226.2A patent/CN106652873B/zh active Active
- 2011-11-17 CN CN201110365232.3A patent/CN102737571B/zh active Active
-
2012
- 2012-03-29 EP EP12162100.7A patent/EP2506241A3/en not_active Withdrawn
- 2012-03-29 EP EP12162098.3A patent/EP2506240B1/en active Active
- 2012-03-29 EP EP12162095.9A patent/EP2506589B1/en active Active
-
2016
- 2016-07-01 JP JP2016131853A patent/JP6306099B2/ja active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2004341263A (ja) * | 2003-05-16 | 2004-12-02 | Hitachi Ltd | 自発光素子表示方法および装置 |
WO2006060902A1 (en) * | 2004-12-07 | 2006-06-15 | Ignis Innovation Inc. | Method and system for programming and driving active matrix light emitting device pixel |
JP2008158477A (ja) * | 2006-12-21 | 2008-07-10 | Samsung Sdi Co Ltd | 有機電界発光表示装置及びその駆動方法 |
JP2011028135A (ja) * | 2009-07-29 | 2011-02-10 | Canon Inc | 表示装置及びその駆動方法 |
JP2011034038A (ja) * | 2009-08-03 | 2011-02-17 | Samsung Mobile Display Co Ltd | 有機電界発光表示装置及びその駆動方法 |
JP2011034039A (ja) * | 2009-08-03 | 2011-02-17 | Samsung Mobile Display Co Ltd | 有機電界発光表示装置及びその駆動方法 |
Also Published As
Publication number | Publication date |
---|---|
CN102737571B (zh) | 2017-03-01 |
EP2506589B1 (en) | 2017-03-01 |
EP2506240B1 (en) | 2017-03-08 |
EP2506241A3 (en) | 2014-11-05 |
EP2506241A2 (en) | 2012-10-03 |
JP6306099B2 (ja) | 2018-04-04 |
US9584799B2 (en) | 2017-02-28 |
CN102737571A (zh) | 2012-10-17 |
EP2506589A2 (en) | 2012-10-03 |
EP2506240A2 (en) | 2012-10-03 |
KR20120110413A (ko) | 2012-10-10 |
EP2506240A3 (en) | 2012-12-05 |
CN106652873B (zh) | 2020-04-24 |
JP2012208459A (ja) | 2012-10-25 |
CN106652873A (zh) | 2017-05-10 |
KR101916921B1 (ko) | 2018-11-09 |
US20120249615A1 (en) | 2012-10-04 |
EP2506589A3 (en) | 2012-11-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6306099B2 (ja) | 表示装置の駆動方法 | |
KR101813192B1 (ko) | 화소 및 이를 포함하는 표시장치, 및 그 구동방법 | |
US10121414B2 (en) | Pixel having plurality of storage capacitors, display device including the pixel, and driving method of the display device | |
KR101084237B1 (ko) | 표시 장치 및 그 구동 방법 | |
JP6784658B2 (ja) | 表示装置およびその駆動方法 | |
US9049438B2 (en) | Stereopsis display device and driving method thereof | |
KR101978808B1 (ko) | 표시 장치 및 그 구동 방법 | |
KR101263533B1 (ko) | 표시 장치 | |
JP2014232195A (ja) | 表示装置およびその駆動方法 | |
KR20100073321A (ko) | 입체 영상 시스템 | |
KR20110005623A (ko) | 유기전계 발광소자의 구동방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20170421 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20170620 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170919 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20171017 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20180116 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20180206 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20180307 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6306099 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: R3D02 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |