TWI738454B - 畫素陣列基板 - Google Patents

畫素陣列基板 Download PDF

Info

Publication number
TWI738454B
TWI738454B TW109126801A TW109126801A TWI738454B TW I738454 B TWI738454 B TW I738454B TW 109126801 A TW109126801 A TW 109126801A TW 109126801 A TW109126801 A TW 109126801A TW I738454 B TWI738454 B TW I738454B
Authority
TW
Taiwan
Prior art keywords
peripheral portion
gate
section
elements
adapter
Prior art date
Application number
TW109126801A
Other languages
English (en)
Other versions
TW202109500A (zh
Inventor
李珉澤
鄭聖諺
鍾岳宏
徐雅玲
廖烝賢
戴鵬哲
石秉弘
Original Assignee
友達光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 友達光電股份有限公司 filed Critical 友達光電股份有限公司
Priority to CN202010821393.8A priority Critical patent/CN112420737A/zh
Priority to CN202021698994.6U priority patent/CN212783448U/zh
Priority to US16/997,919 priority patent/US11574935B2/en
Publication of TW202109500A publication Critical patent/TW202109500A/zh
Application granted granted Critical
Publication of TWI738454B publication Critical patent/TWI738454B/zh

Links

Images

Abstract

一種畫素陣列基板包括多個閘極元件及多個轉接元件。多個閘極元件包括第n個閘極元件及第m個閘極元件。多個轉接元件包括分別電性連接至第n個閘極元件及第m個閘極元件的第n轉接元件及第m轉接元件。每一轉接元件的周邊部包括第一直向段。第n轉接元件的周邊部更包括第一橫向段,且第n轉接元件的第一橫向段及第n轉接元件的第一直向段分別屬於第一導電層及第二導電層。第m轉接元件的周邊部跨越第n轉接元件之周邊部的第一橫向段。

Description

畫素陣列基板
本發明是有關於一種畫素陣列基板。
隨著顯示科技的發達,人們對顯示裝置的需求,不再滿足於高解析度、高對比、廣視角等光學特性,人們還期待顯示裝置具有優雅的外觀。舉例而言,人們期待顯示裝置的邊框窄,甚至無邊框。
一般而言,顯示裝置包括設置於主動區的畫素陣列、設置於主動區之上方或下方的資料驅動電路以及設置於主動區之左側、右側或左右兩側的閘極驅動電路。為減少顯示裝置之邊框的左右兩側的寬度,可將閘極驅動電路與資料驅動電路均設置於顯示區的單一側。當閘極驅動電路設置於顯示區的單一側時,在水平方向上延伸的閘極線須透過在垂直方向上延伸的轉接元件方能電性連接至閘極驅動電路。然而,當轉接元件設置於顯示區時,轉接元件勢必會與資料線相鄰;轉接元件與資料線之間的耦合效應,會使資料線上的資料訊號偏移,進而影響顯示品質。
本發明提供一種畫素陣列基板,性能佳。
本發明一實施例的畫素陣列基板包括基底、多條資料線、多個閘極元件、多個畫素結構以及多個轉接元件。基底具有主動區及主動區外的周邊區。多條資料線設置於基底上,且在第一方向上排列。多個閘極元件設置於基底上,且在第二方向上排列,其中第一方向與第二方向交錯。多個畫素結構設置於基底的主動區上,且電性連接至多條資料線及多個閘極元件。多個轉接元件設置於基底上,且分別電性連接至多個閘極元件,其中每一轉接元件包括設置於主動區的一主要部及設置於周邊區的一周邊部,且多個轉接元件的多個主要部在第一方向上排列。多個閘極元件在第二方向上依序排列,多個閘極元件包括第n個閘極元件及第m個閘極元件,n及m為正整數,且n與m不同。多個轉接元件包括分別電性連接至第n個閘極元件及第m個閘極元件的第n轉接元件及第m轉接元件。每一轉接元件的周邊部包括在第二方向延伸的一第一直向段,且第一直向段具有一訊號輸入端。第n轉接元件的周邊部更包括一第一橫向段,第一橫向段在第一方向上延伸,第n轉接元件的第一直向段電性連接至第n轉接元件的第一橫向段,且第n轉接元件的第一橫向段及第n轉接元件的第一直向段分別屬於不同的第一導電層及第二導電層。第m轉接元件的周邊部跨越第n轉接元件之周邊部的第一橫向段。
在本發明的一實施例中,上述的第n轉接元件之周邊部的第一直向段及第m轉接元件之周邊部的第一直向段在第一方向上依序排列,第n轉接元件的主要部及第m轉接元件的主要部在第三方向上依序排列,且第一方向與第三方向相反。
在本發明的一實施例中,上述的多個閘極元件在第二方向上依序排列,多個閘極元件包括第k個閘極元件,k為正整數,n、m及k互不相同;多個轉接元件更包括電性連接至第k個閘極元件的第k轉接元件;第k轉接元件的周邊部更包括一第一橫向段,第k轉接元件之周邊部的第一橫向段在第一方向延伸,第k轉接元件之周邊部的第一橫向段及第k轉接元件之周邊部的第一直向段分別屬於不同的第一導電層及第二導電層;多個轉接元件的a個轉接元件的周邊部跨越第n轉接元件之周邊部的第一橫向段,多個轉接元件的b個轉接元件的周邊部跨越第k轉接元件之周邊部的第一橫向段,a及b為正整數,且a與b不同。
在本發明的一實施例中,上述的多個閘極元件更包括第p個閘極元件及第q個閘極元件,第n個閘極元件、第m個閘極元件、第p個閘極元件及第q個閘極元件在第二方向上依序排列,p及q為正整數,且n<m<p<q;多個轉接元件更包括分別電性連接至第p個閘極元件及第q個閘極元件的第p轉接元件及第q轉接元件,且第n轉接元件之周邊部的第一直向段、第m轉接元件之周邊部的第一直向段、第p轉接元件之周邊部的第一直向段及第q轉接元件之周邊部的第一直向段在第一方向上依序排列。第q轉接元件的周邊部更包括第一橫向段,第q轉接元件之周邊部的第一橫向段由第q轉接元件的第一直向段沿第三方向延伸,第一方向與第三方向相反,第q轉接元件之周邊部的第一直向段電性連接至第q轉接元件之周邊部的第一橫向段,且第q轉接元件之周邊部的第一直向段及第q轉接元件之周邊部的第一橫向段分別屬於不同的第一導電層及第二導電層。第p轉接元件的周邊部跨越第q轉接元件之周邊部的第一橫向段。
在本發明的一實施例中,上述的第n轉接元件的周邊部更包括第二直向段及第二橫向段,第二直向段在第二方向上延伸,第二橫向段在第一方向上延伸,第n轉接元件的第一橫向段電性連接至第n轉接元件之周邊部的第二直向段,第n轉接元件之周邊部的第二直向段電性連接至第n轉接元件的第二橫向段,第n轉接元件之周邊部的第一橫向段及第二橫向段屬於第一導電層,且第n轉接元件之周邊部的第一直向段及第二直向段屬於第二導電層。
在本發明的一實施例中,上述的多個閘極元件更包括第l個閘極元件,l為正整數,n、m及l互不相同;多個轉接元件更包括電性連接至第l個閘極元件的第l轉接元件;第l轉接元件跨越第n轉接元件之周邊部的第二橫向段。
在本發明的一實施例中,上述的多個閘極元件更包括第r個閘極元件,r為正整數,n、m及r互不相同;多個轉接元件更包括電性連接至第r個閘極元件的一第r轉接元件;第r轉接元件的周邊部更包括第一橫向段及第二直向段,第r轉接元件之周邊部的第一橫向段在第一方向上延伸,第r轉接元件的第一直向段電性連接至第r轉接元件的第一橫向段,第r轉接元件之周邊部的第二直向段在第二方向上延伸,第r轉接元件之周邊部的第二直向段電性連接至第r轉接元件的第一橫向段,第r轉接元件的第一橫向段屬於第一導電層,第r轉接元件的第一直向段及第二直向段屬於第二導電層;第n轉接元件之周邊部的第一直向段與第r轉接元件之周邊部的第二直向段在第二方向上實質上對齊。
本發明一實施例的畫素陣列基板包括基底、多條資料線、多個閘極元件、多個畫素結構、多個轉接元件以及絕緣層。基底具有主動區及主動區外的周邊區。多條資料線設置於基底上,且在第一方向上排列。多個閘極元件設置於基底上,且在第二方向上排列,其中第一方向與第二方向交錯。多個畫素結構設置於基底的主動區上,且電性連接至多條資料線及多個閘極元件。多個轉接元件設置於基底上,其中每一轉接元件包括設置於主動區的主要部,且多個轉接元件的多個主要部在第一方向上排列。絕緣層設置於多個轉接元件的多個主要部及多個閘極元件之間,其中多個轉接元件的多個主要部透過絕緣層的多個接觸窗電性連接至多個閘極元件。多個畫素結構排成多個畫素列及多個畫素行,其中多個畫素行在第一方向上依序排列,多個畫素列在第二方向上依序排列,位於第x個畫素行及第y個畫素列的一畫素結構的座標為(x-1, y-1),且x及y為正整數。多個接觸窗包括第一接觸窗及第二接觸窗。多個畫素結構包括緊鄰第一接觸窗的第一畫素結構。多個畫素結構包括緊鄰第二接觸窗的第二畫素結構。第一畫素結構的座標為(x1 -1, y1 -1),其中x1 、y1 滿足下列一:(x1 -1)=[(a/c)∙ (y1 -1)]+b1 ,其中a為主動區在第一方向上之寬度與主動區在第二方向上之寬度的比例,c為電性連接至一閘極元件的轉接元件的數量,且|b1 |>1。第二畫素結構的座標為(x2 -1, y2 -1),其中x2 、y2 滿足下列二:(x2 -1)=[(a/c)∙ (y2 -1)]+b2 ,其中a為主動區在第一方向上之寬度與主動區在第二方向上之寬度的比例,c為電性連接至一閘極元件的轉接元件的數量,且|b2 |>1。
在本發明的一實施例中,1<|b1 |<20。
在本發明的一實施例中,1<|b2 |<20。
現將詳細地參考本發明的示範性實施例,示範性實施例的實例說明於附圖中。只要有可能,相同元件符號在圖式和描述中用來表示相同或相似部分。
應當理解,當諸如層、膜、區域或基板的元件被稱為在另一元件“上”或“連接到”另一元件時,其可以直接在另一元件上或與另一元件連接,或者中間元件可以也存在。相反,當元件被稱為“直接在另一元件上”或“直接連接到”另一元件時,不存在中間元件。如本文所使用的,“連接”可以指物理及/或電性連接。再者,“電性連接”或“耦合”可以是二元件間存在其它元件。
本文使用的“約”、“近似”、或“實質上”包括所述值和在本領域普通技術人員確定的特定值的可接受的偏差範圍內的平均值,考慮到所討論的測量和與測量相關的誤差的特定數量(即,測量系統的限制)。例如,“約”可以表示在所述值的一個或多個標準偏差內,或±30%、±20%、±10%、±5%內。再者,本文使用的“約”、“近似”或“實質上”可依光學性質、蝕刻性質或其它性質,來選擇較可接受的偏差範圍或標準偏差,而可不用一個標準偏差適用全部性質。
除非另有定義,本文使用的所有術語(包括技術和科學術語)具有與本發明所屬領域的普通技術人員通常理解的相同的含義。將進一步理解的是,諸如在通常使用的字典中定義的那些術語應當被解釋為具有與它們在相關技術和本發明的上下文中的含義一致的含義,並且將不被解釋為理想化的或過度正式的意義,除非本文中明確地這樣定義。
圖1為本發明一實施例之畫素陣列基板10的上視示意圖。
圖2為本發明一實施例之畫素陣列基板10的局部r1的放大示意圖。圖2對應圖1的局部r1。
圖1繪出基底100的主動區100a、基底100的周邊區100b、多個閘極元件GD及多個轉接元件200的多個主要部210,而省略圖2的多條資料線DL、多個畫素結構PX及多個轉接元件200的多個周邊部220。
請參照圖1及圖2,畫素陣列基板10包括基底100。基底100具有主動區100a及主動區100a外的周邊區100b。在本實施例中,周邊區100b可以是位於基底100之單一側的一區域,但本發明不以此為限。
舉例而言,在本實施例中,基底100的材質可以是玻璃。然而,本發明不限於此,根據其它實施例,基底100的材質也可以是石英、有機聚合物、或是不透光/反射材料(例如:晶圓、陶瓷等)、或是其它可適用的材料。
畫素陣列基板10還包括多條資料線DL及多個閘極元件GD,設置於基底100上。每一閘極元件GD包括至少一條閘極線GL。多條資料線DL在第一方向d1上排列。多個閘極元件GD在第二方向d2上排列。第一方向d1與第二方向d2交錯。舉例而言,在本實施例中,第一方向d1與第二方向d2可垂直,但本發明不以此為限。
在本實施例中,閘極元件GD與資料線DL可分別屬於不同的第一導電層及第二導電層。舉例而言,在本實施例中,上述的第一導電層及上述的第二導電層可分別是第一金屬層及第二金屬層,閘極元件GD可選擇性地屬於第一金屬層,資料線DL可選擇性地屬於第二金屬層,但本發明不以此為限。
基於導電性的考量,在本實施例中,閘極元件GD與資料線DL是使用金屬材料。然而,本發明不限於此,根據其他實施例,閘極元件GD與資料線DL也可以使用其他導電材料,例如:合金、金屬材料的氮化物、金屬材料的氧化物、金屬材料的氮氧化物、或是金屬材料與其它導電材料的堆疊層。
畫素陣列基板10還包括多個畫素結構PX,設置於基底100的主動區100a上,且電性連接至多條資料線DL及多個閘極元件GD。舉例而言,在本實施例中,每一畫素結構PX可包括一薄膜電晶體(未繪示)及一畫素電極(未繪示),其中所述薄膜電晶體的源極與閘極可分別電性連接至對應的一條資料線DL及對應的一條閘極線GL,而所述畫素電極電性連接至所述薄膜電晶體的汲極。
多個畫素結構PX排成多個畫素列R及多個畫素行C。多個畫素行C在第一方向d1上依序排列。每一畫素行C的多個畫素結構PX在第二方向d2上依序排列。多個畫素列R在第二方向d2上依序排列。每一畫素列R的多個畫素結構PX在第一方向d1上依序排列。
舉例而言,在本實施例中,同一畫素行C的多個畫素結構PX可選擇性地電性連接至同一條資料線DL,且相鄰之兩畫素列R的多個畫素結構PX可分別電性連接至不同的多個閘極元件GD。簡言之,在本實施例中,畫素陣列基板10可採一條資料線一條閘極線(one data line and one gate line,1D1G)的驅動方式。然而,本發明不以此為限,在其它實施例中,畫素陣列基板也可採二條資料線一條閘極線(two data lines and one gate line,2D1G)、二條資料線半條閘極線(two data lines and half gate line,2DhG)、或其它的驅動方式。
畫素陣列基板10還包括多個轉接元件200,設置於基底100上。每一轉接元件200包括設置於主動區100a的一主要部210及設置於周邊區100b的一周邊部220。多個轉接元件200的多個主要部210在第一方向d1上排列。舉例而言,在本實施例中,多條資料線DL與多個轉接元件200的多個主要部210可屬於同一導電層,例如但不限於:上述的第二金屬層。
圖3為本發明一實施例之畫素陣列基板10的剖面示意圖。圖3對應圖2的一接觸窗310。
請參照圖2及圖3,多個轉接元件200分別電性連接至多個閘極元件GD。具體而言,在本實施例中,畫素陣列基板10還包括一絕緣層300,設置於多個轉接元件200的多個主要部210及多個閘極元件GD之間。多個轉接元件200的多個主要部210透過絕緣層300的多個接觸窗310電性連接至多個閘極元件GD。
在本實施例中,絕緣層300的材料可以是無機材料(例如:氧化矽、氮化矽、氮氧化矽、或上述至少二種材料的堆疊層)、有機材料或上述之組合。
請參照圖1及圖2,舉例而言,在本實施例中,同一閘極元件GD可電性連接至4個轉接元件200。畫素陣列基板10的所有的多個轉接元件200可分為四個轉接元件群。每一轉接元件群之多個轉接元件200的多個主要部210分別電性連接至畫素陣列基板10之所有的多個閘極元件GD。四個轉接元件群可分別設置於基板100之主動區100a的多個子主動區100a-1、100a-2、100a-3、100a-4。然而,本發明不限於此,電性連接至同一閘極元件GD之轉接元件200的數量可視實際需求而定;在其它實施例中,電性連接至同一閘極元件GD之轉接元件200的數量也可以是4以外的其它正整數。
多個畫素結構PX排成多個畫素列R及多個畫素行C。多個畫素行C在第一方向d1上依序排列,多個畫素列R在第二方向d2上依序排列,位於第x個畫素行C及第y個畫素列R的一畫素結構PX的座標為(x-1, y-1),其中x及y為正整數。
舉例而言,在本實施例中,位於子主動區100a-1之最下方的第1個畫素行C及位於子主動區100a-1之最左側之第1個畫素列R的一畫素結構PX(未繪示)的座標為(0, 0)。
請參照圖2及圖3,多個轉接元件200的多個主要部210透過絕緣層300的多個接觸窗310電性連接至多個閘極元件GD。請參照圖2,多個接觸窗310包括一第一接觸窗310-1及一第二接觸窗310-2。多個畫素結構PX包括緊鄰第一接觸窗310-1的一第一畫素結構PX1。多個畫素結構PX包括緊鄰第二接觸窗310-2的一第二畫素結構PX2。
請參照圖1及圖2,第一畫素結構PX1的座標為(x1 -1, y1 -1),其中x1 、y1 滿足下列一:(x1 -1)=[(a/c)∙ (y1 -1)]+b1 ,其中[]為高斯符號,高斯符號代表無條件捨棄小數點,a為畫素陣列基板10之主動區100a在第一方向d1上之寬度W1與畫素陣列基板10之主動區100a在第二方向d2上之寬度W2的比例,c為電性連接至單一個閘極元件GD之轉接元件200的數量,且|b1 |>1。
第二畫素結構PX2的座標為(x2 -1, y2 -1),其中x2 、y2 滿足下列二:(x2 -1)=[(a/c)∙ (y2 -1)]+b2 ,其中[]為高斯符號,高斯符號代表無條件捨棄小數點,a為畫素陣列基板10之主動區100a在第一方向d1上之寬度W1與畫素陣列基板10之主動區100a在第二方向d2上之寬度W2的比例,c為電性連接至單一個閘極元件GD之轉接元件200的數量,且|b2 |>1。
值得注意的是,|b1 |不等於|b2 |。請參照圖1及圖2,簡言之,在本實施例中,主動區100a之一個子主動區100a-1具有一擬對角線L,擬對角線L通過座標為(0, 0)的一畫素結構PX,上式一及上式二的(a/c)即為擬對角線L的斜率的倒數,而|b1 |可反映第一畫素結構PX1在第一方向d1上偏離擬對角線L的距離D1,|b2 |可反映第二畫素結構PX2在第一方向d1上偏離擬對角線L的距離D2。|b1 |不等於|b2 |即意味著第一畫素結構PX1在第一方向d1上偏離擬對角線L的距離D1不等於第二畫素結構PX2在第一方向d1上偏離擬對角線L的距離D2。
換言之,多個接觸窗310(或者說,多個轉接元件200與多個閘極元件GD的多個連接處)是散亂地分佈在擬對角線L上及/或擬對角線L的兩側,而使得因轉接元件200與資料線DL之耦合效應而產生亮度異常(例如:偏亮)的多個畫素結構PX也會散亂地分佈在擬對角線L上及/或擬對角線L的兩側。由於亮度異常(例如:偏亮)的多個畫素結構PX是散亂地分佈在擬對角線L上及/或擬對角線L的兩側,因此人眼不易察覺到因轉接元件200與資料線DL之耦合效應而產生的顯示畫面異常(例如:與擬對角線L對應的亮線)。
舉例而言,在本實施例中,1<|b1 |<20。也就是說,多個畫素結構PX在第一方向d1上以間距p1排列,第一畫素結構PX1在第一方向d1上偏離擬對角線L的距離D1以大於一個間距p1且小於20個間距p1為佳,但本發明不以此為限。
舉例而言,在本實施例中,1<|b2 |<20。也就是說,多個畫素結構PX在第一方向d1上以間距p1排列,第二畫素結構PX2在第一方向d1上偏離擬對角線L的距離D2以大於一個間距p1且小於20個間距p1為佳,但本發明不以此為限。
圖4為本發明一實施例之多個轉接元件200之多個周邊部220的放大示意圖。圖4對應圖3之周邊區100b上的多個轉接元件200的多個周邊部220。
請參照圖2及圖4,每一轉接元件200的周邊部220與轉接元件200的主要部210彼此電性連接。每一轉接元件200的周邊部220包括在第二方向d2上延伸的至少一直向段221。每一轉接元件200之周邊部220的至少一直向段221包括一第一直向段221-1,其中第一直向段221-1具有一訊號輸入端,且訊號輸入端為轉接元件200之周邊部220最靠近驅動元件(例如:未繪示的一晶片)的一處。
請參照圖2,在本實施例中,多個轉接元件200的多個主要部210是散亂地穿插在主動區100a中,而多個轉接元件200的多個主要部210並未依照與其電性連接之多個閘極元件GD的排列順序來排列。舉例而言,多個閘極元件GD包括在第一方向d1上依序排列的一閘極元件GD1、一閘極元件GD2、一閘極元件GD3、一閘極元件GD4、一閘極元件GD5、一閘極元件GD6、一閘極元件GD7、一閘極元件GD8及一閘極元件GD9,閘極元件GD1、閘極元件GD2、閘極元件GD3、閘極元件GD4、閘極元件GD5、閘極元件GD6、閘極元件GD7、閘極元件GD8及一閘極元件GD9分別電性連接至一轉接元件200-1、一轉接元件200-2、一轉接元件200-3、一轉接元件200-4、一轉接元件200-5、一轉接元件200-6、一轉接元件200-7、一轉接元件200-8及一轉接元件200-9,而轉接元件200-1的主要部210、轉接元件200-2的主要部210、轉接元件200-3的主要部210、轉接元件200-4的主要部210、轉接元件200-5的主要部210、轉接元件200-6的主要部210、轉接元件200-7的主要部210、轉接元件200-8的主要部210及轉接元件200-9的主要部210在第二方向d2上並未依序排列。
請參照圖2及圖4,然而,為了配合驅動元件(例如:未繪示的一晶片)的多個輸出接腳的排列,具有多個訊號輸入端之多個轉接元件200之多個周邊部220的多個第一直向段221-1仍需在第一方向d1上依序排列。因此,多個轉接元件200之多個周邊部220的至少一部分還需包括與其直向段221屬於不同膜層且在第一方向d1上延伸的至少一橫向段222,以透過至少一橫向段222將其主要部210電性連接至未與其主要部210對齊的第一直向段221-1,其中至少一橫向段222會跨越其它的轉接元件200的周邊部220。
舉例而言,在本實施例中,轉接元件200-2的周邊部220還包括與其至少一直向段221屬於不同膜層的至少一橫向段222,以透過至少一橫向段222將其主要部210電性連接至未與其主要部210對齊的第一直向段221-1,其中至少一橫向段222會跨越其它的轉接元件200-3的周邊部220。
圖5為本發明一實施例之畫素陣列基板10的剖面示意圖。圖5對應圖4的一接觸窗320。
請參照圖4及圖5,在本實施例中,某些轉接元件200的多個周邊部220是由至少一直向段221及至少一橫向段222連接而成,其中至少一直向段221在第二方向d2上延伸,至少一橫向段222在第一方向d1上延伸,至少一橫向段222及至少一直向段221分別屬於不同的第一導電層及第二導電層,且至少一直向段221是透過絕緣層300的接觸窗320電性連接到至少一橫向段222。
在圖2及圖4中,是以細線代表屬於第一導電層的橫向段222,以粗線代表屬於第二導電層的直向段221。
請參照圖2及圖4,多個閘極元件GD在第二方向d2上依序排列,多個閘極元件GD包括第n個閘極元件GD及第m個閘極元件GD,n及m為正整數,且n與m不同。多個轉接元件200包括分別電性連接至第n個閘極元件GD及第m個閘極元件GD的第n轉接元件200及第m轉接元件200。每一轉接元件200之周邊部220的至少一直向段221包括在第二方向d2上延伸的一第一直向段221-1,且第一直向段221-1具有一訊號輸入端。第n轉接元件200之周邊部220可包括至少一橫向段222。第n轉接元件200之周邊部220的至少一橫向段222可包括第一橫向段222-1,第n轉接元件200之周邊部220的第一直向段221-1電性連接至第n轉接元件200之周邊部220的第一橫向段222-1,且第n轉接元件200的第一橫向段222-1及第n轉接元件200的第一直向段221-1分別屬於不同的第一導電層及第二導電層。特別是,第m轉接元件200的周邊部220會跨越第n轉接元件200之周邊部220的第一橫向段222-1。
舉例而言,在本實施例中,n及m可分別為2及3,多個轉接元件200可包括分別電性連接至第2個閘極元件GD2及第3個閘極元件GD3的第2轉接元件200-2及第3轉接元件200-3。第2轉接元件200-2的周邊部220包括第一橫向段222-1,第一橫向段222-1在第一方向d1上延伸,第2轉接元件200的第一直向段221-1電性連接至第2轉接元件200的第一橫向段222-1,且第2轉接元件200的第一橫向段222-1及第2轉接元件200的第一直向段221-1分別屬於不同的第一導電層及第二導電層。特別是,第3轉接元件200-3的周邊部220會跨越第2轉接元件200之周邊部220的第一橫向段222-1。
請參照圖2及圖4,在本實施例中,每一轉接元件200的周邊部220包括具有訊號輸入端的第一直向段221-1,第n轉接元件200之周邊部220的第一直向段221-1及第m轉接元件200之周邊部220的第一直向段221-1在第一方向d1上依序排列,但第n轉接元件200的主要部210及第m轉接元件200的主要部210會在與第一方向d1相反的第三方向d3上依序排列。
舉例而言,在本實施例中,n及m可分別為2及3,第2轉接元件200-2之周邊部220的第一直向段221-1及第3轉接元件200-3之周邊部220的第一直向段221-1在第一方向d1上依序排列,但第2轉接元件200-2的主要部210-2及第3轉接元件200-3的主要部210-3會在與第一方向d1相反的第三方向d3上依序排列。
請參照圖2及圖4,在本實施例中,多個閘極元件GD在第二方向d2上依序排列,多個閘極元件GD包括第n個閘極元件GD、第m個閘極元件GD及第k個閘極元件GD,n、m及k為正整數,且n、m及k互不相同。多個轉接元件200包括分別電性連接至第n個閘極元件GD、第m個閘極元件GD及第k個閘極元件GD的第n轉接元件200、第m轉接元件200及第k轉接元件200。第k轉接元件200的周邊部220可包括至少一橫向段222。第k轉接元件200之周邊部220的至少一橫向段222包括第一橫向段222-1。第k轉接元件200之周邊部220的第一橫向段222-1在第一方向d1上延伸。第k轉接元件200之周邊部220的第一橫向段222-1及第k轉接元件200之周邊部220的第一直向段221-1分別屬於不同的第一導電層及第二導電層。多個轉接元件200的a個轉接元件200的周邊部220跨越第n轉接元件200之周邊部220的第一橫向段222-1,多個轉接元件200的b個轉接元件200的周邊部220跨越第k轉接元件200之周邊部220的第一橫向段222-1,a及b為正整數,且a與b不同。
舉例而言,在本實施例中,n、m及k可分別為2、3及9,多個閘極元件GD在第二方向d2上依序排列,多個閘極元件GD包括第2個閘極元件GD2、第3個閘極元件GD3及第9個閘極元件GD9。多個轉接元件200包括分別電性連接至第2個閘極元件GD2、第3個閘極元件GD3及第9個閘極元件GD9的第2轉接元件200-2、第3轉接元件200-3及第9轉接元件200-9。第9轉接元件200-9的周邊部220更包括第一橫向段222-1,第9轉接元件200之周邊部220的第一橫向段222-1在第一方向d1上延伸,第9轉接元件200-9之周邊部220的第一橫向段222-1及第9轉接元件200-9之周邊部220的第一直向段221-1分別屬於不同的第一導電層及第二導電層。4個轉接元件200的周邊部220(例如:第3轉接元件200-3的周邊部220、第9轉接元件200-3的周邊部220、第4轉接元件200-4的周邊部220及第5轉接元件200-5的周邊部220)跨越第2轉接元件200之周邊部220的第一橫向段222-1。5個轉接元件200的周邊部220(例如:第4轉接元件200-4的周邊部220、第5轉接元件200-5的周邊部220、第6轉接元件200-6的周邊部220、第7轉接元件200-6的周邊部220及第8轉接元件200-8的周邊部220)跨越第9轉接元件200-9之周邊部220的第一橫向段222-1。
簡言之,在本實施例中,一個轉接元件200之第一橫向段222-1被其它轉接元件200之周邊部220跨越的數量與另一個轉接元件200之第一橫向段222-1被其它轉接元件200之周邊部220跨越的數量不同。
請參照圖2及圖4,在本實施例中,多個閘極元件GD包括第二方向d2上依序排列的第n個閘極元件GD、第m個閘極元件GD、第p個閘極元件GD及第q個閘極元件GD,n、m、p及q為正整數,且n<m<p<q;多個轉接元件200包括分別電性連接至第n個閘極元件GD、第m個閘極元件GD、第p個閘極元件GD及第q個閘極元件GD的第n轉接元件200、第m轉接元件200、第p轉接元件200及第q轉接元件200;第n轉接元件200之周邊部220的第一直向段221-1、第m轉接元件200之周邊部220的第一直向段221-1、第p轉接元件200之周邊部220的第一直向段221-1及第q轉接元件200之周邊部220的第一直向段221-1在第一方向d1上依序排列;第n轉接元件200的周邊部220包括至少一橫向段222,第n轉接元件200的至少一橫向段222包括第一橫向段222-1,第n轉接元件200的第一直向段221-1電性連接至第n轉接元件200的第一橫向段222-1,第n轉接元件200的第一橫向段222-1由第n轉接元件200的第一直向段221-1沿著第一方向d1延伸,且第m轉接元件200的周邊部220跨越第n轉接元件200之周邊部220的第一橫向段222-1;第q轉接元件200的周邊部220包括至少一橫向段222,第q轉接元件200的至少一橫向段222包括第一橫向段222-1,第q轉接元件200之周邊部220的第一直向段221-1電性連接至第q轉接元件200之周邊部220的第一橫向段222-1,第q轉接元件200之周邊部220的第一直向段221-1及第q轉接元件200之周邊部220的第一橫向段222-1分別屬於不同的第一導電層及第二導電層;第p轉接元件200的周邊部220跨越第q轉接元件200之周邊部220的第一橫向段222-1,第q轉接元件200之周邊部220的第一橫向段222-1由第q轉接元件200的第一直向段221-1沿一第三方向d3延伸,且第一方向d1與第三方向d3相反。
舉例而言,在本實施例中,n、m、p及q可分別為2、3、8及9,多個閘極元件GD包括第二方向d2上依序排列的第2個閘極元件GD2、第3個閘極元件GD3、第8個閘極元件GD8及第9個閘極元件GD9;多個轉接元件200包括分別電性連接至第2個閘極元件GD2、第3個閘極元件GD3、第8個閘極元件GD8及第9個閘極元件GD9的第2轉接元件200-2、第3轉接元件200-3、第8轉接元件200-8及第9轉接元件200-9;第2轉接元件200-2之周邊部220的第一直向段221-1、第3轉接元件200-3之周邊部220的第一直向段221-1、第8轉接元件200-8之周邊部220的第一直向段221-1及第9轉接元件200-9之周邊部220的第一直向段221-1在第一方向d1上依序排列;第2轉接元件200-2的周邊部220包括第一橫向段222-1,第2轉接元件200-2的第一直向段221-1電性連接至第2轉接元件200-2的第一橫向段222-1,第2轉接元件200-2之周邊部220的第一直向段221-1及第2轉接元件200-2之周邊部220的第一橫向段222-1分別屬於不同的第一導電層及第二導電層;第2轉接元件200-2的第一橫向段222-1由第2轉接元件200-2的第一直向段221-1沿著第一方向d1延伸,且第3轉接元件200-3的周邊部220跨越第2轉接元件200-2之周邊部220的第一橫向段222-1;第9轉接元件200-9的周邊部220更包括第一橫向段222-1,第9轉接元件200-9之周邊部220的第一直向段221-1電性連接至第9轉接元件200-9之周邊部220的第一橫向段222-1,第9轉接元件200-9之周邊部220的第一直向段221-1及第9轉接元件200-9之周邊部220的第一橫向段222-1分別屬於不同的第一導電層及第二導電層;第8轉接元件200-8的周邊部220跨越第9轉接元件200-9之周邊部220的第一橫向段222-1,第9轉接元件200之周邊部220的第一橫向段222-1由第9轉接元件200的第一直向段221-1沿第三方向d3延伸,且第一方向d1與第三方向d3相反。
簡言之,在本實施例中,多個轉接元件200的多個周邊部220的多個第一橫向段222-1被其它轉接元件200的周邊部220跨越;特別是,其中一個轉接元件200的第一橫向段222-1是被位於其第一直向段221-1之右側的至少一轉接元件200的至少一周邊部220所跨越,而另一個轉接元件200的第一橫向段222-1是被位於其第一直向段221-1之左側的至少一轉接元件200的至少一周邊部220所跨越。
請參照圖2及圖4,在本實施例中,第n轉接元件200之周邊部220的至少一直向段221除了包括第一直向段221-1外還可選擇性地包括第二直向段221-2;第n轉接元件200之周邊部220的至少一橫向段222除了包括第一橫向段222-1外還可選擇性地包括第二橫向段222-2;第二直向段221-2在第二方向d2上延伸上,第二橫向段222-2在第一方向d1上延伸,第n轉接元件200的第一橫向段222-1電性連接至第n轉接元件200之周邊部220的第二直向段221-2,第n轉接元件200之周邊部220的第二直向段221-2電性連接至第n轉接元件200的第二橫向段222-2,第n轉接元件200之周邊部220的第一橫向段222-1及第二橫向段222-2屬於第一導電層,且第n轉接元件200之周邊部220的第一直向段221-1及第二直向段221-2屬於第二導電層。
舉例而言,在本實施例中,n可以是2;第2轉接元件200-2的周邊部220除了第一直向段221-1及第一橫向段222-1外還包括第二直向段221-2及第二橫向段222-2,第二直向段221-2在第二方向d2上延伸上,第二橫向段222-2在第一方向d1上延伸,第2轉接元件200-2的第一橫向段222-1電性連接至第2轉接元件200-2之周邊部220的第二直向段221-2,第2轉接元件200-2之周邊部220的第二直向段221-2電性連接至第2轉接元件200-2的第二橫向段222-2,第2轉接元件200之周邊部220的第一橫向段222-1及第二橫向段222-2屬於第一導電層,且第2轉接元件200之周邊部220的第一直向段221-1及第二直向段221-2屬於第二導電層。簡言之,在本實施例中,至少有一個轉接元件200的周邊部220可選擇性地具有超過2個的轉折處。
請參照圖2及圖4,在本實施例中,多個閘極元件GD在第二方向d2上依序排列,多個閘極元件GD包括第n個閘極元件GD、第m個閘極元件GD及第l個閘極元件GD,n、m及l為正整數,且n、m及l互不相同;多個轉接元件200包括分別電性連接至第n個閘極元件GD、第m個閘極元件GD及第l個閘極元件GD的第n轉接元件200、第m轉接元件200及第l轉接元件200;第m轉接元件200的周邊部220跨越第n轉接元件200之周邊部220的第一橫向段222-1,且第l轉接元件200的周邊部220跨越第n轉接元件200之周邊部220的第二橫向段222-2。
舉例而言,在本實施例中,n、m及l分別為2、3及7,第3轉接元件200-2的周邊部220跨越第2轉接元件200-2之周邊部220的第一橫向段222-1,且第7轉接元件200-7的周邊部220跨越第2轉接元件200之周邊部220的第二橫向段222-2。簡言之,在本實施例中,至少有一個轉接元件200的周邊部220可選擇性地包括多個橫向段222,且多個橫向段222可分別被不同之多個轉接元件200的多個周邊部220所跨越,但本發明不以此為限。
請參照圖2及圖4,在本實施例中,多個閘極元件GD在第二方向d2上依序排列,多個閘極元件GD包括第n個閘極元件GD、第m個閘極元件GD及第r個閘極元件GD,n、m及r為正整數,且n、m及r互不相同;多個轉接元件200包括分別電性連接至第n個閘極元件GD、第m個閘極元件GD及第r個閘極元件GD的第n轉接元件200、第m轉接元件200及第r轉接元件200;第r轉接元件200的周邊部220更包括一第一橫向段222-1及一第二直向段221-2,第r轉接元件200之周邊部220的第一橫向段222-1在第一方向d1上延伸,第r轉接元件200的第一直向段221-1電性連接至第r轉接元件200的第一橫向段222-1,第r轉接元件200之周邊部220的第二直向段221-2在第二方向d2上延伸,第r轉接元件200之周邊部220的第二直向段221-2電性連接至第r轉接元件200的第一橫向段222-1,第r轉接元件200的第一橫向段222-1屬於第一導電層,第r轉接元件200的第一直向段221-1及第二直向段221-2屬於第二導電層;第n轉接元件200之周邊部220的第一直向段221-1與第r轉接元件200之周邊部220的第二直向段221-2在第二方向d2上實質上對齊。
舉例而言,n、m及r分別為2、3及9,第3轉接元件200-3的周邊部220跨越第2轉接元件200-2之周邊部220的第一橫向段222-1;第9轉接元件200-9的周邊部220還包括一第一橫向段222-1及一第二直向段221-2,第9轉接元件200之周邊部220的第一橫向段222-1在第一方向d1上延伸,第9轉接元件200的第一直向段221-1電性連接至第9轉接元件200的第一橫向段222-1,第9轉接元件200-9之周邊部220的第二直向段221-2在第二方向d2上延伸,第9轉接元件200-9之周邊部220的第二直向段221-2電性連接至第9轉接元件200的第一橫向段222-1;特別是,第2轉接元件200之周邊部220的第一直向段221-1與第9轉接元件200之周邊部220的第二直向段221-2在第二方向d2上實質上對齊。
簡言之,在本實施例中,一個轉接元件200的第一直向段221-1與另一轉接元件200的第二直向段221-2可在第二方向d2上實質上對齊,但本發明不以此為限。
在此必須說明的是,下述實施例沿用前述實施例的元件標號與部分內容,其中採用相同的標號來表示相同或近似的元件,並且省略了相同技術內容的說明。關於省略部分的說明可參考前述實施例,下述實施例不再重述。
圖6為本發明一實施例之畫素陣列基板10A的上視示意圖。
圖7為本發明一實施例之畫素陣列基板10A的局部r1的放大示意圖。圖7對應圖6的局部r1。
圖8為本發明一實施例之多個轉接元件200之多個周邊部220的放大示意圖。圖8對應圖7之周邊區100b上的多個轉接元件200的多個周邊部220。
在圖7及圖8中,是以細線代表屬於第一導電層的橫向段222,以粗線代表屬於第二導電層的直向段221。
請參照圖6、圖7及圖8,本實施例的畫素陣列基板10A與上述的畫素陣列基板10類似,兩者的主要差異在於:在本實施例中,同一畫素行C的多個畫素結構PX可選擇性地電性連接至不同的多條資料線DL,每一個閘極元件GD可包括相鄰的兩條閘極線GL,且相鄰之兩畫素列R的多個畫素結構PX可分別電性連接至同一個閘極元件GD的兩條閘極線GL。簡言之,在本實施例中,畫素陣列基板10可採二條資料線半條閘極線(two data lines and half gate line,2DhG)的驅動方式。
請參照圖6、圖7及圖8,此外,本實施例之畫素陣列基板10A之多個周邊部220的彼此跨越關係與前述畫素陣列基板10之多個周邊部220的彼此跨越關係也略有差異,本領域具有通常知識者,對照圖2及圖7(及/或對照圖4及圖8)即可知曉,於此便不再逐一詳述。
圖9為本發明一實施例之畫素陣列基板10B的上視示意圖。
圖10為本發明一實施例之畫素陣列基板10B的局部r1的放大示意圖。圖10對應圖9的局部r1。
圖11為本發明一實施例之多個轉接元件200之多個周邊部220的放大示意圖。圖11對應圖10之周邊區100b上的多個轉接元件200的多個周邊部220。
在圖10及圖11中,是以細線代表屬於第一導電層的橫向段222,以粗線代表屬於第二導電層的直向段221。
請參照圖9、圖10及圖11,本實施例的畫素陣列基板10B與上述的畫素陣列基板10A類似,兩者的主要差異在於:在圖6、圖7及圖8的實施例中,電性連接至同一閘極元件GD之轉接元件200的數量為4個;但圖9、圖10及圖11的實施例中,電性連接至同一閘極元件GD之轉接元件200的數量為3個。
請參照圖9、圖10及圖11,此外,本實施例之畫素陣列基板10B之多個周邊部220的彼此跨越關係與前述畫素陣列基板10A之多個周邊部220的彼此跨越的關係也略有差異,本領域具有通常知識者,對照圖7及圖10(及/或對照8及圖11)即可知曉,於此便不再逐一詳述。
10、10A、10B:畫素陣列基板 100:基底 100a:主動區 100a-1、100a-2、100a-3、100a-4:子主動區 100b:周邊區 200、200-1、200-2、200-3、200-4、200-5、200-6、200-7、200-8、200-9:轉接元件 210:主要部 220:周邊部 221:直向段 221-1:第一直向段 221-2:第二直向段 222:橫向段 222-1:第一橫向段 222-2:第二橫向段 300:絕緣層 310、320:接觸窗 310-1:第一接觸窗 310-2:第二接觸窗 C:畫素行 DL:資料線 D1、D2:距離 d1:第一方向 d2:第二方向 d3:第三方向 GD、GD1、GD2、GD3、GD4、GD5、GD6、GD7、GD8、GD9:閘極元件 GL:閘極線 L:擬對角線 PX:畫素結構 PX1:第一畫素結構 PX2:第二畫素結構 p1:間距 R:畫素列 r1:局部 W1、W2:寬度
圖1為本發明一實施例之畫素陣列基板10的上視示意圖。 圖2為本發明一實施例之畫素陣列基板10的局部r1的放大示意圖。 圖3為本發明一實施例之畫素陣列基板10的剖面示意圖。 圖4為本發明一實施例之多個轉接元件200之多個周邊部220的放大示意圖。 圖5為本發明一實施例之畫素陣列基板10的剖面示意圖。 圖6為本發明一實施例之畫素陣列基板10A的上視示意圖。 圖7為本發明一實施例之畫素陣列基板10A的局部r1的放大示意圖。 圖8為本發明一實施例之多個轉接元件200之多個周邊部220的放大示意圖。 圖9為本發明一實施例之畫素陣列基板10B的上視示意圖。 圖10為本發明一實施例之畫素陣列基板10B的局部r1的放大示意圖。 圖11為本發明一實施例之多個轉接元件200之多個周邊部220的放大示意圖。
100a:主動區
100b:周邊區
200、200-1、200-2、200-3、200-4、200-5、200-6、200-7、200-8、200-9:轉接元件
210、210-2、210-3:主要部
220:周邊部
310:接觸窗
310-1:第一接觸窗
310-2:第二接觸窗
C:畫素行
DL:資料線
D1、D2:距離
d1:第一方向
d2:第二方向
d3:第三方向
GD、GD1、GD2、GD3、GD4、GD5、GD6、GD7、GD8、GD9:閘極元件
GL:閘極線
L:擬對角線
PX:畫素結構
PX1:第一畫素結構
PX2:第二畫素結構
p1:間距
R:畫素列
r1:局部

Claims (10)

  1. 一種畫素陣列基板,包括:一基底,具有一主動區及該主動區外的一周邊區;多條資料線,設置於該基底上,且在一第一方向上排列;多個閘極元件,設置於該基底上,且在一第二方向上排列,其中該第一方向與該第二方向交錯;多個畫素結構,設置於該基底的主動區上,且電性連接至該些資料線及該些閘極元件;以及多個轉接元件,設置於該基底上,且分別電性連接至該些閘極元件,其中每一該轉接元件包括設置於該主動區的一主要部及設置於該周邊區的一周邊部,且該些轉接元件的多個主要部在該第一方向上排列;該些閘極元件包括第n個閘極元件及第m個閘極元件,n及m為正整數,且n與m不同;該些轉接元件包括分別電性連接至該第n個閘極元件及該第m個閘極元件的一第n轉接元件及一第m轉接元件;每一該轉接元件的該周邊部包括在該第二方向延伸的一第一直向段,且該第一直向段具有一訊號輸入端;該第n轉接元件的該周邊部更包括一第一橫向段,該第一橫向段在該第一方向上延伸,該第n轉接元件的該第一直向段電性連接至該第n轉接元件的該第一橫向段,且該第n轉接元件的該第一橫向段及該第n轉接元件的該第一直向段分別屬於不同的一 第一導電層及一第二導電層;該第m轉接元件的該周邊部跨越該第n轉接元件之該周邊部的該第一橫向段。
  2. 如請求項1所述的畫素陣列基板,其中該第n轉接元件之該周邊部的該第一直向段及該第m轉接元件之該周邊部的該第一直向段在該第一方向上依序排列,該第n轉接元件的該主要部及該第m轉接元件的該主要部在一第三方向上依序排列,且該第一方向與該第三方向相反。
  3. 如請求項1所述的畫素陣列基板,其中該些閘極元件在該第二方向上依序排列,該些閘極元件包括第k個閘極元件,k為正整數,n、m及k互不相同;該些轉接元件更包括電性連接至該第k個閘極元件的一第k轉接元件;該第k轉接元件的該周邊部更包括一第一橫向段,該第k轉接元件之該周邊部的該第一橫向段在該第一方向延伸,該第k轉接元件之該周邊部的該第一橫向段及該第k轉接元件之該周邊部的該第一直向段分別屬於不同的該第一導電層及該第二導電層;該些轉接元件的a個轉接元件的該周邊部跨越該第n轉接元件之該周邊部的該第一橫向段,該些轉接元件的b個轉接元件的該周邊部跨越該第k轉接元件之該周邊部的該第一橫向段,a及b為正整數,且a與b不同。
  4. 如請求項1所述的畫素陣列基板,其中該些閘極元件更包括一第p個閘極元件及一第q個閘極元件,該第n個閘極元 件、該第m個閘極元件、該第p個閘極元件及該第q個閘極元件在該第二方向上依序排列,p及q為正整數,且n<m<p<q;該些轉接元件更包括分別電性連接至該第p個閘極元件及該第q個閘極元件的一第p轉接元件及一第q轉接元件,且該第n轉接元件之該周邊部的該第一直向段、該第m轉接元件之該周邊部的該第一直向段、該第p轉接元件之該周邊部的該第一直向段及該第q轉接元件之該周邊部的該第一直向段在該第一方向上依序排列;該第q轉接元件的該周邊部更包括一第一橫向段,該第q轉接元件之該周邊部的該第一橫向段由該第q轉接元件的該第一直向段沿一第三方向延伸,該第一方向與該第三方向相反,該第q轉接元件之該周邊部的該第一直向段電性連接至該第q轉接元件之該周邊部的該第一橫向段,且該第q轉接元件之該周邊部的該第一直向段及該第q轉接元件之該周邊部的該第一橫向段分別屬於不同的該第一導電層及該第二導電層;該第p轉接元件的該周邊部跨越該第q轉接元件之該周邊部的該第一橫向段。
  5. 如請求項1所述的畫素陣列基板,其中該第n轉接元件的該周邊部更包括一第二直向段及一第二橫向段,該第二直向段在該第二方向上延伸,該第二橫向段在該第一方向上延伸,該第n轉接元件的該第一橫向段電性連接至該第n轉接元件之該周邊部的該第二直向段,該第n轉接元件之該周邊部的該第二直向段 電性連接至該第n轉接元件的該第二橫向段,該第n轉接元件之該周邊部的該第一橫向段及該第二橫向段屬於該第一導電層,且該第n轉接元件之該周邊部的該第一直向段及該第二直向段屬於該第二導電層。
  6. 如請求項5所述的畫素陣列基板,其中該些閘極元件更包括一第l個閘極元件,l為正整數,n、m及l互不相同;該些轉接元件更包括電性連接至該第l個閘極元件的一第l轉接元件;該第l轉接元件跨越該第n轉接元件之該周邊部的該第二橫向段。
  7. 如請求項1所述的畫素陣列基板,其中該些閘極元件更包括一第r個閘極元件,r為正整數,n、m及r互不相同;該些轉接元件更包括電性連接至該第r個閘極元件的一第r轉接元件;該第r轉接元件的該周邊部更包括一第一橫向段及一第二直向段,該第r轉接元件之該周邊部該第一橫向段在該第一方向上延伸,該第r轉接元件的該第一直向段電性連接至該第r轉接元件的該第一橫向段,該第r轉接元件之該周邊部的該第二直向段在該第二方向上延伸,該第r轉接元件之該周邊部的該第二直向段電性連接至該第r轉接元件的該第一橫向段,該第r轉接元件的該第一橫向段屬於該第一導電層,該第r轉接元件的該第一直向段及該第二直向段屬於該第二導電層;該第n轉接元件之該周邊部的該第一直向段與該第r轉接元件之該周邊部的該第二直向段在該第二方向上實質上對齊。
  8. 一種畫素陣列基板,包括: 一基底,具有一主動區及該主動區外的一周邊區;多條資料線,設置於該基底上,且在一第一方向上排列;多個閘極元件,設置於該基底上,且在一第二方向上排列,其中該第一方向與該第二方向交錯;多個畫素結構,設置於該基底的主動區上,且電性連接至該些資料線及該些閘極元件;多個轉接元件,設置於該基底上,其中每一該轉接元件包括設置於該主動區的一主要部,且該些轉接元件的多個主要部在該第一方向上排列;以及一絕緣層,設置於該些轉接元件的多個主要部及該些閘極元件之間,其中該些轉接元件的該些主要部透過該絕緣層的多個接觸窗電性連接至該些閘極元件;該些畫素結構排成多個畫素列及多個畫素行,其中該些畫素行在該第一方向上依序排列,該些畫素列在該第二方向上依序排列,位於第x個畫素行及第y個畫素列的一該畫素結構的一座標為(x-1,y-1),且x及y為正整數;該些接觸窗包括一第一接觸窗及一第二接觸窗;該些畫素結構包括緊鄰該第一接觸窗的一第一畫素結構;該些畫素結構包括緊鄰該第二接觸窗的一第二畫素結構;該第一畫素結構的一座標為(x1-1,y1-1),其中x1、y1滿足下列一:(x1-1)=(a/c).(y1-1)+b1,其中a為該主動區在該第一方向 上之一寬度與該主動區在該第二方向上之一寬度的一比例,c為電性連接至一該閘極元件的轉接元件的一數量,且|b1|>1;該第二畫素結構的一座標為(x2-1,y2-1),其中x2、y2滿足下列二:(x2-1)=(a/c).(y2-1)+b2,其中a為該主動區在該第一方向上之該寬度與該主動區在該第二方向上之該寬度的該比例,c為電性連接至一該閘極元件的轉接元件的該數量,且|b2|>1;|b1|不等於|b2|。
  9. 如請求項8所述的畫素陣列基板,其中1<|b1|<20。
  10. 如請求項9所述的畫素陣列基板,其中1<|b2|<20。
TW109126801A 2019-08-20 2020-08-07 畫素陣列基板 TWI738454B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202010821393.8A CN112420737A (zh) 2019-08-20 2020-08-14 像素阵列基板
CN202021698994.6U CN212783448U (zh) 2019-08-20 2020-08-14 像素阵列基板
US16/997,919 US11574935B2 (en) 2019-08-20 2020-08-19 Pixel array substrate

Applications Claiming Priority (6)

Application Number Priority Date Filing Date Title
US201962889181P 2019-08-20 2019-08-20
US62/889,181 2019-08-20
US201962901837P 2019-09-18 2019-09-18
US62/901,837 2019-09-18
US201962943450P 2019-12-04 2019-12-04
US62/943,450 2019-12-04

Publications (2)

Publication Number Publication Date
TW202109500A TW202109500A (zh) 2021-03-01
TWI738454B true TWI738454B (zh) 2021-09-01

Family

ID=76035595

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109126801A TWI738454B (zh) 2019-08-20 2020-08-07 畫素陣列基板

Country Status (1)

Country Link
TW (1) TWI738454B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI814263B (zh) * 2022-03-01 2023-09-01 友達光電股份有限公司 用於驅動顯示器像素之驅動電路

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120249615A1 (en) * 2011-03-29 2012-10-04 Lee Baek-Woon Display device and driving method thereof
US20160260370A1 (en) * 2015-03-06 2016-09-08 Boe Technology Group Co., Ltd. Display panel and flat panel display apparatus
US20160365066A1 (en) * 2015-06-12 2016-12-15 Samsung Display Co., Ltd. Display device and driving method thereof
US20190237037A1 (en) * 2018-01-31 2019-08-01 Chongqing Boe Optoelectronics Technology Co., Ltd. Display substrate, driving method thereof, display panel

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120249615A1 (en) * 2011-03-29 2012-10-04 Lee Baek-Woon Display device and driving method thereof
US20160260370A1 (en) * 2015-03-06 2016-09-08 Boe Technology Group Co., Ltd. Display panel and flat panel display apparatus
US20160365066A1 (en) * 2015-06-12 2016-12-15 Samsung Display Co., Ltd. Display device and driving method thereof
US20190237037A1 (en) * 2018-01-31 2019-08-01 Chongqing Boe Optoelectronics Technology Co., Ltd. Display substrate, driving method thereof, display panel

Also Published As

Publication number Publication date
TW202109500A (zh) 2021-03-01

Similar Documents

Publication Publication Date Title
US20200381455A1 (en) Device having pixel island, preparation method thereof, and display device
CN104919514A (zh) 有源矩阵基板和显示装置
CN109307961B (zh) 显示面板电路结构
US10991726B2 (en) Pixel array substrate
US11282863B2 (en) Demultiplexer and array substrate including the same, display device
CN105589273A (zh) 阵列基板及其制作方法、显示装置
TWI738454B (zh) 畫素陣列基板
US20230197736A1 (en) Pixel array substrate
CN212783448U (zh) 像素阵列基板
KR102524242B1 (ko) 디스플레이 장치
KR20050064356A (ko) 액정표시장치 및 그 제조방법
US11586085B2 (en) Display apparatus
US11901369B2 (en) Pixel array substrate
TWI764516B (zh) 畫素陣列基板
WO2020258583A1 (zh) 显示面板以及显示装置
TWI733462B (zh) 畫素陣列基板
US11462148B2 (en) Pixel array substrate
TW202109495A (zh) 畫素陣列基板
TWI722890B (zh) 畫素陣列基板
TWI786924B (zh) 畫素陣列基板
US11947229B2 (en) Display panel and display device
US11049891B2 (en) Pixel array substrate
TW202209289A (zh) 畫素陣列基板
TWI295504B (en) A application circuit of a quick switch lock
CN113471222A (zh) 像素阵列基板