JP2015512230A5 - - Google Patents
Download PDFInfo
- Publication number
- JP2015512230A5 JP2015512230A5 JP2015500588A JP2015500588A JP2015512230A5 JP 2015512230 A5 JP2015512230 A5 JP 2015512230A5 JP 2015500588 A JP2015500588 A JP 2015500588A JP 2015500588 A JP2015500588 A JP 2015500588A JP 2015512230 A5 JP2015512230 A5 JP 2015512230A5
- Authority
- JP
- Japan
- Prior art keywords
- switch
- coupled
- voltage
- control circuit
- amplifier
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000003990 capacitor Substances 0.000 claims 23
- 239000000969 carrier Substances 0.000 claims 6
Claims (17)
- 反転入力と非反転入力とを有する増幅器と、
前記増幅器の前記反転入力に結合されるキャパシタと、
第1のスイッチと第2のスイッチとを有する入力電圧搬送制御回路であって、前記第1のスイッチが前記キャパシタに結合され、前記第2のスイッチが前記増幅器の前記非反転入力に結合される、前記入力電圧搬送制御回路と、
第3のスイッチと第4のスイッチとを有する基準電圧搬送制御回路であって、共有ノードが前記第3のスイッチと前記第4のスイッチとの間に結合され、前記第4のスイッチが前記増幅器の前記非反転入力に結合される、前記基準電圧搬送制御回路と、
前記増幅器の出力に結合される第5のスイッチと、
第6のスイッチと第7のスイッチとを有する漏れ制御回路であって、前記第6のスイッチが前記増幅器の反転入力と前記第5のスイッチとの間に結合され、前記第7のスイッチが前記第6のスイッチと前記キャパシタとに結合される、前記漏れ制御回路と、
前記増幅器の出力から前記第1のスイッチに結合される第1のレジスタと、
を含む装置であって、
前記第1のレジスタがフィードバックレジスタである、装置。 - 請求項1に記載の装置であって、
前記基準電圧搬送制御回路の前記共有ノードが更に、基準電圧の正の出力に結合される、装置。 - 請求項1に記載の装置であって、
開であるとき前記第6のスイッチが、前記第7のスイッチの閉じているスイッチ電圧と前記キャパシタ電圧の合計に実質的に等しい電圧を有する、装置。 - 請求項3に記載の装置であって、
前記キャパシタの電圧が、開であるとき前記第6のスイッチの前記電圧に比例する電流をそれにブリーディングしており、電圧が、前記キャパシタ電圧に合計された前記第7のスイッチの前記閉じているスイッチ電圧に実質的に等しい、装置。 - 請求項1に記載の装置であって、
前記入力電圧搬送制御回路の前記第1及び第2のスイッチが、前記基準電圧搬送制御回路の前記第3及び第4のスイッチとは反対の論理状態にあり、前記漏れ制御回路の前記第6のスイッチが前記基準電圧搬送制御回路と同じ論理状態にあり、前記漏れ制御回路の前記第7のスイッチが前記入力電圧搬送制御回路と同じ論理状態にある、装置。 - 請求項1に記載の装置であって、
前記第1のレジスタに結合される第2のレジスタを更に含み、前記第2のレジスタが接地にも結合される、装置。 - 反転入力と非反転入力とを有するオートゼロ増幅器を含むシステムであって、
前記オートゼロ増幅器の前記反転入力に結合されるキャパシタと、
第1のスイッチと第2のスイッチとを有する入力電圧搬送制御回路要素であって、前記第1のスイッチが前記キャパシタに結合され、前記第2のスイッチが前記オートゼロ増幅器の前記非反転入力に結合される、前記入力電圧搬送制御回路要素と、
第3のスイッチと第4のスイッチとを有する基準電圧搬送制御回路であって、共有ノードが前記第3のスイッチと前記第4のスイッチとの間に結合され、前記第4のスイッチが前記オートゼロ増幅器の前記非反転入力に結合される、前記基準電圧搬送制御回路と、
前記オートゼロ増幅器の出力に結合される第5のスイッチと、
第6のスイッチと第7のスイッチとを含む漏れ制御回路であって、前記第6のスイッチが前記オートゼロ増幅器の反転入力と前記第5のスイッチとの間に結合され、前記第7のスイッチが前記第6のスイッチと前記キャパシタとに結合される、前記漏れ制御回路と、
前記オートゼロ増幅器の出力から前記第1のスイッチに結合される第1のレジスタであって、前記第1のレジスタがフィードバックレジスタである、前記第1のレジスタと、
前記第1のレジスタから接地に結合される第2のレジスタと、
前記接地と前記基準電圧搬送制御回路との間に結合される基準電源と、
を含み、
前記基準電圧搬送制御回路の共有ノードが更に前記基準電圧の正の出力に結合される、システム。 - 請求項7に記載のシステムであって、
前記第3、第4、第5及び第6のスイッチが同じ時間に閉状態であり、前記第1、第2及び第7のスイッチがその同じ時間に開状態である、システム。 - 請求項7に記載のシステムであって、
前記第3、第4、第5及び第6のスイッチが同じ時間に開であり、前記第1の第2及び第7のスイッチがその同じ時間に開状態である、システム。 - 請求項7に記載のシステムであって、
開であるとき前記第6のスイッチが、前記第7のスイッチの閉じているスイッチ電圧と前記キャパシタ電圧の合計に実質的に等しい電圧を有する、システム。 - 請求項7に記載のシステムであって、
前記キャパシタの電圧が、開であるとき前記第6のスイッチの前記電圧に比例する電流をそれにブリーディングしており、その電圧が、前記キャパシタの前記電圧と合計された前記第7のスイッチの閉じているスイッチ電圧に実質的に等しい、システム。 - 請求項7に記載のシステムであって、
前記オートゼロ増幅器がシングルエンド増幅器である、システム。 - 反転入力と非反転入力と同相電圧入力とを有するオートゼロ差動増幅器を含むシステムであって、
前記増幅器の反転入力に結合されるハイサイドオートゼロキャパシタと、
前記増幅器の非反転入力に結合されるローサイドオートゼロキャパシタと、
ハイサイド第1スイッチとハイサイド第2スイッチとを有するハイサイド入力電圧搬送制御回路であって、前記ハイサイド第1スイッチが前記ハイサイドキャパシタに結合され、前記ハイサイド第2スイッチが前記増幅器の反転入力に結合される、前記ハイサイド入力電圧搬送制御回路と、
ローサイド第1スイッチとローサイド第2スイッチとを有するローサイド入力電圧搬送制御回路であって、前記ローサイド第1スイッチが前記ローサイドキャパシタに結合され、前記ローサイド第2スイッチが前記増幅器の非反転入力に結合される、前記ローサイド入力電圧搬送制御回路と、
ハイサイド第3スイッチとハイサイド第4スイッチとを有するハイサイド基準電圧搬送制御回路であって、共有ノードが前記ハイサイド第3スイッチと前記ハイサイド第4スイッチとの間に結合され、前記増幅器の反転入力が前記ハイサイド第4スイッチに結合される、前記ハイサイド基準電圧搬送制御回路と、
ローサイド第3スイッチとローサイド第4スイッチとを有するローサイド基準電圧搬送制御回路であって、共有ノードが前記ローサイド第3のスイッチと前記ローサイド第4スイッチとの間に結合され、前記ローサイド第4のスイッチが前記増幅器の非反転入力に結合される、前記ローサイド基準電圧搬送制御回路と、
前記増幅器の正の出力に結合されるハイサイド第5スイッチと、
前記増幅器の負の出力に結合されるローサイド第5スイッチと、
ハイサイド第6スイッチとハイサイド第7スイッチとを有するハイサイド漏れ制御回路であって、前記ハイサイド第6スイッチが前記増幅器の反転入力と前記ハイサイド第5スイッチとの間に結合され、前記ハイサイド第7スイッチが前記ハイサイド第6のスイッチと前記ハイサイドキャパシタとに結合される、前記ハイサイド漏れ制御回路と、
ローサイド第6スイッチとローサイド第7スイッチとを有するローサイド漏れ制御回路であって、前記ローサイド第6スイッチが前記増幅器の非反転入力と前記ローサイド第5スイッチとの間に結合され、前記ローサイド第7スイッチが前記ローサイド第6スイッチと前記ローサイドキャパシタとに結合される、前記ローサイド漏れ制御回路と、
を含む、システム。 - 請求項13に記載のシステムであって、
前記増幅器の前記正の出力から前記ハイサイド第1スイッチの出力に結合されるハイサイド第2キャパシタを更に含む、システム。 - 請求項14に記載のシステムであって、
前記ハイサイド第1スイッチとハイサイド入力電圧との間に結合されるハイサイド第3キャパシタと、
前記ローサイド第1スイッチとローサイド入力電圧との間に結合されるローサイド第3キャパシタと、
を更に含む、システム。 - 請求項13に記載のシステムであって、
開であるとき前記ハイサイド第6スイッチが、前記ハイサイド第7スイッチの閉じているスイッチ電圧と前記ハイサイドオートゼロキャパシタ電圧の合計に実質的に等しい電圧を有する、システム。 - 請求項16に記載のシステムであって、
どちらかのキャパシタの電圧が、開であるときそれぞれの前記第6のスイッチの電圧をそれにブリーディングしており、電圧が、それぞれの前記第7のスイッチの閉じているスイッチ電圧に実質的に等しい、システム。
Applications Claiming Priority (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201261610527P | 2012-03-14 | 2012-03-14 | |
US61/610,527 | 2012-03-14 | ||
US13/557,446 | 2012-07-25 | ||
US13/557,446 US8810311B2 (en) | 2012-03-14 | 2012-07-25 | Auto-zeroed amplifier with low input leakage |
PCT/US2013/031151 WO2013138546A1 (en) | 2012-03-14 | 2013-03-14 | Auto-zeroed amplifier with low input leakage |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2015512230A JP2015512230A (ja) | 2015-04-23 |
JP2015512230A5 true JP2015512230A5 (ja) | 2016-04-28 |
JP6253634B2 JP6253634B2 (ja) | 2017-12-27 |
Family
ID=49157063
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2015500588A Active JP6253634B2 (ja) | 2012-03-14 | 2013-03-14 | 低入力漏れのオートゼロ増幅器 |
Country Status (4)
Country | Link |
---|---|
US (1) | US8810311B2 (ja) |
JP (1) | JP6253634B2 (ja) |
CN (1) | CN104170251B (ja) |
WO (1) | WO2013138546A1 (ja) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10666066B2 (en) | 2015-12-24 | 2020-05-26 | Yazaki Corporation | Differential voltage measurement device |
JP6554453B2 (ja) * | 2015-12-24 | 2019-07-31 | 矢崎総業株式会社 | 差電圧測定装置 |
US10210946B2 (en) | 2016-07-08 | 2019-02-19 | Analog Devices, Inc. | Electronic switch exhibiting low off-state leakage current |
US11283419B2 (en) | 2020-03-24 | 2022-03-22 | Semiconductor Components Industries, Llc | Auto-zero amplifier for reducing output voltage drift over time |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4276513A (en) * | 1979-09-14 | 1981-06-30 | John Fluke Mfg. Co., Inc. | Auto-zero amplifier circuit with wide dynamic range |
US4714843A (en) * | 1985-08-30 | 1987-12-22 | Thomson Components-Mostek Corporation | Semiconductor chip power supply monitor circuit arrangement |
US5805019A (en) * | 1996-09-24 | 1998-09-08 | Hyundai Electronics Industries Co., Ltd. | Voltage gain amplifier for converting a single input to a differential output |
KR100326878B1 (ko) * | 1997-08-05 | 2002-05-09 | 니시무로 타이죠 | 증폭회로 |
JP4095174B2 (ja) * | 1997-08-05 | 2008-06-04 | 株式会社東芝 | 液晶ディスプレイ装置 |
JP4510955B2 (ja) | 1999-08-30 | 2010-07-28 | 日本テキサス・インスツルメンツ株式会社 | 液晶ディスプレイのデータ線駆動回路 |
US6340903B1 (en) * | 2000-05-10 | 2002-01-22 | Zilog, Ind. | Auto-zero feedback sample-hold system |
JP4449189B2 (ja) * | 2000-07-21 | 2010-04-14 | 株式会社日立製作所 | 画像表示装置およびその駆動方法 |
JP2005005620A (ja) | 2003-06-13 | 2005-01-06 | Toyota Industries Corp | スイッチトキャパシタ回路及びその半導体集積回路 |
JP2005159511A (ja) * | 2003-11-21 | 2005-06-16 | Mitsubishi Electric Corp | 増幅回路 |
JP4503445B2 (ja) * | 2005-01-12 | 2010-07-14 | シャープ株式会社 | 電圧レベル増幅機能付きバッファ回路および液晶表示装置 |
CN100553159C (zh) * | 2006-05-25 | 2009-10-21 | 北京六合万通微电子技术股份有限公司 | 用于消除无线通信发射机中本振泄漏的装置 |
US7564273B2 (en) | 2007-02-06 | 2009-07-21 | Massachusetts Institute Of Technology | Low-voltage comparator-based switched-capacitor networks |
JP2008199563A (ja) * | 2007-02-16 | 2008-08-28 | Sanyo Electric Co Ltd | 増幅回路 |
JP2010028160A (ja) | 2008-07-15 | 2010-02-04 | Yokogawa Electric Corp | サンプルホールド回路 |
KR100992160B1 (ko) | 2008-10-10 | 2010-11-05 | 한양대학교 산학협력단 | 누설 전류가 감소된 스위치드 캐패시터 회로 |
-
2012
- 2012-07-25 US US13/557,446 patent/US8810311B2/en active Active
-
2013
- 2013-03-14 CN CN201380014201.0A patent/CN104170251B/zh active Active
- 2013-03-14 JP JP2015500588A patent/JP6253634B2/ja active Active
- 2013-03-14 WO PCT/US2013/031151 patent/WO2013138546A1/en active Application Filing
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2016040688A3 (en) | High linearity cmos rf power amplifiers in wifi applications | |
TW201612671A (en) | Current reference circuits | |
JP2017529791A5 (ja) | ||
JP2012070364A5 (ja) | ||
EP2843425A8 (en) | Current measuring circuit | |
JP2015512230A5 (ja) | ||
JP2019530278A5 (ja) | ||
JP2011239103A5 (ja) | ||
JP2012239167A5 (ja) | ||
JP2015089126A5 (ja) | ||
JP2012113503A5 (ja) | ||
JP2015047061A5 (ja) | ||
JP2014241589A5 (ja) | ||
WO2014138693A3 (en) | Low threshold voltage comparator | |
JP2012257212A5 (ja) | ||
JP2016535487A5 (ja) | ||
WO2014152402A3 (en) | Buffer amplifier circuit | |
CN105099393A (zh) | 线性均衡器及其方法 | |
EP2688203A3 (en) | Multiple-output transconductance amplifier based instrumentation amplifier | |
JP2016523048A5 (ja) | ||
JP2012114914A5 (ja) | ||
Nageshwarrao et al. | Implementation and simulation of CMOS two stage operational amplifier | |
EP2837988A3 (en) | Low-noise current source | |
JP2014519795A5 (ja) | ||
JP2014158261A5 (ja) |