JP2015053063A - ホストコンピュータシステムとメモリとの間の通信方法およびメモリ - Google Patents
ホストコンピュータシステムとメモリとの間の通信方法およびメモリ Download PDFInfo
- Publication number
- JP2015053063A JP2015053063A JP2014211607A JP2014211607A JP2015053063A JP 2015053063 A JP2015053063 A JP 2015053063A JP 2014211607 A JP2014211607 A JP 2014211607A JP 2014211607 A JP2014211607 A JP 2014211607A JP 2015053063 A JP2015053063 A JP 2015053063A
- Authority
- JP
- Japan
- Prior art keywords
- port
- memory
- command
- data
- ports
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000015654 memory Effects 0.000 title claims abstract description 155
- 238000000034 method Methods 0.000 title claims abstract description 110
- 238000004891 communication Methods 0.000 title claims abstract description 33
- 230000027455 binding Effects 0.000 claims abstract description 48
- 238000009739 binding Methods 0.000 claims abstract description 48
- 238000012546 transfer Methods 0.000 claims description 41
- 230000000873 masking effect Effects 0.000 claims description 21
- 230000010076 replication Effects 0.000 claims description 21
- 238000004904 shortening Methods 0.000 abstract 1
- 230000008569 process Effects 0.000 description 77
- 238000012545 processing Methods 0.000 description 24
- 101000821257 Homo sapiens Syncoilin Proteins 0.000 description 17
- 102100021919 Syncoilin Human genes 0.000 description 17
- 230000004913 activation Effects 0.000 description 10
- 238000009432 framing Methods 0.000 description 8
- 230000006870 function Effects 0.000 description 8
- 101100368146 Arabidopsis thaliana SYNC2 gene Proteins 0.000 description 6
- 238000004590 computer program Methods 0.000 description 4
- 238000001514 detection method Methods 0.000 description 4
- 238000012549 training Methods 0.000 description 4
- 238000006243 chemical reaction Methods 0.000 description 3
- 230000003287 optical effect Effects 0.000 description 3
- 238000005070 sampling Methods 0.000 description 3
- 230000009471 action Effects 0.000 description 2
- 230000008901 benefit Effects 0.000 description 2
- 230000003111 delayed effect Effects 0.000 description 2
- 238000007726 management method Methods 0.000 description 2
- 230000007246 mechanism Effects 0.000 description 2
- 230000002093 peripheral effect Effects 0.000 description 2
- 230000002829 reductive effect Effects 0.000 description 2
- 230000003252 repetitive effect Effects 0.000 description 2
- 230000002123 temporal effect Effects 0.000 description 2
- 230000007704 transition Effects 0.000 description 2
- 230000006978 adaptation Effects 0.000 description 1
- 230000003416 augmentation Effects 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 239000003086 colorant Substances 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 238000013500 data storage Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 150000002009 diols Chemical class 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000001771 impaired effect Effects 0.000 description 1
- 230000000977 initiatory effect Effects 0.000 description 1
- 238000013507 mapping Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000005457 optimization Methods 0.000 description 1
- 230000000135 prohibitive effect Effects 0.000 description 1
- 230000001902 propagating effect Effects 0.000 description 1
- 238000011084 recovery Methods 0.000 description 1
- 230000002441 reversible effect Effects 0.000 description 1
- 230000011218 segmentation Effects 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
- 239000002699 waste material Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1075—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers for multiport memories each having random access ports and serial ports, e.g. video RAM
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/14—Error detection or correction of the data by redundancy in operation
- G06F11/1402—Saving, restoring, recovering or retrying
- G06F11/1405—Saving, restoring, recovering or retrying at machine instruction level
- G06F11/141—Saving, restoring, recovering or retrying at machine instruction level for bus or memory accesses
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/14—Error detection or correction of the data by redundancy in operation
- G06F11/1402—Saving, restoring, recovering or retrying
- G06F11/1415—Saving, restoring, recovering or retrying at system level
- G06F11/1443—Transmit or communication errors
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/16—Handling requests for interconnection or transfer for access to memory bus
- G06F13/1605—Handling requests for interconnection or transfer for access to memory bus based on arbitration
- G06F13/1652—Handling requests for interconnection or transfer for access to memory bus based on arbitration in a multiprocessor architecture
- G06F13/1663—Access to shared memory
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4204—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
- G06F13/4234—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a memory bus
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/06—Arrangements for interconnecting storage elements electrically, e.g. by wiring
- G11C5/066—Means for reducing external access-lines for a semiconductor memory clip, e.g. by multiplexing at least address and data signals
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Quality & Reliability (AREA)
- Multimedia (AREA)
- Information Transfer Systems (AREA)
- Dram (AREA)
- Memory System (AREA)
- Bus Control (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
Abstract
【解決手段】ホストコンピュータシステムとメモリとの間の通信方法であって、第1のバインドされたポートのグループをメモリの複数のポートの中から指定するポートバインディング制御レジスタを構成し、第1のメモリ動作の間、メモリの第1のバインドされたポートのグループを介してホストコンピュータシステムからメモリに伝達される第1の複数のシリアルデータストリームをパラレル方式で受信し、第1のバインドされたポートのグループと異なる構成の第2のバインドされたポートのグループを指定するようにポートバインディング制御レジスタを再構成し、第2のメモリ動作の間、メモリの第2のバインドされたポートのグループを介してホストコンピュータシステムからメモリに伝達される第2の複数のシリアルデータストリームをパラレル方式で受信する。
【選択図】図2H
Description
本出願は、2008年10月29日にファイルされた米国仮特許出願第61/109,480号明細書の非仮出願であり、その優先権を主張する。
を含み得る。第二に、特定のコマンドを同時に発行可能である。さらに、シリアライゼーション、デシリアライゼーション、エラー管理のためのデータのフレーミング、さらには同期などの追加のプロセスがゆえに、シリアル通信ではパラレル通信よりも待ち時間が長くなる。
かしながら、メモリコア202内で読み出しデータと書き込みデータの両方に対して単一の接続がなされている場合もある。さらに、バウンドポートメモリシステム204は、それぞれ図2Kおよび図2Iにおいて説明する、バインディングマルチプレクサ264とバインディングデマルチプレクサ262とを含む。
るための付属としてアクティブバンクコマンド(ABNK)を同時に発行可能である。同様に、付属書き込みマスクコマンド(WMSK)に対して、書き込みコマンド(WR)を同時に付随させることが可能である。どのコマンドもポート0で受信できるが、関連した付属コマンドは、コマンド帯域幅を節約するために他のポートで受信される。コマンドACT、ABNK、WR、WMSKについては、図7B〜図7Dを参照して後述する。
ュア環境でメモリデバイスの共有が可能になる。たとえば、アプリケーションプロセッサ281は、ベースバンドソフトウェア画像をSPDRAM285にロードし、ベースバンドプロセッサ282に対して画像が準備できたことを示すことが可能である。その後、ベースバンドプロセッサ282は他のホストへのアクセスをなくし、その上で画像の有効性を確認する。これが正しければ、ベースバンドプロセッサ282は、アプリケーションプロセッサ281で動作しているソフトウェアに中断されることなく、その画像から動作を進めることができる。
する。
Claims (37)
- ホストコンピュータシステムとメモリとの間で、前記メモリにて複数の時間間隔にわたって、ポートまたはポート群を介してデータを通信することを含み、前記ホストコンピュータが前記メモリに連結され、前記ポートが前記ポート群のメンバーであり、
前記ホストコンピュータシステムと前記メモリとの間で、単一の時間間隔にわたって、前記ポートまたは前記ポート群を介して前記データと関連したコマンドを通信することを含む、メモリ待ち時間を短縮するための方法。 - 前記ポート群内での前記ポートのメンバーシップが、メモリ動作時のどの時点でも変更可能である、請求項1に記載の方法。
- 前記コマンドに占められていない前記ポート群の残りのポートを介して以後のコマンドを前記コマンドに通信することをさらに含む、請求項1に記載の方法。
- 前記以後のコマンドが前記単一の時間間隔で前記コマンドとして通信される、請求項3に記載の方法。
- 前記ポート群の前記残りのポートを介して複製コマンドを前記コマンドに通信することをさらに含む、請求項1に記載の方法。
- マスキングスキームを採用して、マスク情報を含めずに、書き込みデータと同一の通信フレーム内への前記データの書き込みを抑止し、多数の通信ビットおよび前記メモリ待ち時間をさらに減らすことをさらに含む、請求項1に記載の方法。
- 前記マスキングスキームがデータストリーム内で変更可能である、請求項6に記載の方法。
- 前記マスキングスキームを改変し、マスク情報を含めずに、前記書き込みコマンドと同一の通信フレーム内へのデータの書き込みを抑制する、請求項7に記載の方法。
- 前記マスキングスキームが以後の単位転送にわたって自動的に繰り返す、請求項7に記載の方法。
- 単一の単位転送後に前記マスキングスキームが終了する、請求項7に記載の方法。
- 書き込みデータストリーム内にコマンドを挿入できる、請求項1に記載の方法。
- ステータス情報を読取データストリーム内に挿入できる、請求項1に記載の方法。
- メモリと連結されたホストコンピュータシステムであって、前記メモリは、複数の時間間隔にわたって、前記メモリのポートまたはポート群を介して前記ホストコンピュータシステムからデータを受信するためのものであり、前記ポートは前記ポート群のメンバーであり、
前記メモリは、単一の時間間隔にわたって、前記ホストコンピュータシステムから前記ポートまたは前記ポート群を介して前記データと関連したコマンドを受信するようさらに改変されている、メモリ待ち時間を短縮するための装置。 - 前記ポート群内の前記ポートの前記メンバーシップが、メモリ動作時のどの特定の時点でも変更可能である、請求項13に記載の装置。
- 前記メモリが、前記コマンドに占められていない前記ポート群の残りのポートを介して、前記コマンドに対する以後のコマンドを受信するようさらに改変される、請求項14に記載の装置。
- 前記以後のコマンドが前記単一の時間間隔で前記コマンドとして通信される、請求項15に記載の装置。
- 前記ポート群の前記残りのポートを介して、前記コマンドに対する複製コマンドを受信するように前記メモリが改変される、請求項13に記載の装置。
- マスク情報を含めずに、前記書き込みデータと同一の通信フレーム内への前記データの書き込みを抑止するマスキングスキームを採用し、多数の通信ビットおよび前記メモリ待ち時間をさらに減らすように前記メモリがさらに改変される、請求項17に記載の装置。
- 前記マスキングスキームがデータストリーム内で変更可能である、請求項18に記載の装置。
- 前記マスキングスキームを改変し、マスク情報を含めずに、前記書き込みコマンドと同一の通信フレーム内へのデータの書き込みを抑制する、請求項19に記載の装置。
- 前記マスキングスキームが以後の単位転送にわたって自動的に繰り返す、請求項20に記載の装置。
- 単一の単位転送後に前記マスキングスキームが終了する、請求項20に記載の装置。
- 書き込みデータストリーム内にコマンドを挿入できる、請求項13に記載の装置。
- ステータス情報を読取データストリーム内に挿入できる、請求項13に記載の装置。
- メモリに連結されたホストコンピュータシステムであって、前記メモリが、前記メモリ待ち時間を短縮するためにポートバインディングシステムを採用し、前記ポートバインディングシステムが、データおよびコマンドの通信用に複数のポートを有し、複数のポートのうちの2つ以上のポートが、1つ以上のポート群に組み合わせられ、前記ポートバインディングシステムが、
前記ホストコンピュータシステムと前記メモリとの間で、複数の時間間隔にわたって、前記メモリにおけるポートまたはポート群を介してデータを通信し、前記ポートが前記ポート群のメンバーであり、
前記ホストコンピュータシステムと前記メモリとの間で、単一の時間間隔にわたって、前記ポートまたは前記ポート群を介して前記データに関連したコマンドを通信するためのものである、メモリ待ち時間を短縮するためのシステム。 - 前記ポート群内での前記ポートのメンバーシップが、メモリ動作時のどの特定の時点でも変更可能である、請求項25に記載のシステム。
- 前記ポートバインディングシステムが、前記コマンドに占められていない前記ポート群の残りのポートを介して、以後のコマンドを前記コマンドに通信するよう改変される、請求項25に記載のシステム。
- 前記以後のコマンドが前記単一の時間間隔で前記コマンドとして通信される、請求項25に記載のシステム。
- 前記ポート群の前記残りのポートを介して、前記ポートバインディングシステムが、さらに複製コマンドを前記コマンドに通信するためのものである、請求項25に記載のシステム。
- 前記ポートバインディングシステムが、マスク情報を含めずに、前記書き込みデータと同一の通信フレーム内への前記データの前記書き込みを抑止するためのマスキングスキームを採用し、多数の通信ビットおよび前記メモリ待ち時間をさらに減らすようにさらに改変される、請求項23に記載のシステム。
- 前記マスキングスキームがデータストリーム内で変更可能である、請求項30に記載のシステム。
- 前記マスキングスキームを改変し、マスク情報を含め、前記書き込みコマンドと同一の通信フレーム内へのデータの書き込みを抑制する、請求項31に記載のシステム。
- 前記マスキングスキームをさらに改変し、マスク情報を含めずに、前記書き込みコマンドと同一の通信フレーム内へのデータの書き込みを抑制する、請求項32に記載のシステム。
- 前記マスキングスキームが以後の単位転送にわたって自動的に繰り返す、請求項33に記載のシステム。
- 単一の単位転送後に前記マスキングスキームが終了する、請求項33に記載のシステム。
- 書き込みデータストリーム内にコマンドを挿入できる、請求項25に記載のシステム。
- ステータス情報を読取データストリーム内に挿入できる、請求項25に記載のシステム。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US10948008P | 2008-10-29 | 2008-10-29 | |
US61/109,480 | 2008-10-29 | ||
US12/605,134 US8407427B2 (en) | 2008-10-29 | 2009-10-23 | Method and system for improving serial port memory communication latency and reliability |
US12/605,134 | 2009-10-23 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011534681A Division JP5635521B2 (ja) | 2008-10-29 | 2009-10-27 | シリアルポートメモリ通信の待ち時間および信頼性を改善するための方法およびシステム |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2015053063A true JP2015053063A (ja) | 2015-03-19 |
JP5927263B2 JP5927263B2 (ja) | 2016-06-01 |
Family
ID=42118607
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011534681A Active JP5635521B2 (ja) | 2008-10-29 | 2009-10-27 | シリアルポートメモリ通信の待ち時間および信頼性を改善するための方法およびシステム |
JP2014211607A Active JP5927263B2 (ja) | 2008-10-29 | 2014-10-16 | ホストコンピュータシステムとメモリとの間の通信方法およびメモリ |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011534681A Active JP5635521B2 (ja) | 2008-10-29 | 2009-10-27 | シリアルポートメモリ通信の待ち時間および信頼性を改善するための方法およびシステム |
Country Status (6)
Country | Link |
---|---|
US (3) | US8407427B2 (ja) |
EP (2) | EP2767908A1 (ja) |
JP (2) | JP5635521B2 (ja) |
KR (1) | KR101611516B1 (ja) |
CN (2) | CN102197384B (ja) |
WO (1) | WO2010053756A2 (ja) |
Families Citing this family (43)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8489817B2 (en) | 2007-12-06 | 2013-07-16 | Fusion-Io, Inc. | Apparatus, system, and method for caching data |
US8706968B2 (en) | 2007-12-06 | 2014-04-22 | Fusion-Io, Inc. | Apparatus, system, and method for redundant write caching |
US9104599B2 (en) | 2007-12-06 | 2015-08-11 | Intelligent Intellectual Property Holdings 2 Llc | Apparatus, system, and method for destaging cached data |
US8443134B2 (en) | 2006-12-06 | 2013-05-14 | Fusion-Io, Inc. | Apparatus, system, and method for graceful cache device degradation |
CN101681282A (zh) | 2006-12-06 | 2010-03-24 | 弗森多系统公司(dba弗森-艾奥) | 用于共享的、前端、分布式raid的装置、系统和方法 |
US9519540B2 (en) | 2007-12-06 | 2016-12-13 | Sandisk Technologies Llc | Apparatus, system, and method for destaging cached data |
US7836226B2 (en) | 2007-12-06 | 2010-11-16 | Fusion-Io, Inc. | Apparatus, system, and method for coordinating storage requests in a multi-processor/multi-thread environment |
JP5588100B2 (ja) * | 2008-06-23 | 2014-09-10 | ピーエスフォー ルクスコ エスエイアールエル | 半導体装置およびデータ処理システム |
US8769213B2 (en) * | 2009-08-24 | 2014-07-01 | Micron Technology, Inc. | Multi-port memory and operation |
US9223514B2 (en) | 2009-09-09 | 2015-12-29 | SanDisk Technologies, Inc. | Erase suspend/resume for memory |
US8289801B2 (en) | 2009-09-09 | 2012-10-16 | Fusion-Io, Inc. | Apparatus, system, and method for power reduction management in a storage device |
US8972627B2 (en) | 2009-09-09 | 2015-03-03 | Fusion-Io, Inc. | Apparatus, system, and method for managing operations for data storage media |
US9021158B2 (en) | 2009-09-09 | 2015-04-28 | SanDisk Technologies, Inc. | Program suspend/resume for memory |
US8984216B2 (en) | 2010-09-09 | 2015-03-17 | Fusion-Io, Llc | Apparatus, system, and method for managing lifetime of a storage device |
KR101796116B1 (ko) | 2010-10-20 | 2017-11-10 | 삼성전자 주식회사 | 반도체 장치, 이를 포함하는 메모리 모듈, 메모리 시스템 및 그 동작방법 |
WO2012082792A2 (en) | 2010-12-13 | 2012-06-21 | Fusion-Io, Inc. | Apparatus, system, and method for auto-commit memory |
US9218278B2 (en) | 2010-12-13 | 2015-12-22 | SanDisk Technologies, Inc. | Auto-commit memory |
US9208071B2 (en) | 2010-12-13 | 2015-12-08 | SanDisk Technologies, Inc. | Apparatus, system, and method for accessing memory |
US10817502B2 (en) * | 2010-12-13 | 2020-10-27 | Sandisk Technologies Llc | Persistent memory management |
US9047178B2 (en) | 2010-12-13 | 2015-06-02 | SanDisk Technologies, Inc. | Auto-commit memory synchronization |
US10817421B2 (en) | 2010-12-13 | 2020-10-27 | Sandisk Technologies Llc | Persistent data structures |
WO2012106362A2 (en) | 2011-01-31 | 2012-08-09 | Fusion-Io, Inc. | Apparatus, system, and method for managing eviction of data |
US9141527B2 (en) | 2011-02-25 | 2015-09-22 | Intelligent Intellectual Property Holdings 2 Llc | Managing cache pools |
KR20120098325A (ko) * | 2011-02-28 | 2012-09-05 | 에스케이하이닉스 주식회사 | 비휘발성 메모리 시스템 및 이를 위한 특성 정보 설정 방법 |
JP2012252558A (ja) * | 2011-06-03 | 2012-12-20 | Sony Corp | 不揮発性メモリ、メモリコントローラ、不揮発性メモリのアクセス方法、およびプログラム |
US9767032B2 (en) | 2012-01-12 | 2017-09-19 | Sandisk Technologies Llc | Systems and methods for cache endurance |
US9251086B2 (en) | 2012-01-24 | 2016-02-02 | SanDisk Technologies, Inc. | Apparatus, system, and method for managing a cache |
US9275699B2 (en) | 2012-08-17 | 2016-03-01 | Rambus Inc. | Memory with alternative command interfaces |
US9666244B2 (en) | 2014-03-01 | 2017-05-30 | Fusion-Io, Inc. | Dividing a storage procedure |
JP2015177408A (ja) * | 2014-03-17 | 2015-10-05 | 日本電気株式会社 | データ通信装置、データ通信システム及びデータ通信方法 |
US9933950B2 (en) | 2015-01-16 | 2018-04-03 | Sandisk Technologies Llc | Storage operation interrupt |
US9525608B2 (en) | 2015-02-25 | 2016-12-20 | Quanta Computer, Inc. | Out-of band network port status detection |
US10009438B2 (en) | 2015-05-20 | 2018-06-26 | Sandisk Technologies Llc | Transaction log acceleration |
KR102328014B1 (ko) * | 2015-08-24 | 2021-11-18 | 삼성전자주식회사 | 싱글 와이어 인터페이스를 포함하는 장치와 이를 포함하는 데이터 처리 시스템 |
KR102407917B1 (ko) | 2015-11-12 | 2022-06-10 | 삼성전자주식회사 | 멀티 프로세서에 의해 공유되는 메모리를 포함하는 멀티 프로세서 시스템 및 상기 시스템의 동작 방법 |
CN106341110B (zh) * | 2016-08-22 | 2019-02-12 | 北京空间飞行器总体设计部 | 一种具有反馈实时自动纠错能力的数据锁存装置 |
CN109213710B (zh) * | 2017-07-03 | 2021-12-10 | 扬智科技股份有限公司 | 高速串行接口装置与其数据传输方法 |
US10395722B2 (en) | 2017-09-29 | 2019-08-27 | Intel Corporation | Reading from a mode register having different read and write timing |
US10579578B2 (en) * | 2017-10-24 | 2020-03-03 | Micron Technology, Inc. | Frame protocol of memory device |
US10437495B1 (en) | 2018-04-18 | 2019-10-08 | EMC IP Holding Company LLC | Storage system with binding of host non-volatile memory to one or more storage devices |
US10922078B2 (en) | 2019-06-18 | 2021-02-16 | EMC IP Holding Company LLC | Host processor configured with instruction set comprising resilient data move instructions |
US11086739B2 (en) | 2019-08-29 | 2021-08-10 | EMC IP Holding Company LLC | System comprising non-volatile memory device and one or more persistent memory devices in respective fault domains |
WO2024054427A1 (en) * | 2022-09-08 | 2024-03-14 | Rambus Inc. | Multi-channel memory stack with shared die |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0683717A (ja) * | 1992-02-14 | 1994-03-25 | Internatl Business Mach Corp <Ibm> | 大型耐故障不揮発性複数ポート・メモリー |
JPH10171750A (ja) * | 1996-12-09 | 1998-06-26 | Fujitsu Ltd | メモリ間データ転送システム |
JP2006127653A (ja) * | 2004-10-29 | 2006-05-18 | Sanyo Electric Co Ltd | メモリ素子 |
JP2008021364A (ja) * | 2006-07-12 | 2008-01-31 | Fujitsu Ltd | 半導体メモリ、コントローラおよび半導体メモリの動作方法 |
US20080137461A1 (en) * | 2006-12-12 | 2008-06-12 | Hong Beom Pyeon | Memory system and method with serial and parallel modes |
Family Cites Families (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4807189A (en) * | 1987-08-05 | 1989-02-21 | Texas Instruments Incorporated | Read/write memory having a multiple column select mode |
JPH01144119A (ja) * | 1987-11-30 | 1989-06-06 | Nec Corp | 記憶装置 |
US5337414A (en) | 1992-09-22 | 1994-08-09 | Unisys Corporation | Mass data storage and retrieval system |
JPH09282868A (ja) * | 1996-04-12 | 1997-10-31 | Oki Electric Ind Co Ltd | ランダムアクセスメモリ |
US5870350A (en) * | 1997-05-21 | 1999-02-09 | International Business Machines Corporation | High performance, high bandwidth memory bus architecture utilizing SDRAMs |
JP2001166986A (ja) * | 1999-12-08 | 2001-06-22 | Yokogawa Electric Corp | データ割付装置 |
JP2002063791A (ja) * | 2000-08-21 | 2002-02-28 | Mitsubishi Electric Corp | 半導体記憶装置およびメモリシステム |
EP1534083B1 (en) * | 2002-08-05 | 2011-11-09 | Tetra Laval Holdings & Finance SA | Device and method for through-cutting of an extruded ice mass |
US6851033B2 (en) | 2002-10-01 | 2005-02-01 | Arm Limited | Memory access prediction in a data processing apparatus |
KR100518572B1 (ko) * | 2003-05-15 | 2005-10-04 | 삼성전자주식회사 | 직렬 멀티 포트 통신 방법, 이에 적합한 장치, 이 장치를제어하는 방법, 그리고 이 제어 방법에 적합한 기록 매체 |
US7633935B2 (en) * | 2003-05-29 | 2009-12-15 | Ericsson Ab | Dynamic port updating |
US7657667B2 (en) | 2004-03-25 | 2010-02-02 | International Business Machines Corporation | Method to provide cache management commands for a DMA controller |
CN1315072C (zh) * | 2004-04-25 | 2007-05-09 | 赵红刚 | 电脑与串口外接模块自动匹配通信的方法 |
US20060090059A1 (en) | 2004-10-21 | 2006-04-27 | Hsiang-I Huang | Methods and devices for memory paging management |
US7346713B2 (en) * | 2004-11-12 | 2008-03-18 | International Business Machines Corporation | Methods and apparatus for servicing commands through a memory controller port |
US7251185B2 (en) * | 2005-02-24 | 2007-07-31 | International Business Machines Corporation | Methods and apparatus for using memory |
JP2007242162A (ja) * | 2006-03-09 | 2007-09-20 | Toshiba Corp | 半導体記憶装置 |
CN101055553A (zh) * | 2006-04-14 | 2007-10-17 | 乐金电子(昆山)电脑有限公司 | Pda与主机cpu和外围设备之间的周边装置用串联接口通信方法及系统 |
JP5599969B2 (ja) | 2008-03-19 | 2014-10-01 | ピーエスフォー ルクスコ エスエイアールエル | マルチポートメモリ、および該マルチポートメモリを備えるコンピュータシステム |
US8572455B2 (en) * | 2009-08-24 | 2013-10-29 | International Business Machines Corporation | Systems and methods to respond to error detection |
US8248869B1 (en) * | 2009-10-16 | 2012-08-21 | Xilinx, Inc. | Configurable memory map interface and method of implementing a configurable memory map interface |
-
2009
- 2009-10-23 US US12/605,134 patent/US8407427B2/en active Active
- 2009-10-27 CN CN200980143643.9A patent/CN102197384B/zh active Active
- 2009-10-27 EP EP14168733.5A patent/EP2767908A1/en not_active Withdrawn
- 2009-10-27 JP JP2011534681A patent/JP5635521B2/ja active Active
- 2009-10-27 CN CN201410571509.1A patent/CN104317766B/zh active Active
- 2009-10-27 EP EP09752943.2A patent/EP2350847B1/en active Active
- 2009-10-27 KR KR1020117012261A patent/KR101611516B1/ko active IP Right Grant
- 2009-10-27 WO PCT/US2009/062231 patent/WO2010053756A2/en active Application Filing
-
2013
- 2013-03-25 US US13/850,147 patent/US8892825B2/en active Active
-
2014
- 2014-10-16 JP JP2014211607A patent/JP5927263B2/ja active Active
- 2014-10-16 US US14/516,136 patent/US10056123B2/en active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0683717A (ja) * | 1992-02-14 | 1994-03-25 | Internatl Business Mach Corp <Ibm> | 大型耐故障不揮発性複数ポート・メモリー |
JPH10171750A (ja) * | 1996-12-09 | 1998-06-26 | Fujitsu Ltd | メモリ間データ転送システム |
JP2006127653A (ja) * | 2004-10-29 | 2006-05-18 | Sanyo Electric Co Ltd | メモリ素子 |
JP2008021364A (ja) * | 2006-07-12 | 2008-01-31 | Fujitsu Ltd | 半導体メモリ、コントローラおよび半導体メモリの動作方法 |
US20080137461A1 (en) * | 2006-12-12 | 2008-06-12 | Hong Beom Pyeon | Memory system and method with serial and parallel modes |
Also Published As
Publication number | Publication date |
---|---|
US20150032975A1 (en) | 2015-01-29 |
WO2010053756A3 (en) | 2010-08-05 |
CN102197384A (zh) | 2011-09-21 |
US20130282991A1 (en) | 2013-10-24 |
JP5927263B2 (ja) | 2016-06-01 |
CN104317766A (zh) | 2015-01-28 |
US10056123B2 (en) | 2018-08-21 |
CN102197384B (zh) | 2014-12-10 |
US8892825B2 (en) | 2014-11-18 |
EP2350847A2 (en) | 2011-08-03 |
US8407427B2 (en) | 2013-03-26 |
EP2350847B1 (en) | 2014-05-21 |
US20100106917A1 (en) | 2010-04-29 |
WO2010053756A2 (en) | 2010-05-14 |
KR101611516B1 (ko) | 2016-04-11 |
CN104317766B (zh) | 2017-09-29 |
JP2012507795A (ja) | 2012-03-29 |
JP5635521B2 (ja) | 2014-12-03 |
EP2767908A1 (en) | 2014-08-20 |
KR20110089321A (ko) | 2011-08-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5927263B2 (ja) | ホストコンピュータシステムとメモリとの間の通信方法およびメモリ | |
JP2575557B2 (ja) | スーパーコンピユータシステム | |
JP4077874B2 (ja) | ダイナミック・ランダム・アクセス・メモリ・システム | |
US6795899B2 (en) | Memory system with burst length shorter than prefetch length | |
JP3418968B2 (ja) | Sdramを使用した高性能高帯域幅メモリおよびシステム | |
JP5261803B2 (ja) | 不揮発性メモリ用の高速ファンアウトシステムアーキテクチャおよび入出力回路 | |
US7694099B2 (en) | Memory controller having an interface for providing a connection to a plurality of memory devices | |
US20100115214A1 (en) | Bridging device having a configurable virtual page size | |
JPH032943A (ja) | 記憶システム | |
JP4618758B2 (ja) | クワッドデータレートシンクロナス半導体メモリ装置の駆動方法 | |
US6560669B1 (en) | Double data rate synchronous memory with block-write | |
TW425508B (en) | Narrow data width dram with low latency page-hit operations | |
CN110008162B (zh) | 一种缓冲接口电路及基于该电路传输数据的方法和应用 | |
CN114518902A (zh) | 一种内存定序器系统和应用该系统的内存定序方法 | |
JP4430053B2 (ja) | 半導体メモリシステムおよび半導体メモリチップ | |
KR100438736B1 (ko) | 어드레스 라인을 이용해 데이터 쓰기를 수행하는 메모리제어 장치 | |
TWI467381B (zh) | 用於降低記憶體潛時之方法、裝置及系統 | |
JP2005339659A (ja) | 半導体記憶装置及びその動作方法 | |
JP7199493B2 (ja) | 非順次的ページ連続リード | |
JPH10214220A (ja) | 集積回路 | |
JP2000259491A (ja) | メモリ初期化外部回路 | |
JPH0375957A (ja) | Dma転送制御方式 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20151007 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20151013 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20160112 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160215 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20160215 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20160329 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20160425 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5927263 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |