JP2013239753A - 積層型セラミックスキャパシタ - Google Patents

積層型セラミックスキャパシタ Download PDF

Info

Publication number
JP2013239753A
JP2013239753A JP2013180651A JP2013180651A JP2013239753A JP 2013239753 A JP2013239753 A JP 2013239753A JP 2013180651 A JP2013180651 A JP 2013180651A JP 2013180651 A JP2013180651 A JP 2013180651A JP 2013239753 A JP2013239753 A JP 2013239753A
Authority
JP
Japan
Prior art keywords
internal
multilayer ceramic
ceramic capacitor
external
electrodes
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2013180651A
Other languages
English (en)
Inventor
Tae Sung Si
スン シー、タエ
Nam Hoang Kyun
ナム ホワン、キュン
Sang-Mi Lee
ミ リー、サン
Jong Hoon Bae
フーン バエ、ジョン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electro Mechanics Co Ltd
Original Assignee
Samsung Electro Mechanics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electro Mechanics Co Ltd filed Critical Samsung Electro Mechanics Co Ltd
Publication of JP2013239753A publication Critical patent/JP2013239753A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES OR LIGHT-SENSITIVE DEVICES, OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/228Terminals
    • H01G4/232Terminals electrically connecting two or more layers of a stacked or rolled capacitor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES OR LIGHT-SENSITIVE DEVICES, OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/005Electrodes
    • H01G4/012Form of non-self-supporting electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES OR LIGHT-SENSITIVE DEVICES, OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/30Stacked capacitors
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E60/00Enabling technologies; Technologies with a potential or indirect contribution to GHG emissions mitigation
    • Y02E60/13Energy storage using capacitors

Abstract

【課題】本発明は、実装面積を最小化し、実装効率を高めることにより、超小型の高容量キャパシタを具現することができる積層型セラミックスキャパシタを提供する。
【解決手段】横が1.6mmで、縦が0.8mmであるサイズを有する複数の誘電体層が内部に積層されたキャパシタ本体と、前記複数の誘電体層の夫々に複数個が配列された内部電極を有する内部電極部と、前記キャパシタ本体の横に複数個が配列され、前記内部電極と電気的に連結される外部電極を有する外部電極部を含むことを特徴とする積層型セラミックスキャパシタを提供する。
【選択図】図1a

Description

本発明は積層型セラミックスキャパシタに関し、より詳細には、実装面積を最小化し、実装効率を高めることにより、超小型の高容量キャパシタを具現することができる積層型セラミックスキャパシタに関する。
一般的に、積層型セラミックスキャパシタ(Multi−Layered Ceramic Capacitor;MLCC)は、複数の誘電体層の間に内部電極が挿入される構造を有する。このような積層型セラミックスキャパシタは、小型でありながらも高容量が保障され、実装が容易であるという長所により、多様な電子装置の部品として広く利用されている。特に、大規模の集積素子(Large Scale Integrated circuit;LSI)などの電源回路で半導体チップと電源の間に接続されたデカップリングキャパシタなどとして積極的に用いられている。
このようなデカップリングキャパシタは半導体チップと電源の間に複数が用いられるが、最近の部品の小型化、軽量化などの要求により、同一または相異なる電源容量を有する2個以上のキャパシタが一つのチップに具現されたアレイが求められている。また、複数の一般チップが一つのチップに具現されたアレイが求められている。
このようなアレイからなる積層型セラミックスキャパシタは、チップの実装面積を減らし、高容量を具現するために、アレイの内部面積を効率的に用いるための様々な方案が模索されている。
本発明は、実装面積を最小化し、実装効率を高めることにより、超小型の高容量キャパシタを具現することができる積層型セラミックスキャパシタを提供することを目的とする。
上述した目的を果たすために、本発明の一つの技術的側面は、横が1.6mmで、縦が0.8mmであるサイズを有する複数の誘電体層が内部に積層されたキャパシタ本体と、前記複数の誘電体層の夫々に複数個が配列された内部電極を有する内部電極部と、前記キャパシタ本体の横に複数個が配列され、前記内部電極と電気的に連結される外部電極を有する外部電極部を含むことを特徴とする積層型セラミックスキャパシタを提供することである。
本発明の一つの技術的側面によると、前記複数の内部電極の夫々は前記外部電極と連結される突出部を含むことができる。
本発明の一つの技術的側面によると、前記複数の誘電体層のうち各誘電体層には、互いに電気的に独立された第1、第2、第3及び第4内部電極が配列され、前記内部電極部は、各誘電体層の前記第1内部電極を有する第1内部電極グループと、各誘電体層の前記第2内部電極を有する第2内部電極グループと、各誘電体層の前記第3内部電極を有する第3内部電極グループと、各誘電体層の前記第4内部電極を有する第4内部電極グループを含むことができる。
本発明の一つの技術的側面によると、前記複数の誘電体層のうち少なくとも一つの誘電体層の第1から第4内部電極の突出部の突出方向は、互いに隣接した誘電体層の第1から第4内部電極の突出部の突出方向と反対であることができる。
本発明の一つの技術的側面によると、前記外部電極は、前記キャパシタ本体の横に形成された一側面に配列された複数の外部電極を有する第1外部電極グループと、前記キャパシタ本体の前記一側面の反対側に形成された他側面に配列された複数の外部電極を有する第2外部電極グループを含むことができる。
本発明の一つの技術的側面によると、前記第1外部電極グループは、前記複数の誘電体層に形成された第1から第4内部電極のうち一方向に突出された第1から第4内部電極の突出部と夫々電気的に連結される第1、第2、第3及び第4外部電極を含み、前記第2外部電極グループは、前記複数の誘電体層に形成された第1から第4内部電極のうち前記一方向と反対方向が他方向に突出された第1から第4内部電極の突出部と夫々電気的に連結される第5、第6、第7及び第8外部電極を含むことができる。
本発明の一つの技術的側面によると、前記第1から第4内部電極グループの容量は夫々1uF±10%以上であることができる。
本発明の一つの技術的側面によると、前記複数の誘電体層の夫々に配列された第1から第4内部電極間の距離は、第1または第4内部電極と誘電体層の縦側面との距離の1/2より大きいかまたは同一であり、第1または第4内部電極と誘電体層の縦側面との距離の2/3より小さいかまたは同一であることができる。
本発明の一つの技術的側面によると、前記内部電極の突出部の幅は、前記突出部が形成された内部電極の一側面から前記突出部までの距離の2倍より大きく、4倍より小さいことができる。
本発明の一つの技術的側面によると、前記内部電極の突出部の幅は0.1mm以上、0.2mm以下であることができ、前記キャパシタ本体の横は1.6mm±0.1mmであり、前記キャパシタ本体の縦は0.8mm±0.1mmであり、前記キャパシタ本体の高さは0.5mm±0.05mm以上、0.85mm±0.1mm以下であることができ、前記外部電極の幅は0.2mm±0.05mm以上、0.25mm±0.1mm以下であることができ、前記複数の外部電極間の距離は0.4mm±0.05mm以上、0.5mm±0.1mm以下であることができる。また、前記複数の外部電極のうち、隣接した外部電極同士の中心間の距離は0.2mm±0.05mm以上、0.25mm±0.1mm以下であることができ、前記キャパシタ本体の上面に形成された外部電極の端から前記キャパシタ本体の側面までの長さは0.15mm±0.1mm以上、0.25mm±0.1mm以下であることができる。
上述した目的を果たすために、本発明の他の一つの技術的側面は、予め設定された横及び縦の長さを有する複数の誘電体層が内部に積層されたキャパシタ本体と、前記複数の誘電体層のうち各誘電体層には互いに電気的に独立された複数の内部電極が配列され、各誘電体層の複数の内部電極の夫々は、互いに隣接した誘電体層の内部電極のうち互いに重なる面積を有する内部電極同士が内部電極グループを形成し、各内部電極グループの容量は1uF以上である内部電極部と、前記キャパシタ本体の横に複数個が配列され、前記内部電極と電気的に連結される外部電極を有する外部電極部を含むことを特徴とする積層型セラミックスキャパシタを提供することである。
本発明によると、実装面積を最小化し、実装効率を高めることにより、超小型の高容量キャパシタを具現することができる積層型セラミックスキャパシタを提供する効果がある。
本発明の積層型セラミックスキャパシタの斜視図である。 本発明の積層型セラミックスキャパシタの平面図である。 本発明の積層型セラミックスキャパシタの側面図である。 本発明の積層型セラミックスキャパシタの内部電極を示す図面である。 本発明の積層型セラミックスキャパシタに積層される内部電極を示す分解斜視図である。 本発明の一実施形態による積層型セラミックスキャパシタの斜視図である。 本発明の一実施形態による積層型セラミックスキャパシタの平面図である。 本発明の一実施形態による積層型セラミックスキャパシタの側面図である。 本発明の一実施形態による積層型セラミックスキャパシタの内部電極を示す図面である。 本発明の一実施形態による積層型セラミックスキャパシタに積層される内部電極を示す分解斜視図である。
以下、図面を参照して本発明を詳細に説明する。
図1a、図1b及び図1cは夫々本発明の積層型セラミックスキャパシタの斜視図、平面図及び側面図であり、図2は本発明の積層型セラミックスキャパシタの内部電極を示す図面であり、図3は本発明の積層型セラミックスキャパシタに積層される内部電極を示す分解斜視図である。
図1a、図1b及び図1cを参照すると、本発明の積層型セラミックスキャパシタ10は、予め設定された横と縦の長さを有するキャパシタ本体11を含み、キャパシタ本体11の外面には、基板に装着されて他の回路と電気的に連結されることができる外部電極を有する外部電極部12が形成されることができる。キャパシタ本体11の横Lは1.6mm±0.1mmであることができ、縦Wは0.8mm±0.1mmであることができ、高さTは0.5mm±0.05mm以上、0.85mm±0.1mm以下であることができる。
外部電極部12の複数の外部電極は、キャパシタ本体11の縁のうち横に複数個が配列されることができ、キャパシタ本体11に配列された外部電極の幅BWは0.2±0.05mm以上、0.25±0.1mm以下であることができる。また、複数の外部電極はキャパシタ本体11の上面または下面まで形成されることができ、キャパシタ本体11の上面または下面まで形成された外部電極の端からキャパシタ本体11の側面までの距離SWは、0.15mm±0.1mm以上、0.25±0.1mm以下であることができる。
図2及び図3を参照すると、キャパシタ本体11の内部には内部電極部13が形成されることができる。前記内部電極部13は積層された複数の誘電体層13A1〜13BNを含み、複数の誘電体層13A1〜13BNの夫々には複数の内部電極13a1〜13aN、13b1〜13bNが配列されることができる。この際、複数の内部電極13a1〜13aN、13b1〜13bNは一列に配列されることができる。
複数の内部電極13a1〜13aN、13b1〜13bNの夫々は、上記外部電極と電気的に連結されることができる突出部Aを含むことができる。
例えば、第1誘電体層13Aに配列された複数の内部電極13a1〜13aNの突出部Aの方向は、第1誘電体層13Aに積層される第2誘電体層13Bに配列された複数の内部電極13b1〜13bNの突出部Aの方向と反対であることができる。上述したように、一誘電体層に配列された複数の内部電極の突出部の方向は、隣接した誘電体層に配列された複数の内部電極の突出部の方向と反対であることができる。
内部電極部13は、積層された複数の誘電体層13A1〜13BNに夫々配列された複数の内部電極が互いに隣接した誘電体層の複数の内部電極と少なくとも一部の面積が重なり、予め設定された静電容量を有することができる。
図4a、図4b及び図4cは、夫々本発明の一実施形態による積層型セラミックスキャパシタの斜視図、平面図及び側面図であり、図5は本発明の一実施形態による積層型セラミックスキャパシタの内部電極を示す図面であり、図6は本発明の一実施形態による積層型セラミックスキャパシタに積層される内部電極を示す分解斜視図である。
図4a、図4b及び図4cを参照すると、本発明の一実施形態による積層型セラミックスキャパシタ20は、横Lが1.6mm±0.1mmであることができ、縦Wが0.8mm±0.1mmであることができ、高さTが0.5mm±0.05mm以上、0.85mm±0.1mm以下であるキャパシタ本体21を備え、キャパシタ本体21の横に夫々配列された4個の外部電極を含んだ外部電極部22を備えることができる。即ち、キャパシタ本体21の横の一側面には、一列に配列された4個の外部電極22a1、22a2、22a3、22a4を有する第1外部電極グループ22aが形成され、キャパシタ本体21の横の一側面の反対方向である他側面に一列に配列された4個の外部電極22b1、22b2、22b3、22b4を有する第2外部電極グループ22bが形成されることができる。
図1b及び図1cに係る説明と同様に、図4b及び図4cを参照すると、キャパシタ本体21に配列された4個の外部電極22a1〜22b4の幅BWは0.2±0.05mm以上、0.25±0.1mm以下であることができる。また、4個の外部電極22a1〜22b4はキャパシタ本体21の上面または下面まで形成されることができ、キャパシタ本体21の上面または下面まで形成された外部電極の端からキャパシタ本体21の側面までの距離SWは、0.15mm±0.1mm以上、0.25±0.1mm以下であることができる。また、外部電極間の距離Cは0.2mm±0.05mm以上、0.25mm±0.1mm以下であることができる。さらに、上記4個の外部電極のうち隣接した外部電極同士の中心間の距離Pは、0.4mm±0.05mm以上、0.5mm±0.1mm以下であることができる。
図5及び図6を参照すると、図2及び図3に係る説明と同様に、内部電極部23は積層された複数の誘電体層23A1〜23BNを含むことができる。前記複数の誘電体層23A1〜23BNの夫々には4個の内部電極23a1〜23a4、23b1〜23b4が配列され、この際、4個の内部電極23a1〜23a4、23b1〜23b4は一列に配列されることができる。
4個の内部電極23a1〜23a4、23b1〜23b4の夫々は、上記外部電極と電気的に連結されることができる突出部Aを含むことができる。
複数の誘電体層23A1〜23BNの夫々に配列された第1から第4内部電極23a1〜23a4、23b1〜23b4の間の距離cは、第1または第4内部電極23a1、23a4、23b1、23b4と誘電体層の縦側面との距離bの1/2より大きいかまたは同一であり、第1または第4内部電極23a1、23a4、23b1、23b4と誘電体層の縦側面との距離bの2/3より小さいかまたは同一であることができる。
本発明の一つの技術的側面によると、内部電極の突出部Aの幅dが突出部Aが形成された内部電極の一側面から突出部Aまでの距離eの2倍より小さいと、外部電極との接触が困難であり、内部電極の突出部Aの幅dが突出部Aが形成された内部電極の一側面から突出部Aまでの距離eの4倍より大きいと、外部電極が内部電極を覆うことができないため、接触不良が発生する可能性がある。同様に、内部電極の突出部Aの幅dが0.1mmより小さいと外部電極との接触が困難であり、内部電極の突出部Aの幅dが0.2mm以上であると外部電極が内部電極を覆うことができないため、接触不良が発生する可能性がある。従って、内部電極の突出部Aの幅dは、突出部Aが形成された内部電極の一側面から突出部Aまでの距離eの2倍より大きく、4倍より小さくてもよい。また、内部電極の突出部Aの幅dは0.1mm以上、0.2mm以下であることができる。
内部電極の面積aは、各誘電体層の第1内部電極を含む第1内部電極グループ、各誘電体層の第2内部電極を含む第2内部電極グループ、各誘電体層の第3内部電極を含む第3内部電極グループ、各誘電体層の第4内部電極を含む第4内部電極グループの夫々が1uF±10%以上の高容量を有するために、190μm以上であることができる。
上述したように、本発明によると、1608サイズに1uF以上の高容量キャパシタを複数個、特に4個を集積化することにより、実装面積を最小化し、実装効率を高めて超小型の高容量キャパシタを具現したことが分かる。
以上で説明した本発明は、上述の実施例及び添付の図面により限定されず、添付の請求範囲により限定され、本発明の構成は、本発明の技術的思想を外れない範囲内でその構成を多様に変更及び改造することができるということは、本発明が属する技術分野にて通常の知識を有する者は容易に分かるであろう。
10、20 積層型セラミックスキャパシタ
11、21 キャパシタ本体
12、22 外部電極部
13、23 内部電極部
13A1〜13BN、23A1〜23BN 誘電体層
13a1〜12BN、23A1〜23BN 内部電極
以上で説明した本発明は、上述の実施例及び添付の図面により限定されず、添付の請求範囲により限定され、本発明の構成は、本発明の技術的思想を外れない範囲内でその構成を多様に変更及び改造することができるということは、本発明が属する技術分野にて通常の知識を有する者は容易に分かるであろう。
本発明の例を下記の各項目として示す。
[項目1]
複数の誘電体層が内部に積層され、予め設定された横の長さおよび予め設定された縦の長さを有するキャパシタ本体と、
前記複数の誘電体層の夫々に複数個が配列される複数の内部電極を有する内部電極部と、
前記キャパシタ本体の側面に配列され、前記複数の内部電極のうちの対応する内部電極と電気的に連結される複数の外部電極を有する外部電極部と、
を含むことを特徴とする積層型セラミックスキャパシタ。
[項目2]
前記複数の誘電体層の各々に配列される複数個の内部電極は互いに電気的に独立され、
前記内部電極部は、積層方向からみた場合に少なくとも一部が重なり合う内部電極同士を含んだ内部電極グループを複数有する項目1に記載の積層型セラミックスキャパシタ。
[項目3]
前記内部電極グループの容量は夫々1uF±10%以上であることを特徴とする項目2に記載の積層型セラミックスキャパシタ。
[項目4]
複数の誘電体層が内部に積層され、予め設定された横の長さ及び予め設定された縦の長さを有するキャパシタ本体と、
前記複数の誘電体層の各々に複数個が互いに電気的に独立されて配列される複数の内部電極を有し、積層方向からみた場合に少なくとも一部が重なり合う内部電極同士を含み、容量が1uF以上である複数の内部電極グループが形成される内部電極部と、
前記キャパシタ本体の側面に配列され、前記複数の内部電極のうちの対応する内部電極と電気的に連結される複数の外部電極を有する外部電極部と、
を含むことを特徴とする積層型セラミックスキャパシタ。
[項目5]
前記複数の内部電極の夫々は前記複数の外部電極のうちの対応する外部電極と連結される突出部を含むことを特徴とする項目1から4の何れか1項に記載の積層型セラミックスキャパシタ。
[項目6]
前記複数の誘電体層のうちの少なくとも一つの誘電体層に配列される複数個の内部電極の突出部の突出方向は、互いに隣接した誘電体層に配列される複数個の内部電極の突出部の突出方向と反対であることを特徴とする項目2から4の何れか1項に記載の積層型セラミックスキャパシタ。
[項目7]
前記外部電極部は、前記キャパシタ本体の1つの側面に配列された複数の外部電極を有する第1外部電極グループと、前記キャパシタ本体の前記1つの側面の反対側の側面に配列された複数の外部電極を有する第2外部電極グループを含むことを特徴とする項目6に記載の積層型セラミックスキャパシタ。
[項目8]
前記第1外部電極グループに含まれる複数の外部電極は、前記複数の誘電体層に配列される複数の内部電極のうち前記1つの側面側に突出された内部電極の突出部と夫々電気的に連結され、
前記第2外部電極グループに含まれる複数の外部電極は、前記複数の誘電体層に配列される複数の内部電極のうち前記反対側に突出された内部電極の突出部と夫々電気的に連結されることを特徴とする項目7に記載の積層型セラミックスキャパシタ。
[項目9]
前記複数の誘電体層の夫々に配列された複数個の内部電極間の距離は、誘電体層の横方向の端と隣接した内部電極と前記誘電体層の横方向の端との距離の1/2以上であり、前記誘電体層の横方向の端と隣接した内部電極と前記誘電体層の横方向の端との距離の2/3以下であることを特徴とする項目2から4の何れか1項に記載の積層型セラミックスキャパシタ。
[項目10]
前記内部電極の突出部の幅は、前記突出部が形成された内部電極の幅方向の端から前記突出部までの距離の2倍より大きく、4倍より小さいことを特徴とする項目5に記載の積層型セラミックスキャパシタ。
[項目11]
前記内部電極の突出部の幅は0.1mm以上、0.2mm以下であることを特徴とする項目5に記載の積層型セラミックスキャパシタ。
[項目12]
前記キャパシタ本体の横の長さは1.6mm±0.1mmであり、
前記キャパシタ本体の縦の長さは0.8mm±0.1mmであり、
前記キャパシタ本体の高さは0.5mm±0.05mm以上、0.85mm±0.1mm以下であることを特徴とする項目1から11の何れか1項に記載の積層型セラミックスキャパシタ。
[項目13]
前記複数の外部電極の各々の幅は0.2mm±0.05mm以上、0.25mm±0.1mm以下であることを特徴とする項目1から12の何れか1項に記載の積層型セラミックスキャパシタ。
[項目14]
前記複数の外部電極間の距離は0.2mm±0.05mm以上、0.25mm±0.1mm以下であることを特徴とする項目1から13の何れか1項に記載の積層型セラミックスキャパシタ。
[項目15]
前記複数の外部電極のうち、隣接した外部電極同士の中心間の距離は0.4mm±0.05mm以上、0.5mm±0.1mm以下であることを特徴とする項目1から14の何れか1項に記載の積層型セラミックスキャパシタ。
[項目16]
前記キャパシタ本体の上面に形成された外部電極の端から前記キャパシタ本体の側面までの長さは0.15mm±0.1mm以上、0.25mm±0.1mm以下であることを特徴とする項目1から15の何れか1項に記載の積層型セラミックスキャパシタ。


Claims (16)

  1. 複数の誘電体層が内部に積層され、予め設定された横の長さおよび予め設定された縦の長さを有するキャパシタ本体と、
    前記複数の誘電体層の夫々に複数個が配列される複数の内部電極を有する内部電極部と、
    前記キャパシタ本体の側面に配列され、前記複数の内部電極のうちの対応する内部電極と電気的に連結される複数の外部電極を有する外部電極部と
    を含むことを特徴とする積層型セラミックスキャパシタ。
  2. 前記複数の誘電体層の各々に配列される複数個の内部電極は互いに電気的に独立され、
    前記内部電極部は、積層方向からみた場合に少なくとも一部が重なり合う内部電極同士を含んだ内部電極グループを複数有する請求項1に記載の積層型セラミックスキャパシタ。
  3. 前記内部電極グループの容量は夫々1uF±10%以上であることを特徴とする請求項2に記載の積層型セラミックスキャパシタ。
  4. 複数の誘電体層が内部に積層され、予め設定された横の長さ及び予め設定された縦の長さを有するキャパシタ本体と、
    前記複数の誘電体層の各々に複数個が互いに電気的に独立されて配列される複数の内部電極を有し、積層方向からみた場合に少なくとも一部が重なり合う内部電極同士を含み、容量が1uF以上である複数の内部電極グループが形成される内部電極部と、
    前記キャパシタ本体の側面に配列され、前記複数の内部電極のうちの対応する内部電極と電気的に連結される複数の外部電極を有する外部電極部と
    を含むことを特徴とする積層型セラミックスキャパシタ。
  5. 前記複数の内部電極の夫々は前記複数の外部電極のうちの対応する外部電極と連結される突出部を含むことを特徴とする請求項1から4の何れか1項に記載の積層型セラミックスキャパシタ。
  6. 前記複数の誘電体層のうちの少なくとも一つの誘電体層に配列される複数個の内部電極の突出部の突出方向は、互いに隣接した誘電体層に配列される複数個の内部電極の突出部の突出方向と反対であることを特徴とする請求項2から4の何れか1項に記載の積層型セラミックスキャパシタ。
  7. 前記外部電極部は、前記キャパシタ本体の1つの側面に配列された複数の外部電極を有する第1外部電極グループと、前記キャパシタ本体の前記1つの側面の反対側の側面に配列された複数の外部電極を有する第2外部電極グループを含むことを特徴とする請求項6に記載の積層型セラミックスキャパシタ。
  8. 前記第1外部電極グループに含まれる複数の外部電極は、前記複数の誘電体層に配列される複数の内部電極のうち前記1つの側面側に突出された内部電極の突出部と夫々電気的に連結され、
    前記第2外部電極グループに含まれる複数の外部電極は、前記複数の誘電体層に配列される複数の内部電極のうち前記反対側に突出された内部電極の突出部と夫々電気的に連結されることを特徴とする請求項7に記載の積層型セラミックスキャパシタ。
  9. 前記複数の誘電体層の夫々に配列された複数個の内部電極間の距離は、誘電体層の横方向の端と隣接した内部電極と前記誘電体層の横方向の端との距離の1/2以上であり、前記誘電体層の横方向の端と隣接した内部電極と前記誘電体層の横方向の端との距離の2/3以下であることを特徴とする請求項2から4の何れか1項に記載の積層型セラミックスキャパシタ。
  10. 前記内部電極の突出部の幅は、前記突出部が形成された内部電極の幅方向の端から前記突出部までの距離の2倍より大きく、4倍より小さいことを特徴とする請求項5に記載の積層型セラミックスキャパシタ。
  11. 前記内部電極の突出部の幅は0.1mm以上、0.2mm以下であることを特徴とする請求項5に記載の積層型セラミックスキャパシタ。
  12. 前記キャパシタ本体の横の長さは1.6mm±0.1mmであり、
    前記キャパシタ本体の縦の長さは0.8mm±0.1mmであり、
    前記キャパシタ本体の高さは0.5mm±0.05mm以上、0.85mm±0.1mm以下であることを特徴とする請求項1から11の何れか1項に記載の積層型セラミックスキャパシタ。
  13. 前記複数の外部電極の各々の幅は0.2mm±0.05mm以上、0.25mm±0.1mm以下であることを特徴とする請求項1から12の何れか1項に記載の積層型セラミックスキャパシタ。
  14. 前記複数の外部電極間の距離は0.2mm±0.05mm以上、0.25mm±0.1mm以下であることを特徴とする請求項1から13の何れか1項に記載の積層型セラミックスキャパシタ。
  15. 前記複数の外部電極のうち、隣接した外部電極同士の中心間の距離は0.4mm±0.05mm以上、0.5mm±0.1mm以下であることを特徴とする請求項1から14の何れか1項に記載の積層型セラミックスキャパシタ。
  16. 前記キャパシタ本体の上面に形成された外部電極の端から前記キャパシタ本体の側面までの長さは0.15mm±0.1mm以上、0.25mm±0.1mm以下であることを特徴とする請求項1から15の何れか1項に記載の積層型セラミックスキャパシタ。
JP2013180651A 2010-11-25 2013-08-30 積層型セラミックスキャパシタ Pending JP2013239753A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020100118140A KR101228688B1 (ko) 2010-11-25 2010-11-25 적층형 세라믹 캐패시터
KR10-2010-0118140 2010-11-25

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2011022094A Division JP2012114395A (ja) 2010-11-25 2011-02-03 積層型セラミックスキャパシタ

Publications (1)

Publication Number Publication Date
JP2013239753A true JP2013239753A (ja) 2013-11-28

Family

ID=46092209

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2011022094A Pending JP2012114395A (ja) 2010-11-25 2011-02-03 積層型セラミックスキャパシタ
JP2013180651A Pending JP2013239753A (ja) 2010-11-25 2013-08-30 積層型セラミックスキャパシタ

Family Applications Before (1)

Application Number Title Priority Date Filing Date
JP2011022094A Pending JP2012114395A (ja) 2010-11-25 2011-02-03 積層型セラミックスキャパシタ

Country Status (4)

Country Link
US (1) US8619407B2 (ja)
JP (2) JP2012114395A (ja)
KR (1) KR101228688B1 (ja)
CN (1) CN102479615B (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2021016144A (ja) * 2019-07-10 2021-02-12 ▲き▼邦科技股▲分▼有限公司 表面音波装置及びその製造方法

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102013102278A1 (de) * 2013-03-07 2014-09-11 Epcos Ag Kondensatoranordnung
KR101499716B1 (ko) 2013-06-05 2015-03-09 삼성전기주식회사 어레이 타입 칩 저항기 및 그 제조 방법
KR101489815B1 (ko) * 2013-07-11 2015-02-04 삼성전기주식회사 적층 세라믹 커패시터
US9396879B2 (en) 2013-10-29 2016-07-19 Samsung Electro-Mechanics Co., Ltd. Multilayer ceramic capacitor and board having the same
KR102097325B1 (ko) * 2014-09-23 2020-04-06 삼성전기주식회사 적층 세라믹 커패시터 및 그 실장 기판
JP6694235B2 (ja) * 2015-01-29 2020-05-13 Tdk株式会社 電子部品
KR101824904B1 (ko) * 2015-04-01 2018-02-02 가부시키가이샤 무라타 세이사쿠쇼 콘덴서 소자, 및 그것을 포함하는 복합 전자부품
KR101813365B1 (ko) 2016-03-22 2017-12-28 삼성전기주식회사 적층형 커패시터 및 그 실장 기판

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000252165A (ja) * 1999-02-26 2000-09-14 Kyocera Corp 多連型積層セラミックコンデンサ
JP2003272945A (ja) * 2002-03-19 2003-09-26 Matsushita Electric Ind Co Ltd 積層セラミック電子部品およびその製造方法
JP2007242801A (ja) * 2006-03-07 2007-09-20 Tdk Corp 積層コンデンサ及びその実装構造
JP2009099826A (ja) * 2007-10-18 2009-05-07 Murata Mfg Co Ltd 積層セラミック電子部品
JP2010016101A (ja) * 2008-07-02 2010-01-21 Murata Mfg Co Ltd 積層型電子部品の製造方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR0130868B1 (ko) * 1994-06-02 1998-05-15 김정덕 다층 칩 캐패시터(Multilayer Chip Capacitor)의 외부 전극 제조방법
JP3765225B2 (ja) 2000-06-14 2006-04-12 株式会社村田製作所 チップ型多連電子部品
JP3788329B2 (ja) * 2001-11-29 2006-06-21 株式会社村田製作所 コンデンサアレイ
US6829134B2 (en) * 2002-07-09 2004-12-07 Murata Manufacturing Co., Ltd. Laminated ceramic electronic component and method for manufacturing the same
KR20050089493A (ko) * 2004-03-05 2005-09-08 삼성전기주식회사 적층형 세라믹 캐패시터
KR100587006B1 (ko) * 2004-12-23 2006-06-08 삼성전기주식회사 적층형 칩 커패시터 및 그 제조 방법
JP4433204B2 (ja) * 2006-03-10 2010-03-17 Tdk株式会社 積層セラミックコンデンサ
JP4525773B2 (ja) 2007-05-22 2010-08-18 株式会社村田製作所 積層セラミックコンデンサ
JP5115349B2 (ja) * 2008-06-13 2013-01-09 株式会社村田製作所 積層セラミック電子部品およびその製造方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000252165A (ja) * 1999-02-26 2000-09-14 Kyocera Corp 多連型積層セラミックコンデンサ
JP2003272945A (ja) * 2002-03-19 2003-09-26 Matsushita Electric Ind Co Ltd 積層セラミック電子部品およびその製造方法
JP2007242801A (ja) * 2006-03-07 2007-09-20 Tdk Corp 積層コンデンサ及びその実装構造
JP2009099826A (ja) * 2007-10-18 2009-05-07 Murata Mfg Co Ltd 積層セラミック電子部品
JP2010016101A (ja) * 2008-07-02 2010-01-21 Murata Mfg Co Ltd 積層型電子部品の製造方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2021016144A (ja) * 2019-07-10 2021-02-12 ▲き▼邦科技股▲分▼有限公司 表面音波装置及びその製造方法
US11522517B2 (en) 2019-07-10 2022-12-06 Chipbond Technology Corporation Surface acoustic wave device and method of manufacturing the same

Also Published As

Publication number Publication date
CN102479615B (zh) 2014-11-12
CN102479615A (zh) 2012-05-30
JP2012114395A (ja) 2012-06-14
KR20120056548A (ko) 2012-06-04
US20120134067A1 (en) 2012-05-31
KR101228688B1 (ko) 2013-02-01
US8619407B2 (en) 2013-12-31

Similar Documents

Publication Publication Date Title
JP2013239753A (ja) 積層型セラミックスキャパシタ
US8149565B2 (en) Circuit board device and integrated circuit device
KR101069989B1 (ko) 적층형 칩 커패시터 및 회로 기판 장치
US6950300B2 (en) Ultra low inductance multi layer ceramic capacitor
US10707021B2 (en) Multilayer ceramic electronic component and board having the same
KR100649579B1 (ko) 적층형 캐패시터 및 적층형 캐패시터 어레이
JP2015095647A (ja) 積層セラミック電子部品及び積層セラミック電子部品の実装基板
KR102653205B1 (ko) 적층형 커패시터 및 그 실장 기판
KR101141436B1 (ko) 적층형 칩 커패시터
KR101124109B1 (ko) 적층형 세라믹 캐패시터
JP6263849B2 (ja) 積層セラミックコンデンサ
JP5974653B2 (ja) 積層コンデンサの使用方法
JP4924698B2 (ja) 電子部品実装構造
JP2011023696A (ja) 積層型チップキャパシタ
JP4438864B2 (ja) 基板及びこれを備えた電子装置
JP2007115759A (ja) 積層コンデンサ、複合コンデンサおよびコンデンサモジュール、ならびにコンデンサの配置方法
JP2008193062A (ja) 積層型チップキャパシタ
JP4280179B2 (ja) 積層型半導体装置
KR101444511B1 (ko) 적층형 세라믹 캐패시터
KR100835051B1 (ko) 저esl 적층형 커패시터와 배선기판
US8614876B2 (en) Multilayer ceramic capacitor
JP2010238826A (ja) キャパシタ内蔵配線基板
KR100674823B1 (ko) 적층형 캐패시터 어레이의 배선접속구조
JP2006013379A (ja) チップコンデンサ

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20140127

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20141015

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20141111

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20150206

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150311

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20150818