JP2013038505A - シンボルタイミングリカバリ回路 - Google Patents
シンボルタイミングリカバリ回路 Download PDFInfo
- Publication number
- JP2013038505A JP2013038505A JP2011171056A JP2011171056A JP2013038505A JP 2013038505 A JP2013038505 A JP 2013038505A JP 2011171056 A JP2011171056 A JP 2011171056A JP 2011171056 A JP2011171056 A JP 2011171056A JP 2013038505 A JP2013038505 A JP 2013038505A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- phase
- tap coefficient
- gain
- tap
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000011084 recovery Methods 0.000 title claims abstract description 38
- 239000013598 vector Substances 0.000 claims description 24
- 230000007704 transition Effects 0.000 claims description 4
- 230000006866 deterioration Effects 0.000 abstract description 4
- 230000008929 regeneration Effects 0.000 abstract description 3
- 238000011069 regeneration method Methods 0.000 abstract description 3
- 238000010586 diagram Methods 0.000 description 20
- 238000005070 sampling Methods 0.000 description 13
- 230000001934 delay Effects 0.000 description 11
- 230000003111 delayed effect Effects 0.000 description 8
- 230000005540 biological transmission Effects 0.000 description 4
- 230000007423 decrease Effects 0.000 description 4
- 238000009499 grossing Methods 0.000 description 4
- 238000000034 method Methods 0.000 description 4
- 238000001228 spectrum Methods 0.000 description 4
- 238000006243 chemical reaction Methods 0.000 description 3
- 230000003247 decreasing effect Effects 0.000 description 3
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 2
- 230000002457 bidirectional effect Effects 0.000 description 1
- 239000000969 carrier Substances 0.000 description 1
- 230000002542 deteriorative effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000012544 monitoring process Methods 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/01—Equalisers
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/32—Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
- H04L27/34—Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
- H04L27/38—Demodulator circuits; Receiver circuits
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0016—Arrangements for synchronising receiver with transmitter correction of synchronization errors
- H04L7/002—Arrangements for synchronising receiver with transmitter correction of synchronization errors correction by interpolation
- H04L7/0029—Arrangements for synchronising receiver with transmitter correction of synchronization errors correction by interpolation interpolation of received data signal
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0054—Detection of the synchronisation error by features other than the received signal transition
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0054—Detection of the synchronisation error by features other than the received signal transition
- H04L7/0062—Detection of the synchronisation error by features other than the received signal transition detection of error based on data decision error, e.g. Mueller type detection
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
- Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
- Circuits Of Receivers In General (AREA)
Abstract
【解決手段】第1のフィルタを用いて入力デジタル信号のゼロクロス点及び/又はデータ識別点の補間データを生成する補間器(14)と、第2のフィルタを用いて補間器により生成された補間データを基に入力デジタル信号から前方干渉波を除去し、その除去した信号、第1の識別信号及び第1の誤差信号を出力する前方等化器(21)と、第3のフィルタを用いて補間器により生成された補間データを基に入力デジタル信号から後方干渉波を除去し、その除去した信号、第2の識別信号及び第2の誤差信号を出力する後方等化器(23)と、第2のフィルタのタップ係数、第3のフィルタのタップ係数、第1の識別信号、第1の誤差信号、第2の識別信号及び第2の誤差信号を基に第1のフィルタのタップ係数を生成するタイミング再生部(20)とを有する。
【選択図】図1
Description
11 自動ゲインコントローラ
12,16 乗算器
13,17 ローパスフィルタ
14,18 補間器
15,19 ルートナイキストフィルタ
20 タイミング再生部
21 前方等化器
22 バタフライ演算器
23 後方等化器
24 キャリア再生部
25 識別、誤差信号生成部
26 第1のタップ係数演算部
27 第2のタップ係数演算部
28 可変ゲイン増幅器
Claims (9)
- 第1の有限インパルス応答フィルタを用いて入力デジタル信号のゼロクロス点及び/又はデータ識別点の補間データを生成する補間器と、
第2の有限インパルス応答フィルタを用いて前記補間器により生成された補間データを基に前記入力デジタル信号から前方干渉波を除去し、その除去した信号、第1の識別信号及び第1の誤差信号を出力する前方等化器と、
第1の無限インパルス応答フィルタを用いて前記補間器により生成された補間データを基に前記入力デジタル信号から後方干渉波を除去し、その除去した信号、第2の識別信号及び第2の誤差信号を出力する後方等化器と、
前記補間器により生成された補間データと前記前方等化器及び前記後方等化器により前記前方干渉波及び前記後方干渉波が除去された信号とを基に前記第2の有限インパルス応答フィルタのタップ係数を演算する第1のタップ係数演算部と、
前記補間器により生成された補間データと前記前方等化器及び前記後方等化器により前記前方干渉波及び前記後方干渉波が除去された信号とを基に前記第1の無限インパルス応答フィルタのタップ係数を演算する第2のタップ係数演算部と、
前記第2の有限インパルス応答フィルタのタップ係数、前記第1の無限インパルス応答フィルタのタップ係数、前記第1の識別信号、前記第1の誤差信号、前記第2の識別信号及び前記第2の誤差信号を基に前記第1の有限インパルス応答フィルタのタップ係数を生成するタイミング再生部と
を有することを特徴とするシンボルタイミングリカバリ回路。 - 前記第1の識別信号は、前記前方干渉波の除去前の信号であり、
前記第1の誤差信号は、前記前方干渉波の除去前の信号と前記前方干渉波の除去後の信号との差分の信号であり、
前記第2の識別信号は、前記後方干渉波の除去前の信号であり、
前記第2の誤差信号は、前記後方干渉波の除去前の信号と前記後方干渉波の除去後の信号との差分の信号であることを特徴とする請求項1記載のシンボルタイミングリカバリ回路。 - 前記タイミング再生部は、
前記第1の識別信号の時間遷移に応じて前記第1の誤差信号に正負符号を付与する第1の位相比較部と、
前記第2の識別信号の時間遷移に応じて前記第2の誤差信号に正負符号を付与する第2の位相比較部と、
前記第2の有限インパルス応答フィルタのタップ係数及び前記第1の無限インパルス応答フィルタのタップ係数を基に第1のゲイン及び第2のゲインを生成するコントロール回路と、
前記正負符号が付与された前記第1の誤差信号に対して前記第1のゲインを乗算する第1の乗算器と、
前記正負符号が付与された前記第2の誤差信号に対して前記第2のゲインを乗算する第2の乗算器と、
前記第1の乗算器の出力信号及び前記第2の乗算器の出力信号を基に前記第1の有限インパルス応答フィルタのタップ係数を演算する第3のタップ係数演算部とを有することを特徴とする請求項1又は2記載のシンボルタイミングリカバリ回路。 - 前記コントロール回路は、前記前方干渉波が前記後方干渉波より大きいときには前記第1のゲインを前記第2のゲインより小さくし、前記後方干渉波が前記前方干渉波より大きいときには前記第2のゲインを前記第1のゲインより小さくすることを特徴とする請求項3記載のシンボルタイミングリカバリ回路。
- 前記第1のゲイン及び前記第2のゲインの乗算値は、略一定値であることを特徴とする請求項4記載のシンボルタイミングリカバリ回路。
- 前記第2の有限インパルス応答フィルタは、第1の同相有限インパルス応答フィルタ及び第1の直交有限インパルス応答フィルタを有し、
前記第1の無限インパルス応答フィルタは、第1の同相IIRフィルタ演算部及び第1の直交IIRフィルタ演算部を有し、
前記コントロール回路は、前記第1の同相有限インパルス応答フィルタ、前記第1の直交有限インパルス応答フィルタ、前記第1の同相IIRフィルタ演算部及び前記第1の直交IIRフィルタ演算部のタップ係数を基に前記第1のゲイン及び前記第2のゲインを生成することを特徴とする請求項3〜5のいずれか1項に記載のシンボルタイミングリカバリ回路。 - 前記コントロール回路は、
前記第1の同相有限インパルス応答フィルタの同相タップ係数及び前記第1の直交有限インパルス応答フィルタの直交タップ係数のベクトルの大きさが、前記第1の同相IIRフィルタ演算部の同相タップ係数及び前記第1の直交IIRフィルタ演算部の直交タップ係数のベクトルの大きさより大きいときには、前記第1のゲインを前記第2のゲインより小さくし、
前記第1の同相IIRフィルタ演算部の同相タップ係数及び前記第1の直交IIRフィルタ演算部の直交タップ係数のベクトルの大きさが、前記第1の同相有限インパルス応答フィルタの同相タップ係数及び前記第1の直交有限インパルス応答フィルタの直交タップ係数のベクトルの大きさより大きいときには、前記第2のゲインを前記第1のゲインより小さくすることを特徴とする請求項6記載のシンボルタイミングリカバリ回路。 - 前記コントロール回路は、前記第1の同相有限インパルス応答フィルタのセンタータップに1番目に近い第1の同相タップ係数及び第1の直交タップ係数のベクトルの大きさと、前記第1の同相IIRフィルタ演算部の第1の同相タップ係数及び第1の直交タップ係数のベクトルの大きさとを比較し、前記第1のゲイン及び前記第2のゲインを生成することを特徴とする請求項7記載のシンボルタイミングリカバリ回路。
- 前記コントロール回路は、前記第1の同相有限インパルス応答フィルタのセンタータップに1番目に近い第1の同相タップ係数及び第1の直交タップ係数のベクトルの大きさと、前記第1の同相有限インパルス応答フィルタのセンタータップに2番目に近い第2の同相タップ係数及び第2の直交タップ係数のベクトルの大きさと、前記第1の同相IIRフィルタ演算部の第1の同相タップ係数及び第1の直交タップ係数のベクトルの大きさと、前記第1の同相IIRフィルタ演算部の第2の同相タップ係数及び第2の直交タップ係数のベクトルの大きさとを基に、前記第1のゲイン及び前記第2のゲインを生成することを特徴とする請求項7記載のシンボルタイミングリカバリ回路。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011171056A JP5733094B2 (ja) | 2011-08-04 | 2011-08-04 | シンボルタイミングリカバリ回路 |
US13/533,673 US8804806B2 (en) | 2011-08-04 | 2012-06-26 | Symbol timing recovery circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011171056A JP5733094B2 (ja) | 2011-08-04 | 2011-08-04 | シンボルタイミングリカバリ回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2013038505A true JP2013038505A (ja) | 2013-02-21 |
JP5733094B2 JP5733094B2 (ja) | 2015-06-10 |
Family
ID=47626931
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011171056A Active JP5733094B2 (ja) | 2011-08-04 | 2011-08-04 | シンボルタイミングリカバリ回路 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8804806B2 (ja) |
JP (1) | JP5733094B2 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9735949B2 (en) | 2014-05-23 | 2017-08-15 | Japan Agency For Marine-Earth Science And Technology | Receiving device and receiving method |
JP7137133B2 (ja) | 2018-09-27 | 2022-09-14 | マツダ株式会社 | 車両の側部車体構造 |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10555256B2 (en) * | 2015-09-08 | 2020-02-04 | Texas Instruments Incorporated | Re-sampling with reduced power consumption and complexity |
US10277440B1 (en) * | 2016-10-24 | 2019-04-30 | Marvell International Ltd. | Determining common phase error |
US11736144B2 (en) * | 2020-11-12 | 2023-08-22 | Texas Instruments Incorporated | Decomposed real-imaginary equalizer |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3573627B2 (ja) | 1998-09-28 | 2004-10-06 | 富士通株式会社 | マルチレートシンボルタイミングリカバリ回路 |
US6975676B1 (en) * | 1999-09-24 | 2005-12-13 | Adtran, Inc. | Timing loop and method filter for a digital communications system |
JP2001251226A (ja) | 2000-03-03 | 2001-09-14 | Yrp Kokino Idotai Tsushin Kenkyusho:Kk | 双方向ビタビ型等化器 |
JP5108407B2 (ja) | 2007-07-25 | 2012-12-26 | 富士通セミコンダクター株式会社 | シンボルタイミングリカバリ回路 |
JP5257080B2 (ja) | 2009-01-08 | 2013-08-07 | 日本電気株式会社 | 等化器 |
-
2011
- 2011-08-04 JP JP2011171056A patent/JP5733094B2/ja active Active
-
2012
- 2012-06-26 US US13/533,673 patent/US8804806B2/en active Active
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9735949B2 (en) | 2014-05-23 | 2017-08-15 | Japan Agency For Marine-Earth Science And Technology | Receiving device and receiving method |
JP7137133B2 (ja) | 2018-09-27 | 2022-09-14 | マツダ株式会社 | 車両の側部車体構造 |
Also Published As
Publication number | Publication date |
---|---|
JP5733094B2 (ja) | 2015-06-10 |
US20130034142A1 (en) | 2013-02-07 |
US8804806B2 (en) | 2014-08-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5108407B2 (ja) | シンボルタイミングリカバリ回路 | |
JP5733094B2 (ja) | シンボルタイミングリカバリ回路 | |
US20070172001A1 (en) | Demodulation circuit and demodulation method | |
WO2014194940A1 (en) | Coherent optical receiver | |
JP2011009956A (ja) | デジタルコヒーレント受信器 | |
JPH03205939A (ja) | 搬送波再生方式およびディジタル位相復調装置 | |
JP5655251B2 (ja) | 位相誤差補正構成および位相誤差補正方法 | |
JPWO2007043124A1 (ja) | オーバーサンプリング・トランスバーサル等化器 | |
JP3206550B2 (ja) | 位相同期ループ付き信号推定器 | |
JP4389934B2 (ja) | クロック再生回路 | |
JP5585583B2 (ja) | クロック再生回路及びクロック再生方法 | |
CN107113159B (zh) | 时钟恢复装置 | |
JP4335125B2 (ja) | タイミング同期回路 | |
US8457189B2 (en) | Receiving apparatus having equalizer, and receiving method | |
JP4307746B2 (ja) | 搬送波再生回路および復調装置 | |
KR20050042753A (ko) | 타이밍추출장치 및 방법 그리고 그 타이밍추출장치를구비한 복조장치 | |
JP2009017246A (ja) | 伝送路推定用の周波数方向補間フィルタおよびデジタル信号受信機 | |
JPH11103326A (ja) | 復調器 | |
JP2005303846A (ja) | ディジタル復調器 | |
JP2000183992A (ja) | クロック再生方法および回路 | |
de Arruda Mello et al. | Clock Recovery | |
JP2004172738A (ja) | 復調方法および装置 | |
JPH03280611A (ja) | 適応等化器 | |
JP2004247981A (ja) | 適応等化器 | |
JP2009071628A (ja) | 位相検出方法及び位相検出回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20140508 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20150310 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150317 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150330 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5733094 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |