JP2012186943A - 電力変換装置 - Google Patents

電力変換装置 Download PDF

Info

Publication number
JP2012186943A
JP2012186943A JP2011049079A JP2011049079A JP2012186943A JP 2012186943 A JP2012186943 A JP 2012186943A JP 2011049079 A JP2011049079 A JP 2011049079A JP 2011049079 A JP2011049079 A JP 2011049079A JP 2012186943 A JP2012186943 A JP 2012186943A
Authority
JP
Japan
Prior art keywords
terminal
switching element
semiconductor switching
semiconductor
semiconductor device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2011049079A
Other languages
English (en)
Other versions
JP5556703B2 (ja
Inventor
Yasushi Abe
康 阿部
Makoto Hashii
眞 橋井
Kiyoshi Takahashi
潔 高橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fuji Electric Co Ltd
Original Assignee
Fuji Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fuji Electric Co Ltd filed Critical Fuji Electric Co Ltd
Priority to JP2011049079A priority Critical patent/JP5556703B2/ja
Publication of JP2012186943A publication Critical patent/JP2012186943A/ja
Application granted granted Critical
Publication of JP5556703B2 publication Critical patent/JP5556703B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Rectifiers (AREA)
  • Inverter Devices (AREA)

Abstract

【課題】半導体装置に発生する損失を均等にすることが可能な電力変換装置を提供する。
【解決手段】第1の直流電圧源1と第2の直流電圧源2とを直列接続してなる直流電圧源直列回路の両端に直列に接続された第1の半導体スイッチング素子と第2の半導体スイッチング素子とからなる第1の直列回路と、第1の直流電圧源1と第2の直流電圧源2との接続点と第1の半導体スイッチング素子と第2の半導体スイッチング素子の接続点との間に直列に接続される第3の半導体スイッチング素子と第4の半導体スイッチング素子とからなる第2の直列回路とで構成される電力変換装置において、第1の半導体スイッチング素子と第3の半導体スイッチング素子とを第1の半導体装置で構成し、第2の半導体スイッチング素子と第4の半導体スイッチング素子とを第2の半導体装置で構成する。
【選択図】 図1

Description

本発明は、3レベル電力変換装置を構成する半導体装置の電力損失を均等化する電力変換装置に関する。
直流電力を交流電力にまたは交流電力を直流電力に変換する電力変換装置において、3レベル電力変換装置が採用されている。3レベル電力変換装置は、交流電圧の波形ひずみを低減することができ、低騒音化、低ノイズ化が可能である。
図9に特許文献1に開示されている3レベル電力変換装置の回路を示す。図9において、1は第1の直流電源、2は第2の直流電源、M10,M20は半導体装置、Q1〜Q4は第1〜第4の半導体スイッチング素子である。
第1の直流電源1と第2の直流電源2とは直列に接続され、直流電圧源直列回路を構成する。直流電圧源直列回路の一端は第1の端子Pであり、他端は第2の端子Nである。第1の直流電源1と第2の直流電源2との接続点は、第3の端子Cである。第1の直流電源1の電圧値と第2の直流電源2の電圧値とは、通常、同じ電圧値である。それぞれの電圧値をE/2[V]とすると、直流電圧源直列回路の両端の電圧値(第1の端子Pと第2の端子Nとの間の電圧値)はE[V]である。
半導体装置M10は、半導体スイッチング素子Q1とQ2との直列回路(第1の直列回路)で構成される。半導体スイッチング素子Q1とQ2との直列回路の両端は、第1の端子Pと第2の端子Nとに接続されている。また、半導体スイッチング素子Q1とQ2との接続点は第4の端子ACに接続されている。
一方、半導体装置M20は、半導体スイッチング素子Q3とQ4との直列回路(第2の直列回路)で構成される。半導体スイッチング素子Q3とQ4との直列回路の両端は、第3の端子Cと半導体スイッチング素子Q1とQ2との接続点に接続されている。
第1〜第4の半導体スイッチング素子Q1〜Q4は、例えば自己消弧能力を有するIGBT(絶縁ゲート型バイポーラトランジスタ)などであり、その両端にはダイオードが逆並列に接続されている。
図9の回路において、半導体スイッチング素子Q1のIGBTがオンし、半導体スイッチング素子Q2〜Q4のIGBTがオフしているとき、第4の端子ACにはE[V]の電圧が出力される。半導体スイッチング素子Q1,Q2のIGBTがオフし、半導体スイッチング素子Q3,Q4のIGBTのいずれかがオンしているとき、第4の端子ACにはE/2[V]の電圧が出力される。半導体スイッチング素子Q2のIGBTがオンし、半導体スイッチング素子Q1,Q3,Q4のIGBTがオフしているとき、第4の端子ACには0[V]の電圧が出力される。
これにより、図9に示した電力変換装置は、0[V]、E/2[V]、E[V]の3レベルの電位からなる交流電圧を生成することができる。
特開2002−247862号公報
上述した従来技術の電力変換装置では、半導体スイッチング素子Q1,Q2を直列接続した第1の直列回路は、半導体装置M10で構成されている。また、半導体スイッチング素子Q3,Q4を直列接続した第2の直列回路は、半導体装置M20で構成されている。そして、半導体スイッチング素子Q1,Q2に発生するスイッチング損失は、半導体スイッチング素子Q3,Q4に発生するスイッチング損失の概ね2倍となる。そのため、一般に、半導体装置M10で発生する損失の大きさは、半導体装置M20で発生する損失の大きさに比べて約1.5倍となる。
したがって、半導体装置M10と半導体装置M20とを最適に冷却するためには、冷却性能が異なる2種類の冷却フィンを必要とする。その結果、冷却フィンの設計、製作、冷却性能の評価等において2倍の工数を要することになる。一方、同一の冷却性能を有する冷却フィンで半導体装置M10とM20とを冷却する場合には、冷却フィンの冷却性能はより大きな損失を発生する半導体装置M10の損失特性に基づいて定められる。そのため、半導体装置M20の冷却について考えると、冷却フィンの冷却性能はオーバースペックとなる。この場合には、電力変換装置の小型化、低コスト化の妨げとなる。
そこで、本発明は上記課題を解決するためになされたものであり、半導体装置の発生損失を均等化することが可能な電力変換装置を提供することを目的とする。
上記目的を達成するために、本発明によって提供される電力変換装置は、第1の直流電圧源と第2の直流電圧源とを直列接続してなる直流電圧源直列回路と、前記直流電圧源直列回路の正側端子に接続される第1の端子と、負側端子に接続される第2の端子と、前記第1の直流電圧源と第2の直流電圧源との接続点に接続される第3の端子と、ダイオードをそれぞれに逆並列接続した第1の半導体スイッチング素子と第2の半導体スイッチング素子とを直列接続してなる直列回路と、前記直列回路の第1の半導体スイッチング素子と第2の半導体スイッチング素子の接続点に接続される第4の端子と、第3の半導体スイッチング素子と第4の半導体スイッチング素子とを逆並列接続してなるスイッチ回路と、を備え、前記直列回路の両端は前記第1の端子と第2の端子とに接続され、前記並列回路の両端は前記第3の端子と第4の端子とに接続される電力変換装置において、前記第1の半導体スイッチング素子と前記第3の半導体スイッチング素子とを第1の半導体装置で構成し、前記第2の半導体スイッチング素子と前記第4の半導体スイッチング素子とを第2の半導体装置で構成するようにしたものである。
本発明によれば、半導体装置の発生損失を均等化することが可能な電力変換装置を提供することができる。
本発明に係る電力変換装置の第1の実施の形態を説明するための図である。 本発明に係る電力変換装置の第2の実施の形態を説明するための図である。 本発明に係る電力変換装置の第3の実施の形態を説明するための図である。 本発明に係る電力変換装置の第4の実施の形態を説明するための図である。 本発明に係る電力変換装置の第5の実施の形態を説明するための図である。 本発明に係る電力変換装置の第6の実施の形態を説明するための図である。 本発明に係る電力変換装置の第7の実施の形態を説明するための図である。 本発明に係る電力変換装置の第8の実施の形態を説明するための図である。 従来の電力変換装置を説明するための図である。
以下、本発明の実施の形態について、図1〜図8を参照しながら説明する。なお、図1〜図8において、第1の直流電源1と第2の直流電源2および半導体スイッチング素子Q1とQ2は図9に示した電力変換装置の構成要素と同じである。したがって、それぞれの構成要素には同符号を付し、その説明を省略する。また、電力変換装置を構成する第1の直列回路が半導体スイッチング素子Q1とQ2とを直列に接続した回路からなる点も同じである。
一方、図1〜図8において、第3の端子Cと第4の端子ACとの間には、半導体スイッチング素子Q3aとQ4aとが逆並列に接続されたスイッチ回路が接続されている。半導体スイッチング素子Q3aとQ4aは、RB−IGBT(逆阻止絶縁ゲート型バイポーラトランジスタ)などの逆耐圧を有しかつ自己消弧能力を有する半導体スイッチング素子である。そして、半導体装置M11〜M18は半導体スイッチング素子Q1とQ3aとで構成されている。また、半導体装置M21〜M28は半導体スイッチング素子Q2とQ4aとで構成されている。これらが、図9に示した電力変換装置の構成と異なる部分の概要である。
図1は、本発明に係る電力変換装置の第1の実施形態を説明するための図である。
図1において、半導体装置M11は外部回路と接続するための端子C1,E1,C3,E3の4端子を有している。端子C1は半導体スイッチング素子Q1のコレクタ端子に接続され、端子E1はエミッタ端子に接続されている。また、端子C3は半導体スイッチング素子Q3aのコレクタ端子と接続され、端子E3はエミッタ端子に接続されている。そして、半導体スイッチング素子Q1のコレクタ端子とエミッタ端子および半導体スイッチング素子Q3aのコレクタ端子とエミッタ端子とはそれぞれ絶縁されている。
半導体装置M21は外部回路と接続するための端子C2,E2,C4,E4の4端子を有している。端子C2は半導体スイッチング素子Q2のコレクタ端子と接続され、端子E2はエミッタ端子に接続されている。また、端子C4は半導体スイッチング素子Q4aのコレクタ端子と接続され、端子E4はエミッタ端子に接続されている。そして、半導体スイッチング素子Q2のコレクタ端子とエミッタ端子および半導体スイッチング素子Q4aのコレクタ端子とエミッタ端子とはそれぞれ絶縁されている。
次に、第1の直列回路は、半導体装置M11の半導体スイッチング素子Q1と半導体装置M21の半導体スイッチング素子Q2とが直列に接続された回路である。この第1の直列回路を構成するため、半導体装置M11の端子E1と半導体装置M21の端子C2とが接続されている。この接続点が第4の端子ACに接続されている。また、半導体装置M11の端子C1が第1の端子Pに接続されている。さらに、半導体装置M21の端子E2が第2の端子Nに接続されている。
スイッチ回路は、半導体装置M11の半導体スイッチング素子Q3aと半導体装置M21の半導体スイッチング素子Q4aとが逆並列に接続された回路である。このスイッチ回路を構成するため、半導体装置M11の端子C3と半導体装置M21の端子E4とが接続され、半導体装置M11の端子E3と半導体装置M21の端子C4とが接続されている。これにより、半導体スイッチング素子Q3aと半導体スイッチング素子Q4aとが逆並列に接続される。また、半導体装置M11の端子C3と半導体装置M21の端子E4との接続点は、半導体装置M11の端子E1と半導体装置M21の端子C2との接続点に接続されている。さらに、半導体装置M11の端子E3と半導体装置M21の端子C4との接続点は、第3の端子Cに接続されている。
このように半導体装置M11とM21とを組み合わせて、3レベル電力変換装置を構成することができる。
図2は、本発明に係る電力変換装置の第2の実施形態を説明するための図である。
図2において、半導体装置M12は外部回路と接続するための端子C1,E1C3,E3の3端子を有している。端子C1は半導体スイッチング素子Q1のコレクタ端子に接続され、端子E3は半導体スイッチング素子Q3aのエミッタ端子に接続されている。そして、半導体装置M12の内部において、半導体スイッチング素子Q1のエミッタ端子と半導体スイッチング素子Q3aのコレクタ端子とが接続されている。この接続点は外部回路と接続するための端子E1C3に接続されている。
半導体装置M22は外部回路と接続するための端子C2E4,E2,C4の3端子を有している。端子E2は半導体スイッチング素子Q2のエミッタ端子に接続され、端子C4は半導体スイッチング素子Q4aのコレクタ端子に接続されている。そして、半導体装置M22の内部において、半導体スイッチング素子Q2のコレクタ端子と半導体スイッチング素子Q4aのエミッタ端子とが接続されている。この接続点は外部回路と接続するための端子C2E4に接続されている。
次に、第1の直列回路は、半導体装置M12の半導体スイッチング素子Q1と半導体装置M22の半導体スイッチング素子Q2とが直列に接続された回路である。この第1の直列回路を構成するため、半導体装置M12の端子E1C3と半導体装置M22の端子C2E4とが接続されている。この接続点は、第4の端子ACに接続されている。また、半導体装置M12の端子C1は第1の端子Pに接続されている。さらに、半導体装置M22の端子E2は第2の端子Nに接続されている。
スイッチ回路は、半導体装置M12の半導体スイッチング素子Q3aと半導体装置M22の半導体スイッチング素子Q4aとが逆並列に接続された回路である。このスイッチ回路を構成するため、半導体装置M12の端子E1C3と半導体装置M22の端子C2E4とが接続され、半導体装置M12の端子E3と半導体装置M22の端子C4とが接続されている。これにより、半導体スイッチング素子Q3aと半導体スイッチング素子Q4aとが逆並列に接続される。また、半導体装置M12の端子E3と半導体装置M22の端子C4との接続点は、第3の端子Cに接続されている。
このように半導体装置M12とM22とを組み合わせても、3レベル電力変換装置を構成することができる。
図3は、本発明に係る電力変換装置の第3の実施形態を説明するための図である。
図3において、半導体装置M13は外部回路と接続するための端子C1,E1,C3,E3の4端子を有している。端子C1は半導体スイッチング素子Q1のコレクタ端子に接続され、端子E1はエミッタ端子に接続されている。また、端子C3は半導体スイッチング素子Q3aのコレクタ端子と接続され、端子E3はエミッタ端子に接続されている。そして、半導体スイッチング素子Q1のコレクタ端子とエミッタ端子および半導体スイッチング素子Q3aのコレクタ端子とエミッタ端子とはそれぞれ絶縁されている。
半導体装置M23は外部回路と接続するための端子C2E4,E2,C4の3端子を有している。端子E2は半導体スイッチング素子Q2のエミッタ端子に接続され、端子C4は半導体スイッチング素子Q4aのコレクタ端子に接続されている。そして、半導体装置M23の内部において、半導体スイッチング素子Q2のコレクタ端子と半導体スイッチング素子Q4aのエミッタ端子とが接続されている。この接続点は外部回路と接続するための端子C2E4に接続されている。
次に、第1の直列回路は、半導体装置M13の半導体スイッチング素子Q1と半導体装置M23の半導体スイッチング素子Q2とが直列に接続された回路である。この第1の直列回路を構成するため、半導体装置M13の端子E1と半導体装置M23の端子C2E4とが接続されている。この接続点は、第4の端子ACに接続されている。また、半導体装置M13の端子C1は第1の端子Pに接続されている。さらに、半導体装置M23の端子E2は第2の端子Nに接続されている。
スイッチ回路は、半導体装置M13の半導体スイッチング素子Q3aと半導体装置M23の半導体スイッチング素子Q4aとが逆並列に接続された回路である。このスイッチ回路を構成するため、半導体装置M13の端子C3と半導体装置M23の端子C2E4とが接続され、半導体装置M13の端子E3と半導体装置M23の端子C4とが接続されている。これにより、半導体スイッチング素子Q3aと半導体スイッチング素子Q4aとが逆並列に接続される。また、半導体装置M13の端子C3と半導体装置M23の端子C2E4との接続点が、半導体装置M13の端子E1に接続されている。さらに、半導体装置M13の端子E3と半導体装置M23の端子C4との接続点は、第3の端子Cに接続されている。
このように半導体装置M13とM23とを組み合わせても、3レベル電力変換装置を構成することができる。
図4は、本発明に係る電力変換装置の第4の実施形態を説明するための図である。
図4において、半導体装置M14は外部回路と接続するための端子C1,E1C3,E3の3端子を有している。端子C1は半導体スイッチング素子Q1のコレクタ端子に接続され、端子E3は半導体スイッチング素子Q3aのエミッタ端子に接続されている。そして、半導体装置M14の内部において、半導体スイッチング素子Q1のエミッタ端子と半導体スイッチング素子Q3aのコレクタ端子とが接続されている。この接続点は外部回路と接続するための端子E1C3に接続されている。
半導体装置M24は外部回路と接続するための端子C2,E2,C4,E4の4端子を有している。端子C2は半導体スイッチング素子Q2のコレクタ端子と接続され、端子E2はエミッタ端子に接続されている。また、端子C4は半導体スイッチング素子Q4aのコレクタ端子と接続され、端子E4はエミッタ端子に接続されている。そして、半導体スイッチング素子Q2のコレクタ端子とエミッタ端子および半導体スイッチング素子Q4aのコレクタ端子とエミッタ端子とはそれぞれ絶縁されている。
次に、第1の直列回路は、半導体装置M14の半導体スイッチング素子Q1と半導体装置M24の半導体スイッチング素子Q2とが直列に接続された回路である。この第1の直列回路を構成するため、半導体装置M14の端子E1C3と半導体装置M24の端子C2とが接続されている。この接続点は、第4の端子ACに接続されている。また、半導体装置M14の端子C1は第1の端子Pに接続されている。さらに、半導体装置M24の端子E2は第2の端子Nに接続されている。
スイッチ回路は、半導体装置M14の半導体スイッチング素子Q3aと半導体装置M24の半導体スイッチング素子Q4aとが逆並列に接続された回路である。このスイッチ回路を構成するため、半導体装置M14の端子E1C3と半導体装置M24の端子E4とが接続され、半導体装置M14の端子E3と半導体装置M24の端子C4とが接続されている。これにより、半導体スイッチング素子Q3aと半導体スイッチング素子Q4aとが逆並列に接続される。また、半導体装置M14の端子E1C3と半導体装置M24の端子E4との接続点は、半導体装置M24の端子C2に接続されている。さらに、半導体装置M14の端子E3と半導体装置M24の端子C4との接続点は、第3の端子Cに接続されている。
このように半導体装置M14とM24とを組み合わせても、3レベル電力変換装置を構成することができる。
図5は、本発明に係る電力変換装置の第5の実施形態を説明するための図である。
図5において、半導体装置M15は外部回路と接続するための端子C1,E1,C3,E3の4端子を有している。端子C1は半導体スイッチング素子Q1のコレクタ端子に接続され、端子E1はエミッタ端子に接続されている。また、端子C3は半導体スイッチング素子Q3aのコレクタ端子と接続され、端子E3はエミッタ端子に接続されている。そして、半導体スイッチング素子Q1のコレクタ端子とエミッタ端子および半導体スイッチング素子Q3aのコレクタ端子とエミッタ端子とはそれぞれ絶縁されている。
半導体装置M25は外部回路と接続するための端子C2,E2,C4,E4の4端子を有している。端子C2は半導体スイッチング素子Q2のコレクタ端子と接続され、端子E2はエミッタ端子に接続されている。また、端子C4は半導体スイッチング素子Q4aのコレクタ端子と接続され、端子E4はエミッタ端子に接続されている。そして、半導体スイッチング素子Q2のコレクタ端子とエミッタ端子および半導体スイッチング素子Q4aのコレクタ端子とエミッタ端子とはそれぞれ絶縁されている。
次に、第1の直列回路は、半導体装置M15の半導体スイッチング素子Q1と半導体装置M25の半導体スイッチング素子Q2とが直列に接続された回路である。この第1の直列回路を構成するため、半導体装置M15の端子E1と半導体装置M25の端子C2とが接続されている。この接続点が第4の端子ACに接続されている。また、半導体装置M15の端子C1が第1の端子Pに接続されている。さらに、半導体装置M25の端子E2が第2の端子Nに接続されている。
スイッチ回路は、半導体装置M15の半導体スイッチング素子Q3aと半導体装置M25の半導体スイッチング素子Q4aとが逆並列に接続された回路である。このスイッチ回路を構成するため、半導体装置M15の端子E3と半導体装置M25の端子C4とが接続され、半導体装置M15の端子C3と半導体装置M25の端子E4とが接続されている。これにより、半導体スイッチング素子Q3aと半導体スイッチング素子Q4aとが逆並列に接続される。また、半導体装置M15の端子E3と半導体装置M25の端子C4との接続点は、半導体装置M15の端子E1と半導体装置M25の端子C2との接続点に接続されている。さらに、半導体装置M15の端子C3と半導体装置M25の端子E4との接続点は、第3の端子Cに接続されている。
このように半導体装置M15とM25とを組み合わせても、3レベル電力変換装置を構成することができる。
図6は、本発明に係る電力変換装置の第6の実施形態を説明するための図である。
図6において、半導体装置M16は外部回路と接続するための端子C1,E1E3,C3の3端子を有している。端子C1は半導体スイッチング素子Q1のコレクタ端子に接続され、端子C3は半導体スイッチング素子Q3aのコレクタ端子に接続されている。そして、半導体装置M16の内部において、半導体スイッチング素子Q1のエミッタ端子と半導体スイッチング素子Q3aのエミッタ端子とが接続されている。この接続点は外部回路と接続するための端子E1E3に接続されている。
半導体装置M26は外部回路と接続するための端子C2C4,E2,E4の3端子を有している。端子E2は半導体スイッチング素子Q2のエミッタ端子に接続され、端子E4は半導体スイッチング素子Q4aのエミッタ端子に接続されている。そして、半導体装置M26の内部において、半導体スイッチング素子Q2のコレクタ端子と半導体スイッチング素子Q4aのコレクタ端子とが接続されている。この接続点は外部回路と接続するための端子C2C4に接続されている。
次に、第1の直列回路は、半導体装置M16の半導体スイッチング素子Q1と半導体装置M26の半導体スイッチング素子Q2とが直列に接続された回路である。この第1の直列回路を構成するため、半導体装置M16の端子E1E3と半導体装置M26の端子C2C4とが接続されている。この接続点は、第4の端子ACに接続されている。また、半導体装置M16の端子C1は第1の端子Pに接続されている。さらに、半導体装置M26の端子E2は第2の端子Nに接続されている。
スイッチ回路は、半導体装置M16の半導体スイッチング素子Q3aと半導体装置M26の半導体スイッチング素子Q4aとが逆並列に接続された回路である。このスイッチ回路を構成するため、半導体装置M16の端子E1E3と半導体装置M26の端子C2C4とが接続され、半導体装置M16の端子C3と半導体装置M26の端子E4とが接続されている。これにより、半導体スイッチング素子Q3aと半導体スイッチング素子Q4aとが逆並列に接続される。また、半導体装置M16の端子C3と半導体装置M26の端子E4との接続点は、第3の端子Cに接続されている。
このように半導体装置M16とM26とを組み合わせても、3レベル電力変換装置を構成することができる。
図7は、本発明に係る電力変換装置の第7の実施形態を説明するための図である。
図7において、半導体装置M17は外部回路と接続するための端子C1,E1,C3,E3の4端子を有している。端子C1は半導体スイッチング素子Q1のコレクタ端子に接続され、端子E1はエミッタ端子に接続されている。また、端子C3は半導体スイッチング素子Q3aのコレクタ端子と接続され、端子E3はエミッタ端子に接続されている。そして、半導体スイッチング素子Q1のコレクタ端子とエミッタ端子および半導体スイッチング素子Q3aのコレクタ端子とエミッタ端子とはそれぞれ絶縁されている。
半導体装置M27は外部回路と接続するための端子C2C4,E2,E4の3端子を有している。端子E2は半導体スイッチング素子Q2のエミッタ端子に接続され、端子E4は半導体スイッチング素子Q4aのエミッタ端子に接続されている。そして、半導体装置M27の内部において、半導体スイッチング素子Q2のコレクタ端子と半導体スイッチング素子Q4aのコレクタ端子とが接続されている。この接続点は外部回路と接続するための端子C2C4に接続されている。
次に、第1の直列回路は、半導体装置M17の半導体スイッチング素子Q1と半導体装置M27の半導体スイッチング素子Q2とが直列に接続された回路である。この第1の直列回路を構成するため、半導体装置M17の端子E1と半導体装置M27の端子C2C4とが接続されている。この接続点は、第4の端子ACに接続されている。また、半導体装置M17の端子C1は第1の端子Pに接続されている。さらに、半導体装置M27の端子E2は第2の端子Nに接続されている。
スイッチ回路は、半導体装置M17の半導体スイッチング素子Q3aと半導体装置M27の半導体スイッチング素子Q4aとが逆並列に接続された回路である。このスイッチ回路を構成するため、半導体装置M17の端子E3と半導体装置M27の端子C2C4とが接続され、半導体装置M17の端子C3と半導体装置M27の端子E4とが接続されている。これにより、半導体スイッチング素子Q3aと半導体スイッチング素子Q4aとが逆並列に接続される。また、半導体装置M17の端子E3と半導体装置27の端子C2C4との接続点が、半導体装置M17の端子E1に接続されている。さらに、半導体装置M17の端子C3と半導体装置M27の端子E4との接続点は、第3の端子Cに接続されている。
このように半導体装置M17とM27とを組み合わせても、3レベル電力変換装置を構成することができる。
図8は、本発明に係る電力変換装置の第8の実施形態を説明するための図である。
図8において、半導体装置M18は外部回路と接続するための端子C1,E1E3,C3の3端子を有している。端子C1は半導体スイッチング素子Q1のコレクタ端子に接続され、端子C3は半導体スイッチング素子Q3aのコレクタ端子に接続されている。そして、半導体装置M18の内部において、半導体スイッチング素子Q1のエミッタ端子と半導体スイッチング素子Q3aのエミッタ端子とが接続されている。この接続点は外部回路と接続するための端子E1E3に接続されている。
半導体装置M28は外部回路と接続するための端子C2,E2,C4,E4の4端子を有している。端子C2は半導体スイッチング素子Q2のコレクタ端子と接続され、端子E2はエミッタ端子に接続されている。また、端子C4は半導体スイッチング素子Q4aのコレクタ端子と接続され、端子E4はエミッタ端子に接続されている。そして、半導体スイッチング素子Q2のコレクタ端子とエミッタ端子および半導体スイッチング素子Q4aのコレクタ端子とエミッタ端子とはそれぞれ絶縁されている。
次に、第1の直列回路は、半導体装置M18の半導体スイッチング素子Q1と半導体装置M28の半導体スイッチング素子Q2とが直列に接続された回路である。この第1の直列回路を構成するため、半導体装置M18の端子E1E3と半導体装置M28の端子C2とが接続されている。この接続点は、第4の端子ACに接続されている。また、半導体装置M18の端子C1は第1の端子Pに接続されている。さらに、半導体装置M28の端子E2は第2の端子Nに接続されている。
スイッチ回路は、半導体装置M18の半導体スイッチング素子Q3aと半導体装置M28の半導体スイッチング素子Q4aとが逆並列に接続された回路である。このスイッチ回路を構成するため、半導体装置M18の端子E1E3と半導体装置M28の端子C4とが接続され、半導体装置M18の端子C3と半導体装置M28の端子E4とが接続されている。これにより、半導体スイッチング素子Qa3と半導体スイッチング素子Q4aとが逆並列に接続される。また、半導体装置M18の端子E1E3と半導体装置M28の端子C4との接続点は、半導体装置M28の端子C2に接続されている。さらに、半導体装置M18の端子C3と半導体装置M28の端子E4との接続点は、第3の端子Cに接続されている。
このように半導体装置M18とM28とを組み合わせても、3レベル電力変換装置を構成することができる。
上記図1〜図8に示した電力変換装置において、半導体スイッチング素子Q1とQ2とで発生する損失は同じである。また、半導体スイッチング素子Q3aとQ4aとで発生する損失は同じである。したがって、半導体装置M11〜M18とM21〜M28とで発生する損失は同じである。すなわち、図1〜図8に示した半導体装置M11〜M18とM21〜M28とを用いて電力変換装置を構成することにより、半導体装置M11〜M18とM21〜M28とで発生する損失を均等にすることができる。
また、図1〜図8に示すように、半導体スイッチング素子Q1とQ2には、第1の直流電圧源1の電圧値E/2[V]と第2の直流電圧源2の電圧値E/2[V]とを足し合わせた電圧値E[V]が印加される。また、半導体スイッチング素子Q3aとQ4aには、第1の直流電圧源1の電圧値E/2[V]または第2の直流電圧源2の電圧値E/2[V]が印加される。
したがって、より好ましい実施形態においては、半導体スイッチング素子Q1とQ2には、E[V]よりも高い順方向耐圧を有する半導体スイッチング素子を使用する。
そして、図1〜図4に示した半導体スイッチング素子Q3aには、第1の直流電圧源1の電圧値E/2[V]よりも高い順方向耐圧を有し、かつ半導体スイッチング素子Q1よりも低い順方向耐圧を有する半導体スイッチング素子を使用する。一方、半導体スイッチング素子Q4aには、第2の直流電圧源1の電圧値E/2[V]よりも高い順方向耐圧を有し、かつ半導体スイッチング素子Q2よりも低い順方向耐圧を有する半導体スイッチング素子を使用する。
また、図5〜図8に示した半導体スイッチング素子Q3aには、第2の直流電圧源2の電圧値E/2[V]よりも高い順方向耐圧を有し、かつ半導体スイッチング素子Q1よりも低い順方向耐圧を有する半導体スイッチング素子を使用する。一方、半導体スイッチング素子Q4aには、第1の直流電圧源1の電圧値E/2[V]よりも高い順方向耐圧を有し、かつ半導体スイッチング素子Q2よりも低い順方向耐圧を有する半導体スイッチング素子を使用する。
一般に、順方向耐圧の低い半導体スイッチング素子は、順方向耐圧が高い半導体スイッチング素子に比べて、スイッチング動作時に発生する損失が少ない。したがって、半導体スイッチング素子Q1,Q2,Q3a,Q4aに同じ順方向耐圧を有する半導体スイッチング素子を使用する場合に比べて、半導体装置M11〜M18とM21〜M28の損失を少なくすることができる。
1・・・第1の直流電源、2・・・第2の直流電源、M10,M11〜M18・・・第1の半導体装置、M20,M21〜M28・・・第2の半導体装置、Q1,Q2,Q3,Q4,Q3a,Q4a・・・半導体スイッチング素子、P・・・第1の端子、N・・・第2の端子、C・・・第3の端子、AC・・・第4の端子。

Claims (8)

  1. 第1の直流電圧源と第2の直流電圧源とを直列接続してなる直流電圧源直列回路と、
    前記直流電圧源直列回路の正側端子に接続される第1の端子と、負側端子に接続される第2の端子と、前記第1の直流電圧源と第2の直流電圧源との接続点に接続される第3の端子と、
    ダイオードをそれぞれに逆並列接続した第1の半導体スイッチング素子と第2の半導体スイッチング素子とを直列接続してなる直列回路と、
    前記直列回路の第1の半導体スイッチング素子と第2の半導体スイッチング素子の接続点に接続される第4の端子と、
    第3の半導体スイッチング素子と第4の半導体スイッチング素子とを逆並列接続してなるスイッチ回路と、
    を備え、
    前記直列回路の両端は前記第1の端子と第2の端子とに接続され、
    前記並列回路の両端は前記第3の端子と第4の端子とに接続され
    る電力変換装置において、
    前記第1の半導体スイッチング素子と前記第3の半導体スイッチング素子とを第1の半導体装置で構成し、
    前記第2の半導体スイッチング素子と前記第4の半導体スイッチング素子とを第2の半導体装置で構成する
    ことを特徴とする電力変換装置。
  2. 前記第1の半導体スイッチング素子の端子と前記第3の半導体スイッチング素子の端子とは前記第1の半導体装置において電気的に絶縁され、
    前記第2の半導体スイッチング素子の端子と前記第4の半導体スイッチング素子の端子とは前記第2の半導体装置において電気的に絶縁されている
    ことを特徴とする請求項1に記載の電力変換装置。
  3. 前記第1の半導体スイッチング素子と前記第3の半導体スイッチング素子とは前記第1の半導体装置の内部において直列に接続され、
    前記第2の半導体スイッチング素子と前記第4の半導体スイッチング素子とは前記第2の半導体装置の内部において直列に接続されている
    ことを特徴とする請求項1に記載の電力変換装置。
  4. 前記第1の半導体スイッチング素子と前記第3の半導体スイッチング素子とは前記第1の半導体装置の内部において逆直列に接続され、
    前記第2の半導体スイッチング素子と前記第4の半導体スイッチング素子とは前記第2の半導体装置の内部において逆直列に接続されている
    ことを特徴とする請求項1に記載の電力変換装置。
  5. 前記第1の半導体スイッチング素子と前記第3の半導体スイッチング素子とは前記第1の半導体装置の内部において直列または逆直列に接続され、
    前記第2の半導体スイッチング素子の端子と前記第4の半導体スイッチング素子の端子とは前記第2の半導体装置の内部において電気的に絶縁されている
    ことを特徴とする請求項1に記載の電力変換装置。
  6. 前記第1の半導体スイッチング素子の端子と前記第3の半導体スイッチング素子の端子とは前記第1の半導体装置の内部において電気的に絶縁され、
    前記第2の半導体スイッチング素子と前記第4の半導体スイッチング素子とは前記第2の半導体装置の内部において直列または逆直列に接続されている
    ことを特徴とする請求項1に記載の電力変換装置。
  7. 前記第1の直流電圧源に対して前記第1の半導体スイッチング素子と前記第3の半導体スイッチング素子とが直列に接続され、前記第2の直流電圧源に対して前記第2の半導体スイッチング素子と前記第4の半導体スイッチング素子とが直列に接続された請求項1,2,3,5,6のいずれか1項に記載の電力変換装置において、
    前記第1の半導体スイッチング素子と前記第2の半導体スイッチング素子とは前記直流電圧源直列回路の両端電圧よりも高い順方向耐圧を有し、
    前記第3の半導体スイッチング素子の順方向耐圧は前記第1の直流電圧源の電圧よりも高くかつ前記第1の半導体スイッチング素子の順方向耐圧よりも低く、
    前記第4の半導体スイッチング素子の順方向耐圧は前記第2の直流電圧源の電圧よりも高くかつ前記第2の半導体スイッチング素子の順方向耐圧よりも低い
    ことを特徴とする電力変換装置。
  8. 前記第1の直流電圧源に対して前記第1の半導体スイッチング素子と前記第4の半導体スイッチング素子とが直列に接続され、前記第2の直流電圧源に対して前記第2の半導体スイッチング素子と前記第3の半導体スイッチング素子とが直列に接続された請求項1,2,4,5,6のいずれか1項に記載の電力変換装置において、
    前記第1の半導体スイッチング素子と前記第2の半導体スイッチング素子とは前記直流電圧源直列回路の両端電圧よりも高い順方向耐圧を有し、
    前記第3の半導体スイッチング素子の順方向耐圧は前記第2の直流電圧源の電圧よりも高くかつ前記第1の半導体スイッチング素子の順方向耐圧よりも低く、
    前記第4の半導体スイッチング素子の順方向耐圧は前記第1の直流電圧源の電圧よりも高くかつ前記第2の半導体スイッチング素子の順方向耐圧よりも低い
    ことを特徴とする電力変換装置。
JP2011049079A 2011-03-07 2011-03-07 電力変換装置 Active JP5556703B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2011049079A JP5556703B2 (ja) 2011-03-07 2011-03-07 電力変換装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011049079A JP5556703B2 (ja) 2011-03-07 2011-03-07 電力変換装置

Publications (2)

Publication Number Publication Date
JP2012186943A true JP2012186943A (ja) 2012-09-27
JP5556703B2 JP5556703B2 (ja) 2014-07-23

Family

ID=47016497

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011049079A Active JP5556703B2 (ja) 2011-03-07 2011-03-07 電力変換装置

Country Status (1)

Country Link
JP (1) JP5556703B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016119739A (ja) * 2014-12-18 2016-06-30 三菱電機株式会社 半導体装置

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS56121374A (en) * 1980-02-26 1981-09-24 Toshiba Corp Inverter device
JPH1189249A (ja) * 1997-09-08 1999-03-30 Mitsubishi Electric Corp 3レベル電力変換装置
JP2002247862A (ja) * 2001-02-20 2002-08-30 Hitachi Ltd 電力変換装置
JP2007028860A (ja) * 2005-07-21 2007-02-01 Hitachi Ltd 電力変換装置及びこれを備えた鉄道車輌
WO2007051321A2 (de) * 2005-11-07 2007-05-10 Abb Research Ltd Umrichterschaltung zur schaltung einer vielzahl von schaltspannungsniveaus
JP2009017642A (ja) * 2007-07-03 2009-01-22 Hitachi Medical Corp マルチレベルインバータ及びこれを用いた磁気共鳴イメージング装置
JP2010246267A (ja) * 2009-04-06 2010-10-28 Fuji Electric Systems Co Ltd 5レベルインバータ

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS56121374A (en) * 1980-02-26 1981-09-24 Toshiba Corp Inverter device
JPH1189249A (ja) * 1997-09-08 1999-03-30 Mitsubishi Electric Corp 3レベル電力変換装置
JP2002247862A (ja) * 2001-02-20 2002-08-30 Hitachi Ltd 電力変換装置
JP2007028860A (ja) * 2005-07-21 2007-02-01 Hitachi Ltd 電力変換装置及びこれを備えた鉄道車輌
WO2007051321A2 (de) * 2005-11-07 2007-05-10 Abb Research Ltd Umrichterschaltung zur schaltung einer vielzahl von schaltspannungsniveaus
JP2009017642A (ja) * 2007-07-03 2009-01-22 Hitachi Medical Corp マルチレベルインバータ及びこれを用いた磁気共鳴イメージング装置
JP2010246267A (ja) * 2009-04-06 2010-10-28 Fuji Electric Systems Co Ltd 5レベルインバータ

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016119739A (ja) * 2014-12-18 2016-06-30 三菱電機株式会社 半導体装置

Also Published As

Publication number Publication date
JP5556703B2 (ja) 2014-07-23

Similar Documents

Publication Publication Date Title
JP5659877B2 (ja) 電力変換装置
JP5974516B2 (ja) 5レベル電力変換装置
US10084392B2 (en) Five-level inverter and application circuit of the same
JP5593660B2 (ja) 5レベルインバータ
JP5529347B2 (ja) 3レベル電力変換装置
EP2662968B1 (en) Three-level inverter
WO2014024320A1 (ja) 2素子入りパワーモジュールおよびそれを用いた3レベル電力変換装置
JP2010246267A (ja) 5レベルインバータ
JP6613883B2 (ja) 3レベル電力変換回路
JP2014023420A (ja) マルチレベル電圧変換器
CN107276441B (zh) 飞跨电容五电平逆变器、移相控制方法和新能源发电系统
JP2014135799A (ja) 電力変換装置
JP2015033217A (ja) 半導体装置、および電力変換装置
CN102044973B (zh) 一种二极管箝位式三电平变频器
CN102611343B (zh) 三电平逆变器
CN105720834A (zh) 半导体装置
JP5556703B2 (ja) 電力変換装置
WO2014162591A1 (ja) 電力変換装置
JP2012157187A (ja) 電力変換回路
JP6508505B2 (ja) インバータ回路
CN203608107U (zh) 一种五电平逆变器
JP2018061374A (ja) 電力変換装置
CN105429499B (zh) 一种非隔离型三相三电平光伏逆变器的调制方法
TWI568152B (zh) 三電平電路
CN203596737U (zh) 一种具有均压保护功能的三电平变频器功率单元

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20121114

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20130930

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20131008

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20131205

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20140507

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20140520

R150 Certificate of patent or registration of utility model

Ref document number: 5556703

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250