JP2012128386A - 画素、これを利用した表示装置、及びその駆動方法 - Google Patents

画素、これを利用した表示装置、及びその駆動方法 Download PDF

Info

Publication number
JP2012128386A
JP2012128386A JP2011035463A JP2011035463A JP2012128386A JP 2012128386 A JP2012128386 A JP 2012128386A JP 2011035463 A JP2011035463 A JP 2011035463A JP 2011035463 A JP2011035463 A JP 2011035463A JP 2012128386 A JP2012128386 A JP 2012128386A
Authority
JP
Japan
Prior art keywords
transistor
voltage
transmitted
driving
driving transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2011035463A
Other languages
English (en)
Inventor
Jin-Tae Jung
鎭泰 鄭
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Mobile Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Mobile Display Co Ltd filed Critical Samsung Mobile Display Co Ltd
Publication of JP2012128386A publication Critical patent/JP2012128386A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

【課題】ヒステリシスによって発生する応答速度の問題を解決し、画面上のモーションブラーを改善すると同時に、駆動トランジスタのしきい電圧偏差を補償する画素回路構造を提案する。
【解決手段】本発明は、画素、これを含む表示装置、及びその駆動方法に関し、具体的に表示装置に含まれる画素は、有機発光ダイオード、前記有機発光ダイオードに前記伝達されるデータ信号による駆動電流を伝達する駆動トランジスタ、第1走査信号に対応して前記駆動トランジスタに前記データ信号を伝達する第1トランジスタ、前記駆動トランジスタのゲート電極電圧を初期化する初期化期間の間に、第2走査信号に対応して前記駆動トランジスタのソース電極に第1電源電圧を印加する第2トランジスタ、及び前記駆動トランジスタのゲート電極に接続する第1電極及び前記第1電源電圧に接続する第2電極を含むキャパシタを含む。
【選択図】図1

Description

本発明は、画素と、これを含む表示装置、及びその駆動方法に関し、具体的に画素駆動時の応答速度の遅延問題と画面のモーションブラー(motion blur)を改善するための画素構造、及びその駆動方法に関する。
近来、陰極線管(Cathode Ray Tube)の短所である重量と体積を減らせる各種平板表示装置が開発されている。平板表示装置としては、液晶表示装置(Liquid Crystal Display:LCD)、電界放出表示装置(Field Emission Display:FED)、プラズマ表示パネル(Plasma Display Panel:PDP)、及び表示装置(Organic Light Emitting Display:OLED)などがある。
平板表示装置のうちの表示装置は、電子と正孔の再結合によって光を発生する有機発光ダイオードを利用して映像を表示するもので、速い応答速度を有すると共に、低い消費電力で駆動され、発光効率、輝度、及び視野角に優れた長所があって注目されている。
通常、有機電界発光表示装置(OLED)は、有機発光ダイオードを駆動する方式によってパッシブマトリックス型OLED(PMOLED)とアクティブマトリックス型OLED(AMOLED)に分類される。
この中で、解像度、コントラスト、動作速度の観点で、単位画素ごとに選択して点灯するアクティブマトリックス型OLED(AMOLED)が主流となっている。
アクティブマトリックス型OLEDの1画素は、有機発光ダイオード、有機発光ダイオードに供給される電流量を制御する駆動トランジスタ、及び駆動トランジスタに有機発光ダイオードの発光量を制御するデータ信号を伝達するスイッチングトランジスタを含む。
最近、アクティブマトリックス型OLEDの画素に含まれる駆動トランジスタのしきい電圧偏差を補償するための補償回路に対する研究が行われている。しかし、補償回路を使用して目的とする輝度を表示することにおいて、ヒステリシス(Hysteresis)によってデータ電圧の増減による応答速度が変化して正確な階調表現に困難がある。特に、応答速度はブラックからホワイトに輝度を表現するために駆動する時に遅延する問題があり、このような問題点は、画面でテキスト(text)をスクロール(scroll)する時、モーションブラー(motion blur)を発生する。
したがって、画素のしきい電圧トランジスタの偏差を補償すると同時に、ヒステリシスによる応答速度問題を解決するための画素回路に対する改善が必要である。
本発明は上記問題点を解決するために案出されたものであって、本発明の目的は、ヒステリシスによって発生する応答速度の問題を解決し、画面上のモーションブラーを改善すると同時に、駆動トランジスタのしきい電圧偏差を補償する画素回路構造を提案することにある。
また、本発明の他の目的は、駆動トランジスタのしきい電圧偏差を補償することができ、特に、輝度偏差が大きいデータ信号による映像を表示することにおいて、応答速度の遅延問題を解決して、正確な階調表現が行われる高品質、高画質の表示装置、及びその駆動方法を提供することにある。
本発明が目的とする技術的課題は、以上で言及した技術的課題に制限されず、言及されないまた他の技術的課題は本発明の記載から当該分野における通常の知識を有する者に明確に理解できるはずである。
上記目的を達成するための本発明の表示装置は、複数の走査信号が伝達される複数の走査線、複数のデータ信号が伝達される複数のデータ線、及び複数の発光制御信号が伝達される複数の発光制御線にそれぞれ接続される複数の画素を含む表示部と、前記複数の走査信号を伝達する走査駆動部と、前記複数のデータ信号を伝達するデータ駆動部と、前記複数の発光制御信号を伝達する発光駆動部とを含む表示装置である。
この時、前記複数の画素それぞれは、有機発光ダイオードと、前記有機発光ダイオードに前記伝達されたデータ信号による駆動電流を伝達する駆動トランジスタと、第1走査信号に対応して前記駆動トランジスタに前記データ信号を伝達する第1トランジスタと、前記駆動トランジスタのゲート電極電圧を初期化する初期化期間の間に、第2走査信号に対応して前記駆動トランジスタの第1電極に第1電源電圧を印加する第2トランジスタと、前記駆動トランジスタのゲート電極に接続する第1電極及び前記第1電源電圧に接続する第2電極を含むキャパシタとを含む。
前記初期化期間の間の前記駆動トランジスタのゲート電極電圧と第1電極電圧との電圧差は、前記駆動トランジスタを動作させられる電圧とすることができる。即ち、本発明によれば、前記初期化期間の間の前記駆動トランジスタのゲート電極電圧と第1電極電圧との差に対応する電圧値(Vgs)を、前記駆動トランジスタの動作時に必要な基準電圧以上に維持する。この時、前記基準電圧をオンバイアス(On bias)と定義できる。
前記電圧値(Vgs)をオンバイアス以上に維持するために、初期化期間の間に、前記駆動トランジスタのゲート電極に伝達される電圧はローレベルであり、前記駆動トランジスタの第1電極に伝達される第1電源電圧はハイレベルとすることができる。
本発明の表示装置において、前記第1トランジスタは前記第1走査信号によってスイッチング動作して、前記駆動トランジスタの第1電極に前記データ信号を伝達できる。
前記第2走査信号は、前記第1走査信号が伝達される走査線の前の走査線に伝達される走査信号とすることができるが、これに必ずしも制限されることではない。
前記走査駆動部は、前記複数の画素それぞれに前記第1走査信号及び前記第2走査信号を伝達できる。
一方、本発明の一実施形態において、前記複数の画素それぞれは、前記初期化期間の間に前記駆動トランジスタのゲート電極に初期化電圧を供給して、駆動トランジスタのゲート電極電圧を初期化させる初期化トランジスタをさらに含むことができる。
この時、前記初期化トランジスタは、前記複数の画素それぞれの第1トランジスタに伝達される第1走査信号が伝達される走査線の前の走査線に伝達される第2走査信号に対応してスイッチング動作する。
前記初期化期間は、前記初期化トランジスタに伝達される第2走査信号がゲートオン電圧レベルで伝達される期間である。
また、前記初期化期間は、前記駆動トランジスタのしきい電圧が補償される期間より前である。
本発明の他の実施形態において、前記複数の画素それぞれは、前記初期化期間の後に前記第1走査信号によってスイッチング動作して前記駆動トランジスタをダイオード接続し、前記駆動トランジスタのしきい電圧を補償するしきい電圧補償トランジスタをさらに含むことができる。
また、前記複数の画素それぞれは、前記データ信号による駆動電流が伝達される前記有機発光ダイオードの発光を制御する少なくとも一つの発光制御トランジスタをさらに含むことができる。
この時、前記発光制御トランジスタは、前記複数の画素それぞれに含まれる第1トランジスタ及び第2トランジスタにそれぞれゲートオン電圧レベルの第1走査信号及び第2走査信号が伝達された後、ゲートオン電圧レベルで伝達される発光制御信号に対応してスイッチング動作する。
上記目的を達成するための本発明の画素は、有機発光ダイオードと、前記有機発光ダイオードに前記伝達されたデータ信号による駆動電流を伝達する駆動トランジスタと、第1走査信号に対応して前記駆動トランジスタに前記データ信号を伝達する第1トランジスタと、前記駆動トランジスタのゲート電極電圧を初期化する初期化期間の間に、第2走査信号に対応して前記駆動トランジスタのソース電極に第1電源電圧を印加する第2トランジスタと、前記駆動トランジスタのゲート電極に接続する第1電極及び前記第1電源電圧に接続する第2電極を含むキャパシタとを含む。
この時、前記初期化期間の間の前記駆動トランジスタのゲート電極電圧とソース電極電圧との電圧差は、前記駆動トランジスタを動作させる電圧とすることができる。好ましくは、前記初期化期間の間に、前記ゲート電極に印加される電圧はローレベルであり、前記ソース電極に印加される第1電源電圧はハイレベルとすることができるが、これに必ずしも制限されることではなく、前記駆動トランジスタのゲート−ソース電圧差が駆動トランジスタを動作させるオンバイアスに維持されればよい。
前記第1トランジスタは、前記第1走査信号が伝達されるゲート電極、前記データ信号が伝達されるソース電極、及び前記駆動トランジスタのソース電極に接続されるドレイン電極を含み、前記第1走査信号によってスイッチング動作して、前記駆動トランジスタのソース電極に前記データ信号を伝達する。
本発明の画素において、前記第2走査信号は前記第1走査信号が伝達される走査線の前の走査線に伝達される走査信号とすることができる。
前記画素は、前記初期化期間の間に前記駆動トランジスタのゲート電極に初期化電圧を供給して、駆動トランジスタのゲート電極電圧を初期化させる初期化トランジスタをさらに含むことができる。
この時前、記初期化トランジスタは、第2走査信号が伝達されるゲート電極、前記初期化電圧が印加されるソース電極、及び前記駆動トランジスタのゲート電極に接続されるドレイン電極を含み、前記第2走査信号に対応してスイッチング動作する。
前記初期化期間は、前記初期化トランジスタに伝達される第2走査信号がゲートオン電圧レベルで伝達される期間である。
また、前記初期化期間は、前記駆動トランジスタのしきい電圧が補償される期間より前である。
前記画素は、前記初期化期間の後に、前記第1走査信号によってスイッチング動作して前記駆動トランジスタをダイオード接続し、前記駆動トランジスタのしきい電圧を補償するしきい電圧補償トランジスタをさらに含むことができる。
前記画素は、前記第1電源電圧源と有機発光ダイオードとの間に接続し、前記データ信号による駆動電流が伝達される前記有機発光ダイオードの発光を制御する発光制御信号が伝達されるゲート電極を含む少なくとも一つの発光制御トランジスタをさらに含むことができる。
この時、前記発光制御信号は、前記画素に含まれる第1トランジスタ及び第2トランジスタにそれぞれゲートオン電圧レベルの第1走査信号及び第2走査信号が伝達された後、ゲートオン電圧レベルで伝達できる。
前記発光制御トランジスタは、実施形態により、前記発光制御信号が伝達されるゲート電極、前記駆動トランジスタのドレイン電極に接続されるソース電極、及び前記有機発光ダイオードのアノード電極に接続されるドレイン電極を含むことができる。
また、他の実施形態により、前記発光制御トランジスタは、前記発光制御信号が伝達されるゲート電極、前記第1電源電圧源に接続されるソース電極、及び前記駆動トランジスタのソース電極に接続されるドレイン電極を含むことができる。
上記目的を達成するための本発明の表示装置の駆動方法は、複数の画素を含み、前記複数の画素それぞれは、有機発光ダイオードと、前記有機発光ダイオードにデータ信号による駆動電流を伝達する駆動トランジスタと、第1走査信号に対応して前記駆動トランジスタに前記データ信号を伝達する第1トランジスタと、第2走査信号に対応して前記駆動トランジスタに第1電源電圧を印加する第2トランジスタと、前記駆動トランジスタと前記第1電源電圧源との間に接続されるキャパシタとを含む表示装置の駆動方法に関する。
具体的に本発明の駆動方法は、前記駆動トランジスタのゲート電極電圧を初期化する段階と、前記駆動トランジスタのしきい電圧を補償し、前記駆動トランジスタに前記データ信号が伝達される段階と、前記データ信号による駆動電流で前記有機発光ダイオードが発光する段階とを含む。この時、前記初期化する間に前記第2走査信号がゲートオン電圧レベルで伝達される。
前記初期化する間の前記駆動トランジスタのゲート電極−ソース電極間の電圧は、前記駆動トランジスタを動作させる電圧とすることができる。
前記第2走査信号は、前記第1走査信号が伝達される走査線の前の走査線に伝達される走査信号とすることができるが、これに必ずしも制限されることではない。
前記駆動トランジスタのゲート電極電圧を初期化する段階は、前記第2走査信号によってスイッチング動作する初期化トランジスタにより、前記駆動トランジスタのゲート電極に初期化電圧が印加される段階である。
また、前記駆動トランジスタのしきい電圧を補償する段階は、前記第1走査信号によってスイッチング動作するしきい電圧補償トランジスタにより、前記駆動トランジスタがダイオード接続する段階である。
本発明の駆動方法において、前記第1走査信号に対応して前記しきい電圧トランジスタが導通し、前記第1トランジスタがスイッチング動作するので、駆動トランジスタのしきい電圧が補償される段階と、前記駆動トランジスタにデータ信号が伝達されてデータが書き込まれる段階とは共に行われる。
前記有機発光ダイオードが発光する段階は、前記第1電源電圧源と有機発光ダイオードとの間に接続し、発光制御信号によってスイッチング動作する少なくとも一つ以上の発光制御トランジスタにより、前記有機発光ダイオードの発光が制御される段階である。
この時、前記発光制御信号は、画素に含まれる第1トランジスタ及び第2トランジスタにそれぞれゲートオン電圧レベルの第1走査信号及び第2走査信号が伝達された後、ゲートオン電圧レベルで伝達できる。
本発明による画素及びこれを含む表示装置によれば、ヒステリシスによって発生する応答速度の問題を解決し、画面上のモーションブラーを改善することにより、正確な階調を表現することができる。
また、本発明によれば、駆動トランジスタのしきい電圧偏差を補償すると同時に、輝度偏差が大きいデータ信号による映像を表示することにおいて、応答速度の遅延を防止できるので、高品質及び高画質を実現することができる。
本発明の一実施形態による表示装置のブロック図である。 既存の画素回路における階調表現時にヒステリシスによる応答速度の遅延を示す波形図である。 図1に示した表示装置の画素回路構造を示す回路図である。 図3に示した画素の駆動動作を示すタイミング図である。 本発明の一実施形態に係る表示装置で応答速度が改善された状態を示す波形図である。
以下、添付した図面を参照して、本発明の実施形態について本発明が属する技術分野における通常の知識を有する者が容易に実施できるように詳細に説明する。本発明は種々の異なる形態に実現でき、ここで説明する実施形態に限られない。
また、種々の実施形態において、同一の構成を有する構成要素に対しては同一の符号を付けて、代表的に第1実施形態で説明し、その他の実施形態では第1実施形態とは異なる構成についてのみ説明する。
本発明を明確に説明するために説明上不必要な部分は省略し、明細書の全体にわたって同一または類似する構成要素に対しては同一の参照符号を付ける。
明細書の全体において、ある部分が他の部分と「接続」されているという時、これは「直接的に接続」されている場合だけでなく、その中間に他の素子を介在して「電気的に接続」されている場合も含む。また、ある部分がある構成要素を「含む」という時、これは特に反対になる記載がない限り、他の構成要素を除くことではなく、他の構成要素をさらに含むことができるのを意味する。
図1は、本発明の一実施形態に係る表示装置のブロック図を示した。
本発明の実施形態に係る表示装置100は、複数の画素を含む表示部10、走査駆動部20、データ駆動部30、発光駆動部40、制御部50、及び表示装置に外部電圧を供給する電源供給部60を含む。
複数の画素それぞれは、表示部10に伝達される複数の走査線(S0〜Sn)のうちの二つの走査線に接続されている。図1において、画素は当該画素ラインに対応する走査線と、その以前ラインの走査線に接続しているが、これに必ずしも制限されることではない。
また、複数の画素それぞれは、表示部10に伝達される複数のデータ線(D1〜Dm)のうちの一つのデータ線、表示部10に伝達される複数の発光制御線(EM1〜EMn)のうちの一つの発光制御線に接続されている。
走査駆動部20は、複数の走査線(S0〜Sn)を通じて各画素に二つの対応する走査信号を生成して伝達する。即ち、走査駆動部20は、各画素が含まれる画素ラインに対応する走査線を通じて第1走査信号を伝達し、当該画素ラインの前の画素ラインに対応する走査線を通じて第2走査信号を伝達する。
図1の実施形態において、n番目画素ラインに含まれている複数の画素のうちの一つの画素70は、当該n番目画素ラインに対応する走査線(Sn)と、n番目画素ラインの前のn−1番目画素ラインに対応する走査線(Sn−1)にそれぞれ接続される。
画素70は、上記走査線(Sn)を通じて第1走査信号が伝達され、同時に前記走査線(Sn−1)を通じて第2走査信号が伝達される。
データ駆動部30は、複数のデータ線(D1〜Dm)を通じて各画素にデータ信号を伝達する。
発光駆動部40は、複数の発光制御線(EM1〜EMn)を通じて各画素に発光制御信号を生成して伝達する。
制御部50は、外部から伝達される複数の映像信号(R、G、B)を複数の映像データ信号(DR、DG、DB)に変更してデータ駆動部30に伝達する。また、制御部50は、垂直同期信号(Vsync)、水平同期信号(Hsync)、及びクロック信号(MCLK)の伝達を受けて、前記走査駆動部20、データ駆動部30、及び発光駆動部40の駆動を制御するための制御信号を生成して、それぞれに伝達する。即ち、制御部50は、走査駆動部20を制御する走査駆動制御信号(SCS)、データ駆動部30を制御するデータ駆動制御信号(DCS)、及び発光駆動部40を制御する発光駆動制御信号(ECS)をそれぞれ生成して伝達する。
また、表示部10は、複数の走査線(S0〜Sn)、複数のデータ線(D1〜Dm)、及び複数の発光制御線(EM1〜EMn)の交差部に位置する複数の画素を含む。
上記複数の画素は、電源供給部60から第1電源電圧(ELVDD)、第2電源電圧(ELVSS)、初期化電圧(VINT)などの外部電圧の供給を受ける。上記第1電源電圧(ELVDD)は第2電源電圧(ELVSS)より高い電圧レベルを有する。
表示部10はほぼ行列状に配列された複数の画素を含む。特に制限されないが、複数の走査線(S0〜Sn)は、上記画素の配列形態からほぼ行方向に延びて、互いにほぼ平行し、複数のデータ線(D1〜Dm)は、ほぼ列方向に延びて、互いにほぼ平行する。
複数の画素それぞれは、複数のデータ線(D1〜Dm)を通じて伝達された対応するデータ信号によって有機発光ダイオードに供給される駆動電流により、所定輝度の光を発光する。
図2は、既存の画素回路における階調表現時にヒステリシスによる応答速度の遅延を示す波形図である。
駆動トランジスタのしきい電圧を補償する一般的な画素回路において、垂直同期信号(Vsync)が伝達される1フレームごとに表示部の画素がスキャンされ、データ信号(Date[t])の伝達を受けて映像を表示するようになる。
万一、表示部の複数の画素それぞれが、伝達されるデータ信号に対応してブラック映像またはホワイト映像に表示される時、長時間駆動される場合、駆動トランジスタに印加される電圧レベルが持続して、それによるヒステリシスが発生する。その場合、前のフレームの階調電圧に影響を受けて、現在フレームの映像を表示する時に、TFT特性曲線の左側または右側に異なるようにシフトできる。
例えば、ブラック映像で長時間駆動される場合、駆動トランジスタに印加される電圧レベルが駆動トランジスタの動作基準電圧以下のオフバイアス(Off bias)であるので、次のフレームの映像信号による階調は、TFT特性曲線の右側にシフトされる。これに反し、ホワイト映像で長時間駆動される場合、駆動トランジスタに印加される電圧レベルは、駆動トランジスタの動作基準電圧以上のオンバイアス(On bias)に持続するので、次のフレームの映像信号による階調はTFT特性曲線の左側にシフトされる。
したがって、このような画素の駆動トランジスタのヒステリシス現象により、前のフレームと現在フレーム間の輝度変化量によって同一の輝度表現時に応答速度が変化する問題が発生する。このような応答速度は、駆動トランジスタに印加されるオフバイアスまたはオンバイアスの印加時間によってさらに問題になり得る。
図2の波形図は、ブラックデータ信号(Data[t])により長時間ブラック輝度で表示された画素が、時点a1にホワイト輝度で発光するホワイトデータ信号の伝達を受ける。図2を参照すれば分かるように、ホワイトデータ信号が伝達された時点a1に同期されて、ホワイトデータ信号による輝度の目標値で発光せずに、1フレームが経過した時点a2に輝度の目標値で発光する。
ブラックからホワイトに映像を表示するために駆動する場合、1フレームでホワイト輝度の目標値に上昇できず、中間輝度まで到達する。そのためホワイトからホワイトに映像を表示するために駆動する場合に比べて、応答速度が遅延される。このようなヒステリシスによる応答速度の遅延は、ディスプレイ画面でテキストのスクロール時にモーションブラーとして現れる。
本発明で提案する画素回路の構造と駆動方式は、このようなヒステリシスによって発生する応答速度の問題を解決するためのものである。
図3は、図1に示した本発明の一実施形態に係る表示装置100の画素70の回路構造を示す回路図である。
本発明の一実施形態に係る画素は、データ信号を伝達するために画素を活性化する第1走査信号を伝達する第1走査線以外に、初期化期間の間に駆動トランジスタ(Md)に初期化電圧(VINT)を印加し、駆動トランジスタ(Md)を動作電圧(On bias)で維持するために制御する第2走査信号を伝達する第2走査線にそれぞれ接続される。
図3に示した画素70は、図1の表示装置100の中で、表示部10に含まれる複数の画素のうちのn番目走査線(Sn)とn−1番目走査線(Sn−1)にそれぞれ接続される。また、画素70は、m番目データ線(Dm)とn番目発光制御線(EMn)に接続される。
図3に示した画素70は、有機発光ダイオード(organic light emitting diode、OLED)と、有機発光ダイオード(OLED)のアノード電極に接続される駆動トランジスタ(Md)と、駆動トランジスタ(Md)のソース電極に接続される第1トランジスタ(M1)と、駆動トランジスタ(Md)と第1トランジスタ(M1)が接続される接続点と第1電源電圧(ELVDD)との間に接続される第2トランジスタ(M2)と、駆動トランジスタ(Md)と第1電源電圧(ELVDD)との間に位置したキャパシタ(C1)とを含む。
本発明の画素70は、初期化期間の間に初期化電圧(VINT)を伝達する初期化トランジスタ(M3)をさらに含むことができる。
画素70は、駆動トランジスタ(Md)のしきい電圧を補償するために駆動トランジスタ(Md)をダイオード接続するしきい電圧補償トランジスタ(M4)をさらに含むことができる。
また、画素70は、有機発光ダイオード(OLED)のアノード電極に接続して、有機発光ダイオード(OLED)の駆動電流による発光を調節する発光制御トランジスタを少なくとも一つ以上さらに含むことができる。図3の画素70に含まれる前記発光制御トランジスタは、有機発光ダイオード(OLED)のアノード電極と駆動トランジスタ(Md)との間に接続された第1発光制御トランジスタ(M5)、及び駆動トランジスタ(Md)と第1電源電圧(ELVDD)との間に接続された第2発光制御トランジスタ(M6)を含む。
画素70の有機発光ダイオード(OLED)はアノード電極とカソード電極を含み、対応するデータ信号による駆動電流によって発光する。本発明で前記データ信号による駆動電流は、表示部10に含まれる複数の画素それぞれの駆動トランジスタのしきい電圧に影響を受けないように補償される。
駆動トランジスタ(Md)は、第1電源電圧(ELVDD)が接続された第2ノード(N2)に接続されるソース電極と、第3ノード(N3)に接続するドレイン電極と、第1ノード(N1)に接続されるゲート電極とを含む。駆動トランジスタ(Md)は、第2ノード(N2)に接続されている第1トランジスタ(M1)を通じてデータ信号の伝達を受ける。
駆動トランジスタ(Md)は、ソース電極とゲート電極間の電圧差に対応する駆動電流を有機発光ダイオード(OLED)に伝達して発光させる。
第1トランジスタ(M1)は、データ線(DATA)に接続してデータ信号が伝達されるソース電極と、第2ノード(N2)に接続するドレイン電極と、画素70が含まれた画素ラインに対応する走査線に接続して走査信号(S[n])が伝達されるゲート電極とを含む。この時、前記対応する走査線は、画素70がn番目画素ラインに含まれるので、n番目走査線である。
n番目走査線を通じて走査信号(S[n])が伝達されて第1トランジスタ(M1)が導通すれば、データ信号が第2ノード(N2)に伝達され、上記データ信号に対応するデータ電圧(Vdata)が駆動トランジスタ(Md)のソース電極に伝達される。
走査信号(S[n])は、しきい電圧補償トランジスタ(M4)のゲート電極にも同時に伝達される。
しきい電圧補償トランジスタ(M4)は、駆動トランジスタ(Md)のゲート電極とドレイン電極との間に接続して、走査信号(S[n])がゲートオン電圧レベルで伝達される間に導通して、駆動トランジスタ(Md)をダイオード接続する。このことにより、駆動トランジスタ(Md)のソース電極に印加されたデータ電圧から駆動トランジスタ(Md)のしきい電圧ほど降下した電圧(Vdata−Vth)が、駆動トランジスタ(Md)のゲート電極に印加される。駆動トランジスタ(Md)のゲート電極はキャパシタ(C1)の一端に接続しているので、電圧(Vdata−Vth)はキャパシタ(C1)によって維持される。駆動トランジスタ(Md)のしきい電圧(Vth)が反映された電圧(Vdata−Vth)がゲート電極に印加されて維持されるので、駆動トランジスタ(Md)に流れる駆動電流は、駆動トランジスタ(Md)のしきい電圧による影響を受けない。
第2トランジスタ(M2)は、n−1番目走査線に接続されて走査信号(S[n−1])が伝達されるゲート電極と、第1電源電圧(ELVDD)に接続されたソース電極と、第2ノード(N2)に接続されたドレイン電極を含む。
第2トランジスタ(M2)は、n番目走査線を通じて画素70に伝達される走査信号(S[n])が、ゲートオン電圧レベルで伝達される前に、n−1番目走査線を通じてゲートオン電圧レベルで伝達される走査信号(S[n−1])によって導通する。このことにより、走査信号(S[n−1])によってスイッチングターンオンされる間に、第1電源電圧(ELVDD)は駆動トランジスタ(Md)のソース電極に印加される。
初期化電圧(VINT)を駆動トランジスタ(Md)のゲート電極に伝達する初期化トランジスタ(M3)は、走査信号(S[n−1])によってスイッチング動作する。
即ち、初期化トランジスタ(M3)は、n−1番目走査線に接続するゲート電極と、初期化電圧(VINT)を伝達する電圧源に接続するソース電極と、駆動トランジスタ(Md)のゲート電極に接続されるドレイン電極とを含む。
走査信号(S[n−1])がゲートオン電圧レベルで初期化トランジスタ(M3)に伝達される間に、駆動トランジスタ(Md)のゲート電極には初期化電圧(VINT)が印加される。走査信号(S[n−1])がゲートオン電圧レベルで伝達される期間の間に、駆動トランジスタ(Md)のゲート電極は初期化電圧で初期化される。
走査信号(S[n−1])がゲートオン電圧レベルで伝達される初期化期間の間に、駆動トランジスタ(Md)のソース電極に第1電源電圧(ELVDD)が印加されると同時に、駆動トランジスタ(Md)のゲート電極に初期化電圧(VINT)が印加されるので、初期化期間の間の駆動トランジスタ(Md)のゲート−ソース電圧差(Vgs)は、ELVDD−VINTとなる。これは、駆動トランジスタ(Md)が動作する基準電圧以上の電圧値である。
初期化期間の間の駆動トランジスタ(Md)のゲート−ソース電圧差(Vgs)が前記基準電圧以上であるので、駆動トランジスタ(Md)はオンバイアスされる。
全ての画素の駆動トランジスタ(Md)が、このような動作によってオンバイアスされた状態で、データ電圧が駆動トランジスタに書き込まれるので、ヒステリシス特性を改善することができる。
複数の駆動トランジスタそれぞれは、前のフレームのデータ電圧が印加されているので、現在フレームのデータ電圧を書き込む前に、複数の駆動トランジスタそれぞれのゲート−ソース電圧は互いに異なるレベルとすることができる。
初期化期間がなければ、現在フレームのデータ電圧が前のフレームのデータ電圧に比べて、高い電圧印加或いは低い電圧印加によって駆動トランジスタのゲート−ソース電圧のヒステリシス特性が異なることもある。本発明の実施形態においては、初期化期間の間に全ての駆動トランジスタのゲート−ソース電圧を第1電源電圧(ELVDD)−初期化電圧(VINT)に作って、全ての駆動トランジスタを同一の条件でオンバイアスさせる。
したがって、ヒステリシス特性に影響を受けずに、全ての画素の駆動トランジスタのゲート−ソース電圧が、同一の条件で対応する現在フレームのデータ電圧により決定される。
本発明の実施形態においては、第2トランジスタ(M2)及び初期化トランジスタ(M3)のスイッチング動作を制御する信号を、当該画素ラインに接続された走査線の前の走査線を通じて伝達される走査信号を利用したが、これに制限されず、別途の制御信号を伝達できることは勿論である。
一方、最初の画素ラインに含まれる画素の場合、第2トランジスタ(M2)及び初期化トランジスタ(M3)に伝達される走査信号は、走査駆動部20で生成して伝達するダミー走査信号とすることができる。
具体的にキャパシタ(C1)は、第1ノード(N1)に接続された第1電極及び第1電源電圧(ELVDD)に接続された第2電極を含む。
キャパシタ(C1)は、駆動トランジスタ(Md)のゲート電極が接続された第1ノード(N1)に接続しているため、画素の駆動過程により駆動トランジスタ(Md)のゲート電極電圧値を保存する。
また、本発明の一実施形態に係る画素70の第1発光制御トランジスタ(M5)は、n番目発光制御線に接続して発光制御信号(EM[n])の伝達を受けるゲート電極と、第3ノード(N3)に接続されたソース電極と、有機発光ダイオード(OLED)のアノード電極に接続されたドレイン電極とを含む。
画素70は、第2発光制御トランジスタ(M6)をさらに含むことができるが、第2発光制御トランジスタ(M6)は、n番目発光制御線に接続して発光制御信号(EM[n])の伝達を受けるゲート電極と、第1電源電圧(ELVDD)に接続されたソース電極と、第2ノード(N2)に接続されたドレイン電極とを含む。
本発明の発光制御トランジスタの構成は一つの実施形態であるため、必ずしもこのような構成に制限されることではない。
発光制御信号(EM[n])がゲートオン電圧レベルで伝達されると、第1発光制御トランジスタ(M5)及び第2発光制御トランジスタ(M6)は導通し、データの書き込み期間の間にキャパシタ(C1)に保存されたデータ信号によるデータ電圧に対応する駆動電流ほど有機発光ダイオード(OLED)に伝達して発光させる。上述のように、上記キャパシタ(C1)に保存されたデータ電圧は、しきい電圧(Vth)が考慮された電圧値(Vdata−Vth)であるので、対応する駆動電流ほど発光する時、しきい電圧の影響を排除できる。
図3に示した画素の駆動回路図に含まれたトランジスタはPMOSであると想定して説明したが、これに制限されず、NMOSで具現することも可能である。
図3に示した画素70の駆動に対する理解を助けるために、図4の駆動タイミング図を活用して説明する。
本発明の実施形態による画素70は、引き続いた二つの走査線に接続していて、それぞれ走査信号の伝達を受けて動作する。
まず、時点t1でn−1番目走査線を通じて伝達される走査信号(S[n−1])がローレベルに変化し、T1期間の間にローレベルを維持する。
画素から上記走査信号(S[n−1])の伝達を受ける第2トランジスタ(M2)及び初期化トランジスタ(M3)が同時に導通する。
このことにより、T1期間の間に駆動トランジスタ(Md)のソース電極には第2トランジスタ(M2)を通じてハイレベルの第1電源電圧(ELVDD)が印加され、駆動トランジスタ(Md)のゲート電極には初期化トランジスタ(M3)を通じて初期化電圧(VINT)が印加される。
このようなT1期間の間に、駆動トランジスタ(Md)のゲート−ソース電圧差(Vgs)はELVDD-VINTに維持される。この時、初期化電圧(VINT)がローレベルであるので、電圧差(Vgs)は駆動トランジスタ(Md)を動作させる最小の基準電圧以上であり得る。したがって、各フレームで駆動トランジスタ(Md)のしきい電圧が補償され、データが書き込まれる期間の前に全ての画素に含まれた駆動トランジスタ(Md)がオンバイアスされるので、駆動トランジスタ(Md)のヒステリシス特性に影響を受けないで、目的とする階調に表現される映像を実現することができる。
その後、時点t2に走査信号(S[n−1])がハイレベルに遷移し、時点t3にn番目走査線を通じて伝達される走査信号(S[n])がローレベルに変化して、T2期間の間にローレベルを維持する。
T2期間の間に走査信号(S[n−1])がハイ状態で伝達されるので、第2トランジスタ(M2)及び初期化トランジスタ(M3)は遮断され、第1ノード(N1)の電圧はフローティング(floating)される。
同時に、T2期間の間に画素から上記走査信号(S[n])の伝達を受ける第1トランジスタ(M1)及びしきい電圧補償トランジスタ(M4)が導通する。このことにより、T2期間の間に駆動トランジスタ(Md)のソース電極には第1トランジスタ(M1)を通じてデータ信号(DATA)によるデータ電圧(Vdata)が伝達され、駆動トランジスタ(Md)はしきい電圧補償トランジスタ(M4)によってダイオード接続される。
したがって、T2期間の間にキャパシタ(C1)の一端に接続された第1ノード(N1)に維持される電圧は、駆動トランジスタ(Md)のゲート−ソース電極間の電圧差に相当する電圧(Vgs)であって、データ電圧(Vdata)から駆動トランジスタ(Md)のしきい電圧(Vth)ほど下降した電圧値(Vdata-Vth)である。
T1期間の初期化期間の間に、駆動トランジスタ(Md)がオンバイアスされてヒステリシス特性を改善したので、上記データ電圧(Vdata)による階調表現時の応答速度の遅延問題を解決することができる。
時点t4に走査信号(S[n])がハイレベルに遷移すると、第1トランジスタ(M1)及びしきい電圧補償トランジスタ(M4)が遮断される。このことにより、第1ノード(N1)の電圧はさらにフローティング(floating)される。
時点t5にn番目画素ラインに含まれた画素70に伝達される発光制御信号(EM[n])がローレベルに変化する。
このことにより、発光制御信号(EM[n])が伝達される画素70の第1発光制御トランジスタ(M5)及び第2発光制御トランジスタ(M6)は導通し、有機発光ダイオード(OLED)にキャパシタ(C1)に保存されたデータ信号によるデータ電圧の駆動電流が伝達されて発光する。
具体的に上記駆動電流を算出するための対応する電圧は、駆動トランジスタ(Md)のしきい電圧(Vth)の影響が排除されたELVDD-Vdataとなる。
本発明の一実施形態による画素とそれを含む表示装置は、データ信号によって映像を表示することにおいて、駆動トランジスタのしきい電圧の影響を排除すると同時に、ヒステリシス特性による応答速度の問題を解決できるので、図5に示した波形図のように、応答速度が遅れないで、当該フレームから直ちに目的とする輝度で発光して、鮮明な高品質の映像を提供することができる。
図5の波形図を参照すると、既存の画素を用いて駆動すれば、ヒステリシスによって目的とする輝度で発光しないで中間程度の輝度まで表現した後、次のフレームで所望する輝度で発光する問題波形が現れる。これに比べて、本発明の画素を用いて駆動すれば、当該フレームで直ちに目的とする輝度まで表現する改善された波形が得られることが分かる。
以上、本発明の具体的な実施形態と関連して本発明について説明したが、これは例示に過ぎず、本発明はこれに制限されない。当業者は本発明の範囲を逸脱せずに、説明された実施形態を変更または変形でき、このような変更または変形も本発明の範囲に属する。また、明細書で説明した各構成要素の物質は、当業者が公知された多様な物質から容易に選択して代替できる。また、当業者は本明細書で説明された構成要素のうちの一部を性能の劣化なしに省略したり、性能を改善するために構成要素を追加したりすることができる。それだけでなく、当業者は工程環境や装備により本明細書で説明した方法段階の順序を変更することもできる。したがって、本発明の範囲は、説明された実施形態ではなく、特許請求の範囲及びその均等物によって決定されなければならない。
10 表示部
20 走査駆動部
30 データ駆動部
40 発光駆動部
50 制御部
60 電源供給部
70 画素
100 表示装置

Claims (32)

  1. 複数の走査信号が伝達される複数の走査線、複数のデータ信号が伝達される複数のデータ線、及び複数の発光制御信号が伝達される複数の発光制御線にそれぞれ接続された複数の画素を含む表示部と、前記複数の走査信号を伝達する走査駆動部と、前記複数のデータ信号を伝達するデータ駆動部と、及び前記複数の発光制御信号を伝達する発光駆動部とを含み、
    前記複数の画素それぞれは、
    有機発光ダイオード;
    前記有機発光ダイオードに前記伝達されたデータ信号による駆動電流を伝達する駆動トランジスタ;
    第1走査信号に対応して前記駆動トランジスタに前記データ信号を伝達する第1トランジスタ;
    前記駆動トランジスタのゲート電極電圧を初期化する初期化期間の間に、第2走査信号に対応して前記駆動トランジスタの第1電極に第1電源電圧を印加する第2トランジスタ;及び
    前記駆動トランジスタのゲート電極に接続する第1電極及び前記第1電源電圧に接続する第2電極を含むキャパシタを含む表示装置。
  2. 前記初期化期間の間に前記駆動トランジスタのゲート電極電圧と第1電極電圧との電圧差は前記駆動トランジスタを動作させる電圧である、請求項1に記載の表示装置。
  3. 前記第1トランジスタは、前記第1走査信号によってスイッチング動作して、前記駆動トランジスタの第1電極に前記データ信号を伝達する、請求項1に記載の表示装置。
  4. 前記第2走査信号は、前記第1走査信号が伝達される走査線の前の走査線に伝達される走査信号である、請求項1に記載の走査信号の表示装置。
  5. 前記走査駆動部は、前記複数の画素それぞれに前記第1走査信号及び前記第2走査信号を伝達する、請求項1に記載の表示装置。
  6. 前記複数の画素それぞれは、
    前記初期化期間の間に前記駆動トランジスタのゲート電極に初期化電圧を供給して、駆動トランジスタのゲート電極電圧を初期化させる初期化トランジスタをさらに含む、請求項1に記載の表示装置。
  7. 前記初期化トランジスタは、前記複数の画素それぞれの第1トランジスタに伝達される第1走査信号が伝達される走査線の前の走査線に伝達される第2走査信号に対応してスイッチング動作する、請求項6に記載の表示装置。
  8. 前記初期化期間は、前記初期化トランジスタに伝達される第2走査信号がゲートオン電圧レベルで伝達される期間である、請求項6に記載の表示装置。
  9. 前記初期化期間は、前記駆動トランジスタのしきい電圧が補償される期間より前である、請求項1に記載の表示装置。
  10. 前記複数の画素それぞれは、
    前記初期化期間の後に、前記第1走査信号によってスイッチング動作して前記駆動トランジスタをダイオード接続し、前記駆動トランジスタのしきい電圧を補償するしきい電圧補償トランジスタをさらに含む、請求項1に記載の表示装置。
  11. 前記複数の画素それぞれは、
    前記データ信号による駆動電流が伝達される前記有機発光ダイオードの発光を制御する少なくとも一つの発光制御トランジスタをさらに含む、請求項1に記載の表示装置。
  12. 前記発光制御トランジスタは、前記複数の画素それぞれに含まれている第1トランジスタ及び第2トランジスタにそれぞれゲートオン電圧レベルの第1走査信号及び第2走査信号が伝達された後、ゲートオン電圧レベルで伝達される発光制御信号に対応してスイッチング動作する、請求項11に記載の表示装置。
  13. 有機発光ダイオード;
    前記有機発光ダイオードに前記伝達されたデータ信号による駆動電流を伝達する駆動トランジスタ;
    第1走査信号に対応して前記駆動トランジスタに前記データ信号を伝達する第1トランジスタ;
    前記駆動トランジスタのゲート電極電圧を初期化する初期化期間の間に、第2走査信号に対応して前記駆動トランジスタのソース電極に第1電源電圧を印加する第2トランジスタ;及び
    前記駆動トランジスタのゲート電極に接続する第1電極及び前記第1電源電圧に接続する第2電極を含むキャパシタを含む画素。
  14. 前記初期化期間の間の前記駆動トランジスタのゲート電極電圧とソース電極電圧との電圧差は、前記駆動トランジスタを動作させる電圧である、請求項13に記載の画素。
  15. 前記第1トランジスタは、前記第1走査信号が伝達されるゲート電極、前記データ信号が伝達されるソース電極、及び前記駆動トランジスタのソース電極に接続されるドレイン電極を含み、
    前記第1走査信号によってスイッチング動作して、前記駆動トランジスタのソース電極に前記データ信号を伝達する、請求項13に記載の画素。
  16. 前記第2走査信号は、前記第1走査信号が伝達される走査線の前の走査線に伝達される走査信号である、請求項13に記載の画素。
  17. 前記画素は、
    前記初期化期間の間に前記駆動トランジスタのゲート電極に初期化電圧を供給して、駆動トランジスタのゲート電極電圧を初期化させる初期化トランジスタをさらに含む、請求項13に記載の画素。
  18. 前記初期化トランジスタは、
    第2走査信号が伝達されるゲート電極、前記初期化電圧が印加されるソース電極、及び前記駆動トランジスタのゲート電極に接続されるドレイン電極を含み、前記第2走査信号に対応してスイッチング動作する、請求項17に記載の画素。
  19. 前記初期化期間は、前記初期化トランジスタに伝達される第2走査信号がゲートオン電圧レベルで伝達される期間である、請求項17に記載の画素。
  20. 前記初期化期間は、前記駆動トランジスタのしきい電圧が補償される期間より前である、請求項13に記載の画素。
  21. 前記画素は、
    前記初期化期間の後に、前記第1走査信号によってスイッチング動作して前記駆動トランジスタをダイオード接続し、前記駆動トランジスタのしきい電圧を補償するしきい電圧補償トランジスタをさらに含む、請求項13に記載の画素。
  22. 前記画素は、
    前記第1電源電圧源と有機発光ダイオードとの間に接続し、前記データ信号による駆動電流が伝達される前記有機発光ダイオードの発光を制御する発光制御信号が伝達されるゲート電極を含む少なくとも一つの発光制御トランジスタをさらに含む、請求項13に記載の画素。
  23. 前記発光制御信号は、
    前記画素に含まれる第1トランジスタ及び第2トランジスタにそれぞれゲートオン電圧レベルの第1走査信号及び第2走査信号が伝達された後に、ゲートオン電圧レベルで伝達される、請求項22に記載の画素。
  24. 前記発光制御トランジスタは、
    前記発光制御信号が伝達されるゲート電極、前記駆動トランジスタのドレイン電極に接続されるソース電極、及び前記有機発光ダイオードのアノード電極に接続されるドレイン電極を含む、請求項22に記載の画素。
  25. 前記発光制御トランジスタは、
    前記発光制御信号が伝達されるゲート電極、前記第1電源電圧源に接続されるソース電極、及び前記駆動トランジスタのソース電極に接続されるドレイン電極を含む、請求項22に記載の画素。
  26. 複数の画素を含み、前記複数の画素それぞれは、有機発光ダイオード、前記有機発光ダイオードにデータ信号による駆動電流を伝達する駆動トランジスタ、第1走査信号に対応して前記駆動トランジスタに前記データ信号を伝達する第1トランジスタ、第2走査信号に対応して前記駆動トランジスタに第1電源電圧を印加する第2トランジスタ、及び前記駆動トランジスタと前記第1電源電圧源との間に接続されるキャパシタを含む表示装置の駆動方法において、
    前記駆動トランジスタのゲート電極電圧を初期化する段階;
    前記駆動トランジスタのしきい電圧を補償し、前記駆動トランジスタに前記データ信号が伝達される段階;及び
    前記データ信号による駆動電流で前記有機発光ダイオードが発光する段階を含み、
    前記初期化する間に前記第2走査信号がゲートオン電圧レベルで伝達される表示装置の駆動方法。
  27. 前記初期化する間の前記駆動トランジスタのゲート電極−ソース電極間の電圧は、前記駆動トランジスタを動作させる電圧である、請求項26に記載の表示装置の駆動方法。
  28. 前記第2走査信号は、前記第1走査信号が伝達される走査線の前の走査線に伝達される走査信号である、請求項26に記載の表示装置の駆動方法。
  29. 前記駆動トランジスタのゲート電極電圧を初期化する段階は、
    前記第2走査信号によってスイッチング動作する初期化トランジスタにより、前記駆動トランジスタのゲート電極に初期化電圧が印加される、請求項26に記載の表示装置の駆動方法。
  30. 前記駆動トランジスタのしきい電圧を補償する段階は、
    前記第1走査信号によってスイッチング動作するしきい電圧補償トランジスタによって前記駆動トランジスタがダイオード接続する、請求項26に記載の表示装置の駆動方法。
  31. 前記有機発光ダイオードが発光する段階は、
    前記第1電源電圧源と有機発光ダイオードとの間に接続し、発光制御信号によってスイッチング動作する少なくとも一つ以上の発光制御トランジスタによって前記有機発光ダイオードの発光が制御される、請求項26に記載の表示装置の駆動方法。
  32. 前記発光制御信号は、
    画素に含まれる第1トランジスタ及び第2トランジスタにそれぞれゲートオン電圧レベルの第1走査信号及び第2走査信号が伝達された後、ゲートオン電圧レベルで伝達される、請求項31に記載の表示装置の駆動方法。
JP2011035463A 2010-12-10 2011-02-22 画素、これを利用した表示装置、及びその駆動方法 Pending JP2012128386A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020100126489A KR20120065137A (ko) 2010-12-10 2010-12-10 화소, 이를 이용한 표시 장치, 및 그의 구동 방법
KR10-2010-0126489 2010-12-10

Publications (1)

Publication Number Publication Date
JP2012128386A true JP2012128386A (ja) 2012-07-05

Family

ID=44582460

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011035463A Pending JP2012128386A (ja) 2010-12-10 2011-02-22 画素、これを利用した表示装置、及びその駆動方法

Country Status (5)

Country Link
US (1) US8994619B2 (ja)
EP (1) EP2463849B1 (ja)
JP (1) JP2012128386A (ja)
KR (1) KR20120065137A (ja)
CN (1) CN102568374B (ja)

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014137601A (ja) * 2013-01-17 2014-07-28 Samsung Display Co Ltd 画素及びこれを用いた有機電界発光表示装置
CN103971630A (zh) * 2013-01-29 2014-08-06 三星显示有限公司 像素、包括像素的有机发光显示器及驱动像素的方法
US9892681B2 (en) 2014-10-08 2018-02-13 Nlt Technologies, Ltd. Pixel circuit, driving method thereof and display device
US10013916B2 (en) 2014-06-27 2018-07-03 Nlt Technologies, Ltd. Pixel circuit and driving method thereof
JP2018173646A (ja) * 2013-01-17 2018-11-08 三星ディスプレイ株式會社Samsung Display Co.,Ltd. 画素及びこれを用いた有機電界発光表示装置
WO2019026170A1 (ja) * 2017-08-01 2019-02-07 シャープ株式会社 表示装置
US10360840B2 (en) 2014-09-22 2019-07-23 Nlt Technologies, Ltd. Pixel circuit, driving method thereof and display device
US10438532B2 (en) 2015-12-25 2019-10-08 Tianma Japan, Ltd. Display apparatus and method of manufacturing display apparatus with branch source wirings
US10614756B2 (en) 2016-04-22 2020-04-07 Tianma Microelectronics Co., Ltd. Display apparatus with improved hysteresis characteristics, and display method
JP2020112795A (ja) * 2019-01-11 2020-07-27 アップル インコーポレイテッドApple Inc. ハイブリッド画素内及び外部補償を備えた電子ディスプレイ
CN113793568A (zh) * 2021-10-27 2021-12-14 Oppo广东移动通信有限公司 像素驱动电路及其控制方法、显示屏和显示设备
CN113870771A (zh) * 2021-09-30 2021-12-31 京东方科技集团股份有限公司 显示面板、显示装置
WO2022157822A1 (ja) * 2021-01-19 2022-07-28 シャープ株式会社 画素回路、表示装置、および、その駆動方法

Families Citing this family (68)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104380368B (zh) * 2012-07-31 2016-08-24 夏普株式会社 显示装置及其驱动方法
KR101988355B1 (ko) * 2012-09-10 2019-09-25 삼성디스플레이 주식회사 화소, 이를 포함하는 표시장치 및 그 구동 방법
KR101985298B1 (ko) 2012-10-26 2019-06-04 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 제조 방법
KR102018739B1 (ko) * 2012-11-20 2019-09-06 삼성디스플레이 주식회사 화소, 이를 포함하는 표시장치 및 그 구동 방법
KR102023598B1 (ko) * 2012-11-20 2019-09-23 삼성디스플레이 주식회사 화소, 이를 포함하는 표시장치 및 그 구동 방법
CN103489399B (zh) * 2012-11-21 2015-09-02 友达光电股份有限公司 电激发光像素电路
CN103137069A (zh) * 2012-11-21 2013-06-05 友达光电股份有限公司 像素电路
KR102012759B1 (ko) 2012-11-23 2019-08-22 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 구동 방법
CN103000134A (zh) 2012-12-21 2013-03-27 北京京东方光电科技有限公司 像素电路及其驱动方法、显示装置
CN103198793B (zh) * 2013-03-29 2015-04-29 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
KR102063130B1 (ko) * 2013-04-16 2020-01-08 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102035302B1 (ko) * 2013-04-25 2019-10-23 삼성디스플레이 주식회사 유기 발광 표시 장치의 화소 회로
CN103236238B (zh) * 2013-04-26 2015-07-22 北京京东方光电科技有限公司 像素单元控制电路以及显示装置
KR102077661B1 (ko) * 2013-05-07 2020-02-17 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 구동 방법
KR102083432B1 (ko) 2013-05-30 2020-03-03 삼성디스플레이 주식회사 유기 발광 표시 장치
KR20140142002A (ko) 2013-06-03 2014-12-11 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR102046446B1 (ko) 2013-08-22 2019-11-20 삼성디스플레이 주식회사 화소, 화소의 구동 방법 및 화소를 포함하는 표시 장치
US9818765B2 (en) 2013-08-26 2017-11-14 Apple Inc. Displays with silicon and semiconducting oxide thin-film transistors
CN103474024B (zh) * 2013-09-06 2015-09-16 京东方科技集团股份有限公司 一种像素电路及显示器
KR102090189B1 (ko) 2013-11-04 2020-04-16 삼성디스플레이 주식회사 유기전계발광 표시장치와 그 구동방법
KR102059806B1 (ko) * 2013-11-18 2020-02-12 삼성디스플레이 주식회사 화소, 이를 포함하는 표시 장치 및 그 구동방법
TWI512716B (zh) * 2014-04-23 2015-12-11 Au Optronics Corp 顯示面板及其驅動方法
KR102251734B1 (ko) * 2014-07-16 2021-05-13 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR102241704B1 (ko) * 2014-08-07 2021-04-20 삼성디스플레이 주식회사 화소 회로 및 이를 포함하는 유기 발광 표시 장치
US9941489B2 (en) 2014-09-01 2018-04-10 Samsung Display Co., Ltd. Organic light emitting diode display device and manufacturing method thereof
TWI546794B (zh) * 2014-09-03 2016-08-21 友達光電股份有限公司 有機發光二極體電路
KR102343143B1 (ko) 2014-11-12 2021-12-27 삼성디스플레이 주식회사 표시 장치 및 그의 구동 방법
KR102182012B1 (ko) * 2014-11-21 2020-11-24 엘지디스플레이 주식회사 유기전계발광표시장치
CN104575377A (zh) * 2014-12-22 2015-04-29 昆山国显光电有限公司 像素电路及其驱动方法和有源矩阵有机发光显示器
CN106157882B (zh) * 2015-04-24 2019-01-15 上海和辉光电有限公司 像素结构
KR102524459B1 (ko) * 2015-08-27 2023-04-25 삼성디스플레이 주식회사 화소 및 그의 구동방법
US9818344B2 (en) * 2015-12-04 2017-11-14 Apple Inc. Display with light-emitting diodes
TWI607429B (zh) * 2016-02-01 2017-12-01 矽創電子股份有限公司 用於顯示裝置的驅動方法及相關的驅動裝置
KR102535805B1 (ko) * 2016-05-09 2023-05-24 삼성디스플레이 주식회사 표시 패널 구동부 및 이를 포함하는 표시 장치
KR102559957B1 (ko) 2016-09-12 2023-07-28 삼성디스플레이 주식회사 표시장치 및 그의 구동방법
CN107886898B (zh) * 2016-09-30 2019-12-03 昆山国显光电有限公司 一种oled像素补偿电路及其控制方法
CN106782330B (zh) 2016-12-20 2019-03-12 上海天马有机发光显示技术有限公司 有机发光像素驱动电路、驱动方法以及有机发光显示面板
KR102305537B1 (ko) * 2017-04-06 2021-09-29 삼성디스플레이 주식회사 표시 장치 및 그의 구동 방법
US10902769B2 (en) * 2017-07-12 2021-01-26 Facebook Technologies, Llc Multi-layer fabrication for pixels with calibration compensation
CN107358917B (zh) 2017-08-21 2020-04-28 上海天马微电子有限公司 一种像素电路、其驱动方法、显示面板及显示装置
CN107610652B (zh) * 2017-09-28 2019-11-19 京东方科技集团股份有限公司 像素电路、其驱动方法、显示面板及显示装置
CN107424549B (zh) * 2017-09-28 2020-04-17 京东方科技集团股份有限公司 阈值电压漂移的检测方法和装置
CN107481676B (zh) * 2017-09-30 2020-09-08 上海天马有机发光显示技术有限公司 一种像素电路的驱动方法、显示面板以及显示装置
CN110021273B (zh) * 2018-01-10 2021-12-03 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板
CN107967908B (zh) * 2018-01-31 2020-08-25 京东方科技集团股份有限公司 显示基板及其驱动方法、显示面板
US10643542B2 (en) * 2018-03-30 2020-05-05 Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Pixel driving circuit and display device with the same
CN108538247A (zh) * 2018-04-23 2018-09-14 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板和显示设备
KR102669730B1 (ko) * 2018-08-02 2024-05-28 삼성디스플레이 주식회사 표시장치
CN109256094A (zh) * 2018-12-05 2019-01-22 京东方科技集团股份有限公司 像素电路、像素驱动方法和显示装置
CN117765880A (zh) * 2019-01-18 2024-03-26 京东方科技集团股份有限公司 像素电路、驱动方法、电致发光显示面板及显示装置
KR20200115767A (ko) * 2019-03-25 2020-10-08 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR20200121440A (ko) * 2019-04-15 2020-10-26 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
KR102651138B1 (ko) * 2019-05-20 2024-03-26 삼성디스플레이 주식회사 화소 및 이를 포함하는 표시 장치
KR20210013509A (ko) * 2019-07-26 2021-02-04 삼성디스플레이 주식회사 표시 장치
CN110619851A (zh) * 2019-09-24 2019-12-27 京东方科技集团股份有限公司 像素电路、驱动方法及显示装置
KR20210050050A (ko) 2019-10-25 2021-05-07 삼성디스플레이 주식회사 화소 및 이를 포함하는 표시 장치
KR102636598B1 (ko) * 2019-12-13 2024-02-13 엘지디스플레이 주식회사 화소 구동 회로를 포함한 전계발광 표시장치
CN111091783B (zh) * 2019-12-24 2022-02-15 武汉天马微电子有限公司 有机发光显示面板和显示装置
CN113380195B (zh) 2020-02-21 2023-07-14 华为技术有限公司 一种显示装置和控制显示装置的方法
KR20210137328A (ko) 2020-05-08 2021-11-17 삼성디스플레이 주식회사 발광 표시 장치 및 발광 표시 장치의 구동 방법
CN111653240A (zh) * 2020-06-30 2020-09-11 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示面板及其驱动方法
US11145256B1 (en) * 2020-09-08 2021-10-12 Google Llc Dynamic control of scan signals in AMOLED displays
CN112102782A (zh) * 2020-09-25 2020-12-18 云谷(固安)科技有限公司 像素驱动电路、显示面板和显示装置
CN112102778B (zh) * 2020-10-10 2022-12-06 京东方科技集团股份有限公司 像素电路及其驱动方法、显示基板和显示装置
KR20220061345A (ko) * 2020-11-05 2022-05-13 삼성디스플레이 주식회사 표시 장치
CN115083344A (zh) * 2020-12-31 2022-09-20 武汉天马微电子有限公司 一种显示面板、驱动方法及显示装置
CN114822395B (zh) * 2022-05-07 2023-06-27 武汉华星光电半导体显示技术有限公司 显示面板
KR20240021341A (ko) * 2022-08-09 2024-02-19 삼성디스플레이 주식회사 표시 패널, 이를 포함하는 표시 장치 및 이를 포함하는 전자 장치

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005031630A (ja) * 2003-07-07 2005-02-03 Samsung Sdi Co Ltd 有機電界発光表示装置の画素回路及びその駆動方法
JP2009210993A (ja) * 2008-03-06 2009-09-17 Toshiba Mobile Display Co Ltd El表示装置

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100673759B1 (ko) 2004-08-30 2007-01-24 삼성에스디아이 주식회사 발광 표시장치
KR100604060B1 (ko) * 2004-12-08 2006-07-24 삼성에스디아이 주식회사 발광 표시장치와 그의 구동방법
KR100732828B1 (ko) 2005-11-09 2007-06-27 삼성에스디아이 주식회사 화소 및 이를 이용한 발광 표시장치
JP5224702B2 (ja) 2006-03-13 2013-07-03 キヤノン株式会社 画素回路、及び当該画素回路を有する画像表示装置
JP2008151963A (ja) * 2006-12-15 2008-07-03 Semiconductor Energy Lab Co Ltd 半導体装置及び半導体装置の駆動方法
KR100833753B1 (ko) 2006-12-21 2008-05-30 삼성에스디아이 주식회사 유기 전계 발광 표시 장치 및 그 구동방법
KR20080066343A (ko) 2007-01-12 2008-07-16 엘지전자 주식회사 전계발광표시장치 및 그 구동방법
KR100873074B1 (ko) 2007-03-02 2008-12-09 삼성모바일디스플레이주식회사 화소 및 이를 이용한 유기전계발광 표시장치 및 그의구동방법
JP4844598B2 (ja) 2008-07-14 2011-12-28 ソニー株式会社 走査駆動回路
KR101127582B1 (ko) * 2010-01-04 2012-03-27 삼성모바일디스플레이주식회사 화소 회로, 유기 전계 발광 표시 장치 및 그 구동 방법
US8912989B2 (en) * 2010-03-16 2014-12-16 Samsung Display Co., Ltd. Pixel and organic light emitting display device using the same

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005031630A (ja) * 2003-07-07 2005-02-03 Samsung Sdi Co Ltd 有機電界発光表示装置の画素回路及びその駆動方法
JP2009210993A (ja) * 2008-03-06 2009-09-17 Toshiba Mobile Display Co Ltd El表示装置

Cited By (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018173646A (ja) * 2013-01-17 2018-11-08 三星ディスプレイ株式會社Samsung Display Co.,Ltd. 画素及びこれを用いた有機電界発光表示装置
JP2014137601A (ja) * 2013-01-17 2014-07-28 Samsung Display Co Ltd 画素及びこれを用いた有機電界発光表示装置
CN103971630A (zh) * 2013-01-29 2014-08-06 三星显示有限公司 像素、包括像素的有机发光显示器及驱动像素的方法
US10013916B2 (en) 2014-06-27 2018-07-03 Nlt Technologies, Ltd. Pixel circuit and driving method thereof
US10140919B2 (en) 2014-06-27 2018-11-27 Tianma Japan, Ltd. Pixel circuit and driving method thereof
US10360840B2 (en) 2014-09-22 2019-07-23 Nlt Technologies, Ltd. Pixel circuit, driving method thereof and display device
US9892681B2 (en) 2014-10-08 2018-02-13 Nlt Technologies, Ltd. Pixel circuit, driving method thereof and display device
US10438532B2 (en) 2015-12-25 2019-10-08 Tianma Japan, Ltd. Display apparatus and method of manufacturing display apparatus with branch source wirings
US10614756B2 (en) 2016-04-22 2020-04-07 Tianma Microelectronics Co., Ltd. Display apparatus with improved hysteresis characteristics, and display method
WO2019026170A1 (ja) * 2017-08-01 2019-02-07 シャープ株式会社 表示装置
JP2020112795A (ja) * 2019-01-11 2020-07-27 アップル インコーポレイテッドApple Inc. ハイブリッド画素内及び外部補償を備えた電子ディスプレイ
JP7037588B2 (ja) 2019-01-11 2022-03-16 アップル インコーポレイテッド ハイブリッド画素内及び外部補償を備えた電子ディスプレイ
US11282462B2 (en) 2019-01-11 2022-03-22 Apple Inc. Electronic display with hybrid in-pixel and external compensation
US11651736B2 (en) 2019-01-11 2023-05-16 Apple Inc. Electronic display with hybrid in-pixel and external compensation
US11887546B2 (en) 2019-01-11 2024-01-30 Apple Inc. Electronic display with hybrid in-pixel and external compensation
WO2022157822A1 (ja) * 2021-01-19 2022-07-28 シャープ株式会社 画素回路、表示装置、および、その駆動方法
JP7512444B2 (ja) 2021-01-19 2024-07-08 シャープ株式会社 画素回路、表示装置、および、その駆動方法
CN113870771A (zh) * 2021-09-30 2021-12-31 京东方科技集团股份有限公司 显示面板、显示装置
CN113793568A (zh) * 2021-10-27 2021-12-14 Oppo广东移动通信有限公司 像素驱动电路及其控制方法、显示屏和显示设备

Also Published As

Publication number Publication date
US8994619B2 (en) 2015-03-31
KR20120065137A (ko) 2012-06-20
CN102568374B (zh) 2015-09-09
EP2463849A1 (en) 2012-06-13
US20120147060A1 (en) 2012-06-14
EP2463849B1 (en) 2019-03-06
CN102568374A (zh) 2012-07-11

Similar Documents

Publication Publication Date Title
JP2012128386A (ja) 画素、これを利用した表示装置、及びその駆動方法
KR102113650B1 (ko) 표시 장치 및 그 구동 방법
KR101135534B1 (ko) 화소, 이를 이용한 표시 장치, 및 그들의 구동 방법
KR102343143B1 (ko) 표시 장치 및 그의 구동 방법
KR101152466B1 (ko) 화소 및 이를 이용한 유기전계발광 표시장치
TWI550576B (zh) 具有像素之有機發光顯示器及其驅動方法
KR101797161B1 (ko) 화소 및 이를 이용한 유기 발광 표시 장치
KR101964769B1 (ko) 화소, 이를 포함하는 표시장치 및 그 구동 방법
US20130201172A1 (en) Pixel and organic light emitting diode display using the same
EP2146337A1 (en) Pixel and organic light emitting display device using the same
JP2016081030A (ja) 有機発光表示装置
US8610700B2 (en) Organic light emitting display
US9275581B2 (en) Pixel, display device comprising the same and driving method thereof
KR101681210B1 (ko) 유기 전계발광 표시장치
JP2007323036A (ja) 有機電界発光表示装置及びその駆動方法
KR20150070718A (ko) 유기전계 발광 표시장치
KR101964768B1 (ko) 화소, 이를 포함하는 표시장치 및 그 구동 방법
KR102218315B1 (ko) 표시장치 및 그 구동 방법
KR20090101578A (ko) 화소 및 이를 이용한 유기전계발광 표시장치
KR102663402B1 (ko) 표시 장치
US20120038607A1 (en) Organic light emitting display and method of driving the same
KR20140140810A (ko) 유기전계발광 표시장치 및 그의 구동방법
KR20140077552A (ko) 유기전계발광 표시장치 및 그의 구동방법
US20140022226A1 (en) Pixel and organic light emitting display using the same
KR101689323B1 (ko) 유기 전계발광 표시장치 및 그의 구동방법

Legal Events

Date Code Title Description
A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A712

Effective date: 20121003

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20140219

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20150128

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20150203

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150324

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20150901

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20151209

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20151215

A912 Re-examination (zenchi) completed and case transferred to appeal board

Free format text: JAPANESE INTERMEDIATE CODE: A912

Effective date: 20160304