CN107481676B - 一种像素电路的驱动方法、显示面板以及显示装置 - Google Patents

一种像素电路的驱动方法、显示面板以及显示装置 Download PDF

Info

Publication number
CN107481676B
CN107481676B CN201710937938.XA CN201710937938A CN107481676B CN 107481676 B CN107481676 B CN 107481676B CN 201710937938 A CN201710937938 A CN 201710937938A CN 107481676 B CN107481676 B CN 107481676B
Authority
CN
China
Prior art keywords
driving transistor
light
module
transistor
electrically connected
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201710937938.XA
Other languages
English (en)
Other versions
CN107481676A (zh
Inventor
席克瑞
崔婷婷
林柏全
欧阳珺婷
蔡中兰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan Tianma Microelectronics Co Ltd
Original Assignee
Shanghai Tianma AM OLED Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Tianma AM OLED Co Ltd filed Critical Shanghai Tianma AM OLED Co Ltd
Priority to CN201710937938.XA priority Critical patent/CN107481676B/zh
Publication of CN107481676A publication Critical patent/CN107481676A/zh
Priority to US15/912,045 priority patent/US10600353B2/en
Application granted granted Critical
Publication of CN107481676B publication Critical patent/CN107481676B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

本发明实施例公开了一种像素电路的驱动方法、显示面板以及显示装置。所述像素电路包括数据写入模块、驱动晶体管、保持模块和发光元件;在一帧显示时间段,所述驱动方法包括:数据写入阶段,所述数据写入模块将数据信号写入所述驱动晶体管的栅极;发光阶段,所述保持模块保持所述驱动晶体管的栅极电压,所述驱动晶体管向所述发光元件提供驱动电流,所述发光元件响应所述驱动电流而发光;截止阶段,所述驱动晶体管工作于完全截止区域。本发明实施例提供的技术方案,降低了驱动晶体管的特性漂移程度,可以提高显示画面的显示效果。

Description

一种像素电路的驱动方法、显示面板以及显示装置
技术领域
本发明实施例涉及显示技术领域,尤其涉及一种像素电路的驱动方法、显示面板以及显示装置。
背景技术
有机发光显示器相比液晶显示器,有机发光二极管具有低能耗、生产成本低、自发光、宽视角及响应速度快等优点,目前,在手机、PDA、数码相机等显示领域得到广泛的应用。有机发光显示器的每个像素包括有机发光二极管和驱动有机发光二极管发光显示的像素电路。
像素电路一般包括一个驱动晶体管、若干个开关晶体管和存储电容。由于工艺制程和器件老化等原因,各像素对应的像素电路中的驱动晶体管的特性发生漂移,例如阈值电压漂移,而且驱动晶体管一般长时间工作于亚阈值区域,也容易导致驱动晶体管的特性发生漂移,驱动晶体管的特性发生漂移后,特性曲线会发生扭曲,经过补偿后不一定完全重合,所以不同驱动晶体管的特性偏移程度不一样,会出现亮度不均匀(mura)和残影等问题,从而影响整个图像的显示效果。
发明内容
本发明提供一种像素电路的驱动方法、显示面板以及显示装置,以降低驱动晶体管特性漂移程度,提高补偿后特性曲线重合度,降低显示mura,改善显示效果。
有鉴于此,本发明实施例提供了一种像素电路的驱动方法,其中,所述像素电路包括数据写入模块、驱动晶体管、保持模块和发光元件;
在一帧显示时间段,所述驱动方法包括:
数据写入阶段,所述数据写入模块将数据信号写入所述驱动晶体管的栅极;
发光阶段,所述保持模块保持所述驱动晶体管的栅极电压,所述驱动晶体管向所述发光元件提供驱动电流,所述发光元件响应所述驱动电流而发光;
截止阶段,所述驱动晶体管工作于完全截止区域。
本发明实施例还提供一种显示面板,包括多个呈阵列排布的像素电路,像素电路包括数据写入模块、驱动晶体管、保持模块和发光元件;
显示面板包括:
截止电压产生模块,用于产生截止电压并传输至驱动晶体管的栅极,控制晶体管工作于完全截止区域;
扫描信号产生模块;用于将产生扫描信号输出至扫描线,控制数据写入模块导通;
数据信号产生模块,用于产生对应图像信号的数据信号并输出至数据线,以使数据线上的数据信号通过导通的所述数据写入模块写入所述驱动晶体管的栅极,控制驱动晶体管向所述发光元件提供驱动电流而驱动所述发光元件发光。
本发明实施例还提供一种显示装置,包括以上所述的显示面板。
本发明实施提供的像素电路的驱动方法、显示面板以及显示装置,由于在截止阶段,驱动晶体管工作于完全截止区域。也就是说,在显示的一帧时间内,驱动晶体管在部分时间(对应截止阶段)工作于完全截止区域,使得驱动晶体管偏压程度偏低,可以降低驱动晶体管的特性漂移程度,降低特性曲线扭曲程度,降低显示mura,提高显示画面的显示效果。
附图说明
图1是本发明实施例提供的一种像素电路的驱动方法的流程示意图;
图2是本发明实施例提供的一种驱动晶体管特性曲线对比图;
图3是本发明实施例提供的一种像素电路的结构图;
图4是本发明实施例提供的一种驱动时序图;
图5是本发明实施例提供的另一种驱动晶体管特性曲线对比图;
图6是本发明实施例提供的另一种驱动时序图;
图7是本发明实施例提供的另一种驱动时序图;
图8是本发明实施例提供的另一种驱动时序图;
图9是本发明实施例提供的一种像素电路的电路图;
图10是本发明实施例提供的一种显示面板的结构示意图;
图11是本发明实施例提供的一种显示装置的结构示意图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
图1是本发明实施例提供的一种像素电路的驱动方法的流程示意图,其中,像素电路包括数据写入模块、驱动晶体管、保持模块和发光元件;
参见图1,在一帧显示时间段,驱动方法包括:
S110、数据写入阶段,数据写入模块将数据信号写入驱动晶体管的栅极。
S120、发光阶段,保持模块保持驱动晶体管的栅极电压,驱动晶体管向发光元件提供驱动电流,发光元件响应驱动电流而发光。
S130、截止阶段,驱动晶体管工作于完全截止区域。
在数据写入阶段,数据写入模块将数据信号写入驱动晶体管的栅极;在发光阶段,驱动晶体管根据其栅极写入的数据信号的电压产生相应的驱动电流,驱动电流驱动发光元件发光显示。同时,保持模块保持驱动晶体管的栅极电压,驱动晶体管持续产生驱动电流以驱动发光元件持续发光。在数据写入阶段和发光阶段,驱动晶体管一般工作于亚阈值区域。而在截止阶段,控制驱动晶体管工作于完全截止区域。驱动晶体管可以为N型晶体管或者P型晶体管;若驱动晶体管为N型晶体管,控制驱动晶体管工作于完全截止区域,则驱动晶体管的栅极和源极电压差需要小于其阈值电压的负值;若驱动晶体管为P型晶体管,控制驱动晶体管工作于完全截止区域,驱动晶体管的栅极和源极电压差需要大于其阈值电压的负值。例如对于阈值电压为-3.527V的P型驱动晶体管,则要该驱动晶体管工作于完全截止区域,驱动晶体管的栅极和源极电压差可以为4V。
本发明实施例提供的技术方案,由于在截止阶段,驱动晶体管工作于完全截止区域。也就是说,在显示的一帧时间内,驱动晶体管在部分时间(对应截止阶段)工作于完全截止区域,使得驱动晶体管偏压程度偏低,可以降低驱动晶体管的特性漂移程度,降低特性曲线扭曲程度,降低显示mura和残影,提高显示画面的显示效果。示例性地,参见图2,图2是本发明实施例提供的一种驱动晶体管特性曲线对比图。其中,第一特性曲线201可表示驱动晶体管的原始特性曲线,第二特性曲线202可表示驱动晶体管发生特性漂移后的特性曲线,第三特性曲线203可表示驱动晶体管部分时间(截止阶段)工作于完全截止区域的特性曲线。可以看到驱动晶体管部分时间工作于完全截止区域之后,第三特性曲线203的特性漂移程度相对于第二特性曲线202的特性漂移程度有所降低,即驱动晶体管部分时间工作于完全截止区域,降低了驱动晶体管的特性漂移程度,降低显示mura,可以提高显示画面的显示效果。
需要说明的是,在图1所示的流程图中,截止阶段位于发光阶段之后。在本发明实施例的其他实施方式中,截止阶段可位于发光阶段之前。也可在发光阶段前,和发光阶段之后均设置截止阶段,当设置有多个截止阶段时,可以在一帧显示时间段多个阶段使驱动晶体管工作于完全截止区域,使得驱动晶体管偏压程度进一步降低,降低驱动晶体管的漂移,降低特性曲线的不重合程度,降低显示mura,提高显示效果。
截止阶段在一帧显示时间段中的比例大于零并且小于等于5%。由于在截止阶段,驱动晶体管工作于完全截止区域,驱动晶体管不产生驱动电流驱动发光元件发光显示。一般一帧显示时间段的时长固定,若截止阶段的时间较长,会造成发光元件的发光时长不足,可能会出现显示暗态,而截止阶段在一帧显示阶段中的比例大于零并且小于等于5%,即可降低驱动晶体管的漂移,降低显示mura,又可保证显示的亮度。
图3是本发明实施例提供的一种像素电路的结构图,参见图3,像素电路还包括发光元件11、驱动晶体管12、复位模块13、阈值补偿模块14、数据写入模块15、保持模块16、第一发光控制模块17和第二发光控制模块18;
其中,数据写入模块15的控制端与第一扫描线S1电连接、第一端与数据线data电连接、第二端与驱动晶体管12的第一极电连接;也即与第二节点N2电连接。
阈值补偿模块14的控制端与第一扫描线S1电连接、第一端与驱动晶体管12的第二极电连接、第二端与驱动晶体管12的栅极电连接;
保持模块16的第一端与驱动晶体管12的栅极,也即第一节点N1电连接,保持模块16的第二端与第一电平信号线PVDD电连接;
第一发光控制模块17的控制端与第一发光信号线Emit1电连接、第一端与第一电平信号线PVDD电连接、第二端与驱动晶体管12的第一极电连接;
第二发光控制模块18的控制端与第一发光信号线Emit1电连接、第一端与驱动晶体管12的第二极电连接、第二端与发光元件11的第一极电连接;
复位模块13的控制端与第二扫描线S2电连接、第一端与第三电平信号线Vref3电连接、第二端与驱动晶体管12的栅极电连接;
发光元件11的第二极与第二电平信号线PVEE电连接;
本发明实施例提供的驱动方法还包括复位阶段,在复位阶段,复位模块13导通,第三电平信号线Vref3上的复位信号写入驱动晶体管12的栅极;
在数据写入阶段,复位模块13关断,数据写入模块15和阈值补偿模块14导通,与驱动晶体管12的阈值电压关联的电压被保持模块存储;
在发光阶段,第一发光控制模块17和第二发光控制模块18导通,驱动晶体管12产生的驱动电流传输至发光元件11,发光元件11发光显示。
示例性地,图4是本发明实施例提供的一种驱动时序图。下面结合图3和4,以模块的控制端输入高电平时模块导通,模块的控制端输入低电平时模块关断,例如复位模块13的控制端输入高电平时,复位模块13导通;驱动晶体管12为P型晶体管为示例说明本发明实施例提供的像素电路的驱动方法的具体过程。
在t1阶段,t1阶段也即截止阶段,第一发光信号线Emit1上的发光信号写入第一发光控制模块17的控制端和第二发光控制模块18的控制端,第一发光控制模块17和第二发光控制模块18导通,第一电平信号线PVDD上的第一电平信号写入驱动晶体管12的栅极。第二扫描线S2上的扫描信号写入复位模块13的控制端,复位模块13导通,第三电平信号线Vref3上的第三电平信号写入驱动晶体管12的栅极,可以看到第三电平信号线Vref3上的第三电平信号为高电平信号,此阶段第三电平信号线Vref3上的信号为截止电压信号,第三电平信号线Vref3上的信号的电压和第一发光信号线Emit1上的电压使驱动晶体管12工作于完全截止区域。
在t2阶段,t2阶段也即复位阶段,复位模块13持续导通,第三电平信号线Vref3上的第三电平信号为低电平信号,此阶段,第三电平信号线Vref3上的第三电平信号为复位信号,对驱动晶体管12的栅极电压和保持模块16的第一端的电压进行初始化。
在t3阶段,t3阶段也即数据写入阶段,复位模块13关断,第一扫描线S1上的扫描信号写入阈值补偿模块14的栅极,阈值补偿模块14导通,第一扫描线S1上的扫描信号写入数据写入模块15的控制端,数据写入模块15导通,数据线data上的数据信号依次通过数据写入模块15、驱动晶体管12和补偿模块14写入驱动晶体管12的栅极,也即第一节点N1,驱动晶体管12的栅极电压,也即第一节点N1的电压逐渐升高,直至驱动晶体管12关断,设数据线data上的数据信号的电压值为Vdata,在驱动晶体管12关断时,驱动晶体管12的栅极电压,即第一节点N1的电压V1=Vdata+Vth,其中Vth为驱动晶体管12的阈值电压。
t3之后的阶段,也称发光阶段,第一扫描线S1上的信号为高电平,数据写入模块15和阈值补偿模块14关断,第一发光信号线Emit1上的发光信号写入第一发光控制模块17的控制端和第二发光控制模块18的控制端,第一发光控制模块17和第二发光控制模块18导通,驱动晶体管12的漏电流Id,即驱动电流通过第二发光控制模块18驱动发光元件11发光,以实现显示面板的显示功能。驱动电流Id满足以下公式:
Figure BDA0001426628500000081
其中,μ为驱动晶体管12的载流子迁移率,W、L为驱动晶体管12沟道的宽度和长度,Cox为驱动晶体管12单位面积的栅氧化层电容量。VPVDD为第一电平信号线PVDD上的第一电平信号的电压值,也为第二节点N2的电压值。可以看到,驱动晶体管12产生的驱动电流Id与驱动晶体管12的阈值电压Vth无关。解决了驱动晶体管12阈值电压漂移引起的显示异常问题。而且由于截止阶段,驱动晶体管12工作于完全截止区域,可以降低驱动晶体管12的特性漂移程度,驱动晶体管12在显示的一帧时间段,部分阶段工作于完全截止区域,降低显示mura和残影,提高显示质量。
从图4所示的驱动时序可以看到,第三电平信号线Vref3上的信号包括一个脉冲信号,脉冲信号包括高电平阶段和低电平阶段;其中,高电平阶段作为截止电压信号,低电平阶段作为复位信号,或者高电平阶段作为复位信号,低电平阶段作为截止电压信号。高电平阶段作为截止电压信号,该高电平阶段的电压和第一电平信号线PVDD上的第一电平信号的电压控制驱动晶体管12工作于完全截止区域,因此需要脉冲信号高电平阶段的电压值与第一电平信号的电压值之差大于驱动晶体管12的阈值电压的负值;或者,低电平阶段的电压值与第一电平信号线上的电压值之差小于驱动晶体管阈值电压的负值。
参见图5,图5是本发明实施例提供的另一种驱动晶体管特性曲线对比图。其中,特性曲线501可表示驱动晶体管的原始特性曲线,特性曲线502和特性曲线503可表示驱动晶体管发生第一种特性漂移和第二种特性漂移后的特性曲线,第二种特性漂移程度高于第一种特性漂移程度,特征曲线504和特性曲线505分别是对驱动晶体管发生第一种特性漂移和第二种特性漂移进行阈值补偿后特性曲线。可以看到特性漂移程度比较低时,经过阈值补偿后的特性曲线和原始特性曲线的重合度较高。本发明实施例提供的像素电路,部分时间段工作于完全截止区域,降低驱动晶体管的特性漂移程度,经过上述阈值补偿后,提高了阈值补偿后特性曲线重合度,降低显示mura等问题。
图6是本发明实施例提供的另一种驱动时序图。参见图6,ss1、ss2、……、ssn分别为表示第1行扫描线、第2行扫描线、……、第n行扫描线上的信号,emit1、emit2、……emitn分别表示第1行发光信号线、第2行发光信号线、……、第n行发光信号线上的信号。每一行像素电路可对应一行扫描线和一行发光信号线。需要说明书的是,各行扫描线可以与显示面板上的扫描驱动电路,也称栅极驱动电路(GOA)的输出端电连接,GOA电路位于显示面板的非显示区域,可以位于显示面板的显示区域的一侧或者相对的两侧。GOA电路在向前一行扫描线提供扫描信号,完成充电之后,紧接着向后一行扫描线提供扫描信号,依次完成对各行扫描线的充电。各行发光信号线可以与显示面板上的发光信号驱动电路(EOA)的输出端电连接,EOA电路位于显示面板的非显示区域,可以位于显示面板的显示区域的一侧或者相对的两侧。其中,第一扫描线为像素电路对应的扫描线,第二扫描线为第一扫描线的前一行扫描线。第一发光信号线为像素电路对应的发光信号线。第一扫描线上的信号和第二扫描线上的信号均为脉冲信号,第二扫描线上的信号为第一扫描线上的信号的前一信号。也就是说第一扫描信号和第二扫描信号的幅值相同,相位不同。
从图6所示的驱动时序可以看到,第三电平信号线Vref3上的信号可包括多个脉冲,多个脉冲可以对应多行像素电路的截止阶段,例如第一个脉冲的高电平阶段为第一行像素电路的截止阶段,第二个脉冲的高电平阶段为第二行像素电路的截止阶段。可以逐行控制像素电路在部分工作时间段工作于截止阶段。降低像素电路中驱动晶体管的漂移程度,提高显示效果。
从图4和图6的驱动时序可以看到,在复位模块13导通期间,截止电压信号和复位信号先后写入驱动晶体管12的栅极。由于截止电压信号写入驱动晶体管12的栅极之后,驱动晶体管12工作于完全截止区域,在数据写入阶段需要将数据信号写入驱动晶体管12的栅极,如图3所述的像素电路,在向驱动晶体管12的栅极写入数据信号时,需要驱动晶体管12导通。在截止电压信号写入驱动晶体管12的栅极之后,复位信号写入驱动晶体管12的栅极,以对驱动晶体管12的栅极电压进行初始化,这样,在发光阶段,驱动晶体管12导通,数据信号可以写入驱动晶体管12的栅极。
图7是本发明实施例提供的一种驱动时序图。下面结合图3和7,以模块的控制端输入高电平时模块导通,模块的控制端输入低电平时模块关断,驱动晶体管12为P型晶体管为示例说明本发明实施例提供的像素电路的驱动方法的具体过程。
在t11阶段,t11阶段即为复位阶段,第一发光信号线Emit1上的发光信号写入第一发光控制模块17的控制端和第二发光控制模块18的控制端,第一发光控制模块17和第二发光控制模块18关断,第二扫描线S2上的扫描信号写入复位模块13的控制端,复位模块13导通,第三电平信号线Vref3上的第三电平信号写入驱动晶体管12的栅极,第三电平信号线Vref3上的第三电平信号为低电平信号,此阶段,第三电平信号线Vref3上的第三电平信号为复位信号,对驱动晶体管12的栅极电压和保持模块16的第一端的电压进行初始化。
在t12阶段,t12阶段即数据写入阶段,复位模块13关断,第一扫描线S1上的扫描信号写入阈值补偿模块14的栅极,阈值补偿模块14导通,第一扫描线S1上的扫描信号写入数据写入模块15的控制端,数据写入模块15导通,数据线data上的数据信号依次通过数据写入模块15、驱动晶体管12和补偿模块14写入驱动晶体管12的栅极,也即第一节点N1,驱动晶体管12的栅极电压,也即第一节点N1的电压逐渐升高,直至驱动晶体管12关断,设数据线data上的数据信号的电压值为Vdata,在驱动晶体管12关断时,驱动晶体管12的栅极电压,即第一节点N1的电压V1=Vdata+Vth,其中Vth为驱动晶体管12的阈值电压。
在t13阶段,t13阶段即发光阶段,第一扫描线S1上的信号为高电平,数据写入模块15和阈值补偿模块14关断,第一发光信号线Emit1上的发光信号写入第一发光控制模块17的控制端和第二发光控制模块18的控制端,第一发光控制模块17和第二发光控制模块18导通,驱动晶体管12的漏电流Id,即驱动电流通过第二发光控制模块18驱动发光元件11发光,以实现显示面板的显示功能。驱动电流Id满足以下公式:
Figure BDA0001426628500000121
可以看到,驱动晶体管12产生的驱动电流Id与驱动晶体管12的阈值电压Vth无关。解决了驱动晶体管12阈值电压漂移引起的显示异常问题。
在t14阶段t14阶段即截止阶段,第一发光信号线Emit1上的信号写入第一发光控制模块17的控制端和第二发光控制模块18的控制端,第一发光信号线Emit1上的发光信号为高电平,第一发光控制模块17和第二发光控制模块18关断。第二扫描线S2上的扫描信号写入复位模块13的控制端,复位模块13导通,第三电平信号线Vref3上的第三电平信号写入驱动晶体管12的栅极,可以看到第三电平信号线Vref3上的第三电平信号为高电平信号,此阶段第三电平信号线Vref3上的信号为截止电压信号,第三电平信号线Vref3上的信号的电压和第二节点N2的电压使驱动晶体管12工作于完全截止区域。在显示的一帧时间段SS,包括截止阶段t14,由于截止阶段,驱动晶体管12工作于完全截止区域,可以降低驱动晶体管12的特性漂移程度,驱动晶体管12在显示的一帧时间段,部分阶段工作于完全截止区域,降低显示mura和残影,提高显示质量。
可以看到,在图7所示的驱动时序中,复位阶段t11位于发光阶段之前,截止阶段t14位于发光阶段t13之后,在截止阶段,第一发光控制模块17和第二发光控制模块18关断,复位模块13导通,第三电平信号线Vref3上的截止电压信号写入驱动晶体管12的栅极,数据线data上的电压写入驱动晶体管的第一极,也即第二节点,截止电压信号的电压和第二节点N2的电压控制驱动晶体管12工作于完全截止装置。由于截止阶段t14位于发光阶段t13之后,在将第三电平信号线Vref3上的截止电压信号写入驱动晶体管12的栅极时,需要将第一发光控制模块17和第二发光控制模块18关断。如果此阶段,第一发光控制模块17和第二发光控制模块18导通,驱动晶体管12的栅极电压是产生变化的,有可能引起闪烁。此阶段,将第一发光控制模块17和第二发光控制模块18关断,可抑制闪烁。
示例性地,参见图8,图8是本发明实施例提供的另一种驱动时序图,可用于本发明任意实施例提供的驱动电路,与图6所示的驱动时序不同的是,对于每一行像素电路,该行像素电路的复位阶段位于发光阶段之前,截止阶段SS0均位于发光阶段之后,而且第三电平信号线Vref3信号有所变化。一帧显示时间段SS包括SS1阶段和SS2阶段,截止阶段位于SS2阶段。例如对于第一行像素电路,emit1为第一发光信号线上的信号,ss1为第一扫描线上的信号,ss0为第二扫描线上的信号。对于第二行像素电路,emit2为第一发光信号线上的信号,ss2为第一扫描线上的信号,ss1为第二扫描线上的信号。可以看到,各行像素电路的截止阶段SS0均位于一帧显示时间段SS的末尾阶段SS2,并且,各行像素电路的截止阶段SS0均位于最后一行像素电路的发光阶段之后。SS2阶段为一帧显示阶段SS的末尾阶段,截止阶段SS0位于SS2阶段内,在此阶段,各行扫描线上的信号将各行像素电路的复位模块13导通,导通的复位模块13将第三电平信号线Vref3上的信号写入驱动晶体管12的栅极,所有行像素电路工作于截止阶段。此种驱动时序,可以不用为每一行像素电路单独设计截止阶段。而且每一帧的显示时间段,第三电平信号线Vref3上只有一个脉冲信号,信号频率较低,降低对其他信号的干扰,而且降低负载和功耗。
在截止阶段SS0,各行像素电路的第一发光控制模块17和第二发光控制模块18均关断,让各行像素电路中的发光元件11不发光,并且各行像素电路的复位模块13、数据写入模块15和阈值补偿模块15均导通,第三电平信号线Vref3上的截止电压信号写入各行像素电路的驱动晶体管12的栅极。实现使所有行像素电路工作于截止阶段。参见图3和图8,在截止阶段SS0,所有行发光信号线上的发光信号均为高电平,控制各行像素电路的第一发光控制模块17和第二发光控制模块18均关断,而所有行扫描线上的扫描信号均为低电平,各行像素电路的复位模块13和阈值补偿模块14均导通,第三电平信号线Vref3上的截止电压信号(对应图8中的高电平信号)写入所有驱动晶体管12的栅极,所有像素驱动电路中驱动晶体管12工作于完全截止区域。
图9是本发明实施例提供的另一种像素电路的电路图。参见图9,在上述实施例的基础上,数据写入模块包括第一晶体管M1,阈值补偿模块包括第二晶体管M2,复位模块包括第三晶体管M3,第一发光控制模块包括第四晶体管M4、第二发光控制模块包括第五晶体管M5,保持模块包括第一电容Cst1;
第一晶体管M1的第一极与数据线data电连接、第二极与驱动晶体管12的第一极电连接、栅极与第一扫描线S1电连接;
第二晶体管M2的第一极与驱动晶体管12的第二极电连接、第二极与驱动晶体管12的栅极电连接、栅极与第一扫描线S1电连接;
第三晶体管M3的第一极与第三电平信号线Vref3电连接、第二极与驱动晶体管12的栅极电连接、栅极与第二扫描线S2电连接;
第四晶体管M4的第一极与第一电平信号线PVDD电连接、第二极与驱动晶体管12的第一极电连接、栅极与第一发光信号线Emit1电连接;
第五晶体管M5的第一极与驱动晶体管12的第二极电连接、第二极与发光元件11的第一极电连接、栅极与第一发光信号线Emit1电连接;
第一电容Cst1的第一极与驱动晶体管12的栅极电连接,第一电容Cst1的第二极与驱动晶体管12的第一极,也即第二节点N2电连接;
本发明实施例提供的像素电路的驱动方法包括:
在截止阶段,第三晶体管M3导通,第三电平信号线Vref3上的截止电压信号写入驱动晶体管12的栅极,驱动晶体管12工作于完全截止状态;
在复位阶段,第三晶体管M3导通,第三电平信号线Vref3上的复位信号写入第一电容Cst1的第一极,对第一电容Cst1进行复位;
在数据写入阶段,第一晶体管M1和第二晶体管M2导通,第一电容Cst1的第一极存储与驱动晶体管12的阈值电压关联的驱动电压;
发光阶段,第四晶体管M5和第五晶体管M6导通,驱动晶体管12产生的驱动电流传输至发光元件12。
在本发明实施例中,第一晶体管M1至第五晶体管M5均为P型晶体管,或第一晶体管M1至第五晶体管M5均为N型晶体管。
参见图4和图9,下面以第一晶体管M1、第二晶体管M2、第三晶体管M3、第四晶体管M4、第五晶体管M5以及驱动晶体管12为P型晶体管为例,示例性地说明本发明实施例提供的像素电路的驱动方法。
在t1阶段,t1阶段也即截止阶段,第一发光信号线Emit1上的电压为低电平,第四晶体管M4和第五晶体管M5导通。第二扫描线S2上的信号为低电平,第三晶体管M3导通,第三电平信号线Vref3上的截止电压信号写入驱动晶体管12的栅极,截止电压信号为高电平;由于第四晶体管M4导通,第一电平信号线PVDD上的第一电平信号写入驱动晶体管12的第一级,即驱动晶体管12的源极,驱动晶体管12工作于完全截止区域。
在t2阶段,t12阶段也即复位阶段,第二扫描线S2上的信号为低电平,第三晶体管M3导通,第三电平信号线Vref3上的截止电压信号写入驱动晶体管12的栅极,截止电压信号为低电平,对驱动晶体管12的栅极和和第一电容Cst1的第一极的电压进行初始化,保证下一阶段驱动晶体管12导通,数据信号能够写入驱动晶体管12的栅极。
在t3阶段,t3阶段也即数据写入阶段,第四晶体管M4、第五晶体管M5和第三晶体管M3关断。第一扫描线S1上的信号为低电平,第一晶体管M1和第二晶体管M2导通,数据线data上的数据信号依次通过第一晶体管M1、驱动晶体管12和第二晶体管M2写入驱动晶体管12的栅极和第一电容Cst1的第一极,驱动晶体管12的栅极电压逐渐升高,直至驱动晶体管12的栅极电压和源极电压差等于驱动晶体管12的阈值电压时,驱动晶体管12关断,驱动晶体管12的栅极电压保持不变,驱动晶体管12的栅极电压,即第一节点N1的电压V1=Vdata+Vth,其中Vdata为数据线data上的数据信号的电压值,Vth为驱动晶体管12的阈值电压。
t3之后的阶段,也称发光阶段,第一发光信号Emit1为低电平,第四晶体管M4和第五晶体管M5导通。第一扫描线S1上的信号为高电平,第一晶体管M1和第二晶体管M2关断,第三晶体管M3也关断。驱动晶体管12的漏电流,即驱动晶体管12产生的驱动电流驱动发光元件11发光,驱动电流Id满足以下公式:
Figure BDA0001426628500000161
可以看到,驱动晶体管12产生的驱动电流Id与驱动晶体管12的阈值电压Vth无关。解决了驱动晶体管12阈值电压漂移引起的显示异常问题。而且由于截止阶段t1,驱动晶体管12工作于完全截止区域,可以降低驱动晶体管12的特性漂移程度,提高补偿后特性曲线重合度,降低显示mura和残影,提高显示质量。
需要说明的是,截止阶段也可以位于发光阶段之后,参见图7和图9,下面以第一晶体管M1、第二晶体管M2、第三晶体管M3、第四晶体管M4、第五晶体管M5以及驱动晶体管12为P型晶体管为例,示例性地说明本发明实施例提供的像素电路的驱动方法。
在t11阶段,t11阶段也即复位阶段,第一发光信号线Emit1上的信号为高电平,第四晶体管M4和第五晶体管M5关断。第二扫描线S2上的信号为低电平,第三晶体管M3导通,第三电平信号线Vref3上的复位信号写入驱动晶体管12的栅极,复位信号为低电平,对驱动晶体管12的栅极和和第一电容Cst1的第一极的电压进行初始化,保证下一阶段驱动晶体管12导通,数据信号能够写入驱动晶体管12的栅极。
在t12阶段,t12也即数据写入阶段,第四晶体管M4、第五晶体管M5和第三晶体管M3关断。第一扫描线S1上的信号为低电平,第一晶体管M1和第二晶体管M2导通,数据线data上的数据信号依次通过第一晶体管M1、驱动晶体管12和第二晶体管M2写入驱动晶体管12的栅极和第一电容Cst1的第一极,驱动晶体管12的栅极电压逐渐升高,直至驱动晶体管12的栅极电压和源极电压差等于驱动晶体管12的阈值电压时,驱动晶体管12关断,驱动晶体管12的栅极电压保持不变,驱动晶体管12的栅极电压,即第一节点N1的电压V1=Vdata+Vth,其中Vdata为数据线data上的数据信号的电压值,Vth为驱动晶体管12的阈值电压。
在t13阶段,t13也即发光阶段,第一发光信号线Emit1上的信号为低电平,第四晶体管M4和第五晶体管M5导通。第一扫描线S1上的信号为高电平,第一晶体管M1和第二晶体管M2关断,第三晶体管M3也关断。驱动晶体管12的漏电流,即驱动晶体管12产生的驱动电流驱动发光元件11发光,驱动电流Id满足以下公式:
Figure BDA0001426628500000181
可以看到,驱动晶体管12产生的驱动电流Id与驱动晶体管12的阈值电压Vth无关。解决了驱动晶体管12阈值电压漂移引起的显示异常问题。
在t14阶段,t14阶段也即截止阶段,第一发光信号线Emit1上的信号为高电平,第四晶体管M4和第五晶体管M5关断。第二扫描线S2上的信号为低电平,第三晶体管M3导通,第三电平信号线Vref3上的截止电压信号写入驱动晶体管12的栅极,截止电压信号为高电平,驱动晶体管12工作于完全截止区域。而且由于截止阶段,驱动晶体管12工作于完全截止区域,可以降低驱动晶体管12的特性漂移程度,提高补偿后特性曲线重合度,降低显示mura和残影,提高显示质量。
本发明实施例还提供一种显示面板,参见图10,图10是本发明实施例提供的一种显示面板的结构示意图。该显示面板80包括多个呈阵列排布的像素电路,所述像素电路包括数据写入模块、驱动晶体管、保持模块和发光元件;
该显示面板80还包括:
截止电压产生模块81,用于产生截止电压并传输至驱动晶体管的栅极,控制驱动晶体管工作于完全截止区域;截止电压产生模块可以是时钟驱动器,有驱动芯片或者相应的时钟驱动电路组成。
例如对于本发明实施例提供的像素电路,截止电压产生模块81产生的截止电压传输至第三电平信号线Vref3,在截止阶段,传输至驱动晶体管12的栅极,控制驱动晶体管12工作于完全截止区域;
扫描信号产生模块82;用于将产生扫描信号输出至扫描线,控制数据写入模块导通;例如可以是GOA电路,可以由级联的多个移位寄存器组成。
数据信号产生模块83,用于产生对应图像信号的数据信号并输出至数据线,以使数据线上的数据信号通过导通的所述数据写入模块写入所述驱动晶体管的栅极,控制所述驱动晶体管向所述发光元件提供驱动电流,驱动电流驱动所述发光元件发光。数据驱动模块可以是数据驱动器,有驱动芯片和相应的外围电路组成。
本发明任意实施例提供的像素电路的驱动方法,可应用于上述显示面板80。
本发明实施例还提供了一种显示装置,参见图11,图11是本发明实施例提供的一种显示装置的结构示意图。该显示装置90包括本发明任意实施例提供的显示面板80。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

Claims (12)

1.一种像素电路的驱动方法,其特征在于,所述像素电路包括数据写入模块、驱动晶体管、保持模块和发光元件;
在一帧显示时间段,所述驱动方法包括:
数据写入阶段,所述数据写入模块将数据信号写入所述驱动晶体管的栅极;
发光阶段,所述保持模块保持所述驱动晶体管的栅极电压,所述驱动晶体管向所述发光元件提供驱动电流,所述发光元件响应所述驱动电流而发光;
截止阶段,所述驱动晶体管工作于完全截止区域;
所述像素电路还包括阈值补偿模块、复位模块、第一发光控制模块和第二发光控制模块;
其中,所述数据写入模块的控制端与第一扫描线电连接、第一端与数据线电连接、第二端与所述驱动晶体管的第一极电连接;
所述阈值补偿模块的控制端与所述第一扫描线电连接、第一端与所述驱动晶体管的第二极电连接、第二端与所述驱动晶体管的栅极电连接;
所述保持模块的第一端与所述驱动晶体管的栅极电连接,所述保持模块的第二端与第一电平信号线电连接;
所述第一发光控制模块的控制端与第一发光信号线电连接、第一端与所述第一电平信号线电连接、第二端与所述驱动晶体管的第一极电连接;
所述第二发光控制模块的控制端与所述第一发光信号线电连接、第一端与所述驱动晶体管的第二极电连接、第二端与所述发光元件的第一极电连接;
所述复位模块的控制端与第二扫描线电连接、第一端与第三电平信号线电连接、第二端与所述驱动晶体管的栅极电连接;
所述发光元件的第二极与第二电平信号线电连接;
所述驱动方法还包括复位阶段,在所述复位阶段,所述复位模块导通,所述第三电平信号线上的复位信号写入所述驱动晶体管的栅极;
在所述数据写入阶段,所述复位模块关断,所述数据写入模块和所述阈值补偿模块导通,与所述驱动晶体管的阈值电压关联的电压被所述保持模块存储;
在所述发光阶段,所述第一发光控制模块和所述第二发光控制模块导通,所述驱动晶体管产生的驱动电流传输至所述发光元件;
所述第三电平信号线上的信号还包括截止电压信号;
在所述截止阶段,所述复位模块导通,所述第三电平信号线上的截止电压信号写入所述驱动晶体管的栅极,所述第一发光控制模块导通,所述第一电平信号线上的第一电平信号写入所述驱动晶体管的第一极;
在所述复位模块导通期间,所述截止电压信号和所述复位信号先后写入所述驱动晶体管的栅极;或者,
所述复位阶段位于所述发光阶段之前,所述截止阶段位于所述发光阶段之后,在所述截止阶段,所述第一发光控制模块和所述第二发光控制模块关断,所述复位模块导通,所述第三电平信号线上的截止电压信号写入所述驱动晶体管的栅极;
所述第三电平信号线上的信号包括至少一个脉冲信号,所述脉冲信号包括高电平阶段和低电平阶段;
其中,所述高电平阶段作为所述截止电压信号,所述低电平阶段作为所述复位信号,或者所述高电平阶段作为所述复位信号,所述低电平阶段作为所述截止电压信号;各行所述像素电路的截止阶段均位于最后一行像素电路的发光阶段之后且同时进行。
2.根据权利要求1所述的像素电路的驱动方法,其特征在于,所述驱动晶体管为N型晶体管或者P型晶体管;
若所述驱动晶体管为N型晶体管,在所述截止阶段,所述驱动晶体管的栅极和源极电压差小于其阈值电压的负值;若所述驱动晶体管为P型晶体管,在所述截止阶段,所述驱动晶体管的栅极和源极电压差大于其阈值电压的负值。
3.根据权利要求1所述的像素电路的驱动方法,其特征在于,所述截止阶段位于所述发光阶段之后和/或位于所述发光阶段之前。
4.根据权利要求1所述的像素电路的驱动方法,其特征在于,所述截止阶段在一帧显示时间段中的比例大于零并且小于等于5%。
5.根据权利要求1所述的像素电路的驱动方法,其特征在于,所述复位阶段位于所述发光阶段之前,所述截止阶段位于所述发光阶段之后,在所述截止阶段,所述第一发光控制模块和所述第二发光控制模块关断,所述复位模块导通,所述第三电平信号线上的截止电压信号写入所述驱动晶体管的栅极;各行像素电路的截止阶段均位于一帧显示时间段的末尾阶段,并且,各行像素电路的截止阶段均位于最后一行像素电路的发光阶段之后。
6.根据权利要求1所述的像素电路的驱动方法,其特征在于,所述复位阶段位于所述发光阶段之前,所述截止阶段位于所述发光阶段之后,在所述截止阶段,所述第一发光控制模块和所述第二发光控制模块关断,所述复位模块导通,所述第三电平信号线上的截止电压信号写入所述驱动晶体管的栅极;
在所述截止阶段,各行像素电路的所述第一发光控制模块和所述第二发光控制模块均关断,并且各行像素电路的所述复位模块、所述数据写入模块和所述阈值补偿模块均导通,第三电平信号线上的截止电压信号写入各行像素电路的所述驱动晶体管的栅极。
7.根据权利要求1所述的像素电路的驱动方法,其特征在于,所述第一扫描线上的信号和所述第二扫描线上的信号均为脉冲信号,所述第二扫描线上的信号为所述第一扫描线上的信号的前一信号。
8.根据权利要求1所述的像素电路的驱动方法,其特征在于,所述高电平阶段的电压值与所述第一电平信号的电压值之差大于所述驱动晶体管的阈值电压的负值;或者,所述低电平阶段的电压值与第一电平信号线上的电压值之差小于所述驱动晶体管阈值电压的负值。
9.根据权利要求1所述的像素电路的驱动方法,其特征在于,所述数据写入模块包括第一晶体管,所述阈值补偿模块包括第二晶体管,所述复位模块包括第三晶体管,所述第一发光控制模块包括第四晶体管、所述第二发光控制模块包括第五晶体管,所述保持模块包括第一电容;
所述第一晶体管的第一极与所述数据线电连接、第二极与所述驱动晶体管的第一极电连接、栅极与所述第一扫描线电连接;
所述第二晶体管的第一极与所述驱动晶体管的第二极电连接、第二极与所述驱动晶体管的栅极电连接、栅极与所述第一扫描线电连接;
所述第三晶体管的第一极与所述第三电平信号线电连接、第二极与所述驱动晶体管的栅极电连接、栅极与所述第二扫描线电连接;
所述第四晶体管的第一极与所述第一电平信号线电连接、第二极与所述驱动晶体管的第一极电连接、栅极与所述第一发光信号线电连接;
所述第五晶体管的第一极与所述驱动晶体管的第二极电连接、第二极与所述发光元件的第一极电连接、栅极与所述第一发光信号线电连接;
所述第一电容的第一极与所述驱动晶体管的栅极电连接,所述第一电容的第二极与所述驱动晶体管的第一极电连接;
在所述截止阶段,所述第三晶体管导通,第三电平信号线上的截止电压信号写入所述驱动晶体管的栅极,所述驱动晶体管工作于完全截止状态;
在所述复位阶段,所述第三晶体管导通,所述第三电平信号线上的复位信号写入所述第一电容的第一极,对所述第一电容进行复位;
在所述数据写入阶段,所述第一晶体管和所述第二晶体管导通,第一电容的第一极存储与所述驱动晶体管的阈值电压关联的驱动电压;
发光阶段,所述第四晶体管和所述第五晶体管导通,所述驱动晶体管产生的驱动电流传输至所述发光元件。
10.根据权利要求9所述的像素电路的驱动方法,其特征在于,所述第一晶体管至所述第五晶体管均为P型晶体管,或所述第一晶体管至所述第五晶体管均为N型晶体管。
11.一种显示面板,其特征在于,包括多个呈阵列排布的像素电路,所述像素电路包括数据写入模块、驱动晶体管、保持模块和发光元件;权利要求1-10任一项所述的像素电路的驱动方法可应用于所述显示面板;
所述显示面板包括:
截止电压产生模块,用于产生截止电压并传输至所述驱动晶体管的栅极,控制所述驱动晶体管工作于完全截止区域;
扫描信号产生模块;用于将产生扫描信号输出至扫描线,控制数据写入模块导通;
数据信号产生模块,用于产生对应图像信号的数据信号并输出至数据线,以使数据线上的数据信号通过导通的所述数据写入模块写入所述驱动晶体管的栅极,控制所述驱动晶体管向所述发光元件提供驱动电流而驱动所述发光元件发光;
所述像素电路还包括阈值补偿模块、复位模块、第一发光控制模块和第二发光控制模块;
其中,所述数据写入模块的控制端与第一扫描线电连接、第一端与数据线电连接、第二端与所述驱动晶体管的第一极电连接;
所述阈值补偿模块的控制端与所述第一扫描线电连接、第一端与所述驱动晶体管的第二极电连接、第二端与所述驱动晶体管的栅极电连接;
所述保持模块的第一端与所述驱动晶体管的栅极电连接,所述保持模块的第二端与第一电平信号线电连接;
所述第一发光控制模块的控制端与第一发光信号线电连接、第一端与所述第一电平信号线电连接、第二端与所述驱动晶体管的第一极电连接;
所述第二发光控制模块的控制端与所述第一发光信号线电连接、第一端与所述驱动晶体管的第二极电连接、第二端与所述发光元件的第一极电连接;
所述复位模块的控制端与第二扫描线电连接、第一端与第三电平信号线电连接、第二端与所述驱动晶体管的栅极电连接;
所述发光元件的第二极与第二电平信号线电连接;
所述驱动方法还包括复位阶段,在所述复位阶段,所述复位模块导通,所述第三电平信号线上的复位信号写入所述驱动晶体管的栅极;
在所述数据写入阶段,所述复位模块关断,所述数据写入模块和所述阈值补偿模块导通,与所述驱动晶体管的阈值电压关联的电压被所述保持模块存储;
在所述发光阶段,所述第一发光控制模块和所述第二发光控制模块导通,所述驱动晶体管产生的驱动电流传输至所述发光元件;
所述第三电平信号线上的信号还包括截止电压信号;
在所述截止阶段,所述复位模块导通,所述第三电平信号线上的截止电压信号写入所述驱动晶体管的栅极,所述第一发光控制模块导通,所述第一电平信号线上的第一电平信号写入所述驱动晶体管的第一极;
在所述复位模块导通期间,所述截止电压信号和所述复位信号先后写入所述驱动晶体管的栅极;或者,
所述复位阶段位于所述发光阶段之前,所述截止阶段位于所述发光阶段之后,在所述截止阶段,所述第一发光控制模块和所述第二发光控制模块关断,所述复位模块导通,所述第三电平信号线上的截止电压信号写入所述驱动晶体管的栅极;
所述第三电平信号线上的信号包括至少一个脉冲信号,所述脉冲信号包括高电平阶段和低电平阶段;
其中,所述高电平阶段作为所述截止电压信号,所述低电平阶段作为所述复位信号,或者所述高电平阶段作为所述复位信号,所述低电平阶段作为所述截止电压信号;各行所述像素电路的截止阶段均位于最后一行像素电路的发光阶段之后且同时进行。
12.一种显示装置,其特征在于,包括权利要求11所述的显示面板。
CN201710937938.XA 2017-09-30 2017-09-30 一种像素电路的驱动方法、显示面板以及显示装置 Active CN107481676B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201710937938.XA CN107481676B (zh) 2017-09-30 2017-09-30 一种像素电路的驱动方法、显示面板以及显示装置
US15/912,045 US10600353B2 (en) 2017-09-30 2018-03-05 Method for driving a pixel circuit, display panel and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201710937938.XA CN107481676B (zh) 2017-09-30 2017-09-30 一种像素电路的驱动方法、显示面板以及显示装置

Publications (2)

Publication Number Publication Date
CN107481676A CN107481676A (zh) 2017-12-15
CN107481676B true CN107481676B (zh) 2020-09-08

Family

ID=60606252

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201710937938.XA Active CN107481676B (zh) 2017-09-30 2017-09-30 一种像素电路的驱动方法、显示面板以及显示装置

Country Status (2)

Country Link
US (1) US10600353B2 (zh)
CN (1) CN107481676B (zh)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108962138B (zh) * 2018-04-04 2020-10-23 信利(惠州)智能显示有限公司 像素电路的驱动方法
CN110264954A (zh) * 2019-06-19 2019-09-20 京东方科技集团股份有限公司 一种调节像素电路的方法
CN110827759B (zh) * 2019-11-19 2021-03-05 上海天马有机发光显示技术有限公司 一种显示面板及显示装置
CN111243487B (zh) * 2020-03-18 2022-10-11 昆山国显光电有限公司 显示面板、显示面板的驱动方法和显示装置
CN111445858B (zh) 2020-04-20 2024-09-03 昆山国显光电有限公司 像素电路及其驱动方法、显示装置
US12073787B2 (en) * 2020-05-29 2024-08-27 Chengdu Boe Optoelectronics Technology Co., Ltd. Display panel
CN111508426B (zh) * 2020-05-29 2022-04-15 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板
CN112037714A (zh) * 2020-09-14 2020-12-04 京东方科技集团股份有限公司 一种像素电路、其驱动方法、显示面板及显示装置
CN112562591A (zh) * 2020-12-29 2021-03-26 湖北长江新型显示产业创新中心有限公司 像素电路及驱动方法、发光控制电路、显示面板及装置
CN114999395B (zh) * 2022-06-30 2024-09-20 厦门天马显示科技有限公司 一种像素电路、其驱动方法及显示面板

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100560780B1 (ko) * 2003-07-07 2006-03-13 삼성에스디아이 주식회사 유기전계 발광표시장치의 화소회로 및 그의 구동방법
KR100824852B1 (ko) * 2006-12-20 2008-04-23 삼성에스디아이 주식회사 유기 전계 발광 표시 장치
KR100833753B1 (ko) * 2006-12-21 2008-05-30 삼성에스디아이 주식회사 유기 전계 발광 표시 장치 및 그 구동방법
JP4844598B2 (ja) * 2008-07-14 2011-12-28 ソニー株式会社 走査駆動回路
KR101591556B1 (ko) * 2009-12-09 2016-02-03 가부시키가이샤 제이올레드 표시 장치 및 그 제어 방법
KR20120065137A (ko) * 2010-12-10 2012-06-20 삼성모바일디스플레이주식회사 화소, 이를 이용한 표시 장치, 및 그의 구동 방법
US9734762B2 (en) * 2011-11-02 2017-08-15 Sharp Kabushiki Kaisha Color display device with pixel circuits including two capacitors
CN102622962A (zh) * 2012-04-12 2012-08-01 四川虹视显示技术有限公司 Amoled的像素电路结构
KR101975000B1 (ko) * 2012-09-13 2019-05-07 삼성디스플레이 주식회사 유기 발광 표시 장치
CN103500556B (zh) * 2013-10-09 2015-12-02 京东方科技集团股份有限公司 一种像素电路及其驱动方法、薄膜晶体管背板
CN106157882B (zh) * 2015-04-24 2019-01-15 上海和辉光电有限公司 像素结构
KR102303216B1 (ko) * 2015-06-16 2021-09-17 삼성디스플레이 주식회사 화소 및 이를 이용한 유기전계발광 표시장치
CN104978931B (zh) * 2015-07-09 2017-11-21 上海天马有机发光显示技术有限公司 加载数据电压信号的装置及方法、显示面板、显示器
KR102402605B1 (ko) * 2015-07-28 2022-05-27 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102607697B1 (ko) * 2017-02-07 2023-11-29 삼성디스플레이 주식회사 표시 장치 및 그 제조 방법
CN106652903B (zh) * 2017-03-03 2018-10-23 京东方科技集团股份有限公司 一种oled像素电路及其驱动方法、显示装置
CN107331345A (zh) * 2017-07-25 2017-11-07 武汉华星光电半导体显示技术有限公司 一种像素补偿电路及显示装置

Also Published As

Publication number Publication date
CN107481676A (zh) 2017-12-15
US10600353B2 (en) 2020-03-24
US20180197458A1 (en) 2018-07-12

Similar Documents

Publication Publication Date Title
CN107342044B (zh) 像素电路、显示面板和像素电路的驱动方法
CN107481676B (zh) 一种像素电路的驱动方法、显示面板以及显示装置
CN112735314B (zh) 像素电路及其驱动方法、显示面板和显示装置
US11393373B2 (en) Gate drive circuit and drive method thereof, display device and control method thereof
CN110223636B (zh) 像素驱动电路及其驱动方法、显示装置
CN107154239B (zh) 一种像素电路、驱动方法、有机发光显示面板及显示装置
US10204558B2 (en) Pixel circuit, driving method thereof, and display apparatus
CN109493794B (zh) 像素电路、像素驱动方法和显示装置
US11763740B2 (en) Signal generation circuit, signal generation method, signal generation module and display device
US11176886B2 (en) Pixel compensation circuit, driving method thereof, display panel, and display device
US20180286313A1 (en) Pixel circuit, driving method thereof, array substrate, display device
US11227548B2 (en) Pixel circuit and display device
US11417280B2 (en) Pixel circuit and driving method therefor, and display substrate and display device
CN105185304A (zh) 一种像素电路、有机电致发光显示面板及显示装置
CN107945743A (zh) 一种像素电路、其驱动方法及显示装置
CN104157236A (zh) 一种移位寄存器及栅极驱动电路
CN109949739B (zh) 一种像素电路、驱动方法及显示器
US20240212773A1 (en) Shift register unit and driving method therefor, gate drive circuit, and display device
CN110164375B (zh) 像素补偿电路、驱动方法、电致发光显示面板及显示装置
CN105609051B (zh) 一种像素电路、显示面板及显示装置
CN111599313B (zh) 像素驱动电路、驱动方法及显示面板
CN113345366B (zh) 像素驱动电路及其驱动方法、显示面板
CN106971691A (zh) 一种像素电路、驱动方法及显示装置
CN111754921A (zh) 像素电路及其驱动方法
CN111402782A (zh) 一种数字驱动像素电路及数字驱动像素的方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20211103

Address after: No.8, liufangyuan Henglu, Donghu New Technology Development Zone, Wuhan City, Hubei Province

Patentee after: WUHAN TIANMA MICROELECTRONICS Co.,Ltd.

Patentee after: Wuhan Tianma Microelectronics Co.,Ltd. Shanghai Branch

Address before: Room 509, building 1, No. 6111, Longdong Avenue, Pudong New Area, Shanghai, 200120

Patentee before: SHANGHAI TIANMA AM-OLED Co.,Ltd.