CN113345366B - 像素驱动电路及其驱动方法、显示面板 - Google Patents

像素驱动电路及其驱动方法、显示面板 Download PDF

Info

Publication number
CN113345366B
CN113345366B CN202110649279.6A CN202110649279A CN113345366B CN 113345366 B CN113345366 B CN 113345366B CN 202110649279 A CN202110649279 A CN 202110649279A CN 113345366 B CN113345366 B CN 113345366B
Authority
CN
China
Prior art keywords
module
driving
electrically connected
signal
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110649279.6A
Other languages
English (en)
Other versions
CN113345366A (zh
Inventor
黄飞
钱先锐
张东豪
张金刚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chengdu Vistar Optoelectronics Co Ltd
Original Assignee
Chengdu Vistar Optoelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chengdu Vistar Optoelectronics Co Ltd filed Critical Chengdu Vistar Optoelectronics Co Ltd
Priority to CN202110649279.6A priority Critical patent/CN113345366B/zh
Publication of CN113345366A publication Critical patent/CN113345366A/zh
Application granted granted Critical
Publication of CN113345366B publication Critical patent/CN113345366B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix

Abstract

本发明公开了一种像素驱动电路及其驱动方法、显示面板。像素驱动电路包括:模拟驱动模块,用于在发光阶段产生驱动电流;数据写入模块,用于在数据写入阶段将数据电压写入模拟驱动模块;存储模块,用于维持模拟驱动模块控制端的电位;电流转电压模块,用于将驱动电流转换为驱动电压;比较模块,用于根据驱动电压及参考信号产生脉冲宽度调制信号;逻辑模块,逻辑模块用于在发光阶段将脉冲宽度调制信号输出;数字驱动模块,数字驱动模块用于根据其控制端的信号调整其导通时间;第一发光控制模块和发光模块,第一发光控制模块用于在发光阶段将数字驱动模块与发光模块导通。本发明能够达到兼顾较好的灰阶连续性以及灰阶充分展开的效果。

Description

像素驱动电路及其驱动方法、显示面板
技术领域
本发明实施例涉及显示技术,尤其涉及一种像素驱动电路及其驱动方法、显示面板。
背景技术
随着显示技术的发展,显示面板的应用也越来越广泛,相应地对作为显示面板中重要组成部分的像素驱动电路要求也越来越高。
现有的像素驱动电路一般采用模拟驱动或者数字驱动,若采用模拟驱动,在灰度等级较高时会产生灰阶不能完全展开的问题;而若采用数字驱动,在灰度等级较低时会存在不易控制且灰阶连续性不好的问题。
发明内容
本发明提供一种像素驱动电路及其驱动方法、显示面板,以达到兼顾较好的灰阶连续性以及灰阶充分展开的效果。
第一方面,本发明实施例提供了一种像素驱动电路,所述像素驱动电路包括:
模拟驱动模块,用于在发光阶段产生驱动电流;数据写入模块,用于在数据写入阶段将数据电压写入所述模拟驱动模块;存储模块,用于维持所述模拟驱动模块控制端的电位;电流转电压模块,用于将所述驱动电流转换为驱动电压;
比较模块,所述比较模块的第一输入端接入所述驱动电压,所述比较模块的第二输入端接入参考信号,所述比较模块用于根据所述驱动电压及所述参考信号产生脉冲宽度调制信号;
逻辑模块,所述逻辑模块的第一输入端与所述比较模块的输出端电连接,所述逻辑模块的第二输入端接入第一使能信号,所述逻辑模块用于在发光阶段将所述脉冲宽度调制信号输出;
数字驱动模块,所述数字驱动模块的第一端接入第一电源信号,所述数字驱动模块的控制端与所述逻辑模块的输出端电连接,所述数字驱动模块用于根据其控制端的信号调整其导通时间;
第一发光控制模块和发光模块,所述第一发光控制模块连接于所述数字驱动模块的第二端与所述发光模块之间,所述第一发光控制模块用于在发光阶段将所述数字驱动模块与所述发光模块导通。
可选地,所述像素驱动电路还包括:
电平移位模块,所述逻辑模块的输出端通过所述电平移位模块与所述数字驱动模块的控制端电连接,其中,所述电平移位模块的输入端与所述逻辑模块的输出端电连接,所述电平移位模块的输出端与所述数字驱动模块的控制端电连接,所述电平移位模块的第一电源端接入第一电平信号,所述电平移位模块的第二电源端接入第二电平信号,所述电平移位模块用于将其输入端的信号移位至其输出端,并根据所述第一电平信号和/或所述第二电平信号调制其输出端的电平值。
可选地,所述电平移位模块包括:
第一晶体管、第二晶体管、第三晶体管、第四晶体管和反相器;
所述第一晶体管的第一端及所述第三晶体管的第一端与所述电平移位模块的第一电源端电连接,所述第一晶体管的第二端与所述第二晶体管的第一端电连接,所述第一晶体管的控制端与所述电平移位模块的输出端电连接;
所述第二晶体管的控制端与所述电平移位模块的输入端电连接,所述第二晶体管的第二端与所述电平移位模块的第二电源端电连接;
所述第三晶体管的控制端与所述第一晶体管的第二端电连接,所述第三晶体管的第二端与所述电平移位模块的输出端电连接;
所述第四晶体管的第一端与所述电平移位模块的输出端电连接,所述第四晶体管的第二端与所述电平移位模块的第二电源端电连接;
所述反相器的输入端与所述电平移位模块的输入端电连接,所述反相器的输出端与所述第四晶体管的控制端电连接;
其中,所述第一晶体管及所述第三晶体管为P型晶体管,所述第二晶体管及所述第四晶体管为N型晶体管。
可选地,所述数据写入模块的控制端接入第一扫描信号,所述数据写入模块的第一端接入数据电压,所述数据写入模块的第二端与所述模拟驱动模块的控制端电连接;
所述存储模块的第一端接入第一电源信号,所述存储模块的第二端与所述模拟驱动模块的控制端电连接;
所述模拟驱动模块的第一端接入第一电源信号,所述模拟驱动模块的第二端与所述电流转电压模块的第一端电连接;
所述电流转电压模块的第一端输出所述驱动电压,所述电流转电压模块的第二端接地。
可选地,所述像素驱动电路还包括:
第一初始化模块、第二初始化模块、阈值补偿模块、第二发光控制模块和第三发光控制模块;
所述第一初始化模块的第一端接入初始化信号,所述第一初始化模块的第二端与所述模拟驱动模块的控制端电连接,所述第一初始化模块的控制端接入第二扫描信号,所述第一初始化模块用于在初始化阶段初始化所述模拟驱动模块;
所述第二初始化模块的第一端接入初始化信号,所述第二初始化模块的第二端与所述发光模块电连接,所述第二初始化模块的控制端接入第二扫描信号,所述第二初始化模块用于在初始化阶段初始化所述发光模块;
所述数据写入模块的第一端接入数据电压,所述数据写入模块的第二端与所述模拟驱动模块的第一端电连接,所述数据写入模块的控制端接入第三扫描信号;
所述存储模块的第一端接入第一电源信号,所述存储模块的第二端与所述模拟驱动模块的控制端电连接;
所述第二发光控制模块的第一端与所述存储模块的第一端电连接,所述第二发光控制模块的第二端与所述模拟驱动模块的第一端电连接,所述第二发光控制模块的控制端接入第二使能信号,所述第二发光控制模块用于在发光阶段导通;
所述阈值补偿模块的第一端与所述模拟驱动模块的控制端电连接,所述阈值补偿模块的第二端与所述模拟驱动模块的第二端电连接,所述阈值补偿模块的控制端接入第四扫描信号,所述阈值补偿模块用于在数据写入阶段抓取所述模拟驱动模块的阈值电压至所述模拟驱动模块的控制端;
所述第三发光控制模块的第一端与所述模拟驱动模块的第二端电连接,所述第三发光控制模块的第二端与所述电流转电压模块的第一端电连接,所述第三发光控制模块的控制端接入第二使能信号,所述第三发光控制模块用于在发光阶段导通;
所述电流转电压模块的第一端输出所述驱动电压,所述电流转电压模块的第二端接地。
可选地,所述像素驱动电路还包括:
第一电容,所述第一电容的第一端与所述比较模块的第二输入端电连接,所述第一电容的第二端接地。
可选地,所述电流转电压模块为电阻,所述逻辑模块为与非门。
可选地,所述参考信号为斜坡信号。
第二方面,本发明实施例还提供了一种像素驱动电路的驱动方法,所述像素驱动电路为第一方面所述的像素驱动电路,所述驱动方法包括:
确定发光模块最低亮度与最高亮度之间的灰度等级;
若所述灰度等级大于等于预设灰度等级,则固定所述数据电压,并根据待显示数据调整所述参考信号;若所述灰度等级小于预设灰度等级,则固定所述参考信号,并根据所述待显示数据调整所述数据电压。
第三方面,本发明实施例还提供了一种显示面板,所述显示面板包括第一方面所述的像素驱动电路。
本发明实施例的技术方案,采用的像素驱动电路包括:模拟驱动模块,模拟驱动模块用于在发光阶段产生驱动电流;数据写入模块,数据写入模块用于在数据写入阶段将数据电压写入模拟驱动模块;存储模块,用于维持模拟驱动模块控制端的电位;电流转电压模块,电流转电压模块用于将驱动电流转换为驱动电压;比较模块,比较模块的第一输入端接入驱动电压,比较模块的第二输入端接入参考信号,比较模块用于根据驱动电压及参考信号产生脉冲宽度调制信号;逻辑模块,逻辑模块的第一输入端与比较模块的输出端电连接,逻辑模块的第二输入端接入第一使能信号,逻辑模块用于在发光阶段将脉冲宽度调制信号输出;数字驱动模块,数字驱动模块的第一端接入第一电源信号,数字驱动模块的控制端与逻辑模块的输出端电连接,数字驱动模块用于根据其控制端的信号调整其导通时间;第一发光控制模块和发光模块,第一发光控制模块连接于数字驱动模块的第二端与发光模块之间,第一发光控制模块用于在发光阶段将数字驱动模块与发光模块导通。本实施例的像素驱动电路在灰度等级较高时,可采用固定数据电压,根据待显示数据调整参考信号的方式来显示特定的灰阶,能够很好地实现各个灰阶的展开;在灰度等级较低时,可采用固定参考信号,根据待显示数据调整数据电压的方式来显示特定的灰阶,具有灰阶连续性较好,调整简单,且均一性较好的效果;因此,本实施例的像素驱动电路能够达到兼顾较好的灰阶连续性以及灰阶充分展开的效果。
附图说明
图1为本发明实施例提供的一种像素驱动电路的电路结构示意图;
图2为本发明实施例提供的像素驱动电路的一种时序图;
图3为本发明实施例提供的像素驱动电路的又一种时序图;
图4为本发明实施例提供的像素驱动电路的又一种时序图;
图5为本发明实施例提供的像素驱动电路的又一种时序图;
图6为本发明实施例提供的又一种像素驱动电路的电路结构示意图;
图7为本发明实施例提供的像素驱动电路的又一种时序图;
图8为本发明实施例提供的像素驱动电路的又一种时序图;
图9为本发明实施例提供的像素驱动电路的又一种时序图;
图10为本发明实施例提供的像素驱动电路的又一种时序图;
图11为本发明实施例提供的又一种像素驱动电路的电路结构示意图;
图12为本发明实施例提供的一种像素驱动电路的驱动方法的流程图;
图13为本发明实施例提供的一种显示面板的结构示意图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
本发明实施例提供了一种像素驱动电路,像素驱动电路包括:模拟驱动模块,模拟驱动模块用于在发光阶段产生驱动电流;数据写入模块,数据写入模块用于在数据写入阶段将数据电压写入模拟驱动模块;存储模块,用于维持模拟驱动模块控制端的电位;电流转电压模块,电流转电压模块用于将驱动电流转换为驱动电压;比较模块,比较模块的第一输入端接入驱动电压,比较模块的第二输入端接入参考信号,比较模块用于根据驱动电压及参考信号产生脉冲宽度调制信号;逻辑模块,逻辑模块的第一输入端与比较模块的输出端电连接,逻辑模块的第二输入端接入第一使能信号,逻辑模块用于在发光阶段将脉冲宽度调制信号输出;数字驱动模块,数字驱动模块的第一端接入第一电源信号,数字驱动模块的控制端与逻辑模块的输出端电连接,数字驱动模块用于根据其控制端的信号调整其导通时间;第一发光控制模块和发光模块,第一发光控制模块连接于数字驱动模块的第二端与发光模块之间,第一发光控制模块用于在发光阶段将数字驱动模块与发光模块导通。
具体地,像素驱动电路可应用于显示面板中,显示面板中设置有阵列排布的多个像素驱动电路,通过像素驱动电路中发光模块发出不同灰阶的光,从而实现画面的显示,发光模块例如可以是OLED(Organic Light Emitting Diode,有机发光二极管)。显示面板的灰度等级不同对应的从最低亮度到最高亮度之间划分的灰阶数量不同,如灰阶数量为256或64等,灰度等级越高,从最低亮度到最高亮度之间划分的灰阶数量也越多,从而显示的画面也越精细。
在本实施例中,像素驱动电路的工作过程可包括数据写入阶段和发光阶段,在数据写入阶段中,数据写入模块导通,数据电压写入到模拟驱动模块中,同时逻辑模块在第一使能信号的使能下输出控制数字驱动模块关断的信号,避免数字驱动模块在数据写入阶段误导通,并且此时第一发光控制模块在第二使能信号的作用下关断,进一步避免数字驱动模块与发光模块之间形成导通通路,避免发光模块发光;在发光阶段,模拟驱动模块根据数据电压产生驱动电流,驱动电流经电流转电压模块转化为驱动电压加载在比较模块的第一输入端,同时比较模块的第二输入端输入参考信号,该参考信号可为斜坡信号,斜坡信号指的是某一时刻开始随时间正比例增长的信号,由于存储模块的保持作用,在发光阶段模拟驱动模块控制端的电位保持不变,使得模拟驱动模块产生的驱动电流保持不变,进而使得电流转电压模块转化的驱动电压也保持不变,也即是说,驱动模块第一输入端在发光阶段输入恒定的电压信号(驱动电压),而第二输入端输入斜坡信号(参考信号),当参考信号的电压值大于驱动电压的电压值时,比较模块输出第一电平信号(例如为低电平),当参考信号的电压值小于驱动电压的电压值时,比较模块输出第二电平信号(例如为高电平信号),从而使得逻辑模块的第一输入端输入具有特定占空比的脉冲宽度调制信号,并且在发光阶段中,逻辑模块在第一使能信号的作用下将该脉冲宽度调制信号或者将该脉冲宽度调制信号反相后传输给数字驱动模块的控制端,数字驱动模块在该脉冲宽度调制信号的作用下导通或关断,并且在发光阶段中第一发光控制模块导通,数字驱动模块根据脉冲宽度调制信号调整其导通时间,在导通时产生的电流驱动发光模块发光,通过数字驱动模块导通时间不同,进而控制发光模块发光时间不同,从而显示对应的灰阶。
在本实施例中,可通过待显示数据的灰度等级确定像素驱动电路的驱动方式,若该灰度等级大于等于预设灰度等级,预设灰度等级例如可以是256,此时待显示数据的灰度等级较高,如待显示数据的灰度等级为1024,也即发光模块的最低亮度与最高亮度之间划分为0灰阶至1023灰阶共1024个灰阶,若采用固定参考信号,根据待显示数据调整数据电压的方式,由于模拟驱动模块的迟滞效应,使得灰阶不能完全展开,如显示1010灰阶和显示1011灰阶时对应产生的驱动电流都相同,也即在灰度等级较高时采用该种方式显示效果较差;因此,在灰度等级较高时,可通过固定数据电压,根据待显示数据调整参考信号的方式,其中,固定数据电压的含义为即使待显示数据不同,驱动电压也相同,本实施例对驱动电压的具体值不作具体限定,调整参考信号的含义为调整参考信号使得待显示数据不同时比较模块产生不同占空比的脉冲宽度调制信号,进而通过控制发光模块的发光时间来实现特定灰阶的显示,例如通过调整斜坡信号的斜率来调整参考信号,由于参考信号更容易精确调整,可以保证灰度等级较高时各个灰阶都能够较好的展开,从而极大地提高了显示效果;
若该待显示数据的灰度等级小于预设灰度等级,此时待显示数据的灰度等级较低,如待显示数据的灰度等级为64,也即发光模块的最低显示亮度与最高显示亮度之间划分为0灰阶至63灰阶共64个灰阶,若采用固定数据电压,根据待显示数据调整参考信号的方式,由于参考信号调整过程涉及的计算量较大,驱动方式较为繁琐,因此可采用固定参考信号,根据待显示数据调整数据电压大小的方式控制发光模块显示特定的灰阶,其中,固定参考信号表示待显示数据不同时,参考信号相同,如待显示数据不同时,斜坡信号的斜率相同,本实施例对斜坡信号的斜率不做具体限定,通过调整数据电压的方式控制脉冲宽度调制信号的占空比,以控制发光模块显示特定的灰阶,数据电压调整具有简单且连续性较好的优点,因而在灰度等级较低时能够使得像素驱动电路灰阶连续性较好,且均一性也较好。
本实施例的技术方案,采用的像素驱动电路包括:模拟驱动模块,模拟驱动模块用于在发光阶段产生驱动电流;数据写入模块,数据写入模块用于在数据写入阶段将数据电压写入模拟驱动模块;存储模块,用于维持模拟驱动模块控制端的电位;电流转电压模块,电流转电压模块用于将驱动电流转换为驱动电压;比较模块,比较模块的第一输入端接入驱动电压,比较模块的第二输入端接入参考信号,比较模块用于根据驱动电压及参考信号产生脉冲宽度调制信号;逻辑模块,逻辑模块的第一输入端与比较模块的输出端电连接,逻辑模块的第二输入端接入第一使能信号,逻辑模块用于在发光阶段将脉冲宽度调制信号输出;数字驱动模块,数字驱动模块的第一端接入第一电源信号,数字驱动模块的控制端与逻辑模块的输出端电连接,数字驱动模块用于根据其控制端的信号调整其导通时间;第一发光控制模块和发光模块,第一发光控制模块连接于数字驱动模块的第二端与发光模块之间,第一发光控制模块用于在发光阶段将数字驱动模块与发光模块导通。本实施例的像素驱动电路在待显示数据的灰度等级较高时,可采用固定数据电压,根据待显示数据调整参考信号的方式来显示特定的灰阶,能够很好地实现各个灰阶的展开;在待显示数据的灰度等级较低时,可采用固定参考信号,根据待显示数据调整数据电压的方式来显示特定的灰阶,具有灰阶连续性较好,调整简单,且均一性较好的效果;因此,本实施例的像素驱动电路能够达到兼顾较好的灰阶连续性以及灰阶充分展开的效果。
以下结合附图对本发明实施例进行具体说明:
示例性地,图1为本发明实施例提供的一种像素驱动电路的电路结构示意图,参考图1,数据写入模块102的控制端接入第一扫描信号S1,数据写入模块102的第一端接入数据电压Data,数据写入模块102的第二端与模拟驱动模块101的控制端电连接;存储模块103的第一端接入第一电源信号VDD,存储模块103的第二端与模拟驱动模块101的控制端电连接;模拟驱动模块101的第一端接入第一电源信号VDD,模拟驱动模块101的第二端与电流转电压模块104的第一端电连接;电流转电压模块104的第一端输出驱动电压,电流转电压模块104的第二端接地。
具体地,第一发光控制模块108的第一端与数字驱动模块107的第一端电连接,第一发光控制模块108的控制端接入第二使能信号EM2,第一发光控制模块108的第二端与发光模块109的第一端电连接,发光模块109的第二端接入第二电源信号VSS;图2为本发明实施例提供的像素驱动电路的一种时序图,图3为本发明实施例提供的像素驱动电路的又一种时序图,图4为本发明实施例提供的像素驱动电路的又一种时序图,图5为本发明实施例提供的像素驱动电路的又一种时序图,图2至图5对应于图1中的像素驱动电路,像素驱动电路工作过程可包括数据写入阶段T1和发光阶段T2两个阶段,每个阶段的具体工作过程如上所述,在此不再赘述;结合图1至图5,本实施例中以第一扫描信号S1低电平有效,第一使能信号EM1高电平有效,第二使能信号EM2低电平有效为例进行说明,可以理解的是,在其它一些实施方式中,第一扫描信号S1也可以是高电平有效,第一使能信号EM1也可以是低电平有效,第二使能信号EM2也可以是高电平有效,第二使能信号EM2和第一使能信号EM1互为相位相反的信号,可简化电路的设计;图2和图3所示驱动方式为固定数据电压Data,根据待显示数据调整参考信号Vramp的方式,也即图2和图3中数据电压Data相同,斜坡信号的斜率不同,适应于灰度等级较高时进行驱动;图4和图5所示的驱动方式为固定参考信号Vramp,根据待显示数据调整数据电压Data的方式,也即图4和图5中斜坡信号的斜率相同,但是数据电压Data的大小不同,适用于灰度等级较低时进行驱动。本实施例的像素驱动电路具有结构简单的优势,有利于降低像素驱动电路的整体成本。
图6为本发明实施例提供的又一种像素驱动电路的电路结构示意图,参考图6,像素驱动电路还包括:第一初始化模块110、第二初始化模块111、阈值补偿模块112、第二发光控制模块113和第三发光控制模块114;第一初始化模块110的第一端接入初始化信号Vref,第一初始化模块110的第二端与模拟驱动模块101的控制端电连接,第一初始化模块110的控制端接入第二扫描信号S2,第一初始化模块110用于在初始化阶段初始化模拟驱动模块101;第二初始化模块111的第一端接入初始化信号Vref,第二初始化模块111的第二端与发光模块109电连接,例如与发光模块109的阳极电连接,第二初始化模块111的控制端接入第二扫描信号S2,第二初始化模块111用于在初始化阶段初始化发光模块109;数据写入模块102的第一端接入数据电压Data,数据写入模块102的第二端与模拟驱动模块101的第一端电连接,数据写入模块102的控制端接入第三扫描信号S3;存储模块103的第一端接入第一电源信号VDD,存储模块103的第二端与模拟驱动模块101的控制端电连接;第二发光控制模块113的第一端与存储模块103的第一端电连接,第二发光控制模块113的第二端与模拟驱动模块101的第一端电连接,第二发光控制模块113的控制端接入第二使能信号EM2,第二发光控制模块113用于在发光阶段导通;阈值补偿模块112的第一端与模拟驱动模块101的控制端电连接,阈值补偿模块112的第二端与模拟驱动模块101的第二端电连接,阈值补偿模块112的控制端接入第四扫描信号S4,阈值补偿模块112用于在数据写入阶段抓取模拟驱动模块101的阈值电压至模拟驱动模块101的控制端;第三发光控制模块114的第一端与模拟驱动模块101的第二端电连接,第三发光控制模块114的第二端与电流转电压模块104的第一端电连接,第三发光控制模块114的控制端接入第二使能信号EM2,第三发光控制模块114用于在发光阶段导通;电流转电压模块104的第一端输出驱动电压,电流转电压模块104的第二端接地。
具体地,本实施例的像素驱动电路具有阈值补偿功能和初始化功能,工作过程可包括初始化阶段T3、数据写入阶段T1以及发光阶段T2;在初始化阶段T3,第二扫描信号S2使能,使得第一初始化模块110和第二初始化模块111导通,进而利用初始化信号Vref对发光模块109以及模拟驱动模块101的控制端分别进行初始化,防止上一帧残留的电位对本帧显示产生影响,其中,第二扫描信号S2可以是高电平有效,第一初始化模块110和第二初始化模块111均可采用N型的IGZO晶体管,能够极大地降低漏电流;在数据写入阶段T1,第三扫描信号S3和第四扫描信号S4使能,其中,第三扫描信号S3为低电平有效,第四扫描信号S4为高电平有效,也即阈值补偿模块112可以是N型的IGZO晶体管,能够极大地减少漏电流,在本申请的其他实施例中,第三扫描信号S3和第四扫描信号S4也可以是相同的信号,例如低电平有效,即数据写入模块102和阈值补偿模块112在控制端的信号为低电平时导通。在数据写入阶段数据写入模块102、模拟驱动模块101和阈值补偿模块112导通,数据电压Data依次通过数据写入模块102、模拟驱动模块101和阈值补偿模块112后写入到模拟驱动模块101的控制端,当模拟驱动模块101控制端的电位与其第一端电位差的绝对值等于模拟驱动模块101的阈值电压时,模拟驱动模块101关闭,从而将模拟驱动模块101的阈值电压抓取至模拟驱动模块101的控制端,使得驱动电流与模拟驱动模块101的阈值电压无关,提高像素驱动电路工作的稳定性;在发光阶段T2,第二发光控制模块113及第三发光控制模块114在第二使能信号EM2的使能下导通,驱动电流流入电流转电压模块104,并经电流转电压模块104转换为驱动电压,最终控制发光模块109发光;本实施例的像素驱动电路具有阈值补偿的功能,极大地提高了像素驱动电路工作的稳定性。
图7为本发明实施例提供的像素驱动电路的又一种时序图,图8为本发明实施例提供的像素驱动电路的又一种时序图,图9为本发明实施例提供的像素驱动电路的又一种时序图,图10为本发明实施例提供的像素驱动电路的又一种时序图,图7至图10对应于图6中的像素驱动电路;图7和图8所示驱动方式为固定数据电压Data,根据待显示数据调整参考信号Vramp的方式,也即图7和图8中数据电压Data相同,斜坡信号的斜率不同,适应于待显示数据的灰度等级较高时进行驱动;图9和图10所示的驱动方式为固定参考信号Vramp,根据待显示数据调整数据电压Data的方式,也即图9和图10中斜坡信号的斜率相同,但是数据电压Data的大小不同,适用于待显示数据的灰度等级较低时进行驱动。
可选地,图11为本发明实施例提供的又一种像素驱动电路的电路结构示意图,参考图11,像素驱动电路还包括:电平移位模块201,逻辑模块106的输出端通过电平移位模块201与数字驱动模块107的控制端电连接,其中,电平移位模块201的输入端与逻辑模块106的输出端电连接,电平移位模块201的输出端与数字驱动模块107的控制端电连接,电平移位模块201的第一电源端接入第一电平信号VGH,电平移位模块201的第二电源端接入第二电平信号VGL,电平移位模块201用于将其输入端的信号移位至其输出端,并根据第一电平信号VGH和/或第二电平信号VGL调制其输出端的电平值。
具体地,第一电平信号VGH和第二电平信号VGL的电平不同,第一电平信号VGH可为高电平,第二电平信号VGL可为低电平;电平移位模块201可对其输入端输入的信号进行移位,也即电平移位模块201输出端输出的信号是与输入端输入的脉冲宽度调制信号占空比相同的信号,并可通过调整第一电平信号VGH和第二电平信号VGL中的至少一个调整其输出端输出信号的电平值,进而调整数字驱动模块107输出电流的大小,实现更佳的显示效果。
示例性地,如图11所示,电平移位模块201包括:第一晶体管M1、第二晶体管M2、第三晶体管M3、第四晶体管M4和反相器2011;第一晶体管M1的第一端及第三晶体管M3的第一端与电平移位模块201的第一电源端电连接,第一晶体管M1的第二端与第二晶体管M2的第一端电连接,第一晶体管M1的控制端与电平移位模块201的输出端电连接;第二晶体管M2的控制端与电平移位模块201的输入端电连接,即第二晶体管M2的控制端与逻辑模块106的输出端电连接,第二晶体管M2的第二端与电平移位模块201的第二电源端电连接;第三晶体管M3的控制端与第一晶体管M1的第二端电连接,第三晶体管M3的第二端与电平移位模块201的输出端电连接;第四晶体管M4的第一端与电平移位模块201的输出端电连接,第四晶体管M4的第二端与电平移位模块201的第二电源端电连接;反相器2011的输入端与电平移位模块201的输入端电连接,反相器2011的输出端与第四晶体管M4的控制端电连接;其中,第一晶体管M1及第三晶体管M3为P型晶体管,第二晶体管M2及第四晶体管M4为N型晶体管。
具体地,本实施例中可利用第一晶体管M1、第二晶体管M2、第三晶体管M3、第四晶体管M4以及反相器2011构成电平移位模块201,电平移位模块201具有结构简单,工作稳定性高等优点,有利于进一步降低像素驱动电路的整体成本以及提高像素驱动电路工作的稳定性。
示例性地,继续参考图11,模拟驱动模块101可包括第五晶体管M5,数据写入模块102可包括第六晶体管M6,数字驱动模块107可包括第七晶体管M7,第一发光控制模块108可包括第八晶体管M8,第一初始化模块110可包括第九晶体管M9,第二初始化模块111可包括第十晶体管M10,阈值补偿模块112可包括第十一晶体管M11,第二发光控制模块113可包括第十二晶体管M12,第三发光控制模块114可包括第十三晶体管M13,其中,第九晶体管M9、第十晶体管M10以及第十一晶体管M11可以是N型的IGZO晶体管。
可选地,如图11所示,像素驱动电路还可包括第一电容C1,第一电容C1的第一端比较模块105的第二输入端电连接,第一电容C1的第二端接地。第一电容C1可用作滤波作用,防止参考信号Vramp中的杂波对比较模块105产生干扰,进一步提高像素驱动电路工作的稳定性。
示例性地,继续参考图11,电流转电压模块104为电阻,逻辑模块106为与非门,比较模块105为比较器,存储模块103包括第二电容C2。通过电阻即可实现将驱动电流转换为驱动电压;逻辑模块106可以是与非门,第一使能信号EM1为高电平时,将比较模块105输出端输出的脉冲宽度调制信号反相后输出至电平移位模块201,而第一电平信号VGH为低电平时,与非门恒定输出高电平,从而控制数字驱动模块107始终处于关断状态。
图12为本发明实施例提供的一种像素驱动电路的驱动方法的流程图,像素驱动电路包括本发明任意实施例提供的像素驱动电路,驱动方法包括:
步骤S301,确定发光模块最低亮度与最高亮度之间的灰度等级;
步骤S302,若待显示数据的灰度等级大于等于预设灰度等级,则固定数据电压,并根据待显示数据调整参考信号;若待显示数据的灰度等级小于预设灰度等级,则固定参考信号,并根据待显示数据调整数据电压。
本实施例的驱动方法的具体工作原理可参考本发明实施例关于像素驱动电路部分的描述,在此不再赘述。采用本实施例的驱动方法,在灰度等级较高时,可采用固定数据电压,根据待显示数据调整参考信号的方式来显示特定的灰阶,能够很好地实现各个灰阶的展开;在灰度等级较低时,可采用固定参考信号,根据待显示数据调整数据电压的方式来显示特定的灰阶,具有灰阶连续性较好,调整简单,且均一性较好的效果;能够达到兼顾较好的灰阶连续性以及灰阶充分展开的效果。
图13为本发明实施例提供的一种显示面板的结构示意图,参考图13,显示面板可包括横纵交错的扫描线与数据线(DL1-DLn),扫描线用于提供对应的第一扫描信号、第二扫描信号、第三扫描信号或第四扫描信号,扫描线与扫描驱动电路30电连接,数据线与数据驱动电路20电连接,显示面板还可包括发光控制信号产生电路40及对应的使能信号线(EM1-EMk),发光控制信号产生电路40生成本发明实施例中的第二使能信号;显示面板例如可以是手机、平板、显示器、MP3、MP4、智能手表、智能头盔或其它可穿戴设备等上的显示面板,因其包括本发明任意实施例提供的像素驱动电路,因而也具有相同的有益效果,在此不再赘述。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

Claims (10)

1.一种像素驱动电路,其特征在于,所述像素驱动电路包括:
模拟驱动模块,用于在发光阶段产生驱动电流;数据写入模块,用于在数据写入阶段将数据电压写入所述模拟驱动模块;存储模块,用于维持所述模拟驱动模块控制端的电位;电流转电压模块,用于将所述驱动电流转换为驱动电压;
比较模块,所述比较模块的第一输入端接入所述驱动电压,所述比较模块的第二输入端接入参考信号,所述比较模块用于根据所述驱动电压及所述参考信号产生脉冲宽度调制信号;
逻辑模块,所述逻辑模块的第一输入端与所述比较模块的输出端电连接,所述逻辑模块的第二输入端接入第一使能信号,所述逻辑模块用于在发光阶段将所述脉冲宽度调制信号输出;
数字驱动模块,所述数字驱动模块的第一端接入第一电源信号,所述数字驱动模块的控制端与所述逻辑模块的输出端电连接,所述数字驱动模块用于根据其控制端的信号调整其导通时间;
第一发光控制模块和发光模块,所述第一发光控制模块连接于所述数字驱动模块的第二端与所述发光模块之间,所述第一发光控制模块用于在发光阶段将所述数字驱动模块与所述发光模块导通;
确定发光模块最低亮度与最高亮度之间的灰度等级;
若所述灰度等级大于等于预设灰度等级,则固定所述数据电压,并根据待显示数据调整所述参考信号;若所述灰度等级小于预设灰度等级,则固定所述参考信号,并根据所述待显示数据调整所述数据电压。
2.根据权利要求1所述的像素驱动电路,其特征在于,所述像素驱动电路还包括:
电平移位模块,所述逻辑模块的输出端通过所述电平移位模块与所述数字驱动模块的控制端电连接,其中,所述电平移位模块的输入端与所述逻辑模块的输出端电连接,所述电平移位模块的输出端与所述数字驱动模块的控制端电连接,所述电平移位模块的第一电源端接入第一电平信号,所述电平移位模块的第二电源端接入第二电平信号,所述电平移位模块用于将其输入端的信号移位至其输出端,并根据所述第一电平信号和/或所述第二电平信号调制其输出端的电平值。
3.根据权利要求2所述的像素驱动电路,其特征在于,所述电平移位模块包括:
第一晶体管、第二晶体管、第三晶体管、第四晶体管和反相器;
所述第一晶体管的第一端及所述第三晶体管的第一端与所述电平移位模块的第一电源端电连接,所述第一晶体管的第二端与所述第二晶体管的第一端电连接,所述第一晶体管的控制端与所述电平移位模块的输出端电连接;
所述第二晶体管的控制端与所述电平移位模块的输入端电连接,所述第二晶体管的第二端与所述电平移位模块的第二电源端电连接;
所述第三晶体管的控制端与所述第一晶体管的第二端电连接,所述第三晶体管的第二端与所述电平移位模块的输出端电连接;
所述第四晶体管的第一端与所述电平移位模块的输出端电连接,所述第四晶体管的第二端与所述电平移位模块的第二电源端电连接;
所述反相器的输入端与所述电平移位模块的输入端电连接,所述反相器的输出端与所述第四晶体管的控制端电连接;
其中,所述第一晶体管及所述第三晶体管为P型晶体管,所述第二晶体管及所述第四晶体管为N型晶体管。
4.根据权利要求1所述的像素驱动电路,其特征在于,所述数据写入模块的控制端接入第一扫描信号,所述数据写入模块的第一端接入数据电压,所述数据写入模块的第二端与所述模拟驱动模块的控制端电连接;
所述存储模块的第一端接入第一电源信号,所述存储模块的第二端与所述模拟驱动模块的控制端电连接;
所述模拟驱动模块的第一端接入所述第一电源信号,所述模拟驱动模块的第二端与所述电流转电压模块的第一端电连接;
所述电流转电压模块的第一端输出所述驱动电压,所述电流转电压模块的第二端接地。
5.根据权利要求1所述的像素驱动电路,其特征在于,所述像素驱动电路还包括:
第一初始化模块、第二初始化模块、阈值补偿模块、第二发光控制模块和第三发光控制模块;
所述第一初始化模块的第一端接入初始化信号,所述第一初始化模块的第二端与所述模拟驱动模块的控制端电连接,所述第一初始化模块的控制端接入第二扫描信号,所述第一初始化模块用于在初始化阶段初始化所述模拟驱动模块;
所述第二初始化模块的第一端接入初始化信号,所述第二初始化模块的第二端与所述发光模块电连接,所述第二初始化模块的控制端接入第二扫描信号,所述第二初始化模块用于在初始化阶段初始化所述发光模块;
所述数据写入模块的第一端接入数据电压,所述数据写入模块的第二端与所述模拟驱动模块的第一端电连接,所述数据写入模块的控制端接入第三扫描信号;
所述存储模块的第一端接入第一电源信号,所述存储模块的第二端与所述模拟驱动模块的控制端电连接;
所述第二发光控制模块的第一端与所述存储模块的第一端电连接,所述第二发光控制模块的第二端与所述模拟驱动模块的第一端电连接,所述第二发光控制模块的控制端接入第二使能信号,所述第二发光控制模块用于在发光阶段导通;
所述阈值补偿模块的第一端与所述模拟驱动模块的控制端电连接,所述阈值补偿模块的第二端与所述模拟驱动模块的第二端电连接,所述阈值补偿模块的控制端接入第四扫描信号,所述阈值补偿模块用于在数据写入阶段抓取所述模拟驱动模块的阈值电压至所述模拟驱动模块的控制端;
所述第三发光控制模块的第一端与所述模拟驱动模块的第二端电连接,所述第三发光控制模块的第二端与所述电流转电压模块的第一端电连接,所述第三发光控制模块的控制端接入第二使能信号,所述第三发光控制模块用于在发光阶段导通;
所述电流转电压模块的第一端输出所述驱动电压,所述电流转电压模块的第二端接地。
6.根据权利要求1所述的像素驱动电路,其特征在于,所述像素驱动电路还包括:
第一电容,所述第一电容的第一端与所述比较模块的第二输入端电连接,所述第一电容的第二端接地。
7.根据权利要求1所述的像素驱动电路,其特征在于,所述电流转电压模块为电阻,所述逻辑模块为与非门。
8.根据权利要求1所述的像素驱动电路,其特征在于,所述参考信号为斜坡信号。
9.一种像素驱动电路的驱动方法,其特征在于,所述像素驱动电路为权利要求1-8任一项所述的像素驱动电路,所述驱动方法包括:
确定发光模块最低亮度与最高亮度之间的灰度等级;
若所述灰度等级大于等于预设灰度等级,则固定所述数据电压,并根据待显示数据调整所述参考信号;若所述灰度等级小于预设灰度等级,则固定所述参考信号,并根据所述待显示数据调整所述数据电压。
10.一种显示面板,其特征在于,所述显示面板包括权利要求1-8任一项所述的像素驱动电路。
CN202110649279.6A 2021-06-10 2021-06-10 像素驱动电路及其驱动方法、显示面板 Active CN113345366B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110649279.6A CN113345366B (zh) 2021-06-10 2021-06-10 像素驱动电路及其驱动方法、显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110649279.6A CN113345366B (zh) 2021-06-10 2021-06-10 像素驱动电路及其驱动方法、显示面板

Publications (2)

Publication Number Publication Date
CN113345366A CN113345366A (zh) 2021-09-03
CN113345366B true CN113345366B (zh) 2022-09-23

Family

ID=77476400

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110649279.6A Active CN113345366B (zh) 2021-06-10 2021-06-10 像素驱动电路及其驱动方法、显示面板

Country Status (1)

Country Link
CN (1) CN113345366B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114300002B (zh) * 2021-12-31 2023-10-24 深圳大普微电子科技有限公司 存储设备及其控制方法
CN114627805B (zh) * 2022-05-12 2022-08-16 镭昱光电科技(苏州)有限公司 驱动电路、led单元的驱动方法和显示面板
CN115881026A (zh) * 2022-08-08 2023-03-31 成都辰显光电有限公司 显示面板、显示面板的驱动方法和显示装置

Family Cites Families (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100383847C (zh) * 2003-03-31 2008-04-23 三洋电机株式会社 显示元件及显示装置
JP2005043725A (ja) * 2003-07-23 2005-02-17 Nec Plasma Display Corp 表示装置及び中間階調表示方法
JP4456854B2 (ja) * 2003-12-08 2010-04-28 ▲ぎょく▼瀚科技股▲ふん▼有限公司 液晶表示器の駆動回路及び駆動方法
KR100743498B1 (ko) * 2005-08-18 2007-07-30 삼성전자주식회사 표시 장치의 전류 구동 데이터 드라이버 및 이를 가지는표시 장치
KR100840102B1 (ko) * 2007-02-23 2008-06-19 삼성에스디아이 주식회사 유기 전계발광 표시장치
KR100876276B1 (ko) * 2007-10-29 2008-12-26 삼성모바일디스플레이주식회사 유기 전계 발광 표시 장치
CN102298893B (zh) * 2010-06-28 2014-09-17 京东方科技集团股份有限公司 一种源极驱动电路及显示设备
US8605981B2 (en) * 2010-11-05 2013-12-10 Cytognomix Inc. Centromere detector and method for determining radiation exposure from chromosome abnormalities
TWI474301B (zh) * 2012-07-23 2015-02-21 Au Optronics Corp 源極驅動器、其運作方法及其顯示裝置
KR102057642B1 (ko) * 2013-04-02 2019-12-23 삼성디스플레이 주식회사 표시 장치
US10395589B1 (en) * 2015-09-18 2019-08-27 Apple Inc. Hybrid microdriver architectures having relaxed comparator requirements
KR20170045452A (ko) * 2015-10-16 2017-04-27 삼성디스플레이 주식회사 백라이트 유닛, 그것의 구동 방법, 및 그것을 포함하는 표시 장치
CN105590587B (zh) * 2016-03-24 2017-11-07 京东方科技集团股份有限公司 一种用于显示模组的伽马校正方法和装置
CN105931594B (zh) * 2016-07-08 2018-12-14 京东方科技集团股份有限公司 像素电路、驱动方法、阵列基板、显示面板和显示装置
KR102612194B1 (ko) * 2016-12-14 2023-12-11 삼성전자주식회사 이벤트 기반 센서 및 이벤트 기반 센싱 방법
CN109949764B (zh) * 2017-12-21 2022-06-14 咸阳彩虹光电科技有限公司 一种像素矩阵驱动方法及显示装置
KR102507830B1 (ko) * 2017-12-29 2023-03-07 엘지디스플레이 주식회사 디스플레이 장치
CN110010070B (zh) * 2019-04-08 2020-11-10 子悦光电(深圳)有限公司 像素电路
CN110136642B (zh) * 2019-05-30 2021-02-02 上海天马微电子有限公司 一种像素电路及其驱动方法和显示面板
US20200396406A1 (en) * 2019-06-12 2020-12-17 Semiconductor Components Industries, Llc Image sensors having boost current control circuitry for column settling speedup
CN110570810B (zh) * 2019-09-11 2021-05-04 成都辰显光电有限公司 一种显示面板的驱动装置和驱动方法
CN110782831B (zh) * 2019-11-05 2021-02-26 京东方科技集团股份有限公司 像素驱动电路、显示设备和像素驱动电路驱动方法
CN111883043A (zh) * 2020-07-30 2020-11-03 合肥维信诺科技有限公司 像素电路及其驱动方法、显示面板
CN112164361B (zh) * 2020-09-25 2022-05-24 合肥维信诺科技有限公司 像素电路及其驱动方法、显示面板
CN112397025A (zh) * 2020-11-24 2021-02-23 合肥维信诺科技有限公司 像素电路及其驱动方法、显示面板
CN112908246A (zh) * 2021-02-24 2021-06-04 昆山国显光电有限公司 像素电路及其驱动方法、显示面板

Also Published As

Publication number Publication date
CN113345366A (zh) 2021-09-03

Similar Documents

Publication Publication Date Title
CN113345366B (zh) 像素驱动电路及其驱动方法、显示面板
CN107342044B (zh) 像素电路、显示面板和像素电路的驱动方法
CN109272940B (zh) 像素驱动电路及其驱动方法、显示基板
CN109493794B (zh) 像素电路、像素驱动方法和显示装置
CN112820242B (zh) 像素驱动电路及其驱动方法、显示面板
CN107481676B (zh) 一种像素电路的驱动方法、显示面板以及显示装置
CN111754921B (zh) 像素电路
CN111477162B (zh) 像素电路及其驱动方法、显示装置
CN111145686B (zh) 一种像素驱动电路、显示面板及驱动方法
US20220343841A1 (en) Signal generation circuit, signal generation method, signal generation module and display device
CN111261098B (zh) 像素驱动电路及驱动方法、显示装置
CN110223639B (zh) 像素电路、像素驱动方法、显示基板和显示装置
EP4213140A1 (en) Driving apparatus, driving method and display apparatus
CN111710297B (zh) 像素驱动电路及其驱动方法、显示面板
CN113421514B (zh) 像素电路及其驱动方法、显示面板及显示装置
CN112164361B (zh) 像素电路及其驱动方法、显示面板
CN108766358B (zh) 移位寄存器单元及驱动方法、栅极驱动电路和显示装置
US11238789B2 (en) Pixel circuit having a data line for sensing threshold and mobility characteristics of the circuit
CN114203103B (zh) 发光电路、背光模组以及显示面板
CN112927645B (zh) 驱动电路、驱动方法和显示装置
CN114241978A (zh) 像素电路及其驱动方法和显示面板
CN212276783U (zh) 像素电路
CN111179840B (zh) 一种像素驱动电路以及显示装置
CN114120907A (zh) 像素电路、显示装置及其驱动方法
CN110189695B (zh) 稳压电路、显示面板及其驱动方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant