CN112397025A - 像素电路及其驱动方法、显示面板 - Google Patents

像素电路及其驱动方法、显示面板 Download PDF

Info

Publication number
CN112397025A
CN112397025A CN202011330602.5A CN202011330602A CN112397025A CN 112397025 A CN112397025 A CN 112397025A CN 202011330602 A CN202011330602 A CN 202011330602A CN 112397025 A CN112397025 A CN 112397025A
Authority
CN
China
Prior art keywords
module
threshold compensation
driving
light
initialization
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202011330602.5A
Other languages
English (en)
Inventor
胡祖权
赵国华
姚远
韩珍珍
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hefei Visionox Technology Co Ltd
Original Assignee
Hefei Visionox Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hefei Visionox Technology Co Ltd filed Critical Hefei Visionox Technology Co Ltd
Priority to CN202011330602.5A priority Critical patent/CN112397025A/zh
Publication of CN112397025A publication Critical patent/CN112397025A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of El Displays (AREA)

Abstract

本发明公开了一种像素电路及其驱动方法、显示面板。像素电路包括:驱动模块、阈值补偿模块、数据写入模块、存储模块、发光模块和电位控制模块;驱动模块为第一类型的薄膜晶体管;阈值补偿模块用于在阈值补偿阶段抓取驱动模块的阈值电压至驱动模块的控制端;其中,阈值补偿模块为第二类型的氧化物薄膜晶体管;数据写入模块用于在阈值补偿阶段将数据信号写入驱动模块的第一端;电位控制模块串联于阈值补偿模块的第一端与驱动模块的控制端之间,用于在同一帧内在阈值补偿模块关断之前或阈值补偿模块关断时关断;电位控制模块为第二类型的低温多晶硅薄膜晶体管。本发明实施例能够保证像素电路发光的对比度达标。

Description

像素电路及其驱动方法、显示面板
技术领域
本发明实施例涉及显示技术,尤其涉及一种像素电路及其驱动方法、显示面板。
背景技术
随着显示技术的发展,显示面板,尤其是OLED(Organic Light-Emitting Diode,有机发光二极管)显示面板的应用越来越广泛,相应的对显示面板的要求越来越高。
OLED显示面板通常包括多个像素电路,然而,现有的像素电路在发光时对比度不达标,造成显示效果较差,影响进一步的应用。
发明内容
本发明提供一种像素电路及其驱动方法、显示面板,以保证像素电路发光的对比度达标。
第一方面,本发明实施例提供了一种像素电路,所述像素电路包括:驱动模块、阈值补偿模块、数据写入模块、存储模块、发光模块和电位控制模块;所述驱动模块用于向所述发光模块提供驱动电流,所述发光模块响应所述驱动电流发光;所述驱动模块为第一类型的薄膜晶体管;所述阈值补偿模块用于在阈值补偿阶段抓取所述驱动模块的阈值电压至所述驱动模块的控制端;其中,所述阈值补偿模块为第二类型的氧化物薄膜晶体管;所述数据写入模块用于在所述阈值补偿阶段将数据信号写入所述驱动模块的第一端,所述存储模块用于在发光阶段维持所述驱动模块的控制端的电位;所述电位控制模块串联于所述阈值补偿模块的第一端与所述驱动模块的控制端之间,用于在同一帧内在所述阈值补偿模块关断之前或所述阈值补偿模块关断时关断;所述电位控制模块为第二类型的低温多晶硅薄膜晶体管。
可选地,所述第一类型为P型,所述第二类型为N型。
可选地,所述数据写入模块的第一端用于输入数据信号,所述数据写入模块的第二端与所述驱动模块的第一端电连接,所述数据写入模块的控制端用于接入第一扫描信号;所述电位控制模块的第一端与所述驱动模块的控制端电连接,所述电位控制模块的第二端与所述阈值补偿模块的第一端电连接,所述电位控制模块的控制端用于接入第二扫描信号;所述阈值补偿模块的第二端与所述驱动模块的第二端电连接,所述阈值补偿模块的控制端用于接入第三扫描信号。
可选地,所述像素电路还包括:初始化模块,所述初始化模块的第一端连接于所述阈值补偿模块的第二端与所述驱动模块的第二端之间的连接线上,所述初始化模块的第二端用于输入初始化信号,所述初始化模块的控制端用于输入第四扫描信号;所述初始化模块用于在初始化阶段将所述初始化信号写入所述存储模块;其中,所述初始化模块为低温多晶硅薄膜晶体管。
可选地,所述像素电路还包括:初始化模块,所述初始化模块的第一端连接于所述阈值补偿模块的第一端与所述电位控制模块的第二端之间的连接线上,所述初始化模块的第二端用于输入初始化信号,所述初始化模块的控制端用于输入第四扫描信号;所述初始化模块用于在初始化阶段将所述初始化信号写入所述存储模块;其中,所述初始化模块为氧化物薄膜晶体管。
可选地,所述像素电路还包括:第一发光控制模块和第二发光控制模块;所述第一发光控制模块的第一端用于输入第一电源信号,所述第一发光控制模块的第二端与所述驱动模块的第一端电连接;所述第二发光控制模块的第一端与所述驱动模块的第二端电连接,所述第二发光控制模块的第二端与所述发光模块的第一端电连接;所述第一发光控制模块及所述第二发光控制模块的控制端均用于输入使能信号。
可选地,所述像素电路还包括:旁路模块,所述旁路模块的第一端用于输入所述初始化信号,所述旁路模块的第二端与所述发光模块的第一端电连接,所述旁路模块的控制端用于接入所述使能信号;其中,所述旁路模块为氧化物薄膜晶体管。
第二方面,本发明实施例还提供了一种像素电路的驱动方法,所述像素电路包括:驱动模块、阈值补偿模块、数据写入模块、存储模块、发光模块和电位控制模块;所述驱动模块用于向所述发光模块提供驱动电流,所述发光模块响应所述驱动电流发光;所述驱动模块为第一类型的薄膜晶体管;所述阈值补偿模块用于在阈值补偿阶段抓取所述驱动模块的阈值电压至所述驱动模块的控制端;其中,所述阈值补偿模块为第二类型的氧化物薄膜晶体管;所述数据写入模块用于在所述阈值补偿阶段将数据信号写入所述驱动模块的第一端,所述存储模块用于在发光阶段维持所述驱动模块的控制端的电位;所述电位控制模块串联于所述阈值补偿模块的第一端与所述驱动模块的控制端之间,用于在同一帧内在所述阈值补偿模块关断之前或所述阈值补偿模块关断时关断;所述电位控制模块为第二类型的低温多晶硅薄膜晶体管;
所述方法包括:
在阈值补偿阶段,控制所述电位控制模块及所述阈值补偿模块导通,所述阈值补偿模块抓取所述驱动模块的阈值电压至所述驱动模块的控制端;
在电位控制阶段,控制所述电位控制模块在所述阈值补偿关断时或所述阈值补偿模块关断前关断。
可选地,所述像素电路还包括:初始化模块、旁路模块、第一发光控制模块和第二发光控制模块;其中,所述初始化模块的第一端连接于所述阈值补偿模块与所述驱动模块的第二端之间,所述初始化模块的第二端用于输入初始化信号;所述第一发光控制模块的第一端用于输入第一电源信号,所述发光控制模块的第二端与所述驱动模块的第一端电连接;所述第二发光控制模块的第一端与所述驱动模块的第二端电连接,所述第二发光控制模块的第二端与所述发光模块的第一端电连接;旁路模块,所述旁路模块的第一端用于输入所述初始化信号,所述旁路模块的第二端与所述发光模块的第一端电连接;
在所述阈值补偿阶段之前还包括:
初始化阶段,控制所述初始化模块、所述旁路模块、所述阈值补偿模块及所述电位控制模块均导通。
第三方面,本发明实施例还提供了一种显示面板,所述显示面板包括第一方面所述的像素电路。
本发明实施例的技术方案,采用的像素电路包括驱动模块、阈值补偿模块、数据写入模块、存储模块、发光模块和电位控制模块;驱动模块用于向发光模块提供驱动电流,发光模块相应驱动电流发光;驱动模块为第一类型的薄膜晶体管;阈值补偿模块用于在阈值补偿阶段抓取驱动模块的阈值电压至驱动模块的控制端;其中,阈值补偿模块为第二类型的氧化物薄膜晶体管;数据写入模块用于在阈值补偿阶段将数据信号写入驱动模块的第一端,存储模块用于在发光阶段维持驱动模块的控制端的电位;电位控制模块串联于阈值补偿模块的第一端与驱动模块的控制端之间,用于在同一帧内在阈值补偿模块关断之前或阈值补偿模块关断时关断;电位控制模块为第二类型的低温多晶硅薄膜晶体管。电位控制模块为第一类型的低温多晶硅薄膜晶体管,驱动模块为第一类型的薄膜晶体管,电位控制模块在由导通到关断的切换过程中不会对驱动模块的栅极电位产生影响,且由于设置了电位控制模块在阈值补偿模块关断时或者关断前关断,从而避免阈值补偿模块关断时拉低驱动模块栅极的电位,从而保证像素电路的对比度能够达标。
附图说明
图1为本发明实施例提供的一种像素电路的电路结构示意图;
图2为本发明实施例提供的又一种像素电路的电路结构示意图;
图3为本发明实施例提供的又一种像素电路的电路结构示意图;
图4为本发明实施例提供的一种像素电路的驱动时序图;
图5为本发明实施例提供的又一种像素电路的电路结构示意图;
图6为本发明实施例提供的又一种像素电路的驱动时序图;
图7为本发明实施例提供的一种像素电路的驱动方法的流程图;
图8为本发明实施例提供的一种显示面板的结构示意图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
正如背景技术中提到的现有的像素电路存在对比度较低的问题,申请人经过仔细研究发现产生此技术问题的原因在于:现有技术的像素电路为了实现低频状态且同时保持画质,会将与存储电容相连的晶体管设置为氧化物薄膜晶体管,例如将其设置为IGZO(indium gallium zinc oxide,铟镓锌氧化物)晶体管,因为IGZO晶体管的漏电流较低,因而能够极大的降低漏电流,从而适用于低频驱动。然而,由于常规的IGZO晶体管沟道长度不能做的较小(如不能够做到小于5微米),同时因为IGZO晶体管的迁移率较低(约为低温多晶硅晶体管的1/6),为使得屏体工作在高刷新时充电能够确保完成,IGZO晶体管的宽度做的较大(约为6微米),使得IGZO晶体管关断时对驱动晶体管栅极电位拉动较大(即switcherror),从而导致显示面板在高刷新时,在黑态时要求输入的数据电压较大,该数据电压通常会超过现有驱动芯片能够提供的最大值,即存在暗态不够黑,对比度不达标的情况。
针对上述技术问题,本发明提出如下解决方案:
图1为本发明实施例提供的一种像素电路的电路结构示意图,参考图1,像素电路包括:驱动模块101、阈值补偿模块102、数据写入模块103、存储模块104、发光模块105和电位控制模块106;驱动模块101用于向发光模块105提供驱动电流,发光模块105相应驱动电流发光;驱动模块101为第一类型的薄膜晶体管;阈值补偿模块102用于在阈值补偿阶段抓取驱动模块的阈值电压至驱动模块的控制端;其中,阈值补偿模块102为第二类型的氧化物薄膜晶体管;数据写入模块103用于在阈值补偿阶段将数据信号写入驱动模块101的第一端,存储模块104用于在发光阶段维持驱动模块101的控制端的电位;电位控制模块106串联于阈值补偿模块102的第一端与驱动模块101的控制端之间,用于在同一帧内在阈值补偿模块102关断之前或阈值补偿模块102关断时关断;电位控制模块106为第二类型的低温多晶硅薄膜晶体管。
具体地,发光模块105例如可以是OLED,OLED为电流型器件,能够响应驱动模块101生成的驱动电流而发光;在本实施例中,驱动模块包括驱动晶体管,在阈值补偿阶段需要开启阈值补偿模块102以及电位控制模块106,从而为抓取驱动晶体管的阈值电压提供通路;第一类型例如可以是P型,第二类型例如可以是N型,在其他一些实施方式中,第一类型也可以是N型,第二类型也可以是P型;本实施例以第一类型为P型,第二类型为N型为例进行说明;由于在阈值补偿阶段电位控制模块106与阈值补偿模块102均开启,此时阈值补偿模块102控制端电位为高电位,若要关闭阈值补偿模块102,则需要将其控制端电位切换为低电位,在切换时若不设置电位控制模块106,阈值补偿模块控制端电位由高到低的变化将会拉低驱动模块控制端的电位(由于驱动模块栅极为低电位,将会将驱动模块电位下拉的更低),从而造成对比度不足的问题;而在本实施例中,通过设置电位控制模块106,电位控制模块106与驱动模块101的类型相同(均为P型),电位控制模块106由导通到关断时其栅极电位为由低切换到高,不会将驱动模块101栅极电位拉低,因此,在阈值补偿模块关断时或者关断前先将电位控制模块106关断,能够避免阈值补偿模块102关断时对驱动晶体管栅极电位造成影响;同时,由于电位控制模块106为低温多晶硅薄膜晶体管,其沟道长度能够做的较小(如小于5微米),低温多晶硅薄膜晶体管的栅极电位切换时对源漏极影响较小,能够避免阈值补偿模块关断时拉低驱动晶体管的栅极电位,进而能够保证像素电路的对比度达标。
本实施例的技术方案,采用的像素电路包括驱动模块、阈值补偿模块、数据写入模块、存储模块、发光模块和电位控制模块;驱动模块用于向发光模块提供驱动电流,发光模块相应驱动电流发光;驱动模块为第一类型的薄膜晶体管;阈值补偿模块用于在阈值补偿阶段抓取驱动晶体管的阈值电压至驱动模块的控制端;其中,阈值补偿模块为第二类型的氧化物薄膜晶体管;数据写入模块用于在阈值补偿阶段将数据信号写入驱动模块的第一端,存储模块用于在发光阶段维持驱动模块的控制端的电位;电位控制模块串联于阈值补偿模块102的第一端与驱动模块的控制端之间,用于在同一帧内在阈值补偿模块关断之前或阈值补偿模块关断时关断;电位控制模块为第二类型的低温多晶硅薄膜晶体管。电位控制模块为第一类型的低温多晶硅薄膜晶体管,驱动模块为第一类型的薄膜晶体管,电位控制模块在由导通到关断的切换过程中不会对驱动模块的栅极电位产生影响,且由于设置了电位控制模块在阈值补偿模块关断时或者关断前关断,从而避免阈值补偿模块关断时拉低驱动晶体管栅极的电位,从而保证像素电路的对比度能够达标。
需要说明的是,本发明实施例的驱动晶体管可以是氧化物薄膜晶体管,也可以是低温多晶硅晶体管。
可选地,第一类型为P型,第二类型为N型。
具体地,驱动晶体管和电位控制模块均可为P型低温多晶硅薄膜晶体管,P型低温多晶硅薄膜晶体管开关性能良好,且成本较低;阈值补偿模块可为N型氧化物薄膜晶体管,N型氧化物薄膜晶体管相对于P型氧化物薄膜晶体管更为容易制备,本实施例将第一类型设置为P型,第二类型设置为N型,能够极大地降低像素电路的成本,同时还能够降低漏电流,实现低频下的稳定显示。
优选地,本实施例中可设置在同一帧内,在阈值补偿模块关断之前将电位控制模块关断。
具体地,若电位控制模块与阈值补偿模块同时关断,两者可能会存在竞争冒险现象,从而降低像素电路的可靠性。而本实施例中,在阈值补偿模块关断之前便将电位控制模块关断,能够有效避免竞争冒险的情况发生,从而极大地提高像素电路工作的稳定性。
可选地,如图1所示,数据写入模块103的第一端用于输入数据信号,数据写入模块103的第二端与驱动模块101的第一端电连接,数据写入模块103的控制端用于接入第一扫描信号;电位控制模块106的第一端与驱动模块101的控制端电连接,电位控制模块106的第二端与阈值补偿模块102的第一端电连接,电位控制模块106的控制端用于接入第二扫描信号;阈值补偿模块102的第二端与驱动模块101的第二端电连接,阈值补偿模块102的控制端用于接入第三扫描信号。
具体地,在本实施例中,数据写入模块103的第一端可与像素电路的数据信号输入端Vdata电连接,以输入数据信号,数据写入模块103的控制端可与第一扫描信号输入端S1电连接,以接入第一扫描信号;电位控制模块106的控制端可与第二扫描信号输入端S2电连接,以接入第二扫描信号;阈值补偿模块102的控制端可与第三扫描信号S3电连接,以接入第三扫描信号;阈值补偿模块102与电位控制模块106的控制端分别连接不同的扫描信号输入端,便于输入不同的扫描信号,从而独立控制电位控制模块及阈值补偿模块,便于电位控制模块在阈值补偿模块关断之前或者阈值补偿模块关断时关断。可以理解的是,第一扫描信号、第二扫描信号和第三扫描信号均可由显示面板中的移位寄存器提供。
可选地,图2为本发明实施例提供的又一种像素电路的电路结构示意图,参考图2,像素电路还包括:初始化模块107,初始化模块107的第一端连接于阈值补偿模块102的第二端与驱动模块101的第二端之间的连接线上,初始化模块107的第二端用于输入初始化信号,初始化模块107的控制端用于输入第四扫描信号;初始化模块107用于在初始化阶段将初始化信号写入存储模块;其中,初始化模块为低温多晶硅薄膜晶体管。
具体地,在本实施例中,初始化模块107的第二端可与像素电路的参考信号输入端Vref电连接,在初始化阶段,可将初始化模块、阈值补偿模块以及电位控制模块均开启,初始化信号能够写入存储模块104,便于下一阶段驱动模块导通;初始化模块107的第一端连接于阈值补偿模块102的第二端,也即初始化模块107与驱动模块101之间存在由氧化物薄膜晶体管构成的阈值补偿模块102,驱动模块101通过初始化模块107一路的漏电流也能够得到极大的降低。也即在本实施例中,由于初始化模块107的第二端连接阈值补偿模块102的第二端,只需要一个氧化物薄膜晶体管(阈值补偿模块)即可降低驱动模块101栅极关于阈值补偿模块通路以及初始化模块通路的漏电流,能够极大的节约成本。
可选地,继续参考图2,像素电路还可包括:第一发光控制模块108和第二发光控制模块109;第一发光控制模块108的第一端用于输入第一电源信号,第一发光控制模块108的第二端与驱动模块101的第一端电连接;第二发光控制模块109的第一端与驱动模块101的第一端电连接,第二发光控制模块109的第二端与发光模块105的第一端电连接;第一发光控制模块108及第二发光控制模块109的控制端均用于输入使能信号。
具体地,第一发光控制模块108的第一端可与像素电路的第一电源信号输入端VDD电连接,发光模块105的第二端可与像素电路的第二电源信号输入端VSS电连接,以输入第二电源信号,第一电源信号和第二电源信号电平值不同,可设置第一电源信号的电平值大于第二电源信号电平值。第一发光控制模块108的控制端和第二发光控制模块109的控制端均与像素电路的使能信号输入端EM电连接,以在发光阶段为发光模块105提供电流通路,使得发光模块105发光,并在其他阶段(如数据写入阶段或阈值补偿阶段等)将第一发光控制模块108及第二发光模块109关断,以避免发光模块105在非发光阶段误发光。
可选地,继续参考图2,像素电路还可包括旁路模块110,旁路模块110的第一端用于输入初始化信号,旁路模块110的第二端与发光模块105的第一端电连接,旁路模块110的控制端用于接入使能信号;其中,旁路模块110为氧化物薄膜晶体管。
具体地,旁路模块110可用于在初始化阶段对发光模块105进行初始化,如发光模块105的第一端为OLED的阳极,通过对OLED阳极进行初始化,可改善上一帧数据信号的残留,改善残影现象,提升显示效果。在本实施例中,旁路模块110可采用N型的氧化物薄膜晶体管,从而极大地降低漏电流,同时可将旁路模块110的控制端与使能信号输入端EM电连接,在初始化阶段,使能信号为高电平,既能够关断第一发光控制模块108及第二发光控制模块109,又能够导通旁路模块110;在发光阶段,使能信号为低电平,既能够导通第一发光控制模块108及第二发光控制模块109,又能够关断旁路模块110;从而实现了使能信号的复用,减少显示面板中信号线的数量,降低布线难度,节约成本。
示例性地,图3为本发明实施例提供的又一种像素电路的电路结构示意图,结合图2和图3,驱动模块101、数据写入模块103、电位控制模块106、初始化模块107、第一发光控制模块108和第二发光控制模块109均可为P型低温多晶硅薄膜晶体管;阈值补偿模块102和旁路模块110为N型氧化物薄膜晶体管;存储模块104为电容。
示例性地,图4为本发明实施例提供的一种像素电路的驱动时序图,其可对应于图2及图3中所示的像素电路,结合图2至图4,像素电路的驱动时序可包括初始化阶段t1、阈值补偿阶段t2、电位控制阶段t3及发光阶段t4;
在初始化阶段t1,使能信号输入端EM输入信号为高电平,第一发光控制模块108及第二发光控制模块109关断,旁路模块110导通,发光模块105第一端写入初始化信号,使得发光模块105关断;同时,第四扫描信号输入端S4及第二扫描信号输入端S2输入的信号均为低电平,第三扫描信号输入端S3输入的信号为高电平,因而初始化模块107、阈值补偿模块102及电位控制模块106均导通,初始化信号写入驱动模块101的控制端,对存储模块102进行充电,便于后续驱动模块导通;其中初始化信号可设置为-3V(绝对值大于M1的阈值电压)。
在阈值补偿阶段t2,此阶段使能信号输入端EM输入信号仍为高电平,第一发光控制模块108及第二发光控制模块109持续关断;同时第四扫描信号输入端S4为高电平,因而初始化模块107关断;第二扫描信号输入端S2及第三扫描信号输入端S3的输入信号分别为低电平和高电平,因而阈值补偿模块102及电位控制模块106保持导通;因第一扫描信号输入端S1输入低电平,因而数据写入模块103导通,由于存储模块104的电荷保持作用,驱动模块101开启,数据信号将经过数据写入模块103、驱动模块101、阈值补偿模块102及电位控制模块106对驱动模块101的控制端进行充电,直至驱动模块101控制端对数据信号的压差为M1的阈值电压时,驱动模块101关断,充电结束,此时驱动模块控制端的电位为V_a=V_data+Vth,这时驱动模块控制端和驱动模块第一端的压差:V_ab=V_a-V_b=V_data+Vth-VDD。此阶段OLED仍处于关断状态。其中,V_a为驱动模块控制端的电位,V_b为驱动模块第一端的电位,Vth为驱动模块的阈值电压,V_data为数据信号的电压,VDD为第一电源信号的电压。
在电位控制模块t3,在此阶段,第二扫描信号输入端S2输入的信号由低电平变为高电平,因而电位控制模块106关断,由于电位控制模块106为P型的低温多晶硅薄膜晶体管,其尺寸可以做到较小,且其关断时栅极电位为由低电平往高电平变化,因此其关断对驱动晶体管的栅极的电位拉动极小(往正的方向)。从而保证像素电路的对比度能够达标。
在发光阶段t4,第三扫描信号输入端S3的输入信号首先由高电平变为低电平,因此阈值补偿模块107关断,阈值补偿模块107由于在电位控制模块106关断之后进行,因此阈值补偿模块107关断过程中出现的“switch error”结果不会影响驱动晶体管栅极的电位。然后使能信号输入端EM的信号由高电平变为低电平,因而第一发光控制模块108及第二发光控制模块109开启,旁路模块110关断,此时对于驱动模块101,其栅源电压仍为阈值补偿阶段t2时的值,即V_ab=V_a-V_b=V_data+Vth-VDD;当V_ab<Vth时,驱动晶体管101导通,通过对第二电源信号的合理设置,使得驱动晶体管处于饱和区,其开启电流为:Ids=1/2*Cox*W/L*(Vgs-Vth)^2=1/2*Cox*W/L*(V_data-VDD)^2;其中Cox是驱动晶体管的栅氧化层电容,W/L为驱动晶体管的宽/长比。由此可见,驱动晶体管的驱动电流与驱动晶体管的阈值电压无关,防止因阈值电压漂移而造成显示错误。
由上可见,本实施例的像素电路能实现像素电路的内部补偿功能,且与存储模块的漏电回路上有设置IGZO薄膜晶体管,能降低像素电路工作过程中的漏电,同时,设置的P型的电位控制模块较阈值补偿模块提前关断,降低了阈值补偿模块关断导致的驱动晶体管的栅极电位较大的降低,从而避免在高刷新时导致的暗态不够黑,即对比度不达标的问题。
可选地,图5为本发明实施例提供的又一种像素电路的电路结构示意图,参考图5,与图3中所示的像素电路不同的是,本实施例中初始化模块107的第一端连接于阈值补偿模块102的第一端与电位控制模块106的第二端之间的连接线上;且初始化模块107为氧化物薄膜晶体管。
具体地,图6为本发明实施例提供的又一种像素电路的驱动时序图,其可对应于图5中的像素电路,结合图5和图6,在本实施例中,由于初始化信号不需要经过阈值补偿模块即可传输至存储模块,因而可在初始化阶段t1将阈值补偿模块102关断,也即在阈值补偿阶段设置第二扫描信号输入端S2输入信号为高电平,而其他时序均与图4中所示的时序相同,其补偿与发光过程也与图4所示的时序对应相同,在此不再赘述。本实施例的方案,能够减少阈值补偿模块102的导通时间,从而减少阈值补偿模块102的发热现象,提高像素电路工作的稳定性;同时,将初始化模块107设置为氧化物薄膜晶体管,还能够降低像素电路的漏电流。
图7为本发明实施例提供的一种像素电路的驱动方法的流程图,参考图7,所述像素电路为本发明任意实施例提供的像素电路,所述驱动方法包括:
步骤S201,在阈值补偿阶段,控制电位控制模块及阈值补偿模块导通,阈值补偿模块抓取驱动模块的阈值电压至驱动模块的控制端;
步骤S202,在电位控制阶段,控制电位控制模块在阈值补偿关断时或阈值补偿模块关断前关断。
本实施例提供的像素驱动电路的驱动方法的具体工作过程及有益效果可参考本发明实施例关于像素电路部分的描述,在此不再赘述。
可选地,在阈值补偿阶段之前还包括:
初始化阶段,控制初始化模块、旁路模块、阈值补偿模块及电位控制模块均导通。
具体地,通过设置初始化阶段,对驱动晶体管的栅极以及发光模块的第一端进行复位,从而改善残影现象以及便于驱动晶体管在阈值补偿阶段导通。
本发明实施例还提供了一种显示面板,如图8所示,图8为本发明实施例提供的一种显示面板的结构示意图,显示面板可为手机、平板、电脑、显示器、MP3、MP4、可视电话、智能手表或其它可穿戴设备等上的显示面板,因其包括本发明任意实施例提供的像素电路,因而也具有相同的有益效果,在此不再赘述。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

Claims (10)

1.一种像素电路,其特征在于,所述像素电路包括:
驱动模块、阈值补偿模块、数据写入模块、存储模块、发光模块和电位控制模块;
所述驱动模块用于向所述发光模块提供驱动电流,所述发光模块响应所述驱动电流发光;所述驱动模块为第一类型的薄膜晶体管;
所述阈值补偿模块用于在阈值补偿阶段抓取所述驱动模块的阈值电压至所述驱动模块的控制端;其中,所述阈值补偿模块为第二类型的氧化物薄膜晶体管;
所述数据写入模块用于在所述阈值补偿阶段将数据信号写入所述驱动模块的第一端,所述存储模块用于在发光阶段维持所述驱动模块的控制端的电位;
所述电位控制模块串联于所述阈值补偿模块的第一端与所述驱动模块的控制端之间,用于在同一帧内在所述阈值补偿模块关断之前或所述阈值补偿模块关断时关断;所述电位控制模块为第二类型的低温多晶硅薄膜晶体管。
2.根据权利要求1所述的像素电路,其特征在于,所述第一类型为P型,所述第二类型为N型。
3.根据权利要求1所述的像素电路,其特征在于,所述数据写入模块的第一端用于输入数据信号,所述数据写入模块的第二端与所述驱动模块的第一端电连接,所述数据写入模块的控制端用于接入第一扫描信号;
所述电位控制模块的第一端与所述驱动模块的控制端电连接,所述电位控制模块的第二端与所述阈值补偿模块的第一端电连接,所述电位控制模块的控制端用于接入第二扫描信号;
所述阈值补偿模块的第二端与所述驱动模块的第二端电连接,所述阈值补偿模块的控制端用于接入第三扫描信号。
4.根据权利要求3所述的像素电路,其特征在于,所述像素电路还包括:
初始化模块,所述初始化模块的第一端连接于所述阈值补偿模块的第二端与所述驱动模块的第二端之间的连接线上,所述初始化模块的第二端用于输入初始化信号,所述初始化模块的控制端用于输入第四扫描信号;所述初始化模块用于在初始化阶段将所述初始化信号写入所述存储模块;其中,所述初始化模块为低温多晶硅薄膜晶体管。
5.根据权利要求3所述的像素电路,其特征在于,所述像素电路还包括:
初始化模块,所述初始化模块的第一端连接于所述阈值补偿模块的第一端与所述电位控制模块的第二端之间的连接线上,所述初始化模块的第二端用于输入初始化信号,所述初始化模块的控制端用于输入第四扫描信号;所述初始化模块用于在初始化阶段将所述初始化信号写入所述存储模块;其中,所述初始化模块为氧化物薄膜晶体管。
6.根据权利要求4或5所述的像素电路,其特征在于,所述像素电路还包括:
第一发光控制模块和第二发光控制模块;
所述第一发光控制模块的第一端用于输入第一电源信号,所述第一发光控制模块的第二端与所述驱动模块的第一端电连接;所述第二发光控制模块的第一端与所述驱动模块的第二端电连接,所述第二发光控制模块的第二端与所述发光模块的第一端电连接;所述第一发光控制模块及所述第二发光控制模块的控制端均用于输入使能信号。
7.根据权利要求6所述的像素电路,其特征在于,所述像素电路还包括:
旁路模块,所述旁路模块的第一端用于输入所述初始化信号,所述旁路模块的第二端与所述发光模块的第一端电连接,所述旁路模块的控制端用于接入所述使能信号;其中,所述旁路模块为氧化物薄膜晶体管。
8.一种像素电路的驱动方法,其特征在于,所述像素电路包括:驱动模块、阈值补偿模块、数据写入模块、存储模块、发光模块和电位控制模块;所述驱动模块用于向所述发光模块提供驱动电流,所述发光模块响应所述驱动电流发光;所述驱动模块为第一类型的薄膜晶体管;所述阈值补偿模块用于在阈值补偿阶段抓取所述驱动模块的阈值电压至所述驱动模块的控制端;其中,所述阈值补偿模块为第二类型的氧化物薄膜晶体管;所述数据写入模块用于在所述阈值补偿阶段将数据信号写入所述驱动模块的第一端,所述存储模块用于在发光阶段维持所述驱动模块的控制端的电位;所述电位控制模块串联于所述阈值补偿模块的第一端与所述驱动模块的控制端之间,用于在同一帧内在所述阈值补偿模块关断之前或所述阈值补偿模块关断时关断;所述电位控制模块为第二类型的低温多晶硅薄膜晶体管;
所述方法包括:
在阈值补偿阶段,控制所述电位控制模块及所述阈值补偿模块导通,所述阈值补偿模块抓取所述驱动模块的阈值电压至所述驱动模块的控制端;
在电位控制阶段,控制所述电位控制模块在所述阈值补偿关断时或所述阈值补偿模块关断前关断。
9.根据权利要求8所述的方法,其特征在于,所述像素电路还包括:初始化模块、旁路模块、第一发光控制模块和第二发光控制模块;其中,所述初始化模块的第一端连接于所述阈值补偿模块与所述驱动模块的第二端之间,所述初始化模块的第二端用于输入初始化信号;所述第一发光控制模块的第一端用于输入第一电源信号,所述发光控制模块的第二端与所述驱动模块的第一端电连接;所述第二发光控制模块的第一端与所述驱动模块的第二端电连接,所述第二发光控制模块的第二端与所述发光模块的第一端电连接;旁路模块,所述旁路模块的第一端用于输入所述初始化信号,所述旁路模块的第二端与所述发光模块的第一端电连接;
在所述阈值补偿阶段之前还包括:
初始化阶段,控制所述初始化模块、所述旁路模块、所述阈值补偿模块及所述电位控制模块均导通。
10.一种显示面板,其特征在于,所述显示面板包括权利要求1-7任一项所述的像素电路。
CN202011330602.5A 2020-11-24 2020-11-24 像素电路及其驱动方法、显示面板 Pending CN112397025A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011330602.5A CN112397025A (zh) 2020-11-24 2020-11-24 像素电路及其驱动方法、显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011330602.5A CN112397025A (zh) 2020-11-24 2020-11-24 像素电路及其驱动方法、显示面板

Publications (1)

Publication Number Publication Date
CN112397025A true CN112397025A (zh) 2021-02-23

Family

ID=74607714

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011330602.5A Pending CN112397025A (zh) 2020-11-24 2020-11-24 像素电路及其驱动方法、显示面板

Country Status (1)

Country Link
CN (1) CN112397025A (zh)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112992071A (zh) * 2021-04-22 2021-06-18 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN113345366A (zh) * 2021-06-10 2021-09-03 成都辰显光电有限公司 像素驱动电路及其驱动方法、显示面板
CN113781963A (zh) * 2021-08-20 2021-12-10 武汉天马微电子有限公司 像素电路、显示面板及显示装置
CN113870780A (zh) * 2021-09-18 2021-12-31 合肥维信诺科技有限公司 像素电路及显示面板
CN114093321A (zh) * 2021-11-30 2022-02-25 厦门天马微电子有限公司 像素驱动电路、驱动方法、显示面板及显示装置
WO2022188374A1 (en) * 2021-03-11 2022-09-15 Boe Technology Group Co., Ltd. Array substrate and display apparatus
CN115171611A (zh) * 2022-07-29 2022-10-11 武汉天马微电子有限公司 像素电路、其驱动方法、显示面板及显示装置
WO2023274230A1 (zh) * 2021-06-30 2023-01-05 云谷(固安)科技有限公司 像素电路、显示面板
US12014683B2 (en) 2021-04-26 2024-06-18 Chengdu Boe Optoelectronics Technology Co., Ltd. Pixel circuit, pixel driving method and display device

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014109707A (ja) * 2012-12-03 2014-06-12 Samsung Display Co Ltd 電気光学装置の駆動方法および電気光学装置
CN108510944A (zh) * 2017-02-24 2018-09-07 三星显示有限公司 像素以及具有该像素的有机发光显示装置
CN110223640A (zh) * 2019-06-26 2019-09-10 昆山国显光电有限公司 一种像素驱动电路及显示装置
CN110728952A (zh) * 2019-10-31 2020-01-24 厦门天马微电子有限公司 像素驱动电路及其驱动方法、显示装置
CN111354297A (zh) * 2019-09-20 2020-06-30 友达光电股份有限公司 适用于低更新频率的像素电路与相关的显示装置
CN111724745A (zh) * 2020-07-15 2020-09-29 武汉华星光电半导体显示技术有限公司 像素电路及其驱动方法、显示装置
CN111724744A (zh) * 2020-07-14 2020-09-29 武汉华星光电半导体显示技术有限公司 像素电路及显示装置

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014109707A (ja) * 2012-12-03 2014-06-12 Samsung Display Co Ltd 電気光学装置の駆動方法および電気光学装置
CN108510944A (zh) * 2017-02-24 2018-09-07 三星显示有限公司 像素以及具有该像素的有机发光显示装置
CN110223640A (zh) * 2019-06-26 2019-09-10 昆山国显光电有限公司 一种像素驱动电路及显示装置
CN111354297A (zh) * 2019-09-20 2020-06-30 友达光电股份有限公司 适用于低更新频率的像素电路与相关的显示装置
CN110728952A (zh) * 2019-10-31 2020-01-24 厦门天马微电子有限公司 像素驱动电路及其驱动方法、显示装置
CN111724744A (zh) * 2020-07-14 2020-09-29 武汉华星光电半导体显示技术有限公司 像素电路及显示装置
CN111724745A (zh) * 2020-07-15 2020-09-29 武汉华星光电半导体显示技术有限公司 像素电路及其驱动方法、显示装置

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022188374A1 (en) * 2021-03-11 2022-09-15 Boe Technology Group Co., Ltd. Array substrate and display apparatus
US11937465B2 (en) 2021-03-11 2024-03-19 Boe Technology Group Co., Ltd Array substrate, display panel and display device thereof
CN112992071A (zh) * 2021-04-22 2021-06-18 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
US12014683B2 (en) 2021-04-26 2024-06-18 Chengdu Boe Optoelectronics Technology Co., Ltd. Pixel circuit, pixel driving method and display device
CN113345366A (zh) * 2021-06-10 2021-09-03 成都辰显光电有限公司 像素驱动电路及其驱动方法、显示面板
WO2023274230A1 (zh) * 2021-06-30 2023-01-05 云谷(固安)科技有限公司 像素电路、显示面板
CN113781963A (zh) * 2021-08-20 2021-12-10 武汉天马微电子有限公司 像素电路、显示面板及显示装置
US11741892B2 (en) 2021-08-20 2023-08-29 Wuhan Tianma Micro-Electronics Co., Ltd. Pixel circuit including a leakage suppression module to improve display stability
CN113870780A (zh) * 2021-09-18 2021-12-31 合肥维信诺科技有限公司 像素电路及显示面板
CN114093321A (zh) * 2021-11-30 2022-02-25 厦门天马微电子有限公司 像素驱动电路、驱动方法、显示面板及显示装置
CN114093321B (zh) * 2021-11-30 2023-11-28 厦门天马微电子有限公司 像素驱动电路、驱动方法、显示面板及显示装置
CN115171611A (zh) * 2022-07-29 2022-10-11 武汉天马微电子有限公司 像素电路、其驱动方法、显示面板及显示装置

Similar Documents

Publication Publication Date Title
CN112397025A (zh) 像素电路及其驱动方法、显示面板
CN110660360B (zh) 像素电路及其驱动方法、显示面板
US11436978B2 (en) Pixel circuit and display device
US12002415B2 (en) Display panel and display device
CN109545145B (zh) 像素电路及其驱动方法、显示装置
US11830427B2 (en) Pixel circuit, display apparatus and driving method
US10984711B2 (en) Pixel driving circuit, display panel and driving method
CN109686314B (zh) 像素电路、显示基板和显示装置
CN109509433A (zh) 像素电路、显示装置和像素驱动方法
US11270638B2 (en) Display compensation circuit and method for controlling the same, and display apparatus
US11568815B2 (en) Pixel driving circuit, manufacturing method thereof, and display device
CN110223639B (zh) 像素电路、像素驱动方法、显示基板和显示装置
CN113571009A (zh) 发光器件驱动电路、背光模组以及显示面板
US20220383816A1 (en) Pixel circuit, driving method thereof, display substrate and display device
WO2022110220A1 (zh) 像素电路、其驱动方法及显示装置
CN114078430A (zh) 像素电路及显示面板
CN115691423A (zh) 像素驱动电路及显示面板
CN115359756B (zh) 侦测补偿电路及显示面板
WO2022226727A1 (zh) 像素电路、像素驱动方法和显示装置
CN112435624B (zh) 像素驱动电路、像素驱动电路的驱动方法和显示面板
CN112837653A (zh) 像素驱动电路、显示面板
WO2024000325A1 (zh) 像素电路、驱动方法和显示装置
US12014683B2 (en) Pixel circuit, pixel driving method and display device
CN113948043B (zh) 像素驱动电路及其驱动方法、显示面板和电子设备
US11710452B2 (en) Pixel circuit, pixel driving method, display panel, and display device

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20210223

RJ01 Rejection of invention patent application after publication