KR102535805B1 - 표시 패널 구동부 및 이를 포함하는 표시 장치 - Google Patents

표시 패널 구동부 및 이를 포함하는 표시 장치 Download PDF

Info

Publication number
KR102535805B1
KR102535805B1 KR1020160056679A KR20160056679A KR102535805B1 KR 102535805 B1 KR102535805 B1 KR 102535805B1 KR 1020160056679 A KR1020160056679 A KR 1020160056679A KR 20160056679 A KR20160056679 A KR 20160056679A KR 102535805 B1 KR102535805 B1 KR 102535805B1
Authority
KR
South Korea
Prior art keywords
scan
signal
emission
output
control
Prior art date
Application number
KR1020160056679A
Other languages
English (en)
Other versions
KR20170126567A (ko
Inventor
김성환
박준현
신경주
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020160056679A priority Critical patent/KR102535805B1/ko
Priority to US15/350,917 priority patent/US10204544B2/en
Priority to CN201710133238.5A priority patent/CN107358902B/zh
Publication of KR20170126567A publication Critical patent/KR20170126567A/ko
Application granted granted Critical
Publication of KR102535805B1 publication Critical patent/KR102535805B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2077Display of intermediate tones by a combination of two or more gradation control methods
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element

Abstract

표시 패널 구동부는 복수의 스테이지들을 포함한다. 상기 스테이지들 중 제N 스테이지(N은 자연수)는 적어도 하나의 클럭 신호, 제1 전원 전압 및 제2 전원 전압을 기초로, 상호 동기화된 스캔 신호 및 에미션 신호를 출력한다. 상기 제N 스테이지는 제N 픽셀 행을 구동하는 제N 스캔 신호 및 상기 제N 픽셀 행보다 이전 픽셀 행들 중 어느 하나를 구동하는 이전 에미션 신호를 출력할 수 있다. 상기 이전 에미션 신호는 제N-2 픽셀 행을 구동하는 제N-2 에미션 신호일 수 있다.

Description

표시 패널 구동부 및 이를 포함하는 표시 장치 {DRIVER FOR DISPLAY PANEL AND DISPLAY APPARATUS HAVING THE SAME}
본 발명은 표시 패널 구동부 및 이를 포함하는 표시 장치에 관한 것이다. 보다 상세하게는, 스캔 신호와 에미션 신호를 출력할 수 있는 표시 패널 구동부 및 이를 포함하는 표시 장치에 관한 것이다.
표시 장치는 표시 패널, 타이밍 제어부, 스캔 드라이버, 에미션 드라이버, 데이터 드라이버 및 전원 생성부를 포함한다.
상기 타이밍 제어부는 상기 스캔 드라이버, 상기 에미션 드라이버, 상기 데이터 드라이버의 구동 타이밍을 제어한다. 상기 스캔 드라이버는 스캔 신호를 생성하여 상기 표시 패널에 출력한다. 상기 에미션 드라이버는 에미션 신호를 생성하여 상기 표시 패널에 출력한다. 상기 데이터 드라이버는 데이터 전압을 생성하여 상기 표시 패널에 출력한다. 상기 전원 생성부는 전원 전압을 생성하여 상기 표시 패널에 출력한다.
종래에는 상기 스캔 신호를 생성하는 스캔 드라이버와 상기 에미션 신호를 생성하는 에미션 드라이버가 별도로 존재하여 표시 패널의 데드 스페이스의 많은 면적을 차지하고, 높은 전력을 소비하는 문제가 있었다.
이에, 본 발명의 기술적 과제는 이러한 점에서 착안된 것으로, 본 발명의 목적은 상호 동기화된 스캔 신호 및 에미션 신호를 출력하는 표시 패널 구동부를 제공하는 것이다.
본 발명의 다른 목적은 상기 표시 패널 구동부를 포함하는 표시 장치를 제공하는 것이다.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따른 표시 패널 구동부는 복수의 스테이지들을 포함한다. 상기 스테이지들 중 제N 스테이지(N은 자연수)는 적어도 하나의 클럭 신호, 제1 전원 전압 및 제2 전원 전압을 기초로, 상호 동기화된 스캔 신호 및 에미션 신호를 출력한다.
본 발명의 일 실시예에 있어서, 상기 제N 스테이지는 제N 픽셀 행을 구동하는 제N 스캔 신호 및 상기 제N 픽셀 행보다 이전 픽셀 행들 중 어느 하나를 구동하는 이전 에미션 신호를 출력할 수 있다.
본 발명의 일 실시예에 있어서, 상기 이전 에미션 신호는 제N-2 픽셀 행을 구동하는 제N-2 에미션 신호일 수 있다.
본 발명의 일 실시예에 있어서, 상기 제N 스테이지는 이전 스테이지들이 출력하는 스캔 신호들 중 어느 하나인 제1 이전 스캔 신호에 응답하여 상기 제1 이전 스캔 신호를 스캔 제어 노드에 전달하는 제1 제어부, 다음 스테이지들이 출력하는 스캔 신호들 중 어느 하나인 다음 스캔 신호에 응답하여 상기 제1 전원 전압을 상기 스캔 제어 노드에 전달하는 제2 제어부, 상기 스캔 제어 노드의 스캔 제어 신호에 응답하여 상기 클럭 신호를 스캔 출력 노드에 전달하는 제1 스캔 출력부, 상기 다음 스캔 신호에 응답하여 상기 제1 전원 전압을 상기 스캔 출력 노드에 전달하는 제2 스캔 출력부, 상기 스캔 제어 신호에 응답하여 상기 스캔 제어 신호를 에미션 제어 노드에 전달하는 제3 제어부, 이전 스테이지들이 출력하는 스캔 신호들 중 어느 하나이고 상기 제1 이전 스캔 신호와 상이한 제2 이전 스캔 신호에 응답하여 상기 제1 전원 전압을 상기 에미션 제어 노드에 전달하는 제4 제어부, 상기 에미션 제어 노드의 에미션 제어 신호를 기초로 상기 제2 전원 전압을 에미션 출력 노드에 전달하는 제1 에미션 출력부 및 상기 제2 이전 스캔 신호에 응답하여 상기 제1 전원 전압을 상기 에미션 출력 노드에 전달하는 제2 에미션 출력부를 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 제어부는 제1 제어 스위칭 소자 및 제2 제어 스위칭 소자를 포함할 수 있다. 상기 제1 제어 스위칭 소자는 상기 제1 이전 스캔 신호가 인가되는 제어 전극 및 입력 전극, 및 상기 제2 제어 스위칭 소자의 입력 전극에 연결되는 출력 전극을 포함할 수 있다. 상기 제2 제어 스위칭 소자는 상기 제2 전원 전압이 인가되는 제어 전극, 상기 제1 제어 스위칭 소자의 상기 출력 전극에 연결되는 상기 입력 전극, 및 상기 스캔 제어 노드에 연결되는 출력 전극을 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제N 스테이지는 상기 스캔 제어 노드에 연결되는 제1 전극 및 상기 스캔 출력 노드에 연결되는 제2 전극을 포함하는 제1 캐패시터를 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제N 스테이지는 상기 에미션 제어 노드에 연결되는 제1 전극 및 상기 제1 전원 전압이 인가되는 제2 전극을 포함하는 제2 캐패시터를 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제2 이전 스캔 신호는 제N-3 스테이지가 출력하는 스캔 신호일 수 있다.
본 발명의 일 실시예에 있어서, 상기 제2 이전 스캔 신호는 제N-4 스테이지가 출력하는 스캔 신호일 수 있다.
본 발명의 일 실시예에 있어서, 상기 제N 스테이지는 다음 스테이지들이 출력하는 에미션 신호들 중 어느 하나인 다음 에미션 신호에 응답하여 상기 제1 전원 전압을 상기 스캔 제어 노드에 전달하는 제1 유지부를 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 다음 에미션 신호는 제N+2 스테이지가 출력하는 에미션 신호일 수 있다.
본 발명의 일 실시예에 있어서, 상기 제N 스테이지는 다음 스테이지들이 출력하는 에미션 신호들 중 어느 하나인 다음 에미션 신호에 응답하여 상기 제1 전원 전압을 상기 스캔 출력 노드에 전달하는 제2 유지부를 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 다음 에미션 신호는 제N+2 스테이지가 출력하는 에미션 신호일 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 스캔 출력부는 상기 스캔 제어 노드에 연결되는 제어 전극, 상기 클럭 신호가 인가되는 입력 전극 및 상기 스캔 출력 노드에 연결되는 출력 전극을 포함하는 제1 스캔 출력 스위칭 소자를 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제2 스캔 출력부는 상기 다음 스캔 신호가 인가되는 제어 전극, 상기 제1 전원 전압이 인가되는 입력 전극 및 상기 스캔 출력 노드에 연결되는 출력 전극을 포함하는 제2 스캔 출력 스위칭 소자를 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 에미션 출력부는 상기 에미션 제어 노드에 연결되는 제어 전극, 상기 제2 전원 전압이 인가되는 입력 전극 및 상기 에미션 출력 노드에 연결되는 출력 전극을 포함하는 제1 에미션 출력 스위칭 소자를 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제2 에미션 출력부는 상기 제2 이전 스캔 신호가 인가되는 제어 전극, 상기 제1 전원 전압이 인가되는 입력 전극 및 상기 에미션 출력 노드에 연결되는 출력 전극을 포함하는 제2 에미션 출력 스위칭 소자를 포함할 수 있다.
상기한 본 발명의 다른 목적을 실현하기 위한 일 실시예에 따른 표시 장치는 표시 패널, 제1 드라이버 및 제2 드라이버를 포함한다. 상기 표시 패널은 영상을 표시한다. 상기 제1 드라이버는 복수의 스테이지들을 포함하고, 상기 표시 패널에 스캔 신호 및 에미션 신호를 출력한다. 상기 제2 드라이버는 상기 표시 패널에 데이터 전압을 출력한다. 상기 제1 드라이버의 상기 스테이지들 중 제N 스테이지(N은 자연수)는 적어도 하나의 클럭 신호, 제1 전원 전압 및 제2 전원 전압을 기초로, 상호 동기화된 스캔 신호 및 에미션 신호를 출력한다.
본 발명의 일 실시예에 있어서, 상기 제N 스테이지는 제N 픽셀 행을 구동하는 제N 스캔 신호 및 상기 제N 픽셀 행보다 이전 픽셀 행들 중 어느 하나를 구동하는 이전 에미션 신호를 출력할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제N 스테이지는 이전 스테이지들이 출력하는 스캔 신호들 중 어느 하나인 제1 이전 스캔 신호에 응답하여 상기 제1 이전 스캔 신호를 스캔 제어 노드에 전달하는 제1 제어부, 다음 스테이지들이 출력하는 스캔 신호들 중 어느 하나인 다음 스캔 신호에 응답하여 상기 제1 전원 전압을 상기 스캔 제어 노드에 전달하는 제2 제어부, 상기 스캔 제어 노드의 스캔 제어 신호에 응답하여 상기 클럭 신호를 스캔 출력 노드에 전달하는 제1 스캔 출력부, 상기 다음 스캔 신호에 응답하여 상기 제1 전원 전압을 상기 스캔 출력 노드에 전달하는 제2 스캔 출력부, 상기 스캔 제어 신호에 응답하여 상기 스캔 제어 신호를 에미션 제어 노드에 전달하는 제3 제어부, 이전 스테이지들이 출력하는 스캔 신호들 중 어느 하나이고 상기 제1 이전 스캔 신호와 상이한 제2 이전 스캔 신호에 응답하여 상기 제1 전원 전압을 상기 에미션 제어 노드에 전달하는 제4 제어부, 상기 에미션 제어 노드의 에미션 제어 신호를 기초로 상기 제2 전원 전압을 에미션 출력 노드에 전달하는 제1 에미션 출력부, 상기 제2 이전 스캔 신호에 응답하여 상기 제1 전원 전압을 상기 에미션 출력 노드에 전달하는 제2 에미션 출력부를 포함할 수 있다.
이와 같은 표시 패널 구동부 및 이를 포함하는 표시 장치에 따르면, 표시 패널 구동부의 하나의 스테이지는 하나의 클럭 신호, 제1 전원 전압 및 제2 전원 전압을 기초로, 동기화된 스캔 신호 및 에미션 신호를 출력할 수 있다. 따라서, 상기 스캔 신호 및 상기 에미션 신호를 출력하기 위한 회로의 트랜지스터 및 캐패시터의 개수를 줄여 상기 표시 패널 구동부가 상기 표시 패널의 데드 스페이스에서 차지하는 면적을 감소시킬 수 있다.
또한, 상기 스캔 신호 및 상기 에미션 신호를 출력하기 위한 회로의 트랜지스터 및 캐패시터의 개수를 줄여 상기 구동 회로의 소비 전력을 감소시키고, 표시 장치의 제조 비용을 감소시킬 수 있다.
또한, 하나의 클럭 신호만을 이용하여 상기 스캔 신호 및 에미션 신호를 출력하므로 신호 선의 개수 및 차지하는 면적을 감소시킬 수 있다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 나타내는 블록도이다.
도 2는 도 1의 제1 드라이버의 스테이지들 및 표시 패널의 픽셀 행들을 나타내는 블록도이다.
도 3은 도 1의 제1 드라이버의 출력 신호들을 나타내는 타이밍도이다.
도 4는 도 1의 제1 드라이버의 제N 스테이지를 나타내는 회로도이다.
도 5는 도 1의 제1 드라이버의 입력 신호들, 제어 신호들 및 출력 신호들을 나타내는 타이밍도이다.
도 6은 도 1의 제1 드라이버의 제N+1 스테이지를 나타내는 회로도이다.
도 7은 본 발명의 일 실시예에 따른 표시 장치의 제1 드라이버의 제N 스테이지를 나타내는 회로도이다.
도 8은 도 6의 제1 드라이버의 입력 신호들, 제어 신호들 및 출력 신호들을 나타내는 타이밍도이다.
도 9는 본 발명의 일 실시예에 따른 표시 장치의 제1 드라이버의 제N 스테이지를 나타내는 회로도이다.
도 10은 본 발명의 일 실시예에 따른 표시 장치의 제1 드라이버의 제N 스테이지를 나타내는 회로도이다.
이하, 첨부한 도면들을 참조하여, 본 발명의 바람직한 실시예를 보다 상세하게 설명하고자 한다. 도면상의 동일한 구성요소에 대해서는 동일한 참조부호를 사용하고 동일한 구성요소에 대해서 중복된 설명은 생략한다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 나타내는 블록도이다.
도 1을 참조하면, 상기 표시 장치는 표시 패널(100), 타이밍 제어부(200), 제1 드라이버(300), 제2 드라이버(400) 및 전원 생성부(500)를 포함할 수 있다. 상기 제1 드라이버(300)는 스캔 신호 및 에미션 신호를 모두 출력하는 스캔 에미션 통합 드라이버일 수 있다. 상기 제2 드라이버(400)는 데이터 전압을 출력하는 데이터 드라이버일 수 있다.
본 발명의 일 실시예에서, 상기 타이밍 제어부(200), 상기 제1 드라이버(300), 상기 제2 드라이버(400) 및 상기 전원 생성부(500)는 하나의 집적 회로(Integrated Circuit; IC) 칩으로 구현될 수 있다.
본 발명의 일 실시예에서, 상기 제1 드라이버(300)는 상기 표시 패널(100) 상에 실장되거나, 상기 표시 패널(100) 상에 집적될 수 있다. 또한, 상기 제2 드라이버(400)는 상기 표시 패널(100) 상에 실장되거나, 상기 표시 패널(100) 상에 집적될 수 있다.
상기 표시 패널(100)은 영상을 표시한다. 상기 표시 패널(100)은 복수의 스캔 배선들(SL1 내지 SLX), 복수의 에미션 배선들(EL1 내지 ELX), 복수의 데이터 배선들(DL1 내지 DLY) 및 상기 스캔 배선들(SL1 내지 SLX), 상기 에미션 배선들(EL1 내지 ELX) 및 상기 데이터 배선들(DL1 내지 DLY)에 연결되는 복수의 서브 화소들(P)을 포함한다. 예를 들어, 상기 서브 화소들(P)은 매트릭스 형태로 배치될 수 있다.
본 발명의 일 실시예에서, 상기 스캔 배선들(SL1 내지 SLX)의 개수는 X개일 수 있다. 상기 에미션 배선들(EL1 내지 ELX)의 개수는 X개일 수 있다. 상기 에미션 배선들(EL1 내지 ELX)의 개수는 상기 스캔 배선들(SL1 내지 SLX)의 개수와 같을 수 있다. 상기 데이터 배선들(DL1 내지 DLY)의 개수는 Y개일 수 있다. X 및 Y는 자연수이다. 본 발명의 일 실시예에서, 상기 서브 화소들(P)의 개수는 X * Y개일 수 있다. 본 발명의 일 실시예에서, 3개의 서브 화소들(P)이 하나의 화소를 이룰 수 있고, 상기 화소들의 개수는 X * Y의 1/3일 수 있다.
상기 표시 패널(100)은 상기 복수의 스캔 배선들(SL1 내지 SLX) 및 상기 복수의 에미션 배선들(EL1 내지 ELX)을 통해 상기 제1 드라이버(300)와 연결되고, 상기 복수의 데이터 배선들(DL1 내지 DLY)을 통해 상기 제2 드라이버(400)와 연결된다.
또한, 상기 표시 패널(100)은 상기 전원 생성부(500)로부터 제1 픽셀 전원 전압(ELVDD) 및 제2 픽셀 전원 전압(ELVSS)을 공급 받는다. 상기 제1 픽셀 전원 전압(ELVDD)은 상기 서브 화소들(P)의 유기 발광 소자의 제1 전극에 인가될 수 있다. 상기 제2 픽셀 전원 전압(ELVSS)은 상기 서브 화소들(P)의 상기 유기 발광 소자의 제2 전극에 인가될 수 있다.
상기 타이밍 제어부(200)는 상기 제1 드라이버(300)의 구동 타이밍을 제어하기 위한 제1 제어 신호(CONT1)를 생성하여 상기 제1 드라이버(300)에 출력한다. 상기 타이밍 제어부(200)는 상기 제2 드라이버(400)의 구동 타이밍을 제어하기 위한 제2 제어 신호(CONT2)를 생성하여 상기 제2 드라이버(400)에 출력한다.
상기 제1 드라이버(300)는 상기 타이밍 제어부(200)로부터 입력 받은 상기 제1 제어 신호(CONT1)에 응답하여 상기 스캔 배선들(SL1 내지 SLX)을 구동하기 위한 스캔 신호들 및 상기 에미션 배선들(EL1 내지 ELX)을 구동하기 위한 에미션 신호들을 생성한다. 상기 스캔 신호들 및 상기 에미션 신호들은 동기화될 수 있다. 상기 제1 드라이버(300)는 상기 스캔 신호들을 상기 스캔 배선들(SL1 내지 SLX)에 순차적으로 출력할 수 있다. 상기 제1 드라이버(300)는 상기 에미션 신호들을 상기 에미션 배선들(EL1 내지 ELX)에 순차적으로 출력할 수 있다. 상기 제1 드라이버(300)의 동작에 대해서는 도 2 내지 도 5를 참조하여 상세히 후술한다.
상기 제2 드라이버(400)는 상기 타이밍 제어부(200)로부터 입력 받은 상기 제2 제어 신호(CONT2)에 응답하여 상기 데이터 배선들(DL1 내지 DLY)을 구동하기 위한 데이터 신호들을 생성한다. 상기 제2 드라이버(400)는 상기 데이터 신호들을 상기 데이터 배선들(DL1 내지 DLY)에 출력한다.
상기 전원 생성부(500)는 제1 픽셀 전원 전압(ELVDD) 및 제2 픽셀 전원 전압(ELVSS)을 생성한다. 상기 전원 생성부(500)는 상기 제1 픽셀 전원 전압(ELVDD) 및 제2 픽셀 전원 전압(ELVSS)을 상기 표시 패널(100)에 제공한다.
상기 제1 픽셀 전원 전압(ELVDD)은 상기 서브 화소들(P)의 상기 유기 발광 소자의 상기 제1 전극에 인가되고, 상기 제2 픽셀 전원 전압(ELVSS)은 상기 서브 화소들(P)의 상기 유기 발광 소자의 상기 제2 전극에 인가된다. 예를 들어, 상기 제1 픽셀 전원 전압(ELVDD)은 상기 제2 픽셀 전원 전압(ELVSS)보다 클 수 있다.
상기 전원 생성부(500)는 상기 제1 픽셀 전원 전압(ELVDD) 및 상기 제2 픽셀 전원 전압(ELVSS)을 생성하기 위한 DC-DC 컨버터를 포함할 수 있다.
상기 전원 생성부(500)는 상기 제1 드라이버(300) 및 상기 제2 드라이버(400)에 필요한 구동 전원 전압을 생성하여 상기 제1 드라이버(300) 및 상기 제2 드라이버(400)에 출력할 수 있다.
도 2는 도 1의 제1 드라이버(300)의 스테이지들 및 표시 패널(100)의 픽셀 행들을 나타내는 블록도이다. 도 3은 도 1의 제1 드라이버(300)의 출력 신호들을 나타내는 타이밍도이다.
도 1 내지 도 3을 참조하면, 상기 제1 드라이버(300)는 복수의 스테이지들을 포함한다. 도 2에서는 제N 스테이지(ST(N)), 상기 제N 스테이지(ST(N))의 이전 스테이지들인 제N-3 스테이지 내지 제N-1 스테이지(ST(N-3) 내지 ST(N-1)) 및 상기 제N 스테이지(ST(N))의 다음 스테이지들인 제N+1 내지 제N+3 스테이지(ST(N+1) 내지 ST(N+3))를 도시하였다. 여기서 N은 자연수이다.
상기 표시 패널(100)은 복수의 픽셀 행들을 포함한다. 도 2에서는 제N 스테이지(ST(N))에 대응하는 제N 픽셀 행(P(N)), 상기 이전 스테이지들인 제N-3 스테이지 내지 제N-1 스테이지(ST(N-3) 내지 ST(N-1))에 각각 대응하는 제N-3 내지 제N-1 픽셀 행(P(N-3) 내지 P(N-1)) 및 상기 다음 스테이지들인 제N+1 내지 제N+3 스테이지(ST(N+1) 내지 ST(N+3))에 각각 대응하는 제N+1 내지 제N+3 픽셀 행(P(N+1) 내지 P(N+3))를 도시하였다.
상기 제N 스테이지(ST(N))는 적어도 하나의 클럭 신호, 제1 전원 전압 및 제2 전원 전압을 기초로, 동기화된 스캔 신호 및 에미션 신호를 출력한다. 예를 들어, 상기 제N 스테이지(ST(N))는 하나의 클럭 신호, 제1 전원 전압 및 제2 전원 전압을 기초로, 동기화된 스캔 신호 및 에미션 신호를 출력한다.
상기 제N 스테이지(ST(N))는 제N 픽셀 행(P(N))을 구동하는 제N 스캔 신호(S(N)) 및 상기 제N 픽셀 행보다 이전 픽셀 행들 중 어느 하나를 구동하는 이전 에미션 신호를 출력할 수 있다.
예를 들어, 상기 제N 스테이지(ST(N))는 제N 픽셀 행(P(N))을 구동하는 제N 스캔 신호(S(N)) 및 상기 제N-2 픽셀 행(P(N-2))을 구동하는 제N-2 에미션 신호(EM(N-2))를 출력할 수 있다.
이와 마찬가지로, 상기 제N+1 스테이지(ST(N+1))는 제N+1 픽셀 행(P(N+1))을 구동하는 제N+1 스캔 신호(S(N+1)) 및 상기 제N-1 픽셀 행(P(N-1))을 구동하는 제N-1 에미션 신호(EM(N-1))를 출력할 수 있다.
이와 마찬가지로, 상기 제N+2 스테이지(ST(N+2))는 제N+2 픽셀 행(P(N+2))을 구동하는 제N+2 스캔 신호(S(N+2)) 및 상기 제N 픽셀 행(P(N))을 구동하는 제N 에미션 신호(EM(N))를 출력할 수 있다.
각 스테이지의 상기 스캔 신호들(S(N-3) 내지 S(N+3))은 수평 구간만큼 쉬프트되어 출력될 수 있다. 각 스테이지의 상기 에미션 신호들(EM(N-3) 내지 EM(N+3))은 수평 구간만큼 쉬프트되어 출력될 수 있다.
상기 스캔 신호((S(N-3) 내지 S(N+3))가 활성화될 때, 상기 표시 패널(100)의 상기 서브 픽셀들에는 상기 제2 드라이버(400)에서 출력하는 데이터 전압들이 출력된다.
상기 에미션 신호(EM(N-3) 내지 EM(N+3))가 활성화될 때, 상기 서브 픽셀들은 상기 데이터 전압에 대응하는 휘도로 상기 유기 발광 소자를 발광시킨다.
하나의 픽셀 행에서 볼 때, 상기 에미션 신호(EM(N-3) 내지 EM(N+3))의 비활성화 구간은 상기 스캔 신호(S(N-3) 내지 S(N+3))의 활성화 구간을 포함할 수 있다. 즉, 상기 표시 패널(100)의 서브 픽셀들은 상기 스캔 신호(S(N-3) 내지 S(N+3))가 활성화되는 스캔 구간 동안에는 발광을 하지 않다가, 상기 스캔 구간이 종료된 후에 상기 에미션 신호(EM(N-3) 내지 EM(N+3))가 활성화 되어 발광한다.
본 실시예는 상기 표시 패널(100)의 스위칭 소자들이 N형 트랜지스터들인 것을 예시한다. 상기 N형 트랜지스터들을 구동하기 위한 상기 스캔 신호들(S(N-3) 내지 S(N+3))은 하이 레벨을 갖는 구동 펄스들을 갖는다. 상기 스캔 신호들(S(N-3) 내지 S(N+3))이 하이 레벨을 가질 때, 상기 표시 패널(100)의 N형 트랜지스터들이 턴 온 된다. 상기 에미션 신호들(EM(N-3) 내지 EM(N+3))이 하이 레벨을 가질 때, 상기 표시 패널(100)의 N형 트랜지스터들이 턴 온 된다. 상기 스캔 신호들(S(N-3) 내지 S(N+3))이 하이 레벨을 갖는 구간을 포함하는 구간동안 상기 에미션 신호들(EM(N-3) 내지 EM(N+3))은 로우 레벨을 가질 수 있다.
예를 들어, 제N 스캔 신호(S(N))가 하이 레벨을 갖는 구간을 포함하는 구간동안 제N 에미션 신호(EM(N))는 로우 레벨을 가질 수 있다. 예를 들어, 제N+1 스캔 신호(S(N+1))가 하이 레벨을 갖는 구간을 포함하는 구간동안 제N+1 에미션 신호(EM(N+1))는 로우 레벨을 가질 수 있다. 예를 들어, 제N+2 스캔 신호(S(N+2))가 하이 레벨을 갖는 구간을 포함하는 구간동안 제N+2 에미션 신호(EM(N+2))는 로우 레벨을 가질 수 있다.
본 실시예에서, 상기 에미션 신호가 로우 레벨을 갖는 구간은 상기 스캔 신호가 하이 레벨을 갖는 구간의 3배인 것으로 도시하였으나, 본 발명은 이에 한정되지 않는다.
본 실시예에서는 상기 표시 패널(100)의 스위칭 소자들이 N형 트랜지스터들인 것을 예시하였으나, 본 발명은 이에 한정되지 않는다. 이와는 달리, 상기 표시 패널(100)의 스위칭 소자들은 P형 트랜지스터들일 수 있다. 이 때, 상기 스캔 신호들(S(N-3) 내지 S(N+3)) 및 상기 에미션 신호들(EM(N-3) 내지 EM(N+3))의 하이 레벨 및 로우 레벨은 상기 도 3에 대해 반전될 수 있다.
도 4는 도 1의 제1 드라이버(300)의 제N 스테이지(ST(N))를 나타내는 회로도이다. 도 5는 도 1의 제1 드라이버(300)의 입력 신호들, 제어 신호들 및 출력 신호들을 나타내는 타이밍도이다. 도 6은 도 1의 제1 드라이버(300)의 제N+1 스테이지(ST(N+1))를 나타내는 회로도이다.
도 1 내지 도 6을 참조하면, 상기 제1 드라이버(300)는 제1 클럭 신호(CK1), 제2 클럭 신호(CK2), 제1 전원 전압(VGH) 및 제2 전원 전압(VGL)을 이용하여 상기 스캔 신호들 및 상기 에미션 신호들을 생성할 수 있다.
예를 들어, 상기 제1 클럭 신호(CK1)의 듀티비는 50%일 수 있다. 예를 들어, 상기 제2 클럭 신호(CK2)의 듀티비는 50%일 수 있다. 상기 제2 클럭 신호(CK2)는 상기 제1 클럭 신호(CK1)의 반전 신호일 수 있다. 예를 들어, 상기 제1 클럭 신호(CK1)는 제N-2 스테이지, 제N 스테이지, 제N+2 스테이지 등에 인가될 수 있다. 상기 제2 클럭 신호(CK2)는 N-1 스테이지, 제N+1 스테이지, 제N+3 스테이지 등에 인가될 수 있다. 즉, 하나의 스테이지에는 하나의 클럭 신호만이 인가될 수 있다.
상기 제1 전원 전압(VGL)은 상기 스캔 신호(S(N-3) 내지 S(N+3)) 및 상기 에미션 신호(EM(N-3) 내지 EM(N+3))의 비활성 레벨을 정의하는 전압일 수 있다. 상기 제2 전원 전압(VGH)은 상기 스캔 신호(S(N-3) 내지 S(N+3)) 및 상기 에미션 신호(EM(N-3) 내지 EM(N+3))의 활성 레벨을 정의하는 전압일 수 있다. 예를 들어, 상기 제1 전원 전압(VGL)은 상기 제2 전원 전압(VGH)보다 작을 수 있다.
상기 제N 스테이지(ST(N))는 제1 제어부(310), 제2 제어부(315), 부스팅부(320), 제1 스캔 출력부(325), 제2 스캔 출력부(330), 제3 제어부(335), 제4 제어부(340), 제어 신호 유지부(345), 제1 에미션 출력부(350), 제2 에미션 출력부(355)를 포함할 수 있다.
상기 제1 제어부(310) 및 상기 제2 제어부(315)는 스캔 제어 노드(Q2)의 스캔 제어 신호를 생성한다.
상기 제1 제어부(310)는 이전 스테이지들이 출력하는 스캔 신호들 중 어느 하나인 제1 이전 스캔 신호에 응답하여 상기 제1 이전 스캔 신호를 상기 스캔 제어 노드(Q2)에 전달한다. 예를 들어, 상기 제1 이전 스캔 신호는 제N-1 스테이지에서 출력하는 제N-1 스캔 신호(S(N-1))일 수 있다.
상기 제1 제어부(310)는 제1 제어 스위칭 소자(T4) 및 제2 제어 스위칭 소자(T6)를 포함할 수 있다. 상기 제1 제어 스위칭 소자(T4)는 상기 제1 이전 스캔 신호(S(N-1))가 인가되는 제어 전극, 상기 제1 이전 스캔 신호(S(N-1))가 인가되는 입력 전극 및 상기 제2 제어 스위칭 소자(T6)의 입력 전극에 연결되는 출력 전극을 포함할 수 있다. 상기 제2 제어 스위칭 소자(T6)는 상기 제2 전원 전압(VGH)이 인가되는 제어 전극, 상기 제1 제어 스위칭 소자(T4)의 상기 출력 전극에 연결되는 상기 입력 전극 및 상기 스캔 제어 노드(Q2)에 연결되는 출력 전극을 포함할 수 있다.
상기 제2 제어부(315)는 다음 스테이지들이 출력하는 스캔 신호들 중 어느 하나인 다음 스캔 신호(S(N+1))에 응답하여 상기 제1 전원 전압(VGL)을 상기 스캔 제어 노드에 전달한다. 예를 들어, 상기 다음 스캔 신호는 제N+1 스테이지에서 출력하는 제N+1 스캔 신호(S(N+1))일 수 있다.
상기 제2 제어부(315)는 제3 제어 스위칭 소자(T9)를 포함할 수 있다. 상기 제3 제어 스위칭 소자(T9)는 상기 다음 스캔 신호(S(N+1))가 인가되는 제어 전극, 상기 제1 전원 전압(VGL)이 인가되는 입력 전극 및 상기 스캔 제어 노드에 연결되는 출력 전극을 포함한다.
상기 부스팅부(320)는 상기 스캔 제어 노드(Q2)의 상기 스캔 제어 신호를 부트스트랩한다. 상기 부스팅부(320)는 제1 캐패시터를 포함할 수 잇다. 상기 제1 캐패시터는 상기 스캔 제어 노드(Q2)에 연결되는 제1 전극 및 스캔 출력 노드에 연결되는 제2 전극을 포함할 수 있다.
상기 제1 스캔 출력부(325)는 상기 스캔 제어 노드(Q2)의 스캔 제어 신호에 응답하여 상기 제1 클럭 신호(CK1)를 스캔 출력 노드에 전달한다. 상기 제1 스캔 출력부(325)는 제1 스캔 출력 스위칭 소자(T1)를 포함할 수 있다. 상기 제1 스캔 출력 스위칭 소자(T1)는 상기 스캔 제어 노드(Q2)에 연결되는 제어 전극, 상기 제1 클럭 신호(CK1)가 인가되는 입력 전극 및 상기 스캔 출력 노드에 연결되는 출력 전극을 포함할 수 있다. 상기 제1 스캔 출력부(325)는 상기 스캔 신호(S(N))를 풀업하기 위한 스캔 풀업부일 수 있다.
상기 제2 스캔 출력부(330)는 상기 다음 스캔 신호(S(N+1))에 응답하여 상기 제1 전원 전압(VGL)을 상기 스캔 출력 노드에 전달한다. 상기 제2 스캔 출력부(330)는 제2 스캔 출력 스위칭 소자(T2)를 포함할 수 있다. 상기 제2 스캔 출력 스위칭 소자(T2)는 상기 다음 스캔 신호(S(N+1))가 인가되는 제어 전극, 상기 제1 전원 전압(VGL)이 인가되는 입력 전극 및 상기 스캔 출력 노드에 연결되는 출력 전극을 포함할 수 있다. 상기 제2 스캔 출력부(330)는 상기 스캔 신호(S(N))를 풀다운하기 위한 스캔 풀다운부일 수 있다.
상기 제3 제어부(335)는 상기 스캔 제어 신호에 응답하여 상기 스캔 제어 신호를 에미션 제어 노드(Q3)에 전달한다. 상기 제3 제어부(335)는 제4 제어 스위칭 소자(T6-2)를 포함할 수 있다. 상기 제4 제어 스위칭 소자(T6-2)는 상기 스캔 제어 노드(Q2)에 연결되는 제어 전극, 상기 스캔 제어 노드(Q2)에 연결되는 입력 전극 및 상기 에미션 제어 노드(Q3)에 연결되는 출력 전극을 포함할 수 있다.
상기 제4 제어부(340)는 이전 스테이지들이 출력하는 스캔 신호들 중 어느 하나이고 상기 제1 이전 스캔 신호(S(N-1))와 상이한 제2 이전 스캔 신호에 응답하여 상기 제1 전원 전압(VGL)을 상기 에미션 제어 노드(Q3)에 전달한다.
본 실시예에서, 상기 제2 이전 스캔 신호는 제N-3 스테이지에서 출력하는 제N-3 스캔 신호(S(N-3))일 수 있다.
상기 제4 제어부(340)는 제5 제어 스위칭 소자(T9-2)를 포함할 수 있다. 상기 제5 제어 스위칭 소자(T9-2)는 상기 제2 이전 스캔 신호(S(N-3))가 인가되는 제어 전극, 상기 제1 전원 전압(VGL)이 인가되는 입력 전극 및 상기 에미션 제어 노드(Q3)에 연결되는 출력 전극을 포함할 수 있다.
상기 제어 신호 유지부(345)는 상기 에미션 제어 노드(Q3)의 에미션 제어 신호의 레벨을 유지시켜 준다. 상기 제어 신호 유지부(345)는 제2 캐패시터를 포함할 수 있다. 상기 제2 캐패시터는 상기 에미션 제어 노드(Q3)에 연결되는 제1 전극 및 상기 제1 전원 전압(VGL)이 인가되는 제2 전극을 포함할 수 있다.
상기 제1 에미션 출력부(350)는 상기 에미션 제어 노드(Q3)의 상기 에미션 제어 신호를 기초로 상기 제2 전원 전압(VGH)을 에미션 출력 노드에 전달한다. 상기 제1 에미션 출력부(350)는 제1 에미션 출력 스위칭 소자(T1-2)를 포함할 수 있다. 상기 제1 에미션 출력 스위칭 소자(T1-2)는 상기 에미션 제어 노드(Q3)에 연결되는 제어 전극, 상기 제2 전원 전압(VGH)이 인가되는 입력 전극 및 상기 에미션 출력 노드에 연결되는 출력 전극을 포함할 수 있다. 상기 제1 에미션 출력부(350)는 상기 에미션 신호(EM(N-2))를 풀업하기 위한 에미션 풀업부일 수 있다.
상기 제2 에미션 출력부(355)는 상기 제2 이전 스캔 신호(S(N-3))에 응답하여 상기 제1 전원 전압(VGL)을 상기 에미션 출력 노드에 전달한다. 상기 제2 에미션 출력부(355)는 제2 에미션 출력 스위칭 소자(T2-2)를 포함할 수 있다. 상기 제2 에미션 출력 스위칭 소자(T2-2)는 상기 제2 이전 스캔 신호(S(N-3))가 인가되는 제어 전극, 상기 제1 전원 전압(VGL)이 인가되는 입력 전극 및 상기 에미션 출력 노드에 연결되는 출력 전극을 포함할 수 있다. 상기 제2 에미션 출력부(355)는 상기 에미션 신호(EM(N-2))를 풀다운하기 위한 에미션 풀다운부일 수 있다.
이하에서는 도 5를 참조하여 본 회로의 동작을 설명한다. 상기 제1 이전 스캔 신호(S(N-1))가 상기 제1 제어 스위칭 소자(T4)의 제어 전극 및 입력 전극으로 인가되면, 상기 제1 이전 스캔 신호(S(N-1))의 하이 펄스는 제1 노드(Q1)로 전달된다. 상기 제2 제어 스위칭 소자(T6)의 제어 전극은 하이 레벨의 상기 제2 전원 전압이 인가되므로, 상기 제1 노드의 신호는 상기 스캔 제어 노드(Q2)로 전달된다.
상기 스캔 제어 노드(Q2)의 상기 스캔 제어 신호는 상기 부스팅부(320)에 의해 부트스트랩 된다. 상기 스캔 제어 신호가 상기 제1 스캔 출력 스위칭 소자(T1)에 인가되어 상기 제1 스캔 출력 스위칭 소자(T1)가 턴 온되고, 상기 스캔 출력 노드에 상기 제1 클럭 신호(CK1)의 하이 펄스가 전달되어, 상기 스캔 신호(S(N))는 풀업된다.
상기 다음 스캔 신호(S(N+1))의 하이 펄스가 상기 제3 제어 스위칭 소자(T9) 및 상기 제2 스캔 출력 스위칭 소자(T2)의 제어 전극에 인가되면, 상기 제3 제어 스위칭 소자(T9) 및 상기 제2 스캔 출력 스위칭 소자(T2)가 턴 온된다. 상기 제3 제어 스위칭 소자(T9)가 턴 온되면, 상기 스캔 제어 노드(Q2)에 상기 제1 전원 전압(VGL)이 인가되어, 상기 제1 스캔 출력 스위칭 소자(T1)가 턴 오프된다. 상기 제2 스캔 출력 스위칭 소자(T2)가 턴 온되면, 상기 스캔 출력 노드에 상기 제1 전원 전압(VGL)이 인가되어 상기 스캔 신호(S(N))는 풀다운된다.
상기 스캔 제어 노드(Q2)의 스캔 제어 신호가 상기 제4 제어 스위칭 소자(T6-2)의 제어 전극 및 입력 전극에 인가되면, 상기 에미션 제어 노드(Q3)에 상기 스캔 제어 신호의 하이 레벨이 전달된다. 상기 제2 캐패시터(C2)에 의해 상기 에미션 제어 노드(Q3)의 에미션 제어 신호의 레벨이 충분히 증가한다.
상기 에미션 제어 신호가 상기 제1 에미션 출력 스위칭 소자(T1-2)에 인가되면, 상기 제1 에미션 출력 스위칭 소자(T1-2)는 상기 제2 전원 전압(VGH)을 상기 에미션 출력 노드로 전달하여 상기 에미션 신호(EM(N-2))를 풀업한다. 상기 에미션 신호(EM(N-2))는 다음 프레임까지 계속하여 하이 레벨을 유지한다.
다음 프레임에서 상기 제2 이전 스캔 신호(S(N-3))의 하이 펄스가 상기 제5 제어 스위칭 소자(T9-2) 및 상기 제2 에미션 출력 스위칭 소자(T2-2)의 제어 전극에 인가되면, 상기 제5 제어 스위칭 소자(T9-2) 및 상기 제2 에미션 출력 스위칭 소자(T2-2)가 턴 온된다. 상기 제5 제어 스위칭 소자(T9-2)가 턴 온되면, 상기 에미션 제어 노드(Q3)에 상기 제1 전원 전압(VGL)이 인가되어, 상기 제1 에미션 출력 스위칭 소자(T1-2)가 턴 오프된다. 상기 제2 에미션 출력 스위칭 소자(T2-2)가 턴 온되면, 상기 에미션 출력 노드에 상기 제1 전원 전압(VGL)이 인가되어 상기 에미션 신호(EM(N-2))는 풀다운된다.
도 6은 제N 스테이지(ST(N))의 다음 스테이지인 제N+1 스테이지(ST(N+1))의 회로도이다.
도 6을 참조하면, 상기 제N+1 스테이지(ST(N+1))는 제1 제어부(310), 제2 제어부(315), 부스팅부(320), 제1 스캔 출력부(325), 제2 스캔 출력부(330), 제3 제어부(335), 제4 제어부(340), 제어 신호 유지부(345), 제1 에미션 출력부(350), 제2 에미션 출력부(355)를 포함할 수 있다.
상기 제N 스테이지(ST(N))에는 상기 제1 클럭 신호(CK1)가 인가되고, 상기 제N+1 스테이지(ST(N+1)에는 상기 제2 클럭 신호(CL2)가 인가될 수 있다. 도시하지 않았으나, 상기 제N+2 스테이지(ST(N+2))에는 상기 제1 클럭 신호(CK1)가 인가되고, 상기 제N+3 스테이지(ST(N+3)에는 상기 제2 클럭 신호(CL2)가 인가될 수 있다.
예를 들어, 상기 제N+1 스테이지(ST(N+1))는 제N 스캔 신호(S(N)), 제N-2 스캔 신호(S(N-2)), 제N+2 스캔 신호(S(N+2)), 상기 제2 클럭 신호(CK2), 상기 제1 전원 전압(VGL) 및 상기 제2 전원 전압(VGH)을 입력 받아, 제N+1 스캔 신호(S(N+1)) 및 제N-1 에미션 신호(EM(N-1))를 생성할 수 있다.
도시하지 않았으나, 예를 들어, 상기 제N+2 스테이지(ST(N+2))는 제N+1 스캔 신호(S(N+1)), 제N-1 스캔 신호(S(N-1)), 제N+3 스캔 신호(S(N+3)), 상기 제1 클럭 신호(CK1), 상기 제1 전원 전압(VGL) 및 상기 제2 전원 전압(VGH)을 입력 받아, 제N+2 스캔 신호(S(N+2)) 및 제N 에미션 신호(EM(N))를 생성할 수 있다.
상기 제1 드라이버(300)의 스위칭 소자들은 N형 트랜지스터들일 수 있다. 본 실시예에서는 상기 제1 드라이버(300)의 스위칭 소자들이 N형 트랜지스터들인 것을 예시하였으나, 본 발명은 이에 한정되지 않는다. 이와는 달리, 상기 제1 드라이버(300)의 스위칭 소자들은 P형 트랜지스터들로 구성될 수 있다.
본 실시예에 따르면, 상기 제1 드라이버(300)의 하나의 스테이지(e.g. ST(N))는 하나의 클럭 신호(e.g. CK1), 제1 전원 전압(VGL) 및 제2 전원 전압(VGH)을 기초로, 동기화된 스캔 신호(e.g. S(N)) 및 에미션 신호(e.g. EM(N-2))를 출력할 수 있다. 따라서, 상기 스캔 신호 및 상기 에미션 신호를 출력하기 위한 회로의 트랜지스터 및 캐패시터의 개수를 줄여 상기 제1 드라이버(300)가 상기 표시 패널(100)의 데드 스페이스에서 차지하는 면적을 감소시킬 수 있다.
또한, 상기 스캔 신호 및 상기 에미션 신호를 출력하기 위한 회로의 트랜지스터 및 캐패시터의 개수를 줄여 상기 스캔 구동 회로의 소비 전력을 감소시키고, 표시 장치의 제조 비용을 감소시킬 수 있다.
또한, 하나의 클럭 신호만을 이용하여 상기 스캔 신호 및 에미션 신호를 출력하므로 신호 선의 개수 및 차지하는 면적을 감소시킬 수 있다.
도 7은 본 발명의 일 실시예에 따른 표시 장치의 제1 드라이버(300)의 제N 스테이지(ST(N))를 나타내는 회로도이다. 도 8은 도 6의 제1 드라이버(300)의 입력 신호들, 제어 신호들 및 출력 신호들을 나타내는 타이밍도이다.
본 실시예에 따른 제1 드라이버(300) 및 이를 포함하는 표시 장치는 상기 제N 스테이지가 제N-4 스테이지에서 출력되는 제N-4 스캔 신호를 입력 받는 것을 제외하면, 도 1 내지 도 6의 제1 드라이버(300) 및 이를 포함하는 표시 장치와 동일하다. 그러므로 동일하거나 대응되는 구성요소에 대해서는 동일한 참조 번호를 인용하고, 중복되는 설명은 생략한다.
도 1, 도 2, 도 7 및 도 8을 참조하면, 상기 표시 장치는 표시 패널(100), 타이밍 제어부(200), 제1 드라이버(300), 제2 드라이버(400) 및 전원 생성부(500)를 포함할 수 있다.
상기 제1 드라이버(300)는 제1 클럭 신호(CK1), 제2 클럭 신호(CK2), 제1 전원 전압(VGH) 및 제2 전원 전압(VGL)을 이용하여 상기 스캔 신호들 및 상기 에미션 신호들을 생성할 수 있다.
상기 제N 스테이지(ST(N))는 제1 제어부(310), 제2 제어부(315), 부스팅부(320), 제1 스캔 출력부(325), 제2 스캔 출력부(330), 제3 제어부(335), 제4 제어부(340), 제어 신호 유지부(345), 제1 에미션 출력부(350), 제2 에미션 출력부(355)를 포함할 수 있다.
상기 제1 제어부(310)는 이전 스테이지들이 출력하는 스캔 신호들 중 어느 하나인 제1 이전 스캔 신호에 응답하여 상기 제1 이전 스캔 신호를 상기 스캔 제어 노드(Q2)에 전달한다. 예를 들어, 상기 제1 이전 스캔 신호는 제N-1 스테이지에서 출력하는 제N-1 스캔 신호(S(N-1))일 수 있다.
상기 제2 제어부(315)는 다음 스테이지들이 출력하는 스캔 신호들 중 어느 하나인 다음 스캔 신호(S(N+1))에 응답하여 상기 제1 전원 전압(VGL)을 상기 스캔 제어 노드에 전달한다. 예를 들어, 상기 다음 스캔 신호는 제N+1 스테이지에서 출력하는 제N+1 스캔 신호(S(N+1))일 수 있다.
상기 부스팅부(320)는 상기 스캔 제어 노드(Q2)의 상기 스캔 제어 신호를 부트스트랩한다. 상기 부스팅부(320)는 제1 캐패시터를 포함할 수 잇다.
상기 제1 스캔 출력부(325)는 상기 스캔 제어 노드(Q2)의 스캔 제어 신호에 응답하여 상기 제1 클럭 신호(CK1)를 스캔 출력 노드에 전달한다.
상기 제2 스캔 출력부(330)는 상기 다음 스캔 신호(S(N+1))에 응답하여 상기 제1 전원 전압(VGL)을 상기 스캔 출력 노드에 전달한다.
상기 제3 제어부(335)는 상기 스캔 제어 신호에 응답하여 상기 스캔 제어 신호를 에미션 제어 노드(Q3)에 전달한다.
상기 제4 제어부(340)는 이전 스테이지들이 출력하는 스캔 신호들 중 어느 하나이고 상기 제1 이전 스캔 신호(S(N-1))와 상이한 제2 이전 스캔 신호에 응답하여 상기 제1 전원 전압(VGL)을 상기 에미션 제어 노드(Q3)에 전달한다.
본 실시예에서, 상기 제2 이전 스캔 신호는 제N-4 스테이지에서 출력하는 제N-4 스캔 신호(S(N-4))일 수 있다.
상기 제4 제어부(340)는 제5 제어 스위칭 소자(T9-2)를 포함할 수 있다. 상기 제5 제어 스위칭 소자(T9-2)는 상기 제2 이전 스캔 신호(S(N-4))가 인가되는 제어 전극, 상기 제1 전원 전압(VGL)이 인가되는 입력 전극 및 상기 에미션 제어 노드(Q3)에 연결되는 출력 전극을 포함할 수 있다.
상기 제어 신호 유지부(345)는 상기 에미션 제어 노드(Q3)의 에미션 제어 신호의 레벨을 유지시켜 준다. 상기 제어 신호 유지부(345)는 제2 캐패시터를 포함할 수 있다.
상기 제1 에미션 출력부(350)는 상기 에미션 제어 노드(Q3)의 상기 에미션 제어 신호를 기초로 상기 제2 전원 전압(VGH)을 에미션 출력 노드에 전달한다.
상기 제2 에미션 출력부(355)는 상기 제2 이전 스캔 신호(S(N-4))에 응답하여 상기 제1 전원 전압(VGL)을 상기 에미션 출력 노드에 전달한다. 상기 제2 에미션 출력부(355)는 제2 에미션 출력 스위칭 소자(T2-2)를 포함할 수 있다. 상기 제2 에미션 출력 스위칭 소자(T2-2)는 상기 제2 이전 스캔 신호(S(N-4))가 인가되는 제어 전극, 상기 제1 전원 전압(VGL)이 인가되는 입력 전극 및 상기 에미션 출력 노드에 연결되는 출력 전극을 포함할 수 있다. 상기 제2 에미션 출력부(355)는 상기 에미션 신호(EM(N-2))를 풀다운하기 위한 에미션 풀다운부일 수 있다.
본 실시예에 따르면, 상기 제1 드라이버(300)의 하나의 스테이지(e.g. ST(N))는 하나의 클럭 신호(e.g. CK1), 제1 전원 전압(VGL) 및 제2 전원 전압(VGH)을 기초로, 동기화된 스캔 신호(e.g. S(N)) 및 에미션 신호(e.g. EM(N-2))를 출력할 수 있다. 따라서, 상기 스캔 신호 및 상기 에미션 신호를 출력하기 위한 회로의 트랜지스터 및 캐패시터의 개수를 줄여 상기 제1 드라이버(300)가 상기 표시 패널(100)의 데드 스페이스에서 차지하는 면적을 감소시킬 수 있다.
또한, 상기 스캔 신호 및 상기 에미션 신호를 출력하기 위한 회로의 트랜지스터 및 캐패시터의 개수를 줄여 상기 스캔 구동 회로의 소비 전력을 감소시키고, 표시 장치의 제조 비용을 감소시킬 수 있다.
또한, 하나의 클럭 신호만을 이용하여 상기 스캔 신호 및 에미션 신호를 출력하므로 신호 선의 개수 및 차지하는 면적을 감소시킬 수 있다.
도 9는 본 발명의 일 실시예에 따른 표시 장치의 제1 드라이버(300)의 제N 스테이지(ST(N))를 나타내는 회로도이다.
본 실시예에 따른 제1 드라이버(300) 및 이를 포함하는 표시 장치는 상기 제N 스테이지가 제1 유지부 및 제2 유지부를 더 포함하는 것을 제외하면, 도 1 내지 도 6의 제1 드라이버(300) 및 이를 포함하는 표시 장치와 동일하다. 그러므로 동일하거나 대응되는 구성요소에 대해서는 동일한 참조 번호를 인용하고, 중복되는 설명은 생략한다.
도 1, 도 2 및 도 9를 참조하면, 상기 표시 장치는 표시 패널(100), 타이밍 제어부(200), 제1 드라이버(300), 제2 드라이버(400) 및 전원 생성부(500)를 포함할 수 있다.
상기 제1 드라이버(300)는 제1 클럭 신호(CK1), 제2 클럭 신호(CK2), 제1 전원 전압(VGH) 및 제2 전원 전압(VGL)을 이용하여 상기 스캔 신호들 및 상기 에미션 신호들을 생성할 수 있다.
상기 제N 스테이지(ST(N))는 제1 제어부(310), 제2 제어부(315), 부스팅부(320), 제1 스캔 출력부(325), 제2 스캔 출력부(330), 제3 제어부(335), 제4 제어부(340), 제어 신호 유지부(345), 제1 에미션 출력부(350), 제2 에미션 출력부(355)를 포함할 수 있다.
상기 제N 스테이지(ST(N))는 제1 유지부(360) 및 제2 유지부(365)를 더 포함할 수 있다.
상기 제1 제어부(310)는 이전 스테이지들이 출력하는 스캔 신호들 중 어느 하나인 제1 이전 스캔 신호에 응답하여 상기 제1 이전 스캔 신호를 상기 스캔 제어 노드(Q2)에 전달한다. 예를 들어, 상기 제1 이전 스캔 신호는 제N-1 스테이지에서 출력하는 제N-1 스캔 신호(S(N-1))일 수 있다.
상기 제2 제어부(315)는 다음 스테이지들이 출력하는 스캔 신호들 중 어느 하나인 다음 스캔 신호(S(N+1))에 응답하여 상기 제1 전원 전압(VGL)을 상기 스캔 제어 노드에 전달한다. 예를 들어, 상기 다음 스캔 신호는 제N+1 스테이지에서 출력하는 제N+1 스캔 신호(S(N+1))일 수 있다.
상기 부스팅부(320)는 상기 스캔 제어 노드(Q2)의 상기 스캔 제어 신호를 부트스트랩한다. 상기 부스팅부(320)는 제1 캐패시터를 포함할 수 잇다.
상기 제1 스캔 출력부(325)는 상기 스캔 제어 노드(Q2)의 스캔 제어 신호에 응답하여 상기 제1 클럭 신호(CK1)를 스캔 출력 노드에 전달한다.
상기 제2 스캔 출력부(330)는 상기 다음 스캔 신호(S(N+1))에 응답하여 상기 제1 전원 전압(VGL)을 상기 스캔 출력 노드에 전달한다.
상기 제3 제어부(335)는 상기 스캔 제어 신호에 응답하여 상기 스캔 제어 신호를 에미션 제어 노드(Q3)에 전달한다.
상기 제4 제어부(340)는 이전 스테이지들이 출력하는 스캔 신호들 중 어느 하나이고 상기 제1 이전 스캔 신호(S(N-1))와 상이한 제2 이전 스캔 신호에 응답하여 상기 제1 전원 전압(VGL)을 상기 에미션 제어 노드(Q3)에 전달한다.
본 실시예에서, 상기 제2 이전 스캔 신호는 제N-3 스테이지에서 출력하는 제N-3 스캔 신호(S(N-3))일 수 있다.
상기 제어 신호 유지부(345)는 상기 에미션 제어 노드(Q3)의 에미션 제어 신호의 레벨을 유지시켜 준다. 상기 제어 신호 유지부(345)는 제2 캐패시터를 포함할 수 있다.
상기 제1 에미션 출력부(350)는 상기 에미션 제어 노드(Q3)의 상기 에미션 제어 신호를 기초로 상기 제2 전원 전압(VGH)을 에미션 출력 노드에 전달한다.
상기 제2 에미션 출력부(355)는 상기 제2 이전 스캔 신호(S(N-3))에 응답하여 상기 제1 전원 전압(VGL)을 상기 에미션 출력 노드에 전달한다.
상기 제1 유지부(360)는 다음 스테이지들이 출력하는 에미션 신호들 중 어느 하나인 다음 에미션 신호에 응답하여 상기 제1 전원 전압(VGL)을 상기 스캔 제어 노드(Q2)에 전달한다. 상기 제1 유지부(360)는 상기 다음 에미션 신호에 응답하여 상기 스캔 제어 노드(Q2)의 상기 스캔 제어 신호가 안정적으로 상기 제1 전원 전압(VGL)의 레벨을 갖도록 설정한다.
예를 들어, 상기 다음 에미션 신호는 제N+2 스테이지(ST(N+2))가 출력하는 에미션 신호(EM(N))일 수 있다. 도 2에서 보듯이, 상기 제N+2 스테이지(ST(N+2))가 출력하는 에미션 신호(EM(N))는 상기 제N 픽셀 행(P(N))에 출력된다. 이와는 달리, 상기 다음 에미션 신호는 제N+2 스테이지(ST(N+2)) 이후의 스테이지들 중 어느 하나가 출력하는 에미션 신호 중 하나(EM(N+1), EM(N+2), EM(N+3) 등)일 수 있다.
상기 제1 유지부(360)는 제1 유지 스위칭 소자(T10)를 포함할 수 있다. 상기 제1 유지 스위칭 소자(T10)는 상기 다음 에미션 신호(EM(N))가 인가되는 제어 전극, 상기 제1 전원 전압(VGL)이 인가되는 입력 전극 및 상기 스캔 제어 노드에 연결되는 출력 전극을 포함할 수 있다.
상기 제2 유지부(365)는 상기 다음 에미션 신호(EM(N))에 응답하여 상기 제1 전원 전압(VGL)을 상기 스캔 출력 노드에 전달한다. 상기 제2 유지부(365)는 상기 다음 에미션 신호에 응답하여 상기 스캔 출력 노드의 상기 스캔 신호(S(N))가 안정적으로 상기 제1 전원 전압(VGL)의 레벨을 갖도록 설정한다.
상기 제2 유지부(365)는 제2 유지 스위칭 소자(T11)를 포함할 수 있다. 상기 제2 유지 스위칭 소자(T11)는 상기 다음 에미션 신호(EM(N))가 인가되는 제어 전극, 상기 제1 전원 전압(VGL)이 인가되는 입력 전극 및 상기 스캔 출력 노드에 연결되는 출력 전극을 포함할 수 있다.
본 실시예에 따르면, 상기 제1 드라이버(300)의 하나의 스테이지(e.g. ST(N))는 하나의 클럭 신호(e.g. CK1), 제1 전원 전압(VGL) 및 제2 전원 전압(VGH)을 기초로, 동기화된 스캔 신호(e.g. S(N)) 및 에미션 신호(e.g. EM(N-2))를 출력할 수 있다. 따라서, 상기 스캔 신호 및 상기 에미션 신호를 출력하기 위한 회로의 트랜지스터 및 캐패시터의 개수를 줄여 상기 제1 드라이버(300)가 상기 표시 패널(100)의 데드 스페이스에서 차지하는 면적을 감소시킬 수 있다.
또한, 상기 스캔 신호 및 상기 에미션 신호를 출력하기 위한 회로의 트랜지스터 및 캐패시터의 개수를 줄여 상기 스캔 구동 회로의 소비 전력을 감소시키고, 표시 장치의 제조 비용을 감소시킬 수 있다.
또한, 하나의 클럭 신호만을 이용하여 상기 스캔 신호 및 에미션 신호를 출력하므로 신호 선의 개수 및 차지하는 면적을 감소시킬 수 있다.
도 10은 본 발명의 일 실시예에 따른 표시 장치의 제1 드라이버(300)의 제N 스테이지(ST(N))를 나타내는 회로도이다.
본 실시예에 따른 제1 드라이버(300) 및 이를 포함하는 표시 장치는 상기 제N 스테이지가 제N-4 스테이지에서 출력되는 제N-4 스캔 신호를 입력 받는 것을 제외하면, 도 9의 제1 드라이버(300) 및 이를 포함하는 표시 장치와 동일하다. 그러므로 동일하거나 대응되는 구성요소에 대해서는 동일한 참조 번호를 인용하고, 중복되는 설명은 생략한다.
도 1, 도 2 및 도 10을 참조하면, 상기 표시 장치는 표시 패널(100), 타이밍 제어부(200), 제1 드라이버(300), 제2 드라이버(400) 및 전원 생성부(500)를 포함할 수 있다.
상기 제1 드라이버(300)는 제1 클럭 신호(CK1), 제2 클럭 신호(CK2), 제1 전원 전압(VGH) 및 제2 전원 전압(VGL)을 이용하여 상기 스캔 신호들 및 상기 에미션 신호들을 생성할 수 있다.
상기 제N 스테이지(ST(N))는 제1 제어부(310), 제2 제어부(315), 부스팅부(320), 제1 스캔 출력부(325), 제2 스캔 출력부(330), 제3 제어부(335), 제4 제어부(340), 제어 신호 유지부(345), 제1 에미션 출력부(350), 제2 에미션 출력부(355)를 포함할 수 있다.
상기 제N 스테이지(ST(N))는 제1 유지부(360) 및 제2 유지부(365)를 더 포함할 수 있다.
상기 제1 제어부(310)는 이전 스테이지들이 출력하는 스캔 신호들 중 어느 하나인 제1 이전 스캔 신호에 응답하여 상기 제1 이전 스캔 신호를 상기 스캔 제어 노드(Q2)에 전달한다. 예를 들어, 상기 제1 이전 스캔 신호는 제N-1 스테이지에서 출력하는 제N-1 스캔 신호(S(N-1))일 수 있다.
상기 제2 제어부(315)는 다음 스테이지들이 출력하는 스캔 신호들 중 어느 하나인 다음 스캔 신호(S(N+1))에 응답하여 상기 제1 전원 전압(VGL)을 상기 스캔 제어 노드에 전달한다. 예를 들어, 상기 다음 스캔 신호는 제N+1 스테이지에서 출력하는 제N+1 스캔 신호(S(N+1))일 수 있다.
상기 부스팅부(320)는 상기 스캔 제어 노드(Q2)의 상기 스캔 제어 신호를 부트스트랩한다. 상기 부스팅부(320)는 제1 캐패시터를 포함할 수 잇다.
상기 제1 스캔 출력부(325)는 상기 스캔 제어 노드(Q2)의 스캔 제어 신호에 응답하여 상기 제1 클럭 신호(CK1)를 스캔 출력 노드에 전달한다.
상기 제2 스캔 출력부(330)는 상기 다음 스캔 신호(S(N+1))에 응답하여 상기 제1 전원 전압(VGL)을 상기 스캔 출력 노드에 전달한다.
상기 제3 제어부(335)는 상기 스캔 제어 신호에 응답하여 상기 스캔 제어 신호를 에미션 제어 노드(Q3)에 전달한다.
상기 제4 제어부(340)는 이전 스테이지들이 출력하는 스캔 신호들 중 어느 하나이고 상기 제1 이전 스캔 신호(S(N-1))와 상이한 제2 이전 스캔 신호에 응답하여 상기 제1 전원 전압(VGL)을 상기 에미션 제어 노드(Q3)에 전달한다.
본 실시예에서, 상기 제2 이전 스캔 신호는 제N-4 스테이지에서 출력하는 제N-4 스캔 신호(S(N-4))일 수 있다.
상기 제어 신호 유지부(345)는 상기 에미션 제어 노드(Q3)의 에미션 제어 신호의 레벨을 유지시켜 준다. 상기 제어 신호 유지부(345)는 제2 캐패시터를 포함할 수 있다.
상기 제1 에미션 출력부(350)는 상기 에미션 제어 노드(Q3)의 상기 에미션 제어 신호를 기초로 상기 제2 전원 전압(VGH)을 에미션 출력 노드에 전달한다.
상기 제2 에미션 출력부(355)는 상기 제2 이전 스캔 신호(S(N-4))에 응답하여 상기 제1 전원 전압(VGL)을 상기 에미션 출력 노드에 전달한다.
상기 제1 유지부(360)는 다음 스테이지들이 출력하는 에미션 신호들 중 어느 하나인 다음 에미션 신호에 응답하여 상기 제1 전원 전압(VGL)을 상기 스캔 제어 노드(Q2)에 전달한다. 상기 제1 유지부(360)는 상기 다음 에미션 신호에 응답하여 상기 스캔 제어 노드(Q2)의 상기 스캔 제어 신호가 안정적으로 상기 제1 전원 전압(VGL)의 레벨을 갖도록 설정한다.
상기 제2 유지부(365)는 상기 다음 에미션 신호(EM(N))에 응답하여 상기 제1 전원 전압(VGL)을 상기 스캔 출력 노드에 전달한다. 상기 제2 유지부(365)는 상기 다음 에미션 신호에 응답하여 상기 스캔 출력 노드의 상기 스캔 신호(S(N))가 안정적으로 상기 제1 전원 전압(VGL)의 레벨을 갖도록 설정한다.
본 실시예에 따르면, 상기 제1 드라이버(300)의 하나의 스테이지(e.g. ST(N))는 하나의 클럭 신호(e.g. CK1), 제1 전원 전압(VGL) 및 제2 전원 전압(VGH)을 기초로, 동기화된 스캔 신호(e.g. S(N)) 및 에미션 신호(e.g. EM(N-2))를 출력할 수 있다. 따라서, 상기 스캔 신호 및 상기 에미션 신호를 출력하기 위한 회로의 트랜지스터 및 캐패시터의 개수를 줄여 상기 제1 드라이버(300)가 상기 표시 패널(100)의 데드 스페이스에서 차지하는 면적을 감소시킬 수 있다.
또한, 상기 스캔 신호 및 상기 에미션 신호를 출력하기 위한 회로의 트랜지스터 및 캐패시터의 개수를 줄여 상기 스캔 구동 회로의 소비 전력을 감소시키고, 표시 장치의 제조 비용을 감소시킬 수 있다.
또한, 하나의 클럭 신호만을 이용하여 상기 스캔 신호 및 에미션 신호를 출력하므로 신호 선의 개수 및 차지하는 면적을 감소시킬 수 있다.
본 발명은 표시 장치를 구비하는 모든 시스템에 적용될 수 있다. 예를 들어, 본 발명은 텔레비전, 컴퓨터 모니터, 노트북, 디지털 카메라, 휴대폰, 스마트폰, 피디에이(PDA), 피엠피(PMP), MP3 플레이어, 네비게이션, 비디오폰 등에 적용될 수 있다.
이상에서는 본 발명의 예시적인 실시예들을 참조하여 설명하였지만, 해당 기술 분야에서 통상의 지식을 가진 자라면 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100: 표시 패널 200: 타이밍 제어부
300: 제1 드라이버 310: 제1 제어부
315: 제2 제어부 320: 부스팅부
325: 제1 스캔 출력부 330: 제2 스캔 출력부
335: 제3 제어부 340: 제4 제어부
345: 제어 신호 유지부 350: 제1 에미션 출력부
355: 제2 에미션 출력부 360: 제1 유지부
365: 제2 유지부 400: 제2 드라이버
500: 전원 생성부

Claims (20)

  1. 복수의 스테이지들을 포함하고,
    상기 스테이지들 중 제N 스테이지는 적어도 하나의 클럭 신호, 제1 전원 전압 및 제2 전원 전압을 기초로, 상호 동기화된 스캔 신호 및 에미션 신호를 출력하고,
    상기 N은 자연수이며,
    상기 제N 스테이지에서 출력되는 상기 스캔 신호 및 상기 에미션 신호는 서로 다른 픽셀 행에 출력되고,
    상기 제N 스테이지는
    제N 픽셀 행에 제N 스캔 신호를 출력하고, 상기 제N 픽셀 행보다 이전 픽셀 행들 중 어느 하나에 이전 에미션 신호를 출력하는 것을 특징으로 하는 표시 패널 구동부.
  2. 삭제
  3. 제1항에 있어서, 상기 이전 에미션 신호는
    제N-2 픽셀 행에 출력되는 제N-2 에미션 신호인 것을 특징으로 하는 표시 패널 구동부.
  4. 제1항에 있어서, 상기 제N 스테이지는
    이전 스테이지들이 출력하는 스캔 신호들 중 어느 하나인 제1 이전 스캔 신호에 응답하여 상기 제1 이전 스캔 신호를 스캔 제어 노드에 전달하는 제1 제어부;
    다음 스테이지들이 출력하는 스캔 신호들 중 어느 하나인 다음 스캔 신호에 응답하여 상기 제1 전원 전압을 상기 스캔 제어 노드에 전달하는 제2 제어부;
    상기 스캔 제어 노드의 스캔 제어 신호에 응답하여 상기 클럭 신호를 스캔 출력 노드에 전달하는 제1 스캔 출력부;
    상기 다음 스캔 신호에 응답하여 상기 제1 전원 전압을 상기 스캔 출력 노드에 전달하는 제2 스캔 출력부;
    상기 스캔 제어 신호에 응답하여 상기 스캔 제어 신호를 에미션 제어 노드에 전달하는 제3 제어부;
    이전 스테이지들이 출력하는 스캔 신호들 중 어느 하나이고 상기 제1 이전 스캔 신호와 상이한 제2 이전 스캔 신호에 응답하여 상기 제1 전원 전압을 상기 에미션 제어 노드에 전달하는 제4 제어부;
    상기 에미션 제어 노드의 에미션 제어 신호를 기초로 상기 제2 전원 전압을 에미션 출력 노드에 전달하는 제1 에미션 출력부; 및
    상기 제2 이전 스캔 신호에 응답하여 상기 제1 전원 전압을 상기 에미션 출력 노드에 전달하는 제2 에미션 출력부를 포함하는 것을 특징으로 하는 표시 패널 구동부.
  5. 제4항에 있어서, 상기 제1 제어부는 제1 제어 스위칭 소자 및 제2 제어 스위칭 소자를 포함하고,
    상기 제1 제어 스위칭 소자는,
    상기 제1 이전 스캔 신호가 인가되는 제어 전극 및 입력 전극; 및
    상기 제2 제어 스위칭 소자의 입력 전극에 연결되는 출력 전극을 포함하고,
    상기 제2 제어 스위칭 소자는
    상기 제2 전원 전압이 인가되는 제어 전극;
    상기 제1 제어 스위칭 소자의 상기 출력 전극에 연결되는 상기 입력 전극; 및
    상기 스캔 제어 노드에 연결되는 출력 전극을 포함하는 것을 특징으로 하는 표시 패널 구동부.
  6. 제4항에 있어서, 상기 제N 스테이지는
    상기 스캔 제어 노드에 연결되는 제1 전극 및 상기 스캔 출력 노드에 연결되는 제2 전극을 포함하는 제1 캐패시터를 더 포함하는 것을 특징으로 하는 표시 패널 구동부.
  7. 제4항에 있어서, 상기 제N 스테이지는
    상기 에미션 제어 노드에 연결되는 제1 전극 및 상기 제1 전원 전압이 인가되는 제2 전극을 포함하는 제2 캐패시터를 더 포함하는 것을 특징으로 하는 표시 패널 구동부.
  8. 제4항에 있어서, 상기 제2 이전 스캔 신호는
    제N-3 스테이지가 출력하는 스캔 신호인 것을 특징으로 하는 표시 패널 구동부.
  9. 제4항에 있어서, 상기 제2 이전 스캔 신호는
    제N-4 스테이지가 출력하는 스캔 신호인 것을 특징으로 하는 표시 패널 구동부.
  10. 제4항에 있어서, 상기 제N 스테이지는
    다음 스테이지들이 출력하는 에미션 신호들 중 어느 하나인 다음 에미션 신호에 응답하여 상기 제1 전원 전압을 상기 스캔 제어 노드에 전달하는 제1 유지부를 더 포함하는 것을 특징으로 하는 표시 패널 구동부.
  11. 제10항에 있어서, 상기 다음 에미션 신호는
    제N+2 스테이지가 출력하는 에미션 신호인 것을 특징으로 하는 표시 패널 구동부.
  12. 제4항에 있어서, 상기 제N 스테이지는
    다음 스테이지들이 출력하는 에미션 신호들 중 어느 하나인 다음 에미션 신호에 응답하여 상기 제1 전원 전압을 상기 스캔 출력 노드에 전달하는 제2 유지부를 더 포함하는 것을 특징으로 하는 표시 패널 구동부.
  13. 제12항에 있어서, 상기 다음 에미션 신호는
    제N+2 스테이지가 출력하는 에미션 신호인 것을 특징으로 하는 표시 패널 구동부.
  14. 제4항에 있어서, 상기 제1 스캔 출력부는
    상기 스캔 제어 노드에 연결되는 제어 전극, 상기 클럭 신호가 인가되는 입력 전극 및 상기 스캔 출력 노드에 연결되는 출력 전극을 포함하는 제1 스캔 출력 스위칭 소자를 포함하는 것을 특징으로 하는 표시 패널 구동부.
  15. 제14항에 있어서, 상기 제2 스캔 출력부는
    상기 다음 스캔 신호가 인가되는 제어 전극, 상기 제1 전원 전압이 인가되는 입력 전극 및 상기 스캔 출력 노드에 연결되는 출력 전극을 포함하는 제2 스캔 출력 스위칭 소자를 포함하는 것을 특징으로 하는 표시 패널 구동부.
  16. 제4항에 있어서, 상기 제1 에미션 출력부는
    상기 에미션 제어 노드에 연결되는 제어 전극, 상기 제2 전원 전압이 인가되는 입력 전극 및 상기 에미션 출력 노드에 연결되는 출력 전극을 포함하는 제1 에미션 출력 스위칭 소자를 포함하는 것을 특징으로 하는 표시 패널 구동부.
  17. 제16항에 있어서, 상기 제2 에미션 출력부는
    상기 제2 이전 스캔 신호가 인가되는 제어 전극, 상기 제1 전원 전압이 인가되는 입력 전극 및 상기 에미션 출력 노드에 연결되는 출력 전극을 포함하는 제2 에미션 출력 스위칭 소자를 포함하는 것을 특징으로 하는 표시 패널 구동부.
  18. 영상을 표시하는 표시 패널;
    복수의 스테이지들을 포함하고 상기 표시 패널에 스캔 신호 및 에미션 신호를 출력하는 제1 드라이버; 및
    상기 표시 패널에 데이터 전압을 출력하는 제2 드라이버를 포함하고,
    상기 제1 드라이버의 상기 스테이지들 중 제N 스테이지는 적어도 하나의 클럭 신호, 제1 전원 전압 및 제2 전원 전압을 기초로, 상호 동기화된 스캔 신호 및 에미션 신호를 출력하고,
    상기 N은 자연수이며,
    상기 제N 스테이지에서 출력되는 상기 스캔 신호 및 상기 에미션 신호는 서로 다른 픽셀 행에 출력되고,
    상기 제N 스테이지는
    제N 픽셀 행에 제N 스캔 신호를 출력하고, 상기 제N 픽셀 행보다 이전 픽셀 행들 중 어느 하나에 이전 에미션 신호를 출력하는 것을 특징으로 하는 표시 장치.
  19. 삭제
  20. 제18항에 있어서, 상기 제N 스테이지는
    이전 스테이지들이 출력하는 스캔 신호들 중 어느 하나인 제1 이전 스캔 신호에 응답하여 상기 제1 이전 스캔 신호를 스캔 제어 노드에 전달하는 제1 제어부;
    다음 스테이지들이 출력하는 스캔 신호들 중 어느 하나인 다음 스캔 신호에 응답하여 상기 제1 전원 전압을 상기 스캔 제어 노드에 전달하는 제2 제어부;
    상기 스캔 제어 노드의 스캔 제어 신호에 응답하여 상기 클럭 신호를 스캔 출력 노드에 전달하는 제1 스캔 출력부;
    상기 다음 스캔 신호에 응답하여 상기 제1 전원 전압을 상기 스캔 출력 노드에 전달하는 제2 스캔 출력부;
    상기 스캔 제어 신호에 응답하여 상기 스캔 제어 신호를 에미션 제어 노드에 전달하는 제3 제어부;
    이전 스테이지들이 출력하는 스캔 신호들 중 어느 하나이고 상기 제1 이전 스캔 신호와 상이한 제2 이전 스캔 신호에 응답하여 상기 제1 전원 전압을 상기 에미션 제어 노드에 전달하는 제4 제어부;
    상기 에미션 제어 노드의 에미션 제어 신호를 기초로 상기 제2 전원 전압을 에미션 출력 노드에 전달하는 제1 에미션 출력부; 및
    상기 제2 이전 스캔 신호에 응답하여 상기 제1 전원 전압을 상기 에미션 출력 노드에 전달하는 제2 에미션 출력부를 포함하는 것을 특징으로 하는 표시 장치.

KR1020160056679A 2016-05-09 2016-05-09 표시 패널 구동부 및 이를 포함하는 표시 장치 KR102535805B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020160056679A KR102535805B1 (ko) 2016-05-09 2016-05-09 표시 패널 구동부 및 이를 포함하는 표시 장치
US15/350,917 US10204544B2 (en) 2016-05-09 2016-11-14 Display panel driver and display apparatus having the same
CN201710133238.5A CN107358902B (zh) 2016-05-09 2017-03-07 显示面板驱动器、显示装置及驱动显示面板的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020160056679A KR102535805B1 (ko) 2016-05-09 2016-05-09 표시 패널 구동부 및 이를 포함하는 표시 장치

Publications (2)

Publication Number Publication Date
KR20170126567A KR20170126567A (ko) 2017-11-20
KR102535805B1 true KR102535805B1 (ko) 2023-05-24

Family

ID=60243608

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020160056679A KR102535805B1 (ko) 2016-05-09 2016-05-09 표시 패널 구동부 및 이를 포함하는 표시 장치

Country Status (3)

Country Link
US (1) US10204544B2 (ko)
KR (1) KR102535805B1 (ko)
CN (1) CN107358902B (ko)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102476721B1 (ko) * 2016-06-30 2022-12-15 삼성디스플레이 주식회사 스테이지 및 이를 이용한 유기전계발광 표시장치
KR20180071642A (ko) * 2016-12-20 2018-06-28 엘지디스플레이 주식회사 게이트 구동회로 및 이를 포함하는 표시 장치
CN107993627A (zh) * 2017-12-25 2018-05-04 深圳市华星光电技术有限公司 一种goa电路
US10803779B2 (en) * 2017-12-29 2020-10-13 Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Gate driver on array (GOA) circuit unit, GOA circuit, and display panel
CN109658888B (zh) * 2019-01-02 2022-01-14 合肥京东方光电科技有限公司 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
KR20200135599A (ko) * 2019-05-22 2020-12-03 삼성디스플레이 주식회사 플렉서블 표시 패널 및 이를 포함하는 플렉서블 표시 장치
KR20210022808A (ko) * 2019-08-20 2021-03-04 삼성디스플레이 주식회사 표시 장치 및 그의 제조 방법
WO2021053707A1 (ja) 2019-09-17 2021-03-25 シャープ株式会社 表示装置およびその駆動方法
CN113689824B (zh) * 2021-09-06 2022-12-23 深圳市华星光电半导体显示技术有限公司 发射控制驱动器和显示装置
US11790838B2 (en) * 2021-12-24 2023-10-17 Innolux Corporation Electronic device comprising a novel bias control signal driver circuit

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100759688B1 (ko) * 2006-04-07 2007-09-17 삼성에스디아이 주식회사 원장단위 검사가 가능한 유기전계발광 표시장치 및모기판과 그 검사방법

Family Cites Families (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001324961A (ja) * 2000-03-10 2001-11-22 Ngk Insulators Ltd 表示装置の製造方法
JP3736672B2 (ja) * 2000-05-25 2006-01-18 パイオニア株式会社 プラズマディスプレイパネルの駆動方法
EP1576877A1 (en) * 2004-03-04 2005-09-21 Bioprotein Technologies Preparation of recombinant rotavirus proteins in milk of transgenic non-human mammals
US8294648B2 (en) * 2004-10-08 2012-10-23 Samsung Display Co., Ltd. Gray-scale current generating circuit, display device using the same, and display panel and driving method thereof
KR100629586B1 (ko) * 2005-03-31 2006-09-27 삼성에스디아이 주식회사 발광표시장치 및 그의 구동방법
US7704919B2 (en) * 2005-08-01 2010-04-27 Brookhaven Science Associates, Llc Electrocatalysts having gold monolayers on platinum nanoparticle cores, and uses thereof
US9922600B2 (en) * 2005-12-02 2018-03-20 Semiconductor Energy Laboratory Co., Ltd. Display device
KR100793557B1 (ko) * 2006-06-05 2008-01-14 삼성에스디아이 주식회사 유기전계발광표시장치 및 그의 구동방법
JP5114889B2 (ja) * 2006-07-27 2013-01-09 ソニー株式会社 表示素子及び表示素子の駆動方法、並びに、表示装置及び表示装置の駆動方法
KR101331807B1 (ko) 2006-12-29 2013-11-22 엘지디스플레이 주식회사 유기전계발광다이오드 구동회로
KR101326075B1 (ko) * 2007-01-12 2013-11-07 삼성디스플레이 주식회사 액정 표시 장치 및 이의 구동 방법
KR101293559B1 (ko) * 2007-04-06 2013-08-06 삼성디스플레이 주식회사 접촉 감지 기능이 있는 표시 장치, 그 구동 장치 및 구동방법
KR100893482B1 (ko) * 2007-08-23 2009-04-17 삼성모바일디스플레이주식회사 유기전계발광 표시장치 및 그의 구동방법
FR2920907B1 (fr) * 2007-09-07 2010-04-09 Thales Sa Circuit de commande des lignes d'un ecran plat a matrice active.
KR100911976B1 (ko) * 2007-11-23 2009-08-13 삼성모바일디스플레이주식회사 유기전계발광 표시장치
KR100986862B1 (ko) * 2009-01-29 2010-10-08 삼성모바일디스플레이주식회사 발광제어선 구동부 및 이를 이용한 유기전계발광 표시장치
KR101040855B1 (ko) * 2009-01-29 2011-06-14 삼성모바일디스플레이주식회사 발광 제어선 구동부 및 이를 이용한 유기전계발광 표시장치
TWI420493B (zh) * 2009-12-17 2013-12-21 Au Optronics Corp 閘極驅動電路
KR101790705B1 (ko) * 2010-08-25 2017-10-27 삼성디스플레이 주식회사 양방향 주사 구동 장치 및 이를 이용한 표시 장치
KR101705370B1 (ko) * 2010-09-06 2017-02-09 엘지디스플레이 주식회사 발광제어부와 이를 이용한 표시장치
KR20120065137A (ko) * 2010-12-10 2012-06-20 삼성모바일디스플레이주식회사 화소, 이를 이용한 표시 장치, 및 그의 구동 방법
KR101834013B1 (ko) * 2011-04-14 2018-03-02 엘지디스플레이 주식회사 펄스 출력회로와 이를 이용한 유기발광다이오드 표시장치
CN103559913A (zh) * 2013-11-14 2014-02-05 友达光电股份有限公司 一种移位寄存器
KR102270613B1 (ko) 2013-11-21 2021-06-30 엘지디스플레이 주식회사 유기발광다이오드 표시장치
CN104658475B (zh) * 2013-11-21 2017-04-26 乐金显示有限公司 有机发光二极管显示装置
KR102138865B1 (ko) * 2013-12-17 2020-07-29 삼성디스플레이 주식회사 표시 장치
KR102148480B1 (ko) 2013-12-30 2020-08-26 엘지디스플레이 주식회사 게이트 구동회로 및 이를 이용한 유기 발광 다이오드 표시장치
KR102120070B1 (ko) * 2013-12-31 2020-06-08 엘지디스플레이 주식회사 표시장치 및 그 구동방법
KR102408900B1 (ko) * 2015-10-23 2022-06-16 엘지디스플레이 주식회사 스캔 구동부, 표시장치 및 이의 구동방법

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100759688B1 (ko) * 2006-04-07 2007-09-17 삼성에스디아이 주식회사 원장단위 검사가 가능한 유기전계발광 표시장치 및모기판과 그 검사방법

Also Published As

Publication number Publication date
CN107358902B (zh) 2022-04-26
US20170323593A1 (en) 2017-11-09
US10204544B2 (en) 2019-02-12
CN107358902A (zh) 2017-11-17
KR20170126567A (ko) 2017-11-20

Similar Documents

Publication Publication Date Title
KR102535805B1 (ko) 표시 패널 구동부 및 이를 포함하는 표시 장치
USRE48358E1 (en) Emission control driver and organic light emitting display device having the same
US8599117B2 (en) Emission control driver and organic light emitting display device using the same
US8629889B2 (en) Display device and driving method thereof
KR101857808B1 (ko) 스캔구동부와 이를 이용한 유기전계발광표시장치
US10255851B2 (en) Emission driver and display device including the same
CN108877662B (zh) 栅极驱动电路及其控制方法、显示装置
US8542225B2 (en) Emission control line drivers, organic light emitting display devices using the same and methods of controlling a width of an emission control signal
KR102404766B1 (ko) 스캔 구동부 및 이를 포함하는 표시 장치
KR20170105683A (ko) 스캔 구동부 및 이를 포함하는 표시 장치
EP2043080A1 (en) Backlight driver and liquid crystal display including the same
US11798482B2 (en) Gate driver and organic light emitting display device including the same
KR20110050303A (ko) 주사 구동 장치
JP2020534552A (ja) アレイ基板行駆動回路、amoled表示パネルの画素回路、amoled表示パネル及びamoled表示パネルの画素回路の駆動方法
KR102573248B1 (ko) 표시 장치 및 그 구동 방법
JP6505445B2 (ja) マルチプレクサ及び表示装置
CN113068415A (zh) 显示基板、显示装置和显示驱动方法
US11069299B2 (en) Gate driver and display device including the same
KR20150136194A (ko) 쉬프트 레지스터, 이를 이용한 표시장치 및 그 구동방법
JP2021504757A (ja) 液晶表示パネル及びそのeoaモジュール
KR102051389B1 (ko) 액정표시장치 및 이의 구동회로
KR102067243B1 (ko) 표시 장치, 게이트 드라이버 및 패널
CN112863449B (zh) 一种发光控制电路及其驱动方法、显示面板及显示装置
WO2023216086A1 (en) Method of driving scan circuit, scan circuit, and display apparatus
KR102550292B1 (ko) 표시패널 및 이를 포함한 유기발광 표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
X091 Application refused [patent]
GRNT Written decision to grant