JP2009523312A5 - - Google Patents

Download PDF

Info

Publication number
JP2009523312A5
JP2009523312A5 JP2008530164A JP2008530164A JP2009523312A5 JP 2009523312 A5 JP2009523312 A5 JP 2009523312A5 JP 2008530164 A JP2008530164 A JP 2008530164A JP 2008530164 A JP2008530164 A JP 2008530164A JP 2009523312 A5 JP2009523312 A5 JP 2009523312A5
Authority
JP
Japan
Prior art keywords
layer
substrate
pattern
etching
metal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2008530164A
Other languages
English (en)
Japanese (ja)
Other versions
JP2009523312A (ja
Filing date
Publication date
Application filed filed Critical
Priority claimed from PCT/US2006/034697 external-priority patent/WO2007030527A2/en
Publication of JP2009523312A publication Critical patent/JP2009523312A/ja
Publication of JP2009523312A5 publication Critical patent/JP2009523312A5/ja
Pending legal-status Critical Current

Links

JP2008530164A 2005-09-07 2006-09-06 デュアル・ダマシン構造を製造するためのフォトマスクおよびその形成方法 Pending JP2009523312A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US71462705P 2005-09-07 2005-09-07
PCT/US2006/034697 WO2007030527A2 (en) 2005-09-07 2006-09-06 Photomask for the fabrication of a dual damascene structure and method for forming the same

Publications (2)

Publication Number Publication Date
JP2009523312A JP2009523312A (ja) 2009-06-18
JP2009523312A5 true JP2009523312A5 (enExample) 2009-10-15

Family

ID=37836413

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2008530164A Pending JP2009523312A (ja) 2005-09-07 2006-09-06 デュアル・ダマシン構造を製造するためのフォトマスクおよびその形成方法

Country Status (3)

Country Link
JP (1) JP2009523312A (enExample)
CN (1) CN101505974A (enExample)
WO (1) WO2007030527A2 (enExample)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4684984B2 (ja) * 2005-12-07 2011-05-18 キヤノン株式会社 半導体装置の製造方法と物品の製造方法
DE102006030267B4 (de) * 2006-06-30 2009-04-16 Advanced Micro Devices, Inc., Sunnyvale Nano-Einprägetechnik mit erhöhter Flexibilität in Bezug auf die Justierung und die Formung von Strukturelementen
FR2942739B1 (fr) * 2009-03-03 2011-05-13 Commissariat Energie Atomique Procede de fabrication d'un moule pour la lithographie par nano-impression
FR2942738B1 (fr) 2009-03-03 2016-04-15 Commissariat Energie Atomique Procede de fabrication d'un moule pour la lithographie par nano-impression
KR101711646B1 (ko) 2009-12-11 2017-03-03 엘지디스플레이 주식회사 임프린트용 몰드의 제조방법 및 임프린트용 몰드를 이용한 패턴 형성방법
JP5349404B2 (ja) * 2010-05-28 2013-11-20 株式会社東芝 パターン形成方法
US9034233B2 (en) 2010-11-30 2015-05-19 Infineon Technologies Ag Method of processing a substrate
CN102650822B (zh) * 2011-02-24 2015-03-11 中芯国际集成电路制造(上海)有限公司 双重图形化的纳米压印模具及其形成方法
JP5681552B2 (ja) * 2011-04-15 2015-03-11 株式会社フジクラ インプリントモールドの製造方法及びインプリントモールド
JP6066793B2 (ja) * 2013-03-25 2017-01-25 京セラクリスタルデバイス株式会社 圧電素子ウエハ形成方法
KR102614850B1 (ko) * 2016-10-05 2023-12-18 삼성전자주식회사 반도체 소자 제조방법
KR102710915B1 (ko) * 2016-10-25 2024-09-26 엘지디스플레이 주식회사 임프린트 몰드 및 이의 제조방법
JP7547265B2 (ja) 2021-03-23 2024-09-09 キオクシア株式会社 設計パターン生成方法、テンプレート、テンプレートの製造方法、及び半導体装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3415335B2 (ja) * 1995-08-11 2003-06-09 大日本印刷株式会社 多段エッチング型基板の製造方法
US7037639B2 (en) * 2002-05-01 2006-05-02 Molecular Imprints, Inc. Methods of manufacturing a lithography template
US6852454B2 (en) * 2002-06-18 2005-02-08 Freescale Semiconductor, Inc. Multi-tiered lithographic template and method of formation and use
JP3821069B2 (ja) * 2002-08-01 2006-09-13 株式会社日立製作所 転写パターンによる構造体の形成方法
US7083880B2 (en) * 2002-08-15 2006-08-01 Freescale Semiconductor, Inc. Lithographic template and method of formation and use
US20040224261A1 (en) * 2003-05-08 2004-11-11 Resnick Douglas J. Unitary dual damascene process using imprint lithography
TW200507175A (en) * 2003-06-20 2005-02-16 Matsushita Electric Industrial Co Ltd Pattern forming method, and manufacturing method for semiconductor device
DE602004024585D1 (de) * 2003-09-29 2010-01-21 Ibm Herstellungsverfahren

Similar Documents

Publication Publication Date Title
US20100215909A1 (en) Photomask for the Fabrication of a Dual Damascene Structure and Method for Forming the Same
JP4575154B2 (ja) 多段リソグラフィックテンプレート、その製造方法、及び当該テンプレートを用いるデバイス作成方法
TWI380350B (en) Double patterning strategy for contact hole and trench in photolithography
JP5290204B2 (ja) 微細パターンマスクおよびその製造方法、ならびにそれを用いた微細パターンの形成方法
US6890688B2 (en) Lithographic template and method of formation and use
TWI424469B (zh) 微影雙重圖形成形方法
US6580172B2 (en) Lithographic template and method of formation and use
US7960097B2 (en) Methods of minimizing etch undercut and providing clean metal liftoff
JP4429903B2 (ja) 修復されたギャップ欠陥を有するリソグラフィックテンプレートの形成方法及び同方法を用いたデバイスの製造方法
TW201734667A (zh) 圖案化光阻層的方法
CN104916530B (zh) 用于集成电路图案化的方法
JP2007521645A (ja) インプリント・リソグラフィによる単一デュアルダマシン製法
CN107112212A (zh) 使用接枝聚合物材料图案化基底
JP2009523312A5 (enExample)
JP2009523312A (ja) デュアル・ダマシン構造を製造するためのフォトマスクおよびその形成方法
JP5106020B2 (ja) パターン形成方法
JP6534959B2 (ja) 有機膜の形成方法及び半導体装置用基板の製造方法
KR20120126442A (ko) 반도체 소자의 패턴 형성 방법
JP2007017976A (ja) 多層リソグラフィプロセスにおいて用いられる複素環芳香族構造物を含む基層組成物、リソグラフィ構造物、材料層または材料要素を基板上に形成させる方法
JPH1126355A (ja) 露光用マスク及びその製造方法
JP2009158904A (ja) 半導体素子の金属配線形成方法
KR20010017560A (ko) 이중 다마신 구조 형성 방법
JP2009094146A (ja) パターン形成方法
JPH06244156A (ja) パタ―ン形成法
JP4967630B2 (ja) インプリントモールドおよびインプリントモールド製造方法