JP2008103368A - 裏面照射型撮像素子及びこれを備えた撮像装置及び裏面照射型撮像素子の製造方法 - Google Patents

裏面照射型撮像素子及びこれを備えた撮像装置及び裏面照射型撮像素子の製造方法 Download PDF

Info

Publication number
JP2008103368A
JP2008103368A JP2006281544A JP2006281544A JP2008103368A JP 2008103368 A JP2008103368 A JP 2008103368A JP 2006281544 A JP2006281544 A JP 2006281544A JP 2006281544 A JP2006281544 A JP 2006281544A JP 2008103368 A JP2008103368 A JP 2008103368A
Authority
JP
Japan
Prior art keywords
impurity diffusion
diffusion layer
layer
imaging device
image sensor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2006281544A
Other languages
English (en)
Other versions
JP4649390B2 (ja
JP2008103368A5 (ja
Inventor
Shinji Uie
眞司 宇家
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujifilm Corp
Original Assignee
Fujifilm Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujifilm Corp filed Critical Fujifilm Corp
Priority to JP2006281544A priority Critical patent/JP4649390B2/ja
Priority to US11/856,560 priority patent/US7781715B2/en
Priority to TW096134775A priority patent/TWI429064B/zh
Priority to KR1020070096189A priority patent/KR101003369B1/ko
Priority to CN2009101407048A priority patent/CN101552280B/zh
Publication of JP2008103368A publication Critical patent/JP2008103368A/ja
Priority to KR1020100006451A priority patent/KR20100024973A/ko
Priority to KR1020100006465A priority patent/KR20100024974A/ko
Priority to US12/821,704 priority patent/US8030608B2/en
Publication of JP2008103368A5 publication Critical patent/JP2008103368A5/ja
Application granted granted Critical
Publication of JP4649390B2 publication Critical patent/JP4649390B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Color Television Image Signal Generators (AREA)
  • Solid State Image Pick-Up Elements (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)

Abstract

【課題】微細化に有利で且つ青感度の低下を防ぐことが可能なオーバーフロードレイン機構を有する裏面照射型撮像素子を提供する。
【解決手段】p基板30の裏面側から光を照射し、前記光に応じてp基板30内で発生した電荷をp基板30の表面側から読み出して撮像を行う裏面照射型撮像素子100であって、p基板30内のp基板30表面近傍の同一面上に形成された前記電荷を蓄積するための複数のn層4と、複数のn層4の各々とp基板30の表面との間に形成され且つp基板30表面に露出する露出面を有する不純物拡散層であって、複数のn層4の各々に蓄積される不要な電荷を排出するためのオーバーフロードレインとして機能する複数のn+層6と、複数のn+層6の各々と複数のn層4の各々との間に形成され、オーバーフロードレインのオーバーフローバリアとして機能する複数のp+層5と、複数のn+層6の各々の露出面に接続された電極7とを備える。
【選択図】図1

Description

本発明は、半導体基板の裏面側から光を照射し、前記光に応じて前記半導体基板内で発生した電荷を、前記半導体基板の表面側から読み出して撮像を行う裏面照射型撮像素子に関する。
半導体基板の裏面側から光を照射し、この光に応じて半導体基板内で発生した電荷を、半導体基板の表面側に形成された電荷蓄積領域に蓄積し、ここに蓄積された電荷に応じた信号を、CCDやCMOS回路等によって外部に出力して撮像を行う裏面照射型撮像素子が提案されている。以下では、この裏面照射型撮像素子に対し、現在普及している一般的な撮像素子のことを表面照射型撮像素子という。
この裏面照射型撮像素子においても、表面照射型撮像素子と同様に、光電変換素子に蓄積された撮像に不要な不要電荷を排出するためのオーバーフロードレイン機構を設ける必要がある。表面照射型撮像素子に適用されているオーバーフロードレイン機構には、縦型オーバーフロードレイン機構と横型オーバーフロードレイン機構がある。横型オーバーフロードレイン機構は、各光電変換素子に隣接して各光電変換素子に並行にドレイン領域が設けられるため、この機構では、微細化が進んだ場合に、各構成素子の大きさを十分に大きくすることができず、飽和信号量を維持させることが難しい。一方、縦型オーバーフロードレイン機構は、各光電変換素子の下方に、ドレイン領域を設ける構成であるため、微細化が進んだ場合でも、各構成素子の大きさを確保することができ、飽和信号量を維持することが可能となる。
特許文献1には、裏面照射型撮像素子において縦型オーバーフロードレイン機構を採用した構成が開示されている。
特開2001−257337号公報
特許文献1に開示された構成は、裏面照射型撮像素子の裏面から照射された光が、まず、縦型オーバーフロードレイン領域に入射し、ここを通過した光が光電変換素子に入射する構成であるため、縦型オーバーフロードレイン領域とその空乏層で発生した電荷が、このドレイン領域から排出されてしまう。このドレイン領域は、光入射側から見て半導体基板内の浅い位置に存在するため、ここでは青色の波長域の光が多く吸収されてしまい、この結果、著しく青感度の低い撮像素子となってしまう。
本発明は、上記事情に鑑みてなされたものであり、微細化に有利で且つ青感度の低下を防ぐことが可能なオーバーフロードレイン機構を有する裏面照射型撮像素子を提供することを目的とする。
本発明の裏面照射型撮像素子は、半導体基板の裏面側から光を照射し、前記光に応じて前記半導体基板内で発生した電荷を、前記半導体基板の表面側から読み出して撮像を行う裏面照射型撮像素子であって、前記半導体基板内の前記半導体基板表面近傍の同一面上に形成された前記電荷を蓄積するための第一導電型の複数の第一の不純物拡散層と、前記複数の第一の不純物拡散層の各々と前記半導体基板の表面との間に形成され且つ前記表面に露出する露出面を有する前記第一導電型の第二の不純物拡散層であって、前記複数の第一の不純物拡散層の各々に蓄積される不要な電荷を排出するためのオーバーフロードレインとして機能する複数の第二の不純物拡散層と、前記複数の第二の不純物拡散層の各々と前記複数の第一の不純物拡散層の各々との間に形成され、前記オーバーフロードレインのオーバーフローバリアとして機能する前記第一導電型の反対の第二導電型の複数の第三の不純物拡散層と、前記複数の第二の不純物拡散層の各々の露出面に接続された電極とを備える。
本発明の裏面照射型撮像素子は、前記複数の第二の不純物拡散層の各々の露出面に接続された電極が、特定の前記第二の不純物拡散層毎に共通に接続され、前記特定の前記第二の不純物拡散層毎に独立に電圧を印加可能となっている。
本発明の裏面照射型撮像素子は、前記半導体基板の裏面下方にカラーフィルタ層を備え、前記カラーフィルタ層は、前記複数の第二の不純物拡散層の各々に対応する複数のカラーフィルタからなり、前記複数のカラーフィルタは、それぞれ異なる波長域の光を透過する複数種類のカラーフィルタに分類され、前記特定の前記第二の不純物拡散層とは、同一種類の前記カラーフィルタに対応する前記第二の不純物拡散層のことである。
本発明の裏面照射型撮像素子は、前記複数の第二の不純物拡散層が、特定の撮影モード時において前記電荷が読み出される前記第一の不純物拡散層に対応する第一のグループと、前記特定の撮影モード時において前記電荷が読み出されない前記第一の不純物拡散層に対応する第二のグループとに分類され、前記特定の前記第二の不純物拡散層とは、同一の前記グループに属する前記第二の不純物拡散層のことである。
本発明の裏面照射型撮像素子は、前記電極と前記第二の不純物拡散層との間に、前記電極を構成する導電性材料の拡散を防止するための拡散防止層を備える。
本発明の裏面照射型撮像素子は、前記電極がW、Ti、又はMo、或いはこれらとのシリサイドで構成される。
本発明の裏面照射型撮像素子は、前記半導体基板の裏面下に形成された絶縁層と、前記半導体基板の裏面から内側に形成された前記半導体基板よりも高濃度の前記第二導電型の第四の不純物拡散層と、前記第四の不純物拡散層に電圧を印加するための端子又は前記第四の不純物拡散層を接地するための端子とを備える。
本発明の裏面照射型撮像素子は、前記半導体基板の裏面下に形成された絶縁層と、前記絶縁層下に形成された前記光に対して透明な透明電極と、前記透明電極に電圧を印加するための端子とを備える。
本発明の裏面照射型撮像素子は、前記半導体基板の裏面から表面までの距離が5μm以上である。
本発明の裏面照射型撮像素子は、前記距離が10μm以上である。
本発明の裏面照射型撮像素子は、前記第一の不純物拡散層に蓄積された電荷に応じた信号の読み出し方式がフレームインターライン方式である。
本発明の裏面照射型撮像素子は、前記第一の不純物拡散層に蓄積された電荷に応じた信号をMOS回路(CMOS回路やNMOS回路等)によって読み出す。
本発明の撮像装置は、前記裏面照射型撮像素子と、前記第一の不純物拡散層の飽和電荷量を調整するための電圧を前記電極に印加する電圧印加手段とを備える。
本発明の撮像装置は、前記裏面照射型撮像素子と、前記第三の不純物拡散層によって形成されるオーバーフローバリアを消失させるために必要な電圧を前記電極に印加する電圧印加手段とを備える。
本発明の撮像装置は、前記裏面照射型撮像素子と、前記第一の不純物拡散層の電荷飽和量を調整するための電圧を前記電極に印加する第一の電圧印加手段と、前記第三の不純物拡散層によって形成されるオーバーフローバリアを消失させるために必要な電圧を前記電極に印加する第二の電圧印加手段とを備える。
本発明の裏面照射型撮像素子の製造方法は、前記裏面照射型撮像素子の製造方法であって、前記半導体基板の表面から内側に向かって暗電流防止のための第二導電型の第四の不純物拡散層が形成され、前記第四の不純物拡散層の下に前記第一の不純物拡散層が形成されるように、前記第一の不純物拡散層及び前記第四の不純物拡散層を前記半導体基板内に形成する第一及び第四の不純物拡散層形成ステップと、前記第一の不純物拡散層と前記第四の不純物拡散層が形成された前記半導体基板上に絶縁層を形成する絶縁層形成ステップと、前記絶縁層の一部に開口を形成して前記第四の不純物拡散層表面の一部を露出させる開口形成ステップと、前記絶縁層をマスクとしたセルフアラインにより、前記第四の不純物拡散層内に前記第二の不純物拡散層を形成する第二の不純物拡散層形成ステップと、前記開口に導電性材料を埋め込んで前記電極を形成する電極形成ステップとを備え、前記第四の不純物拡散層のうちの前記第二の不純物拡散層を除く部分により、前記第三の不純物拡散層の機能が実現される。
本発明の裏面照射型撮像素子の製造方法は、前記第二の不純物拡散層形成ステップにおいて、前記開口から露出する前記第四の不純物拡散層表面に対して垂直にイオン注入を行って、前記第二の不純物拡散層を形成する。
本発明の裏面照射型撮像素子の製造方法は、前記第二の不純物拡散層形成ステップにおいて、前記開口から露出する前記第四の不純物拡散層表面に対して少なくとも4方向から斜めにイオン注入を行って、前記第二の不純物拡散層を形成する。
本発明の裏面照射型撮像素子の製造方法は、前記第二の不純物拡散層形成ステップと前記電極形成ステップとの間で、前記絶縁層をマスクとしたセルフアラインにより、前記第二の不純物拡散層の下に、第二導電型の第五の不純物拡散層を形成する第五の不純物拡散層形成ステップを備え、前記第四の不純物拡散層のうちの前記第二の不純物拡散層を除く部分と前記第五の不純物拡散層とにより、前記第三の不純物拡散層の機能が実現される。
本発明の裏面照射型撮像素子の製造方法は、前記第五の不純物拡散層を構成する不純物の拡散係数が、前記第二の不純物拡散層を構成する不純物の拡散係数よりも大きい。
本発明の裏面照射型撮像素子の製造方法は、前記第五の不純物拡散層形成ステップにおいて、前記開口から露出する前記第四の不純物拡散層表面に対して垂直にイオン注入を行って、前記第五の不純物拡散層を形成する。
本発明の裏面照射型撮像素子の製造方法は、前記第五の不純物拡散層形成ステップにおいて、前記開口から露出する前記第四の不純物拡散層表面に対して少なくとも4方向から斜めにイオン注入を行って、前記第五の不純物拡散層を形成する。
本発明の裏面照射型撮像素子の製造方法は、前記電極形成ステップにおいて、前記導電性材料としてタングステンを用いる。
本発明によれば、微細化に有利で且つ青感度の低下を防ぐことが可能なオーバーフロードレイン機構を有する裏面照射型撮像素子を提供することができる。
以下、本発明の実施形態について図面を参照して説明する。
図1は、本発明の実施形態を説明するためのインターライン型の裏面照射型撮像素子の部分断面模式図である。
図1に示す裏面照射型撮像素子100は、p型のシリコン層(以下、p層という)1とp層1よりも不純物濃度の高いp++型のシリコン層(以下、p++層という)2とからなるp型の半導体基板(以下、p基板という)30を備える。裏面照射型撮像素子100は、図中下方から上方に向かって光を入射させて撮像を行うものである。本明細書では、p基板30の光入射方向に対して垂直な2つの面のうち、光入射側の面を裏面といい、その反対面を表面という。又、裏面照射型撮像素子100を構成する各構成要素を基準にしたときに、入射光が進む方向を、その構成要素の上方と定義し、入射光が進む方向の反対方向を、その構成要素の下方と定義する。又、p基板30の裏面及び表面に直交する方向を垂直方向、p基板30の裏面及び表面に平行な方向を水平方向と定義する。
p層1内のp基板30表面近傍の水平方向に延びる同一面上には、入射光に応じてp基板30内で発生した電荷を蓄積するためのn型の不純物拡散層(以下、n層という)4が複数配列されている。n層4は、p基板30の表面側に形成されたn層4aと、n層4aの下に形成されたn層4aよりも不純物濃度の低いn−層4bとの2層構造となっているが、これに限らない。n層4で発生した電荷と、このn層4に入射する光の経路上でp基板30内に発生した電荷とが、n層4に蓄積される。
各n層4上にはp基板30表面に発生する暗電荷が各n層4に蓄積されるのを防ぐための高濃度のp型の不純物拡散層(以下、p+層という)5が形成されている。各p+層5内部には、p基板30の表面からその内側に向かってn層4よりも高濃度のn型の不純物拡散層(以下、n+層という)6が形成されている。n+層6は、n層4に蓄積される不要な電荷を排出するためのオーバーフロードレインとして機能し、p+層5が、このオーバーフロードレインのオーバーフローバリアとしても機能する。図示したように、n+層6は、p基板30の表面に露出する露出面を有している。
p+層5及びn層4の右隣には、少し離間してn層4よりも高濃度のn型不純物拡散層からなる電荷転送チャネル12が形成され、電荷転送チャネル12の周囲にはp+層5よりも濃度の低いp層11が形成されている。
p+層5及びn層4と電荷転送チャネル12との間のp層11及びp層1には、n層4に蓄積された電荷を電荷転送チャネル12に読み出すための電荷読み出し領域(図示せず)が形成されている。電荷転送チャネル12と電荷読み出し領域の上方には、シリコン酸化膜やONO膜等からなるゲート絶縁膜20を介して、電荷転送チャネル12に電圧を供給して電荷転送動作を制御するための電荷転送電極と、電荷読み出し領域に読み出し電圧を供給して電荷読み出し動作を制御するための電荷読み出し電極とを兼ねたポリシリコン等からなる電極13が形成されている。電極13の周囲には酸化シリコン等の絶縁膜14が形成されている。電荷転送チャネル12とその上方の電極13とにより、CCDが構成される。
隣接するn層4同士の間には、p層11の下にp型不純物拡散層からなる素子分離層15が形成されている。素子分離層15は、n層4に蓄積されるべき電荷が、その隣のn層4に漏れてしまうのを防ぐためのものである。
p基板30の表面上にはゲート絶縁層20が形成されており、ゲート絶縁層20上には酸化シリコン等の絶縁層9が形成されており、この絶縁層9内に電極13及び絶縁膜14が埋設されている。又、ゲート絶縁層20と絶縁層9内には、n+層6の露出面上に、平面視において、その露出面と同じかそれよりも小さい面積のコンタクトホールが形成され、このコンタクトホール内に電極7が形成されている。
電極7は、導電性材料であればよく、特に、W(タングステン)、Ti(チタン)、又はMo(モリブデン)等の金属材料、或いは、これらとのシリサイド等で構成されることが好ましい。電極7とn+層6との間には、電極7を構成する導電性材料の拡散を防止するための拡散防止層を設けることが好ましい。拡散防止層の構成材料としては、例えばTiN(窒化チタン)を用いる。拡散防止層を設けることにより、n+層6とp+層5のPN接合が均一になり、画素間の飽和バラつきを低減することができる。
絶縁層9上には電極8が形成され、電極8は電極7と接続される。電極8上には保護層10が形成されている。電極8は、導電性材料であれば良い。電極8には端子が接続され、この端子に、所定の電圧を印加できるようになっている。
n+層6に移動した電荷は、n+層6の露出面に接続された電極7とこれに接続された電極8に移動するため、これにより、n+層6をオーバーフロードレインとして機能させることができる。
p基板30の裏面から内側には、p基板30の裏面で発生する暗電荷がn層4に移動するのを防ぐために、p++層2が形成されている。p++層2には端子が接続され、この端子に所定の電圧(電圧が接地電圧である場合も含む)が印加できるようになっている。p++層2の濃度は、例えば1×1017/cm〜1×1020/cmである。
p++層2の下には、酸化シリコンや窒化シリコン等の入射光に対して透明な絶縁層3が形成されている。絶縁層3の下には、絶縁層3とp基板30との屈折率差に起因するp基板30の裏面での光の反射を防止するために、窒化シリコンやダイヤモンド構造炭素膜等の入射光に対して透明な高屈折率透明層16が形成されている。高屈折率透明層16としては、プラズマCVDや光CVD等の400℃以下の低温形成が可能なアモルファス窒化シリコン等のn=1.46を超える屈折率の層とすることが好ましい。
高屈折率透明層16の下には、複数のカラーフィルタ18を水平方向に配列してなるカラーフィルタ層が形成されている。複数のカラーフィルタ18は、それぞれ異なる波長域の光を透過する複数種類のカラーフィルタに分類される。例えば、カラーフィルタ層は、赤色の波長域の光を透過するRカラーフィルタと、緑色の波長域の光を透過するGカラーフィルタと、青色の波長域の光を透過するBカラーフィルタとを配列した構成となっている。カラーフィルタ18は、複数のn層4の各々の下方に形成されており、各n層4に1つのカラーフィルタ18が対応して設けられている。又、各n層4には、1つのn+層6が対応するため、カラーフィルタ18は、複数のn+層6のいずれかに対応していると言うことができる。
隣接するカラーフィルタ18同士の間には、混色を防止するための遮光部材17が形成されている。この遮光部材17は、光を透過させない機能を持つものであれば良く、W、Mo、及びAl(アルミニウム)等の可視光透過率の低い金属やブラックフィルタを用いることができる。
遮光部材17は、その断面形状が、p基板30の裏面に向かって広がるテーパー状(頂点が光入射側に向いた三角形や、上底が下底よりも長くなった台形)となっていることが好ましい。このようにすることで、遮光部材17に垂直入射した光を、テーパー面で反射させてp基板30内に導くことができ、光利用効率を上げることができる。
各カラーフィルタ18の下には、マイクロレンズ19が形成されている。マイクロレンズ19は、屈折した光が、その上方のカラーフィルタ18とそのカラーフィルタ18に隣接するカラーフィルタ18との間にある遮光部材17を避ける光路となるように、その形状が決定されている。又、マイクロレンズ19の焦点は、n層4の中心に来るように設計されている。
n層4上面からp基板30の裏面までの領域のうち、平面視において素子分離層15で区画された領域が、撮像に寄与する光電変換を行う領域のため、以下では光電変換領域という。1つの光電変換領域で発生する電荷に応じた信号が、画像データの1画素データのもととなることから、本明細書では、この光電変換領域のことを画素ともいう。つまり、裏面照射型撮像素子100は、複数の画素と、複数の画素の各々で発生した電荷に応じた信号を読み出すCCD型又はCMOS型の信号読出し部とを備える構成となる。
シリコン基板では、波長毎の光吸収係数の違いにより、可視域の光をもれなく吸収するためには、実験上、その厚みが約9μm以上必要であることが分かっている。このため、裏面照射型撮像素子100においても、p基板30の垂直方向の長さを9μm以上としておくことが好ましい。このようにすることで、可視光をもれなく吸収することができ、感度を向上させることができる。
p基板30の垂直方向の長さを9μm以上にした場合には、次のような利点がある。
・電荷転送チャネル12には光がほとんど到達しなくなるため、p基板30内に、電荷転送チャネル12を遮光するための遮光層を設けることなく、又、裏面照射型撮像素子をフレームインターライン型にすることなく、インターライン型でも十分スミアの低い撮像素子を実現することができる。
・量子効率が高まり、感度が向上する。
・長波長の感度が高くなる。
・近赤外の感度が飛躍的に高くなる。
ただし、p基板30の垂直方向の長さを9μm以上とすると、電荷分離層15等の影響により、低いn層4の空乏化電圧(現状の撮像素子で用いられる3V程度)では、各光電変換領域に空乏層を形成することが難しくなる。そこで、各光電変換領域に空乏層を形成でき、且つ、この空乏層で発生した電荷をn層4に移動させることのできるような電位勾配を持たせるように、p基板30の濃度を最適に設計しておく必要がある。
本出願人は、シミュレーションの結果、p基板30を次の(1)〜(3)の構成とすることで、上記条件を満たせることを見出した。
(1)n層4とp++層2との間の中間層に、1×1014/cm以下のn層又はp層、或いはi層を少なくとも含む構成
(2)上記中間層に、2×1014/cm以下のn層と、2×1014/cm以下のp層とを含む構成
(3)(2)のn層とp層の間に、1×1014/cm以下のn層、1×1014/cm以下のp層、及びi層のうちの少なくとも1つを含む構成
このように構成された裏面照射型撮像素子100では、1つのマイクロレンズ19に入射した光が、そのマイクロレンズ19上方のカラーフィルタ18に入射し、ここを透過した光が、このカラーフィルタ18に対応するn層4へと入射される。このとき、p基板30のうち入射光の経路となる部分でも電荷が発生するが、この電荷は、光電変換領域に形成されたポテンシャルスロープを介してn層4へと移動し、ここで蓄積される。n層4に入射してここで発生した電荷も、ここに蓄積される。n層4に蓄積された電荷は、電荷転送チャネル12に読み出されて転送され、出力アンプによって信号に変換されて外部に出力される。
図2は、図1に示すB−B線の電位プロファイルを示す図である。
図2に示すように、n+層6と光電変換領域においてそれぞれ電位井戸が形成され、p+層5がこれらの電位井戸同士の間のバリアとして機能していることが分かる。光電変換領域に形成される電位井戸の飽和容量を超えた電荷は、n+層6に形成される電位井戸に流れ込み、流れ込んだ電荷は電極7に移動することで、外部に排出される。このため、n+層6に接続される電極7に印加する電圧を変化させてp+層5のバリアの高さを調整することで、n層4の飽和容量の制御が可能となる。例えば、信号を加算して読み出す動画撮影モード時においては、n層4の飽和容量を減少させる制御を行うことで、電荷転送チャネル12でのオーバーフローを防ぐことができる。
又、図2の破線で示すように、p+層5に形成されるバリアを消失させられる程度のレベルの電圧をn+層6に接続される電極7に印加することで、光電変換領域に形成された電位井戸内の電荷をリセットすることができため、このことを利用して電子シャッタを実現することができる。
尚、n+層6に接続する電極7を、そのn+層6に対応するカラーフィルタ18の種類毎に共通に接続し、カラーフィルタ18の種類毎に共通化された電極7のそれぞれに独立に電圧を印加できるようにしておく構成も考えられる。このようにした場合、各種類のカラーフィルタに対応する光電変換領域毎に、独立に電子シャッタをかけられるようにすることが可能である。つまり、各光電変換領域における電荷蓄積時間を、そこに入射する光の色毎に変えることができ、電荷蓄積時間の制御でカラーバランスを揃えた出力を得ることが可能となる。
又、複数のn+層6を、動画撮影モード等の間引き読み出しを行う撮影モードにおいて電荷を読み出すn層4に対応するn+層6からなる第一のグループと、該撮影モードにおいて電荷を読み出さないn層4に対応するn+層6からなる第二のグループとに分類しておき、同一グループに属するn+層6毎に、電極7を共通に接続しておき、共通化された電極7のそれぞれに独立に電圧を印加できるようにしておく構成も考えられる。このようにした場合、グループ毎に印加電圧を変えることで、ハイライト光に対する画素間ブルーミング抑制効果を高めることが可能となる。
尚、これらの電極7及び電極8への電圧印加は、裏面照射型撮像素子100を備えるデジタルカメラ等の撮像装置において、裏面照射型撮像素子100を駆動するドライバが行えば良い。
裏面照射型撮像素子100はインターライン型であるため、露光期間中に、電荷転送チャネル12にも光が入射する可能性があり、これがスミアの原因となる。以下では、上述したように、p基板30の垂直方向の長さを9μm以上とすれば、スミアを低く抑えられることを、シミュレーション結果に基づいて証明する。
図3は、図1に示す裏面照射型撮像素子100を一部簡略化した図であり、図1と同一要素には同一符号を付してある。
図3において、符号aは電荷転送チャネル12の空乏層の垂直方向の長さを示し、符号bは、電荷転送チャネル12の空乏層の水平方向の長さを示し、符号cは、p基板30の垂直方向の長さを示し、符号dは、n層4の配列ピッチを示している。図3に示すモデルでは、絶縁層9の変わりに、光を吸収する光吸収層21を設けたものとしている。
ここで、a=0.00004cm、b=0.00005cm、c=0.0005cm、d=0.0002cmとし、電荷転送チャネル12のうち、そこに形成される空乏層以外で発生した電子は、全てその電荷転送チャネル12に対応するn層4に流れ込んで信号になるとし、電荷転送チャネル12の空乏層で発生した電子は、全てスミア信号になると仮定した。n層4の配列は正方配列とし、信号読み出し方式はインターライン方式とした。又、p基板30を通過した光は全て光吸収層21に吸収されるものとした。
厚さx(cm)のシリコンの光吸収率Yは、Y={1−Exp(−α×x)}(ここで、αはシリコンの光吸収係数)であるので、図3に示す裏面照射型撮像素子のp基板30の裏面側下方にIRカットフィルタを配置し、IRカットフィルタに3300K光源から光を照射した場合の各画素の透過分光から、各波長毎(400〜700nm、10nm間隔)に信号とスミア信号を計算して平均値を計算し、p基板30の垂直方向の1/10の領域で注入が起こる条件で信号に対するスミア信号の比を求めると、0.032%(n層4をハニカム配列とした場合は0.056%)となった(図4参照)。
又、c=8μm=0.0008cmとすると、スミア信号の比は、0.0075%(n層4をハニカム配列とした場合は0.013%)となり、c=10μm=0.001cmとすると、スミア信号の比は、0.0032%(n層4をハニカム配列とした場合は0.0056%)となった(図4参照)。
ここで、ハニカム配列とは、行方向に配列された多数のn層4からなる行を、行方向に直交する列方向に多数並べた配列であって、偶数行と奇数行とを、行方向に1/2ピッチずらした配列であり、正方配列と比較した場合、電荷転送チャネルの面積は1.75倍に増えるので、正方配列の結果を1.75倍したものを、ハニカム配列の見積もり値とした。
図4に示すシミュレーション結果から、インターライン型の裏面照射型撮像素子100は、p基板30の垂直方向の長さを5μm以上とすれば、同一感度を得るためのインターライン型の表面照射型撮像素子よりもスミアを抑制できることが分かった。又、p基板30の垂直方向の長さを8μm以上とすれば、よりスミアを抑制でき、10μm以上とすれば更にスミアを抑制できることが分かった。
以上のように、裏面照射型撮像素子100によれば、入射光がほぼ到達しないp基板30の表面側にオーバーフロードレインを設けているため、p基板30の裏面側にオーバーフロードレインを設ける従来構造に比べて、青感度を向上させることができる。
又、このオーバーフロードレインに印加する電圧を制御することで、各光電変換領域の飽和容量や電荷蓄積時間を一律に又は独立に制御することができ、様々なパターンの駆動を容易に実現することができる。
又、裏面照射型撮像素子100によれば、電子シャッタを実現する際にn+層6に印加する電圧振幅を、p基板30の裏面側にオーバーフロードレインを設ける従来構造に比べて大幅に下げることができる(23V→8V)。逆に、電圧振幅が従来と同じであれば、各光電変換領域の飽和容量を大幅に増やすことが可能となる。
尚、図1において、p++層2を省略し、その代わりに、絶縁層3の下に入射光に対して透明なITO等の透明電極を設け、この透明電極に電圧が印加できるように構成し、この透明電極に負電圧を印加しておけば、p基板30の裏面で発生する暗電流を抑制することができる。
又、以上の説明では、上述したように、p基板30の垂直方向の長さが8μm以上であれば、スミアは十分に抑制されるため、裏面照射型撮像素子100をインターライン型としたが、光電変換領域の深さが8μm以上であっても、スミアは多少なりとも発生してしまう。このため、裏面照射型撮像素子100をフレームインターライン型とすれば、更なるスミア低減が可能となる。
又、以上の説明では、裏面照射型撮像素子100がCCD型のものとしたが、これはもちろんMOS型であっても良い。つまり、n層4に蓄積された電荷に応じた信号を、CMOS回路やNMOS回路等のMOS回路で読み出す構成としても良い。
次に、図1に示した裏面照射型撮像素子100のp基板30及び絶縁層3からなるSOI基板の製造方法の一例を説明する。
図5は、裏面照射型撮像素子100に用いるSOI基板の製造工程を説明するための図である。図5において、図1と同様の構成には同一符号を付してある。
まず、シリコン等のベース基板22上に、エピタキシャル成長等によってp層1を形成する(図5(a))。図5(a)においてp層1の露出している面が、p基板30の裏面となる。次に、p層1の露出している面上に、CVDや熱酸化等によって酸化シリコンからなる絶縁層3を形成する(図5(b))。
次に、絶縁層3上方からボロン等のイオン注入を行って、p層1の絶縁層3との界面内側にp++層2を形成する(図5(c))。次に、ベース基板22とp層1との界面付近に水素イオンを注入する(図5(d))。このイオン注入によりベース基板22とp層1とが分離されるための境界層30が形成される。
次に、絶縁層3上に、シリコン等のベース基板23を結合した後、ベース基板23が下側に、ベース基板22が上側となるように回転させる(図5(e))。次に、バース基板22を境界層30と共にp層1から剥離する(図5(f))。
そして、図5(f)の状態から、p基板30の表面近傍にある要素を形成し、形成後、ベース基板23を、絶縁層3をストッパとしてエッチングして除去した後、カラーフィルタ18やマイクロレンズ19等を形成して、裏面照射型撮像素子100の製造を完了する。
図5(f)でベース基板23を除去する方法としては、KOHをエッチャントとしたエッチングを行う方法が考えられる。又、光励起法を使ったエッチングも考えられる。絶縁層3としては酸化シリコンの他に、窒化シリコンも用いることができるため、この場合には、窒化シリコンがストッパとなるようなエッチャントを使用すれば良い。
次に、裏面照射型撮像素子100のn+層6と電極7の形成方法を説明する。
裏面照射型撮像素子100のオーバーフロードレインの特性を不安定にする要因として、p+層5とn+層6との合わせずれ、n+層6と電極7との合わせずれ、絶縁層9内に形成されたコンタクトホールへの電極7の被覆不良等が考えられる。このような合わせずれや被覆性の改善のためには、平面視において、p+層5とn+層6の面積を大きくし、電極7の面積を大きくすることが最も簡単な策であるが、このような策は、画素の微細化を進める上で大きな障害となってしまう。そこで、本実施形態では、合わせずれや被覆性の改善と、画素の微細化とを同時に実現可能な方法を提案する。
図6は、裏面照射型撮像素子100のn+層6と電極7と電極8の形成方法を説明するための図である。図6において、図1と同様の構成には同一符号を付してある。
まず、図5(f)の状態から、p基板30の表面上方からイオン注入等によってn層4とその上のp+層5を形成した後、p基板30表面上にゲート絶縁層20を形成し(図示省略)、その上に絶縁層9を形成し、平面視において、p+層5と重なるゲート絶縁層20及び絶縁層9の領域の一部に、フォトリソフラフィ法とエッチングによってコンタクトホールHを形成する(図6(a))。
次に、ゲート絶縁層20及び絶縁層9をマスクとして例えばAs(ヒ素)をイオン注入し、セルフアラインでp+層5内にn+層6を形成する(図6(b))。この状態から、電極7を構成する金属材料として例えばタングステンをCVD法等によって成膜し、絶縁層9をストッパとしたエッチングやCMP等によって平坦化して、コンタクトホールH内に金属材料膜を埋め混み、電極7を形成する。そして、絶縁層9及び電極7上に電極8を構成する導電性材料を成膜することで、n+層6、電極7、及び電極8の形成を完了する。
尚、n+層6の下面とn層4とが接触してしまうと、オーバーフローバリアがなくなってしまい、n+層6をオーバーフロードレインとして機能させることができない。このような事態を確実に防ぐための方法を、図6(b)〜(f)に示してある。
n+層6をセルフアラインで形成した後、ゲート絶縁層20及び絶縁層9をマスクとして、n+層6の不純物よりも拡散係数が大きい不純物、例えばB(ボロン)をイオン注入し、セルフアラインでn+層6の下にp+層24を形成する(図6(c))。次に、活性化のためのアニール処理を実施すると、AsよりBの方が拡散係数が大きいため、n+層6の端部をカバーするように、p+層24が広がる(図6(d))。次に、電極7を構成する金属材料として例えばタングステンをCVD法等によって成膜し、絶縁層9をストッパとしたエッチングやCMP等によって平坦化して、コンタクトホールH内に金属材料膜を埋め混み、電極7を形成する(図6(e))。そして、絶縁層9及び電極7上に電極8を構成する導電性材料を成膜することで、n+層6、電極7、及び電極8の形成を完了する(図6(f))。
尚、ここでは、ゲート絶縁層20及び絶縁層9をマスクとしているが、ゲート絶縁層20及び絶縁層9に開口を形成するために用いたレジスト材料層を残しておき、このレジスト材料層を併せてマスクにしても良い。又、ゲート絶縁層20及び絶縁層9を形成する前に、p基板30表面上にレジスト材料層を形成し、このレジスト材料層に開口を形成した後、このレジスト材料層をマスクとしてn+層6とp+層24を形成しても良い。この場合は、n+層6、p+層24を形成して電極7を形成後に、レジスト材料層を除去してゲート絶縁層20及び絶縁層9を形成すれば良い。
図6(c)〜(f)で示した方法によれば、図6(b)の状態で、n+層6の下面がn層4に接触していた場合でも、n+層6とn層4の間にp+層24を形成することができるため、このp+層24がオーバーフローバリアとして機能し、n+層6をオーバーフロードレインとして機能させることができる。
以上の方法によれば、n+層6を、ゲート絶縁層20及び絶縁層9をマスクとしたセルフアラインによって形成するため、n+層6と電極7との合わせずれが発生することがない。このため、コンタクトホールHの水平方向の幅を極力小さくすることが可能であり、画素を微細化する場合の障害とならなくなる。
又、コンタクトホールHのアスペクト比が厳しくなっても、電極7の材料としてタングステンを用いれば、電極7の埋め込みは可能であり、絶縁層9を厚くすることが可能である。
又、裏面照射型撮像素子100の場合、n層4上方に開口を設ける必要がないため、電極13の電荷転送チャネル12と重なる部分からn層4側にはみ出した部分の水平方向の長さを、水平方向に延ばすことが可能である。この部分を長くできれば、n層4から電荷転送チャネル12に電荷を読み出す際の読み出し電圧を低くすることができ、逆に、読み出し電圧を変えないのであれば、n層4の濃度を濃くして、飽和容量を大きくすることができるため好ましい。したがって、裏面照射型撮像素子100では、電極13の電荷転送チャネル12と重なる部分からn層4側にはみ出した部分の水平方向の長さを、水平方向に延ばすことが有効である。
このように考えた場合、図6に示した方法によれば、電極7の水平方向の幅を極力薄くできるため、電極13を延ばせる量を増やすことができ、読み出し電圧の低下、飽和容量の増加に非常に有効となる。
尚、n+層6は、イオン注入時に絶縁層9の影が発生しないように、コンタクトホールHから露出するp+層5の表面に対して垂直にイオン注入を行って形成するか、又は、コンタクトホールHから露出するp+層5の表面に対して少なくとも4方向から斜めにイオン注入を行って形成することが好ましい。
コンタクトホールHから露出するp+層5の表面に対して1方向のみから斜め(水平及び垂直以外)にイオン注入を行った場合、絶縁層9の影によって、n+層6とコンタクトホールHの位置がずれてしまうため、電極7とp+層5が接触し、ショートしてしまう危険がある。これに対し、垂直にイオン注入を行った場合や、少なくとも4方向から斜めにイオン注入を行った場合には、絶縁層9の影ができなくなるため、電極7とp+層5が接触してしまうのを防止することができる。少なくとも4方向から斜めにイオン注入を行った場合は、n+層6の大きさをコンタクトホールHよりも確実に大きくすることができるため、より好ましい。
尚、垂直にイオン注入を行う場合は、イオン注入を低加速で行うことが好ましい。低加速で行うことで、チャネリングの問題をほぼ無視することが可能となる。
同様に、p+層24は、イオン注入時に絶縁層9の影が発生しないように、コンタクトホールHから露出するp+層5の表面に対して垂直にイオン注入を行って形成するか、又は、コンタクトホールHから露出するp+層5の表面に対して少なくとも4方向から斜めにイオン注入を行って形成することが好ましい。
コンタクトホールHから露出するp+層5の表面に対して1方向のみから斜め(水平及び垂直以外)にイオン注入を行った場合、絶縁層9の影によって、p+層24の位置がずれてしまうため、p+層24をオーバーフローバリアとして機能させることができなくなってしまう。これに対し、垂直にイオン注入を行った場合や、少なくとも4方向から斜めにイオン注入を行った場合は、絶縁層9の影ができなくなるため、n+層6の下面を覆うようにp+層24を形成することができ、p+層24をオーバーフローバリアとして確実に機能させることができる。少なくとも4方向から斜めにイオン注入を行った場合は、p+層24の大きさをn+層6よりも確実に大きくすることができるため、より好ましい。
次に、SOI基板のp基板30の汚染をゲッタリングする方法の一例を以下に列挙する。
・p基板30と絶縁層3との界面にゲッタリングサイトを形成し、絶縁層3側から酸素イオンのイオン打ち込みを行って絶縁層3内に汚染不純物を固着する。
・p基板30と絶縁層3との界面にゲッタリングサイトを形成する方法としては、この界面に絶縁層3側からフッ素や炭素を注入する方法がある。
・p基板30と絶縁層3との界面にゲッタリングサイトを形成し、その後、エッチング等で絶縁層3、ゲッタリングサイトまでを除去した後、低温酸化(ラジカル酸化等)を行って絶縁層3の代わりとなる絶縁層を形成する。
次に、裏面照射型撮像素子100の構成や製造方法の変形例を以下に列挙する。
・遮光部材17を、特定のカラーフィルタ18については、そのカラーフィルタ18と高屈折率層16との間の全面に設けておく。このような構成により、特定のカラーフィルタ18を透過した光を検出する光電変換領域を、光学的黒レベルを検出するための光電変換領域とすることができる。特定のカラーフィルタ18の位置を、裏面照射型撮像素子100の周辺とすれば、通常の撮像素子と同様に、スミア補正や黒レベル補正が可能となる。又、この場合、カラーフィルタ層と絶縁層3との間に遮光部材17を設ける構成であるため、この製造が容易である。
・遮光部材17を、裏面照射型撮像素子100の周辺回路の下方にも設けておく。
・p++層2をp型のアモルファスSiCからなる層に変更し、絶縁層3をITO等の入射光に対して透明な透明電極とし、この透明電極に電圧を印加できる構成としておく。
・p基板1を複数の不純物拡散層で構成する場合には、各不純物拡散層を、プロセスを分けて形成する。
・p基板1を複数の不純物拡散層で構成する場合には、各不純物拡散層を、プロセスを分けて形成し、その後、アニール処理してポテンシャル段差を丸める。
・p基板1を複数の不純物拡散層で構成する場合には、各不純物拡散層を同一プロセスでガス雰囲気濃度をアナログ的に変化させながら形成する。
本発明の実施形態を説明するためのインターライン型の裏面照射型撮像素子の部分断面模式図 図1に示すB−B線の電位プロファイルを示す図 シミュレーションに用いた裏面照射型撮像素子の構成を示す図 p基板の厚さとスミアとの関係を求めたシミュレーション結果を示す図 裏面照射型撮像素子に用いるSOI基板の製造工程を説明するための図 裏面照射型撮像素子のn+層6と電極7と電極8の形成方法を説明するための図
符号の説明
1 p層
2 p++層
3,9,14 絶縁層
4 n層
5 p+層(オーバーフローバリア)
6 n+層(オーバーフロードレイン)
7,8 電極
10 保護層
11 p層
12 電荷転送チャネル
13 電荷転送電極兼電荷読み出し電極
15 素子分離層
16 高屈折率透明層
17 遮光部材
18 カラーフィルタ
19 マイクロレンズ
20 ゲート絶縁層

Claims (23)

  1. 半導体基板の裏面側から光を照射し、前記光に応じて前記半導体基板内で発生した電荷を、前記半導体基板の表面側から読み出して撮像を行う裏面照射型撮像素子であって、
    前記半導体基板内の前記半導体基板表面近傍の同一面上に形成された前記電荷を蓄積するための第一導電型の複数の第一の不純物拡散層と、
    前記複数の第一の不純物拡散層の各々と前記半導体基板の表面との間に形成され且つ前記表面に露出する露出面を有する前記第一導電型の第二の不純物拡散層であって、前記複数の第一の不純物拡散層の各々に蓄積される不要な電荷を排出するためのオーバーフロードレインとして機能する複数の第二の不純物拡散層と、
    前記複数の第二の不純物拡散層の各々と前記複数の第一の不純物拡散層の各々との間に形成され、前記オーバーフロードレインのオーバーフローバリアとして機能する前記第一導電型の反対の第二導電型の複数の第三の不純物拡散層と、
    前記複数の第二の不純物拡散層の各々の露出面に接続された電極とを備える裏面照射型撮像素子。
  2. 請求項1記載の裏面照射型撮像素子であって、
    前記複数の第二の不純物拡散層の各々の露出面に接続された電極が、特定の前記第二の不純物拡散層毎に共通に接続され、前記特定の前記第二の不純物拡散層毎に独立に電圧を印加可能となっている裏面照射型撮像素子。
  3. 請求項2記載の裏面照射型撮像素子であって、
    前記半導体基板の裏面下方にカラーフィルタ層を備え、
    前記カラーフィルタ層は、前記複数の第二の不純物拡散層の各々に対応する複数のカラーフィルタからなり、
    前記複数のカラーフィルタは、それぞれ異なる波長域の光を透過する複数種類のカラーフィルタに分類され、
    前記特定の前記第二の不純物拡散層とは、同一種類の前記カラーフィルタに対応する前記第二の不純物拡散層のことである裏面照射型撮像素子。
  4. 請求項2記載の裏面照射型撮像素子であって、
    前記複数の第二の不純物拡散層は、特定の撮影モード時において前記電荷が読み出される前記第一の不純物拡散層に対応する第一のグループと、前記特定の撮影モード時において前記電荷が読み出されない前記第一の不純物拡散層に対応する第二のグループとに分類され、
    前記特定の前記第二の不純物拡散層とは、同一の前記グループに属する前記第二の不純物拡散層のことである裏面照射型撮像素子。
  5. 請求項1〜4のいずれか1項記載の裏面照射型撮像素子であって、
    前記電極と前記第二の不純物拡散層との間に、前記電極を構成する導電性材料の拡散を防止するための拡散防止層を備える裏面照射型撮像素子。
  6. 請求項1〜5のいずれか1項記載の裏面照射型撮像素子であって、
    前記電極がW、Ti、又はMo、或いはこれらとのシリサイドで構成される裏面照射型撮像素子。
  7. 請求項1〜6のいずれか1項記載の裏面照射型撮像素子であって、
    前記半導体基板の裏面下に形成された絶縁層と、
    前記半導体基板の裏面から内側に形成された前記半導体基板よりも高濃度の前記第二導電型の第四の不純物拡散層と、
    前記第四の不純物拡散層に電圧を印加するための端子とを備える裏面照射型撮像素子。
  8. 請求項1〜6のいずれか1項記載の裏面照射型撮像素子であって、
    前記半導体基板の裏面下に形成された絶縁層と、
    前記絶縁層下に形成された前記光に対して透明な透明電極と、
    前記透明電極に電圧を印加するための端子とを備える裏面照射型撮像素子。
  9. 請求項1〜8のいずれか1項記載の裏面照射型撮像素子であって、
    前記半導体基板の裏面から表面までの距離が5μm以上である裏面照射型撮像素子。
  10. 請求項9記載の裏面照射型撮像素子であって、
    前記距離が10μm以上である裏面照射型撮像素子。
  11. 請求項1〜10のいずれか1項記載の裏面照射型撮像素子であって、
    前記第一の不純物拡散層に蓄積された電荷に応じた信号の読み出し方式がフレームインターライン方式である裏面照射型撮像素子。
  12. 請求項1〜10のいずれか1項記載の裏面照射型撮像素子であって、
    前記第一の不純物拡散層に蓄積された電荷に応じた信号をMOS回路によって読み出す裏面照射型撮像素子。
  13. 請求項1〜12のいずれか1項記載の裏面照射型撮像素子と、
    前記第一の不純物拡散層の飽和電荷量を調整するための電圧を前記電極に印加する電圧印加手段とを備える撮像装置。
  14. 請求項1〜12のいずれか1項記載の裏面照射型撮像素子と、
    前記第三の不純物拡散層によって形成されるオーバーフローバリアを消失させるために必要な電圧を前記電極に印加する電圧印加手段とを備える撮像装置。
  15. 請求項1〜12のいずれか1項記載の裏面照射型撮像素子と、
    前記第一の不純物拡散層の電荷飽和量を調整するための電圧を前記電極に印加する第一の電圧印加手段と、
    前記第三の不純物拡散層によって形成されるオーバーフローバリアを消失させるために必要な電圧を前記電極に印加する第二の電圧印加手段とを備える撮像装置。
  16. 請求項1記載の裏面照射型撮像素子の製造方法であって、
    前記半導体基板の表面から内側に向かって暗電流防止のための第二導電型の第四の不純物拡散層が形成され、前記第四の不純物拡散層の下に前記第一の不純物拡散層が形成されるように、前記第一の不純物拡散層及び前記第四の不純物拡散層を前記半導体基板内に形成する第一及び第四の不純物拡散層形成ステップと、
    前記第一の不純物拡散層と前記第四の不純物拡散層が形成された前記半導体基板上に絶縁層を形成する絶縁層形成ステップと、
    前記絶縁層の一部に開口を形成して前記第四の不純物拡散層表面の一部を露出させる開口形成ステップと、
    前記絶縁層をマスクとしたセルフアラインにより、前記第四の不純物拡散層内に前記第二の不純物拡散層を形成する第二の不純物拡散層形成ステップと、
    前記開口に導電性材料を埋め込んで前記電極を形成する電極形成ステップとを備え、
    前記第四の不純物拡散層のうちの前記第二の不純物拡散層を除く部分により、前記第三の不純物拡散層の機能が実現される裏面照射型撮像素子の製造方法。
  17. 請求項16記載の裏面照射型撮像素子の製造方法であって、
    前記第二の不純物拡散層形成ステップでは、前記開口から露出する前記第四の不純物拡散層表面に対して垂直にイオン注入を行って、前記第二の不純物拡散層を形成する裏面照射型撮像素子の製造方法。
  18. 請求項16記載の裏面照射型撮像素子の製造方法であって、
    前記第二の不純物拡散層形成ステップでは、前記開口から露出する前記第四の不純物拡散層表面に対して少なくとも4方向から斜めにイオン注入を行って、前記第二の不純物拡散層を形成する裏面照射型撮像素子の製造方法。
  19. 請求項16〜18のいずれか1項記載の裏面照射型撮像素子の製造方法であって、
    前記第二の不純物拡散層形成ステップと前記電極形成ステップとの間で、前記絶縁層をマスクとしたセルフアラインにより、前記第二の不純物拡散層の下に、第二導電型の第五の不純物拡散層を形成する第五の不純物拡散層形成ステップを備え、
    前記第四の不純物拡散層のうちの前記第二の不純物拡散層を除く部分と前記第五の不純物拡散層とにより、前記第三の不純物拡散層の機能が実現される裏面照射型撮像素子の製造方法。
  20. 請求項19記載の裏面照射型撮像素子の製造方法であって、
    前記第五の不純物拡散層を構成する不純物の拡散係数が、前記第二の不純物拡散層を構成する不純物の拡散係数よりも大きい裏面照射型撮像素子の製造方法。
  21. 請求項19又は20記載の裏面照射型撮像素子の製造方法であって、
    前記第五の不純物拡散層形成ステップでは、前記開口から露出する前記第四の不純物拡散層表面に対して垂直にイオン注入を行って、前記第五の不純物拡散層を形成する裏面照射型撮像素子の製造方法。
  22. 請求項19又は20記載の裏面照射型撮像素子の製造方法であって、
    前記第五の不純物拡散層形成ステップでは、前記開口から露出する前記第四の不純物拡散層表面に対して少なくとも4方向から斜めにイオン注入を行って、前記第五の不純物拡散層を形成する裏面照射型撮像素子の製造方法。
  23. 請求項16〜22のいずれか1項記載の裏面照射型撮像素子の製造方法であって、
    前記電極形成ステップでは、前記導電性材料としてタングステンを用いる裏面照射型撮像素子の製造方法。
JP2006281544A 2006-09-20 2006-10-16 裏面照射型撮像素子の製造方法 Expired - Fee Related JP4649390B2 (ja)

Priority Applications (8)

Application Number Priority Date Filing Date Title
JP2006281544A JP4649390B2 (ja) 2006-09-20 2006-10-16 裏面照射型撮像素子の製造方法
US11/856,560 US7781715B2 (en) 2006-09-20 2007-09-17 Backside illuminated imaging device, semiconductor substrate, imaging apparatus and method for manufacturing backside illuminated imaging device
TW096134775A TWI429064B (zh) 2006-09-20 2007-09-19 背面受光型成像裝置、半導體基板、成像設備及用以製造背面受光型成像裝置之方法
CN2009101407048A CN101552280B (zh) 2006-09-20 2007-09-20 背面照明成像器件及其制造方法、半导体基片和成像设备
KR1020070096189A KR101003369B1 (ko) 2006-09-20 2007-09-20 배면 조사형 촬상 소자, 촬상 장치 및 배면 조사형 촬상 소자의 제조 방법
KR1020100006451A KR20100024973A (ko) 2006-09-20 2010-01-25 배면 조사형 촬상 소자 및 반도체 기판
KR1020100006465A KR20100024974A (ko) 2006-09-20 2010-01-25 배면 조사형 촬상 소자, 촬상 장치 및 배면 조사형 촬상 소자의 제조 방법
US12/821,704 US8030608B2 (en) 2006-09-20 2010-06-23 Backside illuminated imaging device, semiconductor substrate, imaging apparatus and method for manufacturing backside illuminated imaging device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2006254041 2006-09-20
JP2006281544A JP4649390B2 (ja) 2006-09-20 2006-10-16 裏面照射型撮像素子の製造方法

Publications (3)

Publication Number Publication Date
JP2008103368A true JP2008103368A (ja) 2008-05-01
JP2008103368A5 JP2008103368A5 (ja) 2010-08-05
JP4649390B2 JP4649390B2 (ja) 2011-03-09

Family

ID=39437501

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006281544A Expired - Fee Related JP4649390B2 (ja) 2006-09-20 2006-10-16 裏面照射型撮像素子の製造方法

Country Status (1)

Country Link
JP (1) JP4649390B2 (ja)

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010050149A (ja) * 2008-08-19 2010-03-04 Toshiba Corp 固体撮像装置およびその製造方法
JP2010182944A (ja) * 2009-02-06 2010-08-19 Sony Corp 固体撮像装置及びその製造方法、並びに撮像装置、並びに半導体装置及びその製造方法、並びに半導体基板
JP2010186818A (ja) * 2009-02-10 2010-08-26 Sony Corp 固体撮像装置とその製造方法、及び電子機器
EP2575173A2 (en) 2011-09-30 2013-04-03 Sony Corporation Imaging device, electronic apparatus, and manufacturing method
WO2014017314A1 (ja) 2012-07-24 2014-01-30 ソニー株式会社 撮像素子、電子機器、並びに、情報処理装置
US8928784B2 (en) 2009-02-10 2015-01-06 Sony Corporation Solid-state imaging device, method of manufacturing the same, and electronic apparatus
KR101504018B1 (ko) * 2013-02-26 2015-03-18 가부시끼가이샤 도시바 고체 촬상 장치
JPWO2017057278A1 (ja) * 2015-09-30 2018-07-26 株式会社ニコン 撮像素子および撮像装置
JPWO2017057277A1 (ja) * 2015-09-30 2018-07-26 株式会社ニコン 撮像素子および撮像装置
CN113257844A (zh) * 2020-02-07 2021-08-13 传感器无限公司 带过电流保护的pin台面二极管

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06216361A (ja) * 1992-06-12 1994-08-05 Gold Star Electron Co Ltd Ccd映像センサ及びその製造方法
JP2002185864A (ja) * 2000-12-12 2002-06-28 Sony Corp 固体撮像素子及びその駆動方法
JP2003115581A (ja) * 2001-10-03 2003-04-18 Sony Corp 固体撮像素子および固体撮像素子の製造方法
JP2003347537A (ja) * 2002-05-22 2003-12-05 Sony Corp 固体撮像素子
JP2006054263A (ja) * 2004-08-10 2006-02-23 Sony Corp 固体撮像装置およびその製造方法
JP2006093587A (ja) * 2004-09-27 2006-04-06 Sony Corp 裏面照射型固体撮像素子及びその製造方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06216361A (ja) * 1992-06-12 1994-08-05 Gold Star Electron Co Ltd Ccd映像センサ及びその製造方法
JP2002185864A (ja) * 2000-12-12 2002-06-28 Sony Corp 固体撮像素子及びその駆動方法
JP2003115581A (ja) * 2001-10-03 2003-04-18 Sony Corp 固体撮像素子および固体撮像素子の製造方法
JP2003347537A (ja) * 2002-05-22 2003-12-05 Sony Corp 固体撮像素子
JP2006054263A (ja) * 2004-08-10 2006-02-23 Sony Corp 固体撮像装置およびその製造方法
JP2006093587A (ja) * 2004-09-27 2006-04-06 Sony Corp 裏面照射型固体撮像素子及びその製造方法

Cited By (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8890989B2 (en) 2008-08-19 2014-11-18 Kabushiki Kaisha Toshiba Solid-state imaging device and method of manufacturing the same
JP2010050149A (ja) * 2008-08-19 2010-03-04 Toshiba Corp 固体撮像装置およびその製造方法
JP2010182944A (ja) * 2009-02-06 2010-08-19 Sony Corp 固体撮像装置及びその製造方法、並びに撮像装置、並びに半導体装置及びその製造方法、並びに半導体基板
JP2010186818A (ja) * 2009-02-10 2010-08-26 Sony Corp 固体撮像装置とその製造方法、及び電子機器
US8928784B2 (en) 2009-02-10 2015-01-06 Sony Corporation Solid-state imaging device, method of manufacturing the same, and electronic apparatus
US11735620B2 (en) 2009-02-10 2023-08-22 Sony Group Corporation Solid-state imaging device having optical black region, method of manufacturing the same, and electronic apparatus
EP2575173A2 (en) 2011-09-30 2013-04-03 Sony Corporation Imaging device, electronic apparatus, and manufacturing method
EP4057353A2 (en) 2012-07-24 2022-09-14 Sony Group Corporation Imaging element, electronic device, and information processing device
WO2014017314A1 (ja) 2012-07-24 2014-01-30 ソニー株式会社 撮像素子、電子機器、並びに、情報処理装置
US9219096B2 (en) 2013-02-26 2015-12-22 Kabushiki Kaisha Toshiba Solid-state imaging device
KR101504018B1 (ko) * 2013-02-26 2015-03-18 가부시끼가이샤 도시바 고체 촬상 장치
JPWO2017057277A1 (ja) * 2015-09-30 2018-07-26 株式会社ニコン 撮像素子および撮像装置
JP2021044571A (ja) * 2015-09-30 2021-03-18 株式会社ニコン 撮像素子
JP2021044572A (ja) * 2015-09-30 2021-03-18 株式会社ニコン 撮像素子および撮像装置
JPWO2017057278A1 (ja) * 2015-09-30 2018-07-26 株式会社ニコン 撮像素子および撮像装置
CN113257844A (zh) * 2020-02-07 2021-08-13 传感器无限公司 带过电流保护的pin台面二极管

Also Published As

Publication number Publication date
JP4649390B2 (ja) 2011-03-09

Similar Documents

Publication Publication Date Title
JP4649441B2 (ja) 裏面照射型撮像素子及びこれを備えた撮像装置
JP4649390B2 (ja) 裏面照射型撮像素子の製造方法
TWI429064B (zh) 背面受光型成像裝置、半導體基板、成像設備及用以製造背面受光型成像裝置之方法
JP4621719B2 (ja) 裏面照射型撮像素子
JP5055026B2 (ja) 撮像素子、撮像素子の製造方法、及び、撮像素子用の半導体基板
US7791158B2 (en) CMOS image sensor including an interlayer insulating layer and method of manufacturing the same
US8363141B2 (en) Solid-state image pickup device, image pickup system including the same, and method for manufacturing the same
JP4639212B2 (ja) 裏面照射型撮像素子の製造方法
WO2010109744A1 (ja) 固体撮像素子
JP4599417B2 (ja) 裏面照射型固体撮像素子
JP2008103664A (ja) 裏面照射型撮像素子の製造方法および裏面照射型撮像素子、並びにこれを備えた撮像装置
JP2009506547A (ja) 撮像装置での垂直方向ブルーミング防止制御およびクロストーク軽減のためのBtFried添加領域
KR20140125762A (ko) 고체 촬상 장치 및 고체 촬상 장치의 제조 방법, 전자 기기
JP5962155B2 (ja) 固体撮像装置、固体撮像装置の製造方法、及び、電子機器
KR101476035B1 (ko) 고체 촬상 장치의 제조 방법 및 고체 촬상 장치
JP2008172005A (ja) 固体撮像装置、電子モジュール及び電子機器
JP2008258201A (ja) 裏面照射型固体撮像素子
JP4751803B2 (ja) 裏面照射型撮像素子
JP2009111118A (ja) 裏面照射型固体撮像素子およびその製造方法
US8629482B2 (en) Method for manufacturing semiconductor device
TWI525801B (zh) 具有經摻雜之傳輸閘極的影像感測器
JP2013162077A (ja) 固体撮像装置
US20080182354A1 (en) Methods of fabricating cmos image sensors
JP4561328B2 (ja) 固体撮像装置およびその製造方法
JP2006344914A (ja) 固体撮像装置およびその製造方法、並びにカメラ

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20090904

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100621

A871 Explanation of circumstances concerning accelerated examination

Free format text: JAPANESE INTERMEDIATE CODE: A871

Effective date: 20100621

A975 Report on accelerated examination

Free format text: JAPANESE INTERMEDIATE CODE: A971005

Effective date: 20100705

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100831

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20101020

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20101116

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20101213

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131217

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Ref document number: 4649390

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees