JP2005101568A - 層転位を介して絶縁体上に緩和したシリコンゲルマニウムを作製する方法 - Google Patents

層転位を介して絶縁体上に緩和したシリコンゲルマニウムを作製する方法 Download PDF

Info

Publication number
JP2005101568A
JP2005101568A JP2004241711A JP2004241711A JP2005101568A JP 2005101568 A JP2005101568 A JP 2005101568A JP 2004241711 A JP2004241711 A JP 2004241711A JP 2004241711 A JP2004241711 A JP 2004241711A JP 2005101568 A JP2005101568 A JP 2005101568A
Authority
JP
Japan
Prior art keywords
sige
sige layer
layer
strained
patterned
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2004241711A
Other languages
English (en)
Other versions
JP4674844B2 (ja
Inventor
Jer-Shen Maa
セン マー ジャ
Jong Jan Lee
ジャン リー ジョン
Douglas J Tweet
ジェー. ツイート ダグラス
Ten Suu Shien
テン スー シェン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Publication of JP2005101568A publication Critical patent/JP2005101568A/ja
Application granted granted Critical
Publication of JP4674844B2 publication Critical patent/JP4674844B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/7624Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
    • H01L21/76251Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques
    • H01L21/76254Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques with separation/delamination along an ion implanted layer, e.g. Smart-cut, Unibond

Abstract

【課題】 絶縁体を覆うSiGe層を形成する方法を提供すること。
【解決手段】SiGe層は、基板上に堆積され、イオンが注入されて、その表面の下のSiGe材料内に欠乏領域を形成する。SiGe層は、その後、第2の基板上の絶縁体に接触結合することによってパターニングされ、転位される。接触結合した後、この構造は、欠乏領域に沿ってSiGe層を分割するためにアニーリングされる。分割アニ−ルは、SiGe層を緩和させる。より高温でのさらなるアニーリングを用いて、さらにSiGe層を緩和させ得る。歪みシリコン層は、絶縁体上に結果として生じる緩和したSiGeの構造上に、エピタキシャルに堆積され得る。パターニングの前にSiGe層上にシリコン層をエピタキシャルに堆積する別の方法が提供される。
【選択図】 なし

Description

本発明は、概して、薄膜を形成する方法に関し、より詳細には、歪みSi−Ge膜または歪みシリコン膜を形成する方法に関する。
歪みSi膜では、二軸引っ張り歪みによりキャリア伝達特性が向上する。歪みSi膜は、緩和したSiGe上にシリコンをエピタキシャルに堆積することによって形成され得る。歪みSi MOSFETは、SiGe−オン−インシュレータ(SGOI)基板を用いて証明されてきた。SGOI基板上の歪みシリコンは、100nm以下のデバイスにおいて、歪みシリコンの高可動性にSOI型構造の利点を組み合わせる。
SGOI基板を製造する方法が報告されてきた。SiGeの厚い層は、シリコンウェハ上に堆積し、勾配が付けられたSiGe緩衝層およびGe濃度が一定の緩和したSiGe層を含む。厚いSiGe層は、その後、CMPを用いて平坦化される。その後、ウェハの分離目的で、水素がSiGe層に注入され、微小空洞領域とも呼ばれる欠乏領域を生成する。その後、直接のウェハ結合を用いて、シリコンウェハ上のSiGe層の表面は、第2のシリコンウェハ上のシリコン酸化物層の表面に結合される。その後、熱アニールを用いて、結合界面に平行に微小な割れ目を誘発することによって、水素の注入によって形成された欠乏領域においてSiGe層を分割する。ここで、第2のシリコンウェハは、SGOI基板に対応する、絶縁シリコン酸化物層および歪みSiGe層を有するシリコン基板を含む。SiGe層のさらなる研磨は、欠乏領域の残りの部分によって生じる表面の粗さを除去することが必要となり得る。
SiGeのない歪みシリコン膜を生成する方法もまた、説明されてきた。この技術は、上述の方法と同様であり、水素の注入およびウェハの結合の前に、緩和したSiGe上にエピタキシャルなシリコンの層を堆積するさらなるステップを有する。ウェハの結合および分割の後に、SiGe層は、シリコン酸化物表面上の歪みSiの層を残して、除去される。
上述の技術は全て、所望されるよりも厚いSiGe層を含み、1つまたは2つの複雑なCMPプロセスを必要とし得る。
(本発明の要旨)
したがって、歪みを誘発するSiGe層を用いて歪みシリコン膜を形成する方法に関連して、絶縁体上にSiGe層を形成する方法が提供される。例えば、SiGe層は、基板を提供し、基板の上にSiGeの層を堆積することによって、絶縁体上に形成される。その後、欠乏領域が、イオン注入によってSiGe層に形成される。SiGe層は、第2の基板上に形成される絶縁体の表面に結合することに適した表面を有する。しかしながら、結合の前に、SiGe層は、互いに部分的に絶縁されたSiGe領域を生成するために、パターニングされ、エッチングされる。この部分的な絶縁は、続くアニーリングプロセスによって引き起こされ得る剥離およびふくれ(blistering)のような損傷を低減するために提供される。この2つの互いに結合された基板は、カプレット(対)を形成する。このカプレットは、このカプレットをアニーリングすることによって、SiGe層に形成される欠乏領域に沿って分割される。結果として生じる構造は、第2の基板上の絶縁体上にSiGe領域を有する。最初に提供された基板は、もはや必要とされない。好ましくは、このSiGe領域は形成される際に歪んでいるため、分割アニールおよび続くアニーリングは、SiGe領域を緩和させる。
所望であれば、これらの緩和したSiGe領域上に、シリコンがエピタキシャルに形成される。ここで、結果として生じるシリコンは、歪みシリコンである。これは、絶縁体上の緩和したSiGe層の上に歪みシリコンを含む構造を生成する。
別の実施形態では、第2の基板への転位の前に、SiGe層の上に、シリコン層が形成される。イオンを注入することによって、SiGe層に、欠乏領域が形成される。シリコン層およびSiGe層の両方がパターニングされ、その後、シリコン層は第2の基板を覆う絶縁体に結合される。分割アニ−ルおよびあらゆる続く緩和したアニーリングステップの間にSiGe層が緩和される際に、SiGe層の緩和は、シリコン層における歪みを誘導することになる。一旦残りのSiGe層が除去されると、絶縁体構造の上の歪みシリコンが、残ることになる。
本発明による方法は、絶縁体上にSiGe層を形成する方法であって、シリコン基板を提供するステップと、該シリコン基板上に表面を有するSiGe層を堆積し、それにより、Si/SiGe界面が形成されるステップと、該SiGe層の表面と該Si/SiGe界面との間の該SiGe層へイオンを注入し、それにより、欠乏領域が形成されるステップと、該SiGe層をパターニングおよびエッチングし、それにより、パターニングされたSiGe層が形成されるステップと、該パターニングされたSiGe層を絶縁体層に転位するステップとを包含し、これにより上記目的を達成する。
前記SiGe層は、歪みSiGe層であってもよい。
前記SiGe層は、緩和したSiGe層であってもよい。
前記SiGe層は、約20nmから約1000nmの間の厚さであってもよい。
前記SiGe層は、約10%から約60%の間の範囲のGe濃度を有してもよい。
前記SiGe層は、勾配が付けられたGe濃度を有してもよい。
前記SiGe層は、実質的に一定のGe濃度を有してもよい。
前記イオンは、水素、ヘリウム、あるいは、水素とアルゴン、ヘリウム、またはボロンとの組み合わせのイオンであってもよい。
前記パターニングされたSiGe層は、約100nmから約2cmの間のフィーチャサイズを含んでもよい。
前記パターニングされたSiGe層を転位するステップは、該パターニングされたSiGe層の表面を第2の基板上の絶縁層に結合して結合されたカプレットを形成するステップと、該カプレットを熱アニーリングして前記欠乏領域に沿って該SiGe層を分割するステップとを含んでもよい。
前記SiGe層をアニーリングして該SiGe層を緩和させるステップをさらに包含してもよい。
本発明による方法は、絶縁体を覆う歪みシリコン膜を形成する方法であって、シリコン基板を提供するステップと、該シリコン基板上に表面を有する歪みSiGe層を堆積し、それにより、Si/SiGe界面が形成されるステップと、該歪みSiGe層の表面と該Si/SiGe界面との間の該歪みSiGe層へイオンを注入するステップと、該歪みSiGe層をパターニングおよびエッチングし、それにより、パターニングされた歪みSiGe層が形成されるステップと、該パターニングされた歪みSiGe層を絶縁体層に転位するステップと、該歪みSiGe層を緩和させ、それにより、該歪みSiGe層が緩和したSiGe層になるステップと、該緩和したSiGe層上に歪みシリコン膜をエピタキシャルに形成するステップとを包含し、上記目的を達成する。
前記SiGe層は、約20nmから約1000nmの間の厚さであってもよい。
前記SiGe層は、約10%から約60%の間の範囲のGe濃度を有してもよい。
前記SiGe層は、勾配が付けられたGe濃度を有してもよい。
前記SiGe層は、実質的に一定のGe濃度を有してもよい。
前記イオンは、水素、ヘリウム、あるいは、水素とアルゴン、ヘリウム、またはボロンとの組み合わせのイオンを含んでもよい。
前記パターニングされたSiGe層は、約100nmから約2cmの間のフィーチャサイズを含んでもよい。
前記パターニングされたSiGe層を転位するステップは、該パターニングされたSiGe層の表面を第2の基板上の絶縁層に結合して結合されたカプレットを形成するステップと、該カプレットを熱アニーリングして前記欠乏領域に沿って該SiGe層を分割するステップとを含んでもよい。
前記歪みSiGe層を緩和させるステップは、さらなる熱アニーリングを行うステップを含んでもよい。
本発明による方法は、絶縁体上にSiGeのない歪みシリコンを形成する方法であって、シリコン基板を提供するステップと、該シリコン基板上に表面を有するSiGe層を堆積し、それにより、Si/SiGe界面が形成されるステップと、該SiGe層の表面に薄いエピタキシャルなシリコン層を堆積するステップと、該SiGe層の表面と該Si/SiGe界面との間の該SiGe層へ該エピタキシャルなシリコン層を介してイオンを注入するステップと、該エピタキシャルなシリコン層およびSiGe層をパターニングおよびエッチングし、それにより、パターニングされたSi/SiGe積層が形成されるステップと、該エピタキシャルなシリコン層を第2の表面上の絶縁層に結合して結合されたカプレットを形成し、かつ、該カプレットを熱アニーリングして欠乏領域に沿って該SiGe層を分割することによって、該パターニングされたSi/SiGe積層を絶縁体層に転位し、それにより、絶縁体上のシリコン上にパターニングされたSiGe領域が形成されるステップと、該SiGe層を緩和させ、それにより、該エピタキシャルシリコンが歪みシリコン膜になるステップと、該SiGe層を除去するステップとを包含し、これにより上記目的を達成し、これにより上記目的を達成する。
歪みを誘発するSiGe層を用いて歪みシリコン膜を形成する方法に関連して、絶縁体上にSiGe層を形成する方法を提供することができる。
(本発明の詳細な説明)
図1は、シリコン基板10を覆うシリコンゲルマニウム(SiGe)層12を示す断面図である。SiGe層は、約20nmから約1000nmの間の厚さを有する。SiGe層は、好ましくは、歪みSiGe材料であり、Ge濃度は、約10%から約60%の間の範囲にある。SiGe層は、階段状のGe定数か、または、固定Ge定数のどちらかを有し得る。
図2は、好ましくはSiGe層に欠乏領域14を生成するためのSiGe層12へのイオン注入の後の、SiGe/Se構造を示す。このイオンは、例えば、水素、ヘリウム、あるいは、水素とアルゴン、ヘリウム、またはボロンとの組み合わせであり得る。例えば、水素が利用される場合、このイオンは、約1keVから約300keVの間の範囲のエネルギーで、約1x1016から約5x1017の間の範囲の量の、HまたはH であり得る。欠乏領域14は、最大注入イオン濃度の領域に対応する。
図3に示されるように、SiGe層は、パターニングされ、エッチングされる。結果として生じるSiGe領域22は、ミクロン以下、例えば、100nmから1cmを越える範囲の寸法を有し得る。SiGe層をパターニングすることは、続く処理の間に、SiGe膜に生成される応力を低減する。これらの応力を低減することは、続く緩和プロセスによって引き起こされるふくれおよび剥離を低減、または、排除する。
本発明の方法のある実施形態において、ここで、SiGe領域は、CMP研磨なく、接触結合のための準備ができている。別の実施形態では、CMP研磨を用いて、接触結合のためのSiGe領域をさらに準備し得る。例えば、シリコン酸化物の絶縁層を有する第2の基板が提供される。SiGe領域の表面は、絶縁体層の表面と接触して配置され、カプレットを形成するように結合される。このカプレットは、親水性結合のような直接のウェハ結合を介して形成される。この手順では、SiGe領域および絶縁体層の両方の表面が、改変された(modifed)SC−1洗浄溶液(HO:H:NHOH=5:1:1)によって洗浄され、蒸留したHOですすぎ処理される。スピン乾燥の後、両方の表面が親水性になる。乾燥したウェハは、周囲の温度で一定にされる。この結合は、僅かに圧縮することによって小さな領域で開始する。結合領域は、数秒で両方のウェハの界面を介して広がり、結合されたカプレットを形成する。結果として生じるカプレット28が、図4に示される。説明のために、SiGe領域22が絶縁体層32に接触するように、SiGe領域22を含むウェハが、絶縁層32を有する基板30の上で上下が反転されるように示される。ウェハを洗浄し、かつ、結合する方法が上述されたが、異なる洗浄薬品またはプロセスを用いる接触結合の他の方法が利用され得る。
その後、このカプレットは、このカプレットを約350℃から約700℃の間の温度で約30分から約4時間熱アニーリングすることによって、分割される。明らかに、この熱アニーリングプロセスは、結合界面に平行に微小な割れ目を誘発することによって、水素注入により形成される欠乏領域でSiGe層を分割する。分割の後、SiGe領域22の一部分は、図5に示されるように、基板30を覆う絶縁体層32に結合されたままである。カプレットの残りの部分は、更なる処理にもはや必要ではなく、再利用されてもよいし、破棄されてもよい。
カプレットを分割するアニーリングのプロセスは、SiGe領域22を部分的に緩和させる。より高温でのさらなるアニーリングを用いて、分割の後に、SiGe領域22をさらに緩和させ得る。図7は、温度の関数として緩和を示す。白丸60は、650℃における、分割プロセスの後の緩和に対応する。黒丸62は、780℃における、約1時間のポスト分割アニーリングに対応する。三角64は、950℃における約30分間の、さらなるアニーリングの後の緩和に対応する。
カプレットの分割アニールの後、図6に示されるように、シリコン34の層が、SiGe領域22の上にエピタキシャルに堆積し得る。ある実施形態では、シリコン34の層を堆積する前に、SiGe領域22は、まず、約50%の緩和を越えて緩和され、好ましくは、約75%の緩和を超えて緩和される。緩和したSiGe上にシリコンをエピタキシャルに形成することによって、形成されるシリコンは、歪みSiとなる。別の実施形態では、シリコンの層は、分割の後に堆積され、その後、さらなる緩和アニーリングが適用されて、SiGeをさらに緩和させる。分割アニールは、堆積されるシリコンが歪まされるようにSiGeを緩和させ得るが、SiGeのさらなる緩和は、堆積したシリコン層へさらなる歪みを誘発することになる。
図8は、緩和アニールの後のパターニングされたSiGeを示す。説明のために、この例では、チェス盤のパターンが用いられる。他の形状およびパターンが可能である。SiGeは、SiGe領域22が形成されるように、パターニングされ、エッチングされる。緩和アニーリングプロセスの間に、残りの応力が、これらのフィーチャのエッジに伝播し、それにより、SiGe材料における剥離およびふくれを低減または排除する。図8に示されるチェス盤パターンは、4μmx4μmパターン、および16μmx16μmパターンの両方を用いて、剥離またはふくれの低減および排除を証明した。125μmx125μmと同程度の大きさの緩和したSiGeの領域は、明らかな剥離またはふくれなく形成された。1cmx1cmより大きい領域が可能であることが期待される。
説明および図示された2つのパターンは、例示の目的のみである。多様なパターンを用いて、SiGe転位(transfer)および緩和プロセスによる損傷を誘発する応力を低減または排除し得る。
さらに、歪みシリコンを形成するためにパターニングされた歪みSiGeを転位する(transfer)方法の別の実施形態が提供される。図9は、シリコン基板10を覆うシリコンゲルマニウム(SiGe)層12を示す断面図である。SiGe層は、約20nmから約1000nmの間の厚さを有する。好ましくは、SiGe層は、歪みSiGe材料であり、Ge濃度は、約10%から約60%の間の範囲にある。SiGe層は、勾配が付けられたGe定数または固定Ge定数のどちらかを有し得る。エピタキシャルシリコン層16は、SiGe層12上に堆積される。エピタキシャルシリコン層16は、好ましくは、約10nmから約25nmの厚さである。
図10は、好ましくはSiGe層内における欠乏領域14を生成するためのSiGe層12へのイオン注入の後のSi/SiGe/Si構造を示す。例えば、イオンは、水素、ヘリウム、あるいは、水素とアルゴン、ヘリウム、またはボロンとの組み合わせであり得る。例えば、水素が用いられる場合、このイオンは、約1keVから約300keVの間の範囲のエネルギーで、約1x1016から約5x1017の間の範囲の量の、HまたはH であり得る。欠乏領域14は、最大注入イオン濃度の領域に対応する。
図11に示されるように、Si/SiGe積層は、パターニングされ、エッチングされる。このエッチングは、SiGe領域22およびSi表面領域26を含むSi/SiGe積層24を生成する。Si/SiGe積層24は、ミクロン以下、例えば、100nmから1cmを越える範囲の寸法を有し得る。Si/SiGe積層をパターニングすることは、続く処理の間に、SiGe領域22およびおそらくはシリコン領域に生成される応力を低減する。これらの応力を低減することは、続く緩和プロセスによって引き起こされるふくれおよび剥離を低減、または、排除する。
本発明の方法のある実施形態では、ここで、Si表面領域は、CMP研磨なく、接触結合のための準備ができている。別の実施形態では、CMP研磨を用いて、接触結合のためにSi/SiGe積層24上にSi表面領域26をさらに準備し得る。絶縁層(例えば、シリコン酸化物)を有する第2の基板が提供される。Si表面領域26は、絶縁体層の表面と接触して配置され、カプレットを形成するように結合される。このカプレットは、親水性結合のような直接のウェハ結合を介して形成される。この手順では、Si表面領域および絶縁体層の両方が、改変された(modifed)SC−1洗浄溶液(HO:H:NHOH=5:1:1)によって洗浄され、蒸留したHOですすぎ処理される。スピン乾燥の後、両方の表面が親水性になる。乾燥したウェハは、周囲の温度で一定にされる。この結合は、僅かに圧縮することによって小さな領域で開始する。結合領域は、数秒で両方のウェハの界面を介して広がり、結合されたカプレットを形成する。結果として生じるカプレット28が、図12に示される。説明のために、Si表面領域26が絶縁体層32に接触するように、Si/SiGe積層24を含むウェハが、絶縁層32を有する基板30の上で上下が反転されるように示される。ウェハを洗浄し、かつ、結合する方法が上述されたが、異なる洗浄薬品またはプロセスを用いる接触結合の他の方法が利用され得る。
その後、このカプレットは、このカプレットを約350℃から約700℃の間の温度で約30分から約4時間熱アニーリングすることによって、分割される。明らかに、この熱アニーリングプロセスは、結合界面に平行に微小な割れ目を誘発することによって、イオン注入により形成される欠乏領域でSiGe層を分割する。分割の後、Si/SiGe積層24の一部分は、図13に示されるように、基板30を覆う絶縁体層32に結合されたSi表面26を有したままである。カプレットの残りの部分は、更なる処理にもはや必要ではなく、再利用されてもよいし、破棄されてもよい。
カプレットを分割するアニーリングのプロセスは、SiGe領域22を部分的に緩和させる。より高温でのさらなるアニーリングを用いて、分割の後に、SiGe領域22をさらに緩和させ得る。分割アニ−ルの間のSiGe領域22の緩和は、Si表面26に歪みを誘発することになる。さらに、緩和アニーリングは、SiGe領域をさらに緩和させ、対応するようにSi表面の歪みを増加させることになる。
図14に示されるように、一旦SiGe領域が、約50%より大きいレベル、好ましくは75%よりも大きいレベルで緩和されると、SiGe領域22が除去される。例えば、HO、HClおよびH(SC−1)を含有する溶液を用いて、約25℃から約80℃の間で、SiGe領域22が除去され得、絶縁体上にSi表面領域のみを残す。SiGe領域22の緩和によってSi表面領域26に誘発された歪みにより、残りのSi表面領域26は、歪みシリコン領域として残ることになる。このプロセスは、絶縁体上に歪みシリコンを形成する手段を提供する。
以上のように、本発明の好ましい実施形態を用いて本発明を例示してきたが、本発明は、この実施形態に限定して解釈されるべきものではない。本発明は、特許請求の範囲によってのみその範囲が解釈されるべきであることが理解される。当業者は、本発明の具体的な好ましい実施形態の記載から、本発明の記載および技術常識に基づいて等価な範囲を実施することができることが理解される。
(要約)
絶縁体を覆うSiGe層を形成する方法が提供される。SiGe層は、基板上に堆積され、イオンが注入されて、その表面の下のSiGe材料内に欠乏領域を形成する。SiGe層は、その後、第2の基板上の絶縁体に接触結合することによってパターニングされ、転位される。接触結合した後、この構造は、欠乏領域に沿ってSiGe層を分割するためにアニーリングされる。分割アニ−ルは、SiGe層を緩和させる。より高温でのさらなるアニーリングを用いて、さらにSiGe層を緩和させ得る。歪みシリコン層は、絶縁体上に結果として生じる緩和したSiGeの構造上に、エピタキシャルに堆積され得る。パターニングの前にSiGe層上にシリコン層をエピタキシャルに
堆積する別の方法が提供される。シリコン層は、第2の基板上の絶縁体に結合される。あれば、分割アニールおよびさらなるアニールは、シリコン層へ歪みを誘発することになる。シリコン層は、SiGe層が除去された後、絶縁体上に残る。
図1は、本発明の方法の実施形態におけるステップを示す断面図である。 図2は、本発明の方法の実施形態におけるステップを示す断面図である。 図3は、本発明の方法の実施形態におけるステップを示す断面図である。 図4は、本発明の方法の実施形態におけるステップを示す断面図である。 図5は、本発明の方法の実施形態におけるステップを示す断面図である。 図6は、本発明の方法の実施形態におけるステップを示す断面図である。 図7は、温度の関数としてSiGeの緩和のプロットである。 図8は、本発明の方法に関連して形成されるあるパターンの実施形態の例である。 図9は、本発明の方法の実施形態におけるステップを示す断面図である。 図10は、本発明の方法の実施形態におけるステップを示す断面図である。 図11は、本発明の方法の実施形態におけるステップを示す断面図である。 図12は、本発明の方法の実施形態におけるステップを示す断面図である。 図13は、本発明の方法の実施形態におけるステップを示す断面図である。 図14は、本発明の方法の実施形態におけるステップを示す断面図である。
符号の説明
10 シリコン基板
12 SiGe層
14 欠乏領域
22 SiGe層
30 基板
32 絶縁体層
34 シリコン

Claims (21)

  1. 絶縁体上にSiGe層を形成する方法であって、
    シリコン基板を提供するステップと、
    該シリコン基板上に表面を有するSiGe層を堆積し、それにより、Si/SiGe界面が形成されるステップと、
    該SiGe層の表面と該Si/SiGe界面との間の該SiGe層へイオンを注入し、それにより、欠乏領域が形成されるステップと、
    該SiGe層をパターニングおよびエッチングし、それにより、パターニングされたSiGe層が形成されるステップと、
    該パターニングされたSiGe層を絶縁体層に転位する(transfer)ステップと
    を包含する、方法。
  2. 前記SiGe層は、歪みSiGe層である、請求項1に記載の方法。
  3. 前記SiGe層は、緩和したSiGe層である、請求項1に記載の方法。
  4. 前記SiGe層は、約20nmから約1000nmの間の厚さである、請求項1に記載の方法。
  5. 前記SiGe層は、約10%から約60%の間の範囲のGe濃度を有する、請求項1に記載の方法。
  6. 前記SiGe層は、勾配が付けられたGe濃度を有する、請求項4に記載の方法。
  7. 前記SiGe層は、実質的に一定のGe濃度を有する、請求項4に記載の方法。
  8. 前記イオンは、水素、ヘリウム、あるいは、水素とアルゴン、ヘリウム、またはボロンとの組み合わせのイオンである、請求項1に記載の方法。
  9. 前記パターニングされたSiGe層は、約100nmから約2cmの間のフィーチャサイズを含む、請求項1に記載の方法。
  10. 前記パターニングされたSiGe層を転位するステップは、該パターニングされたSiGe層の表面を第2の基板上の絶縁層に結合して結合されたカプレットを形成するステップと、該カプレットを熱アニーリングして前記欠乏領域に沿って該SiGe層を分割するステップとを含む、請求項1に記載の方法。
  11. 前記SiGe層をアニーリングして該SiGe層を緩和させるステップをさらに包含する、請求項2に記載の方法。
  12. 絶縁体を覆う歪みシリコン膜を形成する方法であって、
    シリコン基板を提供するステップと、
    該シリコン基板上に表面を有する歪みSiGe層を堆積し、それにより、Si/SiGe界面が形成されるステップと、
    該歪みSiGe層の表面と該Si/SiGe界面との間の該歪みSiGe層へイオンを注入するステップと、
    該歪みSiGe層をパターニングおよびエッチングし、それにより、パターニングされた歪みSiGe層が形成されるステップと、
    該パターニングされた歪みSiGe層を絶縁体層に転位するステップと、
    該歪みSiGe層を緩和させ、それにより、該歪みSiGe層が緩和したSiGe層になるステップと、
    該緩和したSiGe層上に歪みシリコン膜をエピタキシャルに形成するステップと
    を包含する、方法。
  13. 前記SiGe層は、約20nmから約1000nmの間の厚さである、請求項12に記載の方法。
  14. 前記SiGe層は、約10%から約60%の間の範囲のGe濃度を有する、請求項12に記載の方法。
  15. 前記SiGe層は、勾配が付けられたGe濃度を有する、請求項14に記載の方法。
  16. 前記SiGe層は、実質的に一定のGe濃度を有する、請求項14に記載の方法。
  17. 前記イオンは、水素、ヘリウム、あるいは、水素とアルゴン、ヘリウム、またはボロンとの組み合わせのイオンを含む、請求項12に記載の方法。
  18. 前記パターニングされたSiGe層は、約100nmから約2cmの間のフィーチャサイズを含む、請求項12に記載の方法。
  19. 前記パターニングされたSiGe層を転位するステップは、該パターニングされたSiGe層の表面を第2の基板上の絶縁層に結合して結合されたカプレットを形成するステップと、該カプレットを熱アニーリングして前記欠乏領域に沿って該SiGe層を分割するステップとを含む、請求項12に記載の方法。
  20. 前記歪みSiGe層を緩和させるステップは、さらなる熱アニーリングを行うステップを含む、請求項19に記載の方法。
  21. 絶縁体上にSiGeのない歪みシリコンを形成する方法であって、
    シリコン基板を提供するステップと、
    該シリコン基板上に表面を有するSiGe層を堆積し、それにより、Si/SiGe界面が形成されるステップと、
    該SiGe層の表面に薄いエピタキシャルなシリコン層を堆積するステップと、
    該SiGe層の表面と該Si/SiGe界面との間の該SiGe層へ該エピタキシャルなシリコン層を介してイオンを注入するステップと、
    該エピタキシャルなシリコン層およびSiGe層をパターニングおよびエッチングし、それにより、パターニングされたSi/SiGe積層が形成されるステップと、
    該エピタキシャルなシリコン層を第2の表面上の絶縁層に結合して結合されたカプレットを形成し、かつ、該カプレットを熱アニーリングして欠乏領域に沿って該SiGe層を分割することによって、該パターニングされたSi/SiGe積層を絶縁体層に転位し、それにより、絶縁体上のシリコン上にパターニングされたSiGe領域が形成されるステップと、
    該SiGe層を緩和させ、それにより、該エピタキシャルシリコンが歪みシリコン膜になるステップと、
    該SiGe層を除去するステップと
    を包含する、方法。
JP2004241711A 2003-09-19 2004-08-20 層転位を介して絶縁体上に緩和したシリコンゲルマニウムを作製する方法 Expired - Fee Related JP4674844B2 (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US10/665,944 US6767802B1 (en) 2003-09-19 2003-09-19 Methods of making relaxed silicon-germanium on insulator via layer transfer

Publications (2)

Publication Number Publication Date
JP2005101568A true JP2005101568A (ja) 2005-04-14
JP4674844B2 JP4674844B2 (ja) 2011-04-20

Family

ID=32713838

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004241711A Expired - Fee Related JP4674844B2 (ja) 2003-09-19 2004-08-20 層転位を介して絶縁体上に緩和したシリコンゲルマニウムを作製する方法

Country Status (2)

Country Link
US (1) US6767802B1 (ja)
JP (1) JP4674844B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101447938B1 (ko) 2007-05-18 2014-10-07 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체기판 및 박막 트랜지스터의 제조방법

Families Citing this family (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7018910B2 (en) * 2002-07-09 2006-03-28 S.O.I.Tec Silicon On Insulator Technologies S.A. Transfer of a thin layer from a wafer comprising a buffer layer
US7332417B2 (en) * 2003-01-27 2008-02-19 Amberwave Systems Corporation Semiconductor structures with structural homogeneity
DE10318283A1 (de) * 2003-04-22 2004-11-25 Forschungszentrum Jülich GmbH Verfahren zur Herstellung einer verspannten Schicht auf einem Substrat und Schichtstruktur
US7067430B2 (en) * 2003-09-30 2006-06-27 Sharp Laboratories Of America, Inc. Method of making relaxed silicon-germanium on insulator via layer transfer with stress reduction
US6992025B2 (en) * 2004-01-12 2006-01-31 Sharp Laboratories Of America, Inc. Strained silicon on insulator from film transfer and relaxation by hydrogen implantation
JP2005244020A (ja) * 2004-02-27 2005-09-08 Toshiba Corp 半導体装置及びその製造方法
US7238589B2 (en) * 2004-11-01 2007-07-03 International Business Machines Corporation In-place bonding of microstructures
US20060102888A1 (en) * 2004-11-12 2006-05-18 Samsung Electronics Co., Ltd. Semiconductor substrate and method of fabricating the same
US7138309B2 (en) * 2005-01-19 2006-11-21 Sharp Laboratories Of America, Inc. Integration of biaxial tensile strained NMOS and uniaxial compressive strained PMOS on the same wafer
US7585792B2 (en) * 2005-02-09 2009-09-08 S.O.I.Tec Silicon On Insulator Technologies Relaxation of a strained layer using a molten layer
US10374120B2 (en) * 2005-02-18 2019-08-06 Koninklijke Philips N.V. High efficiency solar cells utilizing wafer bonding and layer transfer to integrate non-lattice matched materials
US7202513B1 (en) * 2005-09-29 2007-04-10 International Business Machines Corporation Stress engineering using dual pad nitride with selective SOI device architecture
US20070096170A1 (en) * 2005-11-02 2007-05-03 International Business Machines Corporation Low modulus spacers for channel stress enhancement
US7655511B2 (en) * 2005-11-03 2010-02-02 International Business Machines Corporation Gate electrode stress control for finFET performance enhancement
US7564081B2 (en) * 2005-11-30 2009-07-21 International Business Machines Corporation finFET structure with multiply stressed gate electrode
US7863197B2 (en) 2006-01-09 2011-01-04 International Business Machines Corporation Method of forming a cross-section hourglass shaped channel region for charge carrier mobility modification
US20070158743A1 (en) * 2006-01-11 2007-07-12 International Business Machines Corporation Thin silicon single diffusion field effect transistor for enhanced drive performance with stress film liners
US7544584B2 (en) 2006-02-16 2009-06-09 Micron Technology, Inc. Localized compressive strained semiconductor
US8962447B2 (en) * 2006-08-03 2015-02-24 Micron Technology, Inc. Bonded strained semiconductor with a desired surface orientation and conductance direction
US7759233B2 (en) * 2007-03-23 2010-07-20 Micron Technology, Inc. Methods for stressing semiconductor material structures to improve electron and/or hole mobility of transistor channels fabricated therefrom, and semiconductor devices including such structures
US8293611B2 (en) 2007-05-08 2012-10-23 Micron Technology, Inc. Implantation processes for straining transistor channels of semiconductor device structures and semiconductor devices with strained transistor channels
WO2009001836A1 (en) * 2007-06-28 2008-12-31 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of semiconductor device
US8431451B2 (en) 2007-06-29 2013-04-30 Semicondutor Energy Laboratory Co., Ltd. Display device and method for manufacturing the same
JP5507063B2 (ja) 2007-07-09 2014-05-28 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP5527956B2 (ja) * 2007-10-10 2014-06-25 株式会社半導体エネルギー研究所 半導体基板の製造方法
JP5490393B2 (ja) * 2007-10-10 2014-05-14 株式会社半導体エネルギー研究所 半導体基板の製造方法
JP5503876B2 (ja) * 2008-01-24 2014-05-28 株式会社半導体エネルギー研究所 半導体基板の製造方法
KR20090093074A (ko) * 2008-02-28 2009-09-02 삼성전자주식회사 Soi 웨이퍼의 제조 방법
KR102546554B1 (ko) * 2020-03-03 2023-06-23 주식회사 효산 멀티 soi 기판 제조 방법 및 멀티 soi 기판

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001284558A (ja) * 2000-03-31 2001-10-12 Fujitsu Ltd 積層半導体基板及びその製造方法並びに半導体装置
JP2001351869A (ja) * 2000-06-09 2001-12-21 Mitsubishi Materials Silicon Corp シリコンウェーハおよびその製造方法
JP2003273017A (ja) * 2002-03-13 2003-09-26 Sharp Corp 緩和SiGe基板の製造方法
JP2004014878A (ja) * 2002-06-07 2004-01-15 Sharp Corp 半導体基板の製造方法及び半導体装置
JP2004510350A (ja) * 2000-09-29 2004-04-02 インターナショナル・ビジネス・マシーンズ・コーポレーション 絶縁体上への緩和SiGe層の作製
JP2004128185A (ja) * 2002-10-02 2004-04-22 Renesas Technology Corp 絶縁ゲート型電界効果型トランジスタ及び半導体装置、並びにその製造方法
JP2005093753A (ja) * 2003-09-18 2005-04-07 Toshiba Corp 薄膜積層体及びその製造方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20010007790A1 (en) * 1998-06-23 2001-07-12 Henley Francois J. Pre-semiconductor process implant and post-process film separation
AU6905000A (en) * 1999-08-10 2001-03-05 Silicon Genesis Corporation A cleaving process to fabricate multilayered substrates using low implantation doses
US6774010B2 (en) * 2001-01-25 2004-08-10 International Business Machines Corporation Transferable device-containing layer for silicon-on-insulator applications
US6743651B2 (en) * 2002-04-23 2004-06-01 International Business Machines Corporation Method of forming a SiGe-on-insulator substrate using separation by implantation of oxygen

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001284558A (ja) * 2000-03-31 2001-10-12 Fujitsu Ltd 積層半導体基板及びその製造方法並びに半導体装置
JP2001351869A (ja) * 2000-06-09 2001-12-21 Mitsubishi Materials Silicon Corp シリコンウェーハおよびその製造方法
JP2004510350A (ja) * 2000-09-29 2004-04-02 インターナショナル・ビジネス・マシーンズ・コーポレーション 絶縁体上への緩和SiGe層の作製
JP2003273017A (ja) * 2002-03-13 2003-09-26 Sharp Corp 緩和SiGe基板の製造方法
JP2004014878A (ja) * 2002-06-07 2004-01-15 Sharp Corp 半導体基板の製造方法及び半導体装置
JP2004128185A (ja) * 2002-10-02 2004-04-22 Renesas Technology Corp 絶縁ゲート型電界効果型トランジスタ及び半導体装置、並びにその製造方法
JP2005093753A (ja) * 2003-09-18 2005-04-07 Toshiba Corp 薄膜積層体及びその製造方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101447938B1 (ko) 2007-05-18 2014-10-07 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체기판 및 박막 트랜지스터의 제조방법

Also Published As

Publication number Publication date
JP4674844B2 (ja) 2011-04-20
US6767802B1 (en) 2004-07-27

Similar Documents

Publication Publication Date Title
JP4674844B2 (ja) 層転位を介して絶縁体上に緩和したシリコンゲルマニウムを作製する方法
JP4730877B2 (ja) 応力を低減して層転位を介して緩和シリコン−ゲルマニウムを絶縁体上に作製する方法
US6992025B2 (en) Strained silicon on insulator from film transfer and relaxation by hydrogen implantation
JP4906727B2 (ja) ウェハ接合技術を用いて欠陥のない高Ge含有量のSiGeオン・インシュレータ(SGOI)基板を製造する方法
JP4919316B2 (ja) 層の移転を介してシリコン・オン・グラスを製造する方法
US7285495B2 (en) Methods for thermally treating a semiconductor layer
US7276428B2 (en) Methods for forming a semiconductor structure
US6717213B2 (en) Creation of high mobility channels in thin-body SOI devices
US6852652B1 (en) Method of making relaxed silicon-germanium on glass via layer transfer
US7629666B2 (en) Method and structure for implanting bonded substrates for electrical conductivity
JP2010016390A (ja) グレーデッドエピタキシャル成長を用いた半導体品の製造プロセス
CN109155278B (zh) 制造应变绝缘体上半导体衬底的方法
JP2002164520A (ja) 半導体ウェーハの製造方法
EP3459106B1 (en) Method for fabricating a strained semiconductor-on-insulator substrate
JP5591949B2 (ja) 多層結晶構造体の製造方法
US10204824B2 (en) Method for producing SOI wafer
JP2013516767A5 (ja)
WO2005067053A1 (ja) Soiウェーハの作製方法
JP3707200B2 (ja) 半導体基板の製造方法
JPH11186187A (ja) Soi基板の製造方法
TW201826402A (zh) 用於平滑絕緣體上半導體底材表面之方法
JP2016508291A (ja) 多層半導体デバイス作製時の低温層転写方法
TW202347608A (zh) 用於製作雙重絕緣體上半導體結構之方法
KR20080020389A (ko) Soi 웨이퍼 제조방법

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20060912

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20101129

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20101229

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20110121

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20110121

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140204

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: R3D04

LAPS Cancellation because of no payment of annual fees