JP2003060155A - 半導体パッケージ及びその製造方法 - Google Patents

半導体パッケージ及びその製造方法

Info

Publication number
JP2003060155A
JP2003060155A JP2002175847A JP2002175847A JP2003060155A JP 2003060155 A JP2003060155 A JP 2003060155A JP 2002175847 A JP2002175847 A JP 2002175847A JP 2002175847 A JP2002175847 A JP 2002175847A JP 2003060155 A JP2003060155 A JP 2003060155A
Authority
JP
Japan
Prior art keywords
chip
sub
semiconductor package
semiconductor
main
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2002175847A
Other languages
English (en)
Inventor
Kyei Chan Park
桂 燦 朴
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tobu Denshi KK
Original Assignee
Tobu Denshi KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tobu Denshi KK filed Critical Tobu Denshi KK
Publication of JP2003060155A publication Critical patent/JP2003060155A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3114Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed the device being a chip scale package, e.g. CSP
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L24/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/82Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0652Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next and on each other, i.e. mixed assemblies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • H01L2224/02379Fan-out arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04105Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05005Structure
    • H01L2224/05008Bonding area integrally formed with a redistribution layer on the semiconductor or solid-state body, e.g.
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/0502Disposition
    • H01L2224/05022Disposition the internal layer being at least partially embedded in the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05163Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
    • H01L2224/05184Tungsten [W] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05569Disposition the external layer being disposed on a redistribution layer on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05571Disposition the external layer being disposed in a recess of the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/12105Bump connectors formed on an encapsulation of the semiconductor or solid-state body, e.g. bumps on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/2405Shape
    • H01L2224/24051Conformal with the semiconductor or solid-state device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/241Disposition
    • H01L2224/24151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/24221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/24225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/241Disposition
    • H01L2224/24151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/24221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/24225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/24226Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the HDI interconnect connecting to the same level of the item at which the semiconductor or solid-state body is mounted, e.g. the item being planar
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/922Connecting different surfaces of the semiconductor or solid-state body with connectors of different types
    • H01L2224/9222Sequential connecting processes
    • H01L2224/92242Sequential connecting processes the first connecting process involving a layer connector
    • H01L2224/92244Sequential connecting processes the first connecting process involving a layer connector the second connecting process involving a build-up interconnect
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/03Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00015Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed as prior art
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01024Chromium [Cr]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01027Cobalt [Co]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12044OLED
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
  • Wire Bonding (AREA)
  • Lead Frames For Integrated Circuits (AREA)

Abstract

(57)【要約】 【課題】 小型軽量化を図ることができると共に、
パッケージ製品の信頼性を高めることができる半導体パ
ッケージ及びその製造方法を提供する。 【解決手段】 本発明では、リードフレームや基板の役
目をする1つの半導体チップ上に金属パターンを用いて
複数の半導体チップを直接取り付け、金属パターンを用
いて半導体チップ間を直接連結する。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、半導体パッケージ
に関し、より詳細には、多数個の半導体チップを含むマ
ルチ型半導体パッケージ及びその製造方法に関する。
【0002】
【従来の技術】近年、半導体チップ(半導体素子)等を
用いたほぼすべての電子システム(例えば、コンピュー
ター、PCS、携帯電話、PDA等)は、ユーザーの要
求を満足させるために、ますます高機能化及び小型軽量
化されているのが現状である。このような傾向に対応で
きる設計及び製造工程技術の画期的な発展に伴って、電
子システムに用いられる半導体チップや半導体パッケー
ジも高機能化及び小型軽量化されてきている。
【0003】よく知られているように、半導体チップを
パッケージする技術としては、マルチチップモジュール
(MCM:multi chip module)パッ
ケージとマルチチップパッケージ(MCP:multi
chip package)等がある。
【0004】これらのうちマルチチップモジュール(M
CM)パッケージは、図13に示されたように、薄膜の
金属フィルム、セラミック又は基板からなる基体300
上にワイヤボンディング、テープボンディング、フリッ
プチップボンディング等の方法を用いて多数個の半導体
チップ302、304、306を取り付けてパッケージ
する技術である。
【0005】図13において、第1の半導体チップ30
2は、ワイヤボンディングにより取り付けられ、第2の
半導体チップ304は、テープボンディングにより取り
付けられ、第3の半導体チップ306は、フリップチッ
プボンディングにより取り付けられた状態を示し、参照
符号308は、PGA入出力端子を、310は、BGA
入出力端子をそれぞれ示す。
【0006】一方、マルチチップパッケージ(MCP)
は、2つ以上の半導体チップを、限定されたサイズのパ
ッケージ内に実装する技術であって、ワイヤボンディン
グを用いてリードフレームや基板上に複数の半導体チッ
プを実装する技術である。図14に示されたように、ワ
イヤボンディングにより基板402上に複数の半導体チ
ップ404a、404bを搭載し、ワイヤ408を用い
て各半導体チップ404a、404bのパッドを外部リ
ード406に連結する構造を有し、全体構造が、例えば
エポキシモルディングコンパウンド(epoxy mo
lding compound:EMC)400等に埋
め込まれる形態を有する。
【0007】
【発明が解決しようとする課題】しかしながら、上述し
たような従来のマルチチップモジュールパッケージ及び
マルチチップパッケージは、薄膜の金属フィルム、セラ
ミック又は基板からなる基体上に、ワイヤボンディン
グ、テープボンディング、フリップチップボンディング
等の方法を用いて必要とする多数個の半導体チップを取
り付けるか、又はワイヤボンディングにより基板上に複
数の半導体チップを実装し、エポキシモルディングコン
パウンドで埋め込む構造的な特性のため、小型軽量化に
限界がある。
【0008】また、従来のパッケージは、ワイヤ等を用
いて半導体チップのパッドと外部リードとを連結する構
造を有するから、半導体パッケージの品質及び信頼性が
低下するという問題(すなわち電気的特性の低下問題)
がある。特にEMCを用いた従来の半導体パッケージ
は、エポキシモルディングコンパウンド(EMC)で発
生するアルファ粒子源により半導体パッケージの信頼性
が著しく低下し、且つ、EMCによりデバイスのアクテ
ィブ領域が汚染されて、パッケージの信頼性が低下する
という問題があった。
【0009】本発明は、上述したような従来技術の問題
点を解決するためになされたもので、小型軽量化を図る
ことができると共に、パッケージ製品の信頼性を高める
ことができる半導体パッケージ及びその製造方法を提供
することにある。
【0010】
【課題を解決するための手段】前記目的を達成するため
に、本発明の一態様によると、互いに電気的に接続され
る複数の半導体チップを含む半導体パッケージにおい
て、リードフレーム又は基板として機能し、外周縁に複
数のメインチップパッドが設けられたメイン半導体チッ
プと、前記メイン半導体チップ上の所定の部分に取り付
けられ、外周縁に複数のサブチップパッドが設けられた
少なくとも1つのサブ半導体チップと、前記メインチッ
プパッド及びサブチップパッドが露出されるように、前
記サブ半導体チップを埋め込む形態で前記メイン半導体
チップ上に形成される絶縁層と、前記露出した任意のメ
インチップパッドとサブチップパッドとの間、又は任意
のサブチップパッドと他のサブチップパッドとの間を電
気的に接続し、前記メインチップパッド上に形成される
下部障壁層と、前記下部障壁層上に形成されるシード
(seed)層と、前記シード層上に形成される金属層
とを含む複数の金属パターンと、前記複数の金属パター
ン上の所定の部分に形成された複数のソルダランドとを
備えてなることを特徴とする半導体パッケージを提供す
る。
【0011】また、本発明の他の態様によると、互いに
電気的に接続される複数の半導体チップを含む半導体パ
ッケージを製造する方法において、リードフレーム又は
基板として機能し、外周縁に複数のメインチップパッド
が設けられたメイン半導体チップ上の所定の部分に接着
剤を塗布する工程と、外周縁に複数のサブチップパッド
が設けられた少なくとも1つのサブ半導体チップを前記
接着剤上に取り付ける工程と、前記少なくとも1つのサ
ブ半導体チップを埋め込み、前記メインチップパッド及
びサブチップパッドを露出させる形態で、絶縁層を形成
する工程と、任意のメインチップパッドとサブチップパ
ッドとの間、又は任意のサブチップパッドと他のサブチ
ップパッドとの間を電気的に接続する複数の金属パター
ンを形成する工程と、前記複数の金属パターンが形成さ
れたメイン半導体チップの全面に封止材を塗布した後、
選択された各金属パターンの上部の一部を露出させる工
程と、前記露出した金属パターンの上部にソルダランド
を形成する工程と、前記各ソルダランドの上部にハンダ
ボールを取り付ける工程とを含むことを特徴とする半導
体パッケージの製造方法を提供する。
【0012】
【発明の実施の形態】本発明の前記ならびにその他の目
的といろいろな利点は、本明細書の記述および添付図面
から明らかになるであろう。以下、添付の図面を参照し
て本発明の好ましい実施例を詳しく説明する。本発明の
核心技術要旨は、ワイヤボンディング、テープボンディ
ング、フリップチップボンディングなどを用いて金属フ
ィルム、セラミック、基板等の基体に多数個の半導体チ
ップを取り付ける従来の半導体パッケージとは異なっ
て、リードフレームや基板の役目をする1つの半導体チ
ップ上に金属パターンを用いて複数の半導体チップを直
接取り付けることである。このような技術的手段により
本発明の目的を容易に達成することができる。
【0013】図1乃至図11は、本発明の好ましい実施
例によって半導体パッケージを製造する工程を示す工程
順序図である。図1を参照すると、リードフレームや基
板の役目をする1つの半導体チップ、すなわち外周縁に
沿って複数のメインチップパッド102が設けられたメ
イン半導体チップ100上の所定の部分に、サブ半導体
チップ130、150(図3参照)を取り付けるための
接着剤130a、150aを塗布する。この際、接着剤
130a、150aは、175℃以上の温度条件で5分
乃至30分以下で硬化する樹脂を使用することが好まし
い。具体的には、熱放散が良い非導電性ポリマーが好ま
しく、厚さが1mil(25.4μm)以下のものが好
ましい。
【0014】ここで、メイン半導体チップ及びサブ半導
体チップの組み合わせとしては、マイクロプロセッサ及
びメモリの組み合わせ、マイクロプロセッサ及び非メモ
リの組み合わせ、メモリ及び非メモリの組み合わせなど
を挙げることができる。
【0015】図2は、図1のA−A’線に沿う断面図で
ある。以下では、説明の便宜と理解の増進のために、特
に図3のB−B’線の左側部分に着目して本発明に係る
半導体パッケージの製造工程を説明する。
【0016】図3を参照すると、メイン半導体チップ1
00上の所定の部位に塗布された接着剤130a、15
0a上に、複数のサブチップパッド132、152をそ
れぞれ有するサブ半導体チップ130、150を取り付
ける。ここで、サブ半導体チップ130、150のサイ
ズは、少なくともメイン半導体チップ100のサイズよ
り小さく、メイン半導体チップ100の厚さは、5mi
l(127μm)乃至30mil(762μm)程度が
好ましく、サブ半導体チップ130、150の厚さは、
1mil(25.4μm)以下が好ましい。
【0017】また、メイン半導体チップ100に形成さ
れたメインチップパッド102のサイズ及びサブ半導体
チップ130、150に形成されたサブチップパッド1
32、152のサイズは、25μm〜150μm程度が
好ましい。
【0018】次に、メイン半導体チップ100上にサブ
半導体チップ130、150を完全に埋め込むように、
樹脂、すなわち絶縁層104を形成し、マスクパターン
を用いたエッチング工程を行い、絶縁層104の一部を
選択的に除去することにより、図4に示されたように、
メイン半導体チップ100に設けられたメインチップパ
ッド102及びサブ半導体チップ130に設けられたサ
ブチップパッド132の上部を露出させる。ここで、絶
縁層104としては、非導電性のポリイミド、ポリマー
等が使用されることができる。
【0019】次に、スパッタリング又は蒸着(evap
oration)等の工程を行うことによって、図5に
示されたように、メイン半導体チップ100の全面にわ
たってTi/Wからなる下部障壁層106と、純銅から
なるシード層108を順に形成する。ここで、下部障壁
層106は、拡散防止と接着力増大のためのものであ
り、Cr+Ni、Ti/W+Ni又はCr+Co+Ni
からなる混合物を使用することもできる。
【0020】次に、メイン半導体チップ100の全面に
わたってフォトレジストを塗布した後、露光及び現像工
程を行うことによって、メイン半導体チップ100上に
フォトレジストパターン110を形成し、図6に示され
たように、メイン半導体チップ100のメインチップパ
ッド102及びサブ半導体チップ130のサブチップパ
ッド132並びにこれらのパッド間を金属パターンで連
結すべき部分が露出される形状を有するフォトレジスト
パターン110を形成する。
【0021】図7を参照すると、メッキ工程を行うこと
によって、フォトレジストパターン110が形成されて
いない露出領域、すなわちメイン半導体チップ100に
設けられたメインチップパッド102及びサブ半導体チ
ップ130に設けられたサブチップパッド132並びに
これらのパッドを連結する部分を、電気伝導性に優れた
金属物質(例えば、銅、金等)を用いてフォトレジスト
パターン110の高さまでメッキした後、ストリップ
(strip)工程によりフォトレジストパターン11
0を除去することによって、シード(seed)層10
8上にメインチップ102とサブチップパッド132と
を電気的に連結する金属層112を形成する。
【0022】次に、金属層112が形成されたメイン半
導体チップ100の全面にわたってフォトレジストを塗
布した後、露光及び現像工程を行うことによって、メイ
ン半導体チップ100上にマスクパターン114を形成
し、図8に示されたように、金属層112の上部のみを
覆うマスクパターン114を形成する。
【0023】次いで、マスクパターン114をエッチン
グマスクとするエッチング工程を行うことによって、金
属層112の下部に形成されたシード層108及び下部
障壁層106を除く残りの部分を選択的に順次除去する
ことにより、絶縁層104の一部を露出させ、ストリッ
プ工程によりマスクパターン114を除去することによ
って、図9に示されたように、下部障壁層106、シー
ド層108及び金属層112からなり、メインチップパ
ッド102とサブチップパッド132とを電気的に連結
する金属パターン116が形成される。このように形成
される金属パターン116の幅は、好ましくは、25〜
150μmであり、その厚さは、好ましくは、2000
Å〜10mil(254μm)である。
【0024】一方、本発明の好ましい実施例では、金属
パターン116をTi/W+Cu+Cu又はTi/W+
Cu+Auから形成したが、本発明がこの実施例に限定
されるものではなく、Cr+Ni+Au、Cr+Ni+
Au+Cu、Cr+Co+Ni+Au、Cr+Co+N
i+Cu+Au等の組み合わせで金属パターン116を
形成することもできる。
【0025】次に、金属パターン116が形成されたメ
イン半導体チップ100の全面にわたって所定の厚さ
(例えば、10乃至100μm)の封止材、例えば、ソ
ルダレジスト118を塗布した後、フォトリソグラフィ
工程及びエッチング工程等を行うことにより、図10に
示されたように、金属パターン116の上部の一部を選
択的に露出させる。
【0026】終わりに、図11に示されたように、金属
パターン116の露出部分にソルダランド120を形成
した後、ソルダボール122を取り付けることにより、
半導体パッケージの製造を完了する。ここで、ソルダラ
ンド120は、球形又は四角形であり、四角形の場合、
そのサイズは、0.1mm×0.1mm〜1.5mm×
1.5mm程度が好ましく、球形の場合、φ0.1mm
〜φ1.5mm程度が好ましい。
【0027】従って、上述したような一連の工程により
製造される本発明の半導体パッケージは、図12に示さ
れたように、メイン半導体チップ100上にサブ半導体
チップ130、150が搭載され、メイン半導体チップ
100の外周縁に形成されたメインチップパッド102
とサブ半導体チップ130、150の外周縁に形成され
たサブチップパッド132、152との間及びサブ半導
体チップ130、150のサブチップパッド132、1
52間が、金属パターン116又は金属パターン116
及びソルダランド120を介して電気的に連結され、金
属パターン116、ソルダランド120及びメインチッ
プパッド102を除くメイン半導体チップ100の上部
部分が封止材のソルダレジスト118で封止された構造
を有する。また、図12には示されていないが、各ソル
ダランド120には、後続の工程によりソルダボール1
22が取り付けられる。
【0028】
【発明の効果】以上説明したように、本発明によると、
ワイヤボンディング、テープボンディング、フリップチ
ップボンディング等を用いて金属フィルム、セラミッ
ク、基板等の基体に多数個の半導体チップを取り付ける
従来の半導体パッケージとは異なって、リードフレーム
や基板の役目をする1つの半導体チップ上に金属パター
ンを用いて複数の半導体チップを直接取り付けるため、
半導体パッケージの小型軽量化及び低コスト化を効果的
に実現することができ、金属パターンを用いて半導体チ
ップ間を直接連結するため、半導体パッケージの電気的
特性に対する信頼性をさらに増加させることができる。
【0029】本発明は、本発明の技術的思想から逸脱す
ることなく、他の種々の形態で実施することができる。
前述の実施例は、あくまでも、本発明の技術内容を明ら
かにするものであって、そのような具体例のみに限定し
て狭義に解釈されるべきものではなく、本発明の精神と
特許請求の範囲内で様々な改変を実施することができ
る。
【図面の簡単な説明】
【図1】本発明の好ましい実施例によって半導体パッケ
ージを製造する工程を示す工程順序図である
【図2】本発明の好ましい実施例によって半導体パッケ
ージを製造する工程を示す工程順序図である
【図3】本発明の好ましい実施例によって半導体パッケ
ージを製造する工程を示す工程順序図である
【図4】本発明の好ましい実施例によって半導体パッケ
ージを製造する工程を示す工程順序図である
【図5】本発明の好ましい実施例によって半導体パッケ
ージを製造する工程を示す工程順序図である
【図6】本発明の好ましい実施例によって半導体パッケ
ージを製造する工程を示す工程順序図である
【図7】本発明の好ましい実施例によって半導体パッケ
ージを製造する工程を示す工程順序図である
【図8】本発明の好ましい実施例によって半導体パッケ
ージを製造する工程を示す工程順序図である
【図9】本発明の好ましい実施例によって半導体パッケ
ージを製造する工程を示す工程順序図である
【図10】本発明の好ましい実施例によって半導体パッ
ケージを製造する工程を示す工程順序図である
【図11】本発明の好ましい実施例によって半導体パッ
ケージを製造する工程を示す工程順序図である
【図12】本発明の好ましい実施例によって製造された
半導体パッケージの平面図である
【図13】従来のマルチチップモジュール(MCM)パ
ッケージの断面図である
【図14】従来のマルチチップパッケージ(MCP)の
断面図である
【符号の説明】
100 メイン半導体チップ 102 メインチップパッド 104 絶縁層 106 下部障壁層 108 シード層 110 フォトレジストパターン 112 金属層 114 マスクパターン 116 金属パターン 118 封止層 120 ソルダランド 122 ソルダボール 130、150 サブ半導体チップ 130a、150a 接着剤 132、152 サブチップパッド

Claims (18)

    【特許請求の範囲】
  1. 【請求項1】 互いに電気的に接続される複数の半導体
    チップを含む半導体パッケージにおいて、 リードフレーム又は基板として機能し、外周縁に複数の
    メインチップパッドが設けられたメイン半導体チップ
    と、 前記メイン半導体チップ上の所定の部分に取り付けら
    れ、外周縁に複数のサブチップパッドが設けられた少な
    くとも1つのサブ半導体チップと、 前記メインチップパッド及びサブチップパッドが露出さ
    れるように、前記サブ半導体チップを埋め込む形態で前
    記メイン半導体チップ上に形成される絶縁層と、 前記露出した任意のメインチップパッドとサブチップパ
    ッドとの間、又は任意のサブチップパッドと他のサブチ
    ップパッドとの間を電気的に接続し、前記メインチップ
    パッド上に形成される下部障壁層と、前記下部障壁層上
    に形成されるシード層と、前記シード層上に形成される
    金属層とを含む複数の金属パターンと、 前記複数の金属パターン上の所定の部分に形成された複
    数のソルダランドとを備えてなることを特徴とする半導
    体パッケージ。
  2. 【請求項2】 前記複数のソルダランドを除く前記メイ
    ン半導体チップの上部を封止する封止材をさらに備える
    ことを特徴とする請求項1に記載の半導体パッケージ。
  3. 【請求項3】 前記封止材はソルダレジストであり、そ
    の厚さが10〜100μmの範囲であることを特徴とす
    る請求項2に記載の半導体パッケージ。
  4. 【請求項4】 前記メインチップパッドのサイズは、2
    5〜150μmであり、その厚さが127μm〜762
    μmの範囲であり、前記サブチップパッドのサイズは、
    25μm〜150μmであり、その厚さが25.4μm
    以下であることを特徴とする請求項1に記載の半導体パ
    ッケージ。
  5. 【請求項5】 前記金属パターンは、Ti/W+Cu+
    Cu、Ti/W+Cu+Au、Cr+Ni+Au、Cr
    +Ni+Au+Cu、Cr+Co+Ni+Au又はCr
    +Co+Ni+Cu+Auからなる混合物であることを
    特徴とする請求項1又は2に記載の半導体パッケージ。
  6. 【請求項6】 前記金属パターンの幅は、25μm〜1
    50μmであり、その厚さが2000Å〜254μmの
    範囲であることを特徴とする請求項5に記載の半導体パ
    ッケージ。
  7. 【請求項7】 前記ソルダランドは、四角形または球形
    であり、四角形の場合、0.1mm×0.1mm〜1.
    5mm×1.5mmのサイズを有し、球形の場合、直径
    0.1mm〜直径1.5mmのサイズを有することを特
    徴とする請求項1に記載の半導体パッケージ。
  8. 【請求項8】 前記メイン半導体チップ上にサブ半導体
    チップを取り付けるために接着剤を使用し、前記接着剤
    は、非導電性ポリマーであり、その厚さが25.4μm
    以下であることを特徴とする請求項1に記載の半導体パ
    ッケージ。
  9. 【請求項9】 前記絶縁層は、ポリイミド又はポリマー
    であることを特徴とする請求項1に記載の半導体パッケ
    ージ。
  10. 【請求項10】 互いに電気的に接続される複数の半導
    体チップを含む半導体パッケージを製造する方法におい
    て、 リードフレーム又は基板として機能し、外周縁に複数の
    メインチップパッドが設けられたメイン半導体チップ上
    の所定の部分に接着剤を塗布する工程と、 外周縁に複数のサブチップパッドが設けられた少なくと
    も1つのサブ半導体チップを前記接着剤上に取り付ける
    工程と、 前記少なくとも1つのサブ半導体チップを埋め込み、前
    記メインチップパッド及びサブチップパッドを露出させ
    る形態で、絶縁層を形成する工程と、 任意のメインチップパッドとサブチップパッドとの間、
    又は任意のサブチップパッドと他のサブチップパッドと
    の間を電気的に接続する複数の金属パターンを形成する
    工程と、 前記複数の金属パターンが形成されたメイン半導体チッ
    プの全面に封止材を塗布した後、選択された各金属パタ
    ーンの上部の一部を露出させる工程と、 前記露出した金属パターンの上部にソルダランドを形成
    する工程と、 前記各ソルダランドの上部にハンダボールを取り付ける
    工程とを含むことを特徴とする半導体パッケージの製造
    方法。
  11. 【請求項11】 前記接着剤は、非導電性ポリマーであ
    り、その厚さが25.4μm以下であることを特徴とす
    る請求項10に記載の半導体パッケージの製造方法。
  12. 【請求項12】 前記メインチップパッドのサイズは、
    25μm〜150μmの範囲であり、その厚さが127
    μm〜762μmの範囲であり、前記サブチップパッド
    のサイズは、25μm〜150μmの範囲であり、その
    厚さが25.4μm以下であることを特徴とする請求項
    10に記載の半導体パッケージの製造方法。
  13. 【請求項13】 前記絶縁層は、非導電性のポリイミド
    又はポリマーであることを特徴とする請求項10に記載
    の半導体パッケージの製造方法。
  14. 【請求項14】 前記金属パターンの形成方法は、 前記メイン半導体チップの全面に下部障壁層とシード層
    を順に形成する工程と、 前記メインチップパッド及びサブチップパッド並びにそ
    れぞれ対応するパッド間を電気的に連結するための部分
    が露出される形態を有するフォトレジストパターンを形
    成する工程と、 前記露出したシード層上に金属物質を形成した後、前記
    フォトレジストパターンを除去する工程と、 前記金属物質以外の部分が露出する形態を有するマスク
    パターンを形成する工程と、 エッチング工程を行うことにより、前記マスクパターン
    の下部以外に存在するシード層及び下部障壁層をエッチ
    ングした後、前記マスクパターンを除去することによ
    り、前記金属パターンを形成する工程とを含むことを特
    徴とする請求項10に記載の半導体パッケージの製造方
    法。
  15. 【請求項15】 前記金属パターンは、Ti/W+Cu
    +Cu、Ti/W+Cu+Au、Cr+Ni+Au、C
    r+Ni+Au+Cu、Cr+Co+Ni+Au又はC
    r+Co+Ni+Cu+Auからなる混合物であること
    を特徴とする請求項10又は請求項14に記載の半導体
    パッケージの製造方法。
  16. 【請求項16】 前記金属パターンの幅は、25μm〜
    150μmであり、その厚さが2000Å〜254μm
    の範囲であることを特徴とする請求項15に記載の半導
    体パッケージの製造方法。
  17. 【請求項17】 前記封止材は、ソルダレジストであ
    り、その厚さが10μm〜100μmの範囲であること
    を特徴とする請求項10に記載の半導体パッケージの製
    造方法。
  18. 【請求項18】 前記ソルダランドは、四角形または球
    形であり、四角形の場合、0.1mm×0.1mm〜
    1.5mm×1.5mmのサイズを有し、球形の場合、
    直径0.1mm〜直径1.5mmのサイズを有すること
    を特徴とする請求項10に記載の半導体パッケージの製
    造方法。
JP2002175847A 2001-06-15 2002-06-17 半導体パッケージ及びその製造方法 Pending JP2003060155A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR2001-033944 2001-06-15
KR10-2001-0033944A KR100434201B1 (ko) 2001-06-15 2001-06-15 반도체 패키지 및 그 제조 방법

Publications (1)

Publication Number Publication Date
JP2003060155A true JP2003060155A (ja) 2003-02-28

Family

ID=19710885

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002175847A Pending JP2003060155A (ja) 2001-06-15 2002-06-17 半導体パッケージ及びその製造方法

Country Status (5)

Country Link
US (1) US6689637B2 (ja)
JP (1) JP2003060155A (ja)
KR (1) KR100434201B1 (ja)
CN (1) CN100380658C (ja)
TW (1) TWI243436B (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8981574B2 (en) 2012-12-20 2015-03-17 Samsung Electronics Co., Ltd. Semiconductor package

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10234648A1 (de) * 2002-07-29 2004-02-12 Infineon Technologies Ag Halbleiterwafer mit elektrisch verbundenen Kontakt- und Prüfflächen
FR2848037B1 (fr) * 2002-12-02 2005-01-14 Atmel Corp Systeme et procede pour entendre une largeur d'impulsion
KR100541677B1 (ko) * 2003-05-24 2006-01-10 주식회사 하이닉스반도체 반도체 패키지장치 및 그 제조 방법
US7144490B2 (en) * 2003-11-18 2006-12-05 International Business Machines Corporation Method for selective electroplating of semiconductor device I/O pads using a titanium-tungsten seed layer
TWI473228B (zh) * 2013-04-24 2015-02-11 矽品精密工業股份有限公司 半導體封裝件之製法
US10068853B2 (en) * 2016-05-05 2018-09-04 Taiwan Semiconductor Manufacturing Co., Ltd. Integrated fan-out package and method of fabricating the same

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01256161A (ja) * 1988-04-05 1989-10-12 Toshiba Corp 印刷配線板装置
US5138115A (en) * 1990-10-12 1992-08-11 Atmel Corporation Carrierles surface mounted integrated circuit die
JPH07221260A (ja) * 1994-02-02 1995-08-18 Fujitsu Ltd 集積回路装置とその製造方法
EP1213754A3 (en) 1994-03-18 2005-05-25 Hitachi Chemical Co., Ltd. Fabrication process of semiconductor package and semiconductor package
US5786230A (en) 1995-05-01 1998-07-28 Motorola, Inc. Method of fabricating multi-chip packages
JP4011695B2 (ja) * 1996-12-02 2007-11-21 株式会社東芝 マルチチップ半導体装置用チップおよびその形成方法
KR100257404B1 (ko) * 1997-12-30 2000-05-15 유무성 반도체 패키지 및 반도체 패키지의 입출력선 형성방법
CN1145211C (zh) * 1998-09-21 2004-04-07 大众电脑股份有限公司 一种多晶片半导体封装结构
KR100470386B1 (ko) 1998-12-26 2005-05-19 주식회사 하이닉스반도체 멀티-칩패키지

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8981574B2 (en) 2012-12-20 2015-03-17 Samsung Electronics Co., Ltd. Semiconductor package
US9633973B2 (en) 2012-12-20 2017-04-25 Samsung Electronics Co., Ltd. Semiconductor package

Also Published As

Publication number Publication date
US6689637B2 (en) 2004-02-10
KR20020095753A (ko) 2002-12-28
KR100434201B1 (ko) 2004-06-04
US20020192869A1 (en) 2002-12-19
TWI243436B (en) 2005-11-11
CN1392609A (zh) 2003-01-22
CN100380658C (zh) 2008-04-09

Similar Documents

Publication Publication Date Title
KR100347706B1 (ko) 이식성 도전패턴을 포함하는 반도체 패키지 및 그 제조방법
KR100339044B1 (ko) 볼그리드어레이 반도체패키지 및 그 제조방법
JP3578770B2 (ja) 半導体装置
JP5227501B2 (ja) スタックダイパッケージ及びそれを製造する方法
JP4221193B2 (ja) 半導体パッケージ及びその製造方法
JP2002170918A (ja) 半導体装置及びその製造方法
JP2003332508A (ja) 半導体装置及びその製造方法
US20070052082A1 (en) Multi-chip package structure
US20040188818A1 (en) Multi-chips module package
US7307352B2 (en) Semiconductor package having changed substrate design using special wire bonding
JP2003060155A (ja) 半導体パッケージ及びその製造方法
JPH1197570A (ja) 半導体装置およびその製造方法ならびに半導体装置の実装方法
KR100533761B1 (ko) 반도체패키지
JP3672885B2 (ja) 半導体装置
JP2004014568A (ja) 半導体装置
JP2004327652A (ja) 半導体装置およびその製造方法
TW533518B (en) Substrate for carrying chip and semiconductor package having the same
KR100432137B1 (ko) 칩 스케일 패키지 제조 방법
TW432561B (en) Multi-chip module packaging structure
KR100876876B1 (ko) 칩 스택 패키지
JPH11354713A (ja) 半導体装置及び実装方法
JP2001007246A (ja) Bga用配線テープ及びそれを用いた半導体装置
JP2001007245A (ja) Bga用配線テープ及びそれを用いた半導体装置
JP2000299429A (ja) テープマルチチップパッケージ方法とテープマルチチップパッケージ構造
KR20010060879A (ko) 볼 그리드 어레이 패키지와 그 제조 방법

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20040616

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A712

Effective date: 20050614

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20070528

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20070531

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070831

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20080403