JP2002351452A - Cgrom制御回路 - Google Patents

Cgrom制御回路

Info

Publication number
JP2002351452A
JP2002351452A JP2001160879A JP2001160879A JP2002351452A JP 2002351452 A JP2002351452 A JP 2002351452A JP 2001160879 A JP2001160879 A JP 2001160879A JP 2001160879 A JP2001160879 A JP 2001160879A JP 2002351452 A JP2002351452 A JP 2002351452A
Authority
JP
Japan
Prior art keywords
character
cgrom
register
cgroms
displayed
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2001160879A
Other languages
English (en)
Inventor
Shohei Oishi
昇平 大石
Takashi Otsu
貴史 大津
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP2001160879A priority Critical patent/JP2002351452A/ja
Publication of JP2002351452A publication Critical patent/JP2002351452A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】 【課題】 デコード回路のバス幅を広げることなく、多
くの言語に対応したOSD表示を可能にし、コストアッ
プを抑えつつ多くの言語に対応することができるCGR
OM制御回路を提供する。 【解決手段】 CGROM2f,2gの開始アドレスを
設定するROMENDAレジスタ2jを設け、ROME
NDAレジスタ2jの値を変更することにより、デコー
ド回路2cにより制限された数以上のキャラクタを表示
できるようにする。また、言語毎にCGROM2f,2
gを設け、同じVRAM2bのデータ配置にて各言語毎
の言語切り換え画面が表示できるように、各言語切り換
え画面上に表示するCGデータを、各言語毎のCGRO
M2f,2g内の同じ文字番号の位置に配置することに
より、ROMENDAレジスタ2jの値変更だけで言語
切り換えを可能にする。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、OSD(On Screen
Display)機能におけるCGROM(Character Graphics
ROM)アクセス用のアドレスデコード回路を有するC
GROM制御回路に関するものである。このCGROM
制御回路は半導体集積回路装置で構成されている。
【0002】
【従来の技術】テレビジョン受像機やビデオテープレコ
ーダなどの家電製品には、映像信号にキャラクタグラフ
ィックスデータ(以下、CGデータと記す)を重畳させ
て、テレビ画面に文字(キャラクタ)を表示させるOS
D機能が用いられている。このOSD機能は、CGRO
M制御回路によって実現される。
【0003】CGROM制御回路は、ビデオRAM(以
下、VRAMと記す)、CGROM、デコード回路およ
び映像信号生成回路から構成されている。
【0004】VRAMは、図4に示されるように、i行
j列で構成されたRAMの一部領域である。この領域に
は、表示するCGデータに割り当てられた文字番号が格
納されており、CPUのデータ転送命令によって文字番
号が書き込み可能である。
【0005】CGROMは、図5に示されるように、R
OMの一部領域である。この領域には、文字番号0から
文字番号nに各々割り当てられたCGデータが格納され
ている。
【0006】従来のCGROM制御回路は、図3に示す
ように構成されている。すなわち、CPU1aのデータ
転送命令によって書き込まれたVRAM1b内の文字番
号がデコード回路1cに入力される。デコード回路1c
は、文字番号をCGROM1fのアドレスに変換する。
デコード回路1cによって指定されたCGROM1fの
CGデータが映像信号生成回路1hに入力され、テレビ
画面上に重畳されて映像信号が出力される。CGROM
1fは、CPU1aを動作させるためのプログラム領域
1eと同じくROM1dの一部領域である。
【0007】
【発明が解決しようとする課題】テレビやビデオは、現
在、世界中で製造・販売されているが、限られた言語の
OSD表示では購買層が限られてしまう。つまり、英語
・日本語・ロシア語など主要国語に対応しても、その言
語圏の、その言語を理解できる人々しか購買層とはなら
ない。そこで、様々な言語に対応させ、購買層の拡大、
販売台数の拡大を図る必要がある。
【0008】他方、開発・製造コストの観点から、機種
数をできるだけ集約し、一機種でできるだけ多くの地
域、多くの人々を販売ターゲットとしていかなければな
らない。そのため、できるだけ多くの言語に対応したテ
レビジョン受像機、ビデオテープレコーダの機種開発が
求められている。これは、日本などの一言語圏でなく、
アジア圏など様々な言語の様々な民族を擁する地域をタ
ーゲットとしているからである。
【0009】多くの言語に対応するためには、OSD表
示をするキャラクタ数の増大が必要不可欠となる。特
に、アラビア語、中国語などは英語の10倍以上のキャ
ラクタ数を必要とする。ちなみに、英語の場合はアルフ
ァベット26文字と0から9までの数字と一部特殊文字
の40キャラクタ程度で対応可能であるが、アラビア
語、中国語などでは400キャラクタ程度が必要とな
る。
【0010】しかし、表示できるキャラクタ数は、デコ
ード回路のCGROMアドレスバスの幅によって制限さ
れており、バス幅が8ビットなら256個、9ビットな
ら512個が表示できるキャラクタ数の限界であり、現
行マイコンでは、上記256もしくは512キャラクタ
まで対応可能のOSD機能が主流である。
【0011】そのため、キャラクタ数を増やすために
は、CGROM領域を大きくするだけでは不充分であ
り、デコード回路のバス幅を広げる必要がある。バス幅
はチップ面積に大きく作用し、例えば、8ビットのもの
が1ビット増えて9ビットになると、単純にデコード回
路およびVRAMの面積が約1/8倍大きくなる。ま
た、デコード回路とVRAMはマイコン全体のチップ面
積の大きな部分を占めているので、デコード回路のバス
幅を広げるには、非常に大きな回路変更とチップ面積の
拡大が必要となる。そして、それは直接、コストアップ
に繋がる。
【0012】しかし、この多言語化が必要なアジア、中
近東、アフリカ圏などを仕向け地とする普及機には特
に、逆にコストダウンが求められている。
【0013】なお、一種類の言語を表示するだけの場合
でも、キャラクタ数を多くしたい場合が存在するが、こ
の場合にも、上記のようなバス幅の制限があると、表示
可能なキャラクタ数を増加させることができない。
【0014】したがって、本発明の目的は、デコード回
路のバス幅を広げることなく、多くのキャラクタを用い
たOSD表示を可能にし、コストアップを抑えつつ多く
のキャラクタを用いたOSD表示に対応することができ
るCGROM制御回路を提供することである。
【0015】また、本発明の他の目的は、デコード回路
のバス幅を広げることなく、多くの言語に対応したOS
D表示を可能にし、コストアップを抑えつつ多くの言語
に対応することができるCGROM制御回路を提供する
ことである。
【0016】
【課題を解決するための手段】本発明の請求項1記載の
CGROM制御回路は、プログラムされたマイクロコン
ピュータによってテレビ画面のi行j列に分割された領
域に文字を表示させるOSD機能に用いるものであり、
テレビ画面に表示させる文字に対応したキャラクタグラ
フィックスデータを格納する開始アドレスの異なった複
数のCGROMと、複数のCGROMから何れか一つを
指定するための開始アドレスを設定する第1のレジスタ
と、テレビ画面に表示させる文字を特定する文字番号を
格納するビデオRAMと、ビデオRAMに格納されてい
る文字番号から複数のCGROMよりキャラクタグラフ
ィックスデータを読み出すためのアドレスを生成するデ
コード回路とを備えている。そして、開始アドレスを切
り換えるときに、第1のレジスタの値を変更するように
している。
【0017】この構成によれば、CGROMを複数と
し、複数のCGROMの開始アドレスを指定する第1の
レジスタを設け、開始アドレスを切り換えるときに第1
のレジスタの値を変更するようにしているので、デコー
ド回路のバス幅を広げることなく、レジスタを1つ追加
するだけで、多くのキャラクタないし多くの言語に対応
したOSD表示を可能にし、コストアップを抑えつつ多
くのキャラクタないし言語のOSD表示に対応すること
ができる。ただし、画面を表示したままCGROMの開
始アドレスを切り換えると、全ビデオRAMのデータを
更新するまで意味不明な画面が表示されるという課題が
残っている。
【0018】本発明の請求項2記載のCGROM制御回
路は、プログラムされたマイクロコンピュータによって
テレビ画面のi行j列に分割された領域に文字を表示さ
せるOSD機能に用いるものであり、テレビ画面に表示
させる文字に対応したキャラクタグラフィックスデータ
を格納する開始アドレスの異なった複数のCGROM
と、複数のCGROMから何れか一つを指定するための
開始アドレスを設定する第1のレジスタと、テレビ画面
に表示させる文字を特定する文字番号を格納するビデオ
RAMと、ビデオRAMに格納されている文字番号から
複数のCGROMよりキャラクタグラフィックスデータ
を読み出すためのアドレスを生成するデコード回路と、
ビデオRAMへの文字番号の書き込みと前記第1のレジ
スタへの制御データの書き込みを行うプログラム領域と
を備えている。そして、開始アドレスを切り換えるとき
に、プログラム領域において、第1のレジスタの値変更
を行うようにしている。上記の複数のCGROMは、例
えば言語毎に専用に設けられている。
【0019】この構成によれば、CGROMを複数と
し、複数のCGROMの開始アドレスを指定する第1の
レジスタを設け、開始アドレスを切り換えるときに第1
のレジスタの値を変更するようにしているので、デコー
ド回路のバス幅を広げることなく、レジスタを1つ追加
するだけで、多くのキャラクタないし言語に対応したO
SD表示を可能にし、コストアップを抑えつつ多くのキ
ャラクタないし言語のOSD表示に対応することができ
る。ただし、画面を表示したままCGROMの開始アド
レスを切り換えると、全ビデオRAMのデータを更新す
るまで意味不明な画面が表示されるという課題が残って
いる。
【0020】本発明の請求項4記載のCGROM制御回
路は、プログラムされたマイクロコンピュータによって
テレビ画面のi行j列に分割された領域に複数言語の文
字を表示させるOSD機能に用いるものであり、テレビ
画面に表示させる文字に対応したキャラクタグラフィッ
クスデータを言語毎に専用に格納する開始アドレスの異
なった複数のCGROMと、複数のCGROMから何れ
か一つを指定するための開始アドレスを設定する第1の
レジスタと、テレビ画面に表示させる文字を特定する文
字番号を格納するビデオRAMと、ビデオRAMに格納
されている文字番号から複数のCGROMよりキャラク
タグラフィックスデータを読み出すためのアドレスを生
成するデコード回路と、キャラクタグラフィックスデー
タの出力の許可/禁止を設定する第2のレジスタと、ビ
デオRAMへの文字番号の書き込みと第1のレジスタお
よび第2のレジスタへの制御データの書き込みを行うプ
ログラム領域とを備えている。そして、開始アドレスを
切り換えるときに、プログラム領域において、キャラク
タグラフィックスデータの出力禁止、第1のレジスタの
値変更とビデオRAMの全文字番号変更、キャラクタグ
ラフィックスデータの出力許可を順に行うようにしてい
る。
【0021】この構成によれば、キャラクタグラフィッ
クスデータの出力の許可/禁止を設定する第2のレジス
タを設け、プログラム領域においてビデオRAMへの文
字番号の書き込みと第1のレジスタおよび第2のレジス
タへの制御データの書き込みを行うようにし、プログラ
ム領域において、開始アドレスを切り換えるときに、キ
ャラクタグラフィックスデータの出力禁止、第1のレジ
スタの値変更とビデオRAMの全文字番号変更、キャラ
クタグラフィックスデータの出力許可を順に行うように
しているので、請求項1または請求項2で説明した意味
不明な画面が表示される期間、OSD画面を消すことが
できる。ただし、OSD画面を消えている間、真っ暗な
画面となるため、見た目の違和感は依然として残る。し
かし、上記の意味不明な画面のように、製品仕様上、購
入者からクレームがつくほどの違和感ではない。その他
の作用については、請求項1または請求項2と同様であ
る。
【0022】本発明の請求項5記載のCGROM制御回
路は、プログラムされたマイクロコンピュータによって
テレビ画面のi行j列に分割された領域に複数言語の文
字を表示させるOSD機能に用いるものであり、テレビ
画面に表示させる文字に対応したキャラクタグラフィッ
クスデータを言語毎に専用に格納する開始アドレスの異
なった複数のCGROMと、複数のCGROMから何れ
か一つを指定するための開始アドレスを設定する第1の
レジスタと、テレビ画面に表示させる文字を特定する文
字番号を格納するビデオRAMと、ビデオRAMに格納
されている文字番号から複数のCGROMよりキャラク
タグラフィックスデータを読み出すためのアドレスを生
成するデコード回路とを備えている。そして、言語を切
り換えるときに第1のレジスタの値を変更し、言語に合
わせて複数のCGROMを切り換えるようにしている。
【0023】この構成によれば、テレビ画面に表示させ
る文字に対応したキャラクタグラフィックスデータを言
語毎に専用に格納する開始アドレスの異なった複数のC
GROMを設け、複数のCGROMから何れか一つを指
定するための開始アドレスを設定する第1のレジスタを
設け、言語を切り換えるときに第1のレジスタの値を変
更し、言語に合わせて複数のCGROMを切り換えるよ
うにしているので、第1のレジスタの値変更を言語切り
換え時に限定でき、上記OSD画面の消える回数を最小
限に止めることができる。それは、製品仕様上、言語切
り換えは購入時に一度行うだけで頻繁に切り換えるもの
ではないと考えられるからである。その他の作用につい
ては、請求項1または請求項2と同様である。
【0024】本発明の請求項6記載のCGROM制御回
路は、プログラムされたマイクロコンピュータによって
テレビ画面のi行j列に分割された領域に複数言語の文
字を表示させるOSD機能に用いるものであり、テレビ
画面に表示させる文字に対応したキャラクタグラフィッ
クスデータを言語毎に専用に格納する開始アドレスの異
なった複数のCGROMと、複数のCGROMから何れ
か一つを指定するための開始アドレスを設定する第1の
レジスタと、テレビ画面に表示させる文字を特定する文
字番号を格納するビデオRAMと、ビデオRAMに格納
されている文字番号から複数のCGROMよりキャラク
タグラフィックスデータを読み出すためのアドレスを生
成するデコード回路とを備えている。そして、同じビデ
オRAMのデータ配置にて各言語毎の言語切り換え画面
が表示できるように、各言語切り換え画面上に表示する
キャラクタグラフィックスデータを、各言語に対応した
複数のCGROM内の同じ文字番号の位置に配置してい
る。
【0025】この構成によれば、テレビ画面に表示させ
る文字に対応したキャラクタグラフィックスデータを言
語毎に専用に格納する開始アドレスの異なった複数のC
GROMを設け、複数のCGROMから何れか一つを指
定するための開始アドレスを設定する第1のレジスタを
設け、言語を切り換えるときに第1のレジスタの値を変
更し、各言語切り換え画面上に表示するキャラクタグラ
フィックスデータを、各言語に対応した複数のCGRO
M内の同じ文字番号の位置に配置しているので、画面を
表示したまま言語を切り換えても、正常な言語切り換え
画面が表示されるため、OSD画面を消すことなく言語
の切り換えが可能である。その他の作用については、請
求項1または請求項2と同様である。
【0026】
【発明の実施の形態】以下、本発明の実施の形態につい
て図面を参照しながら説明する。
【0027】(第1の実施の形態)図1は本発明の第1
の実施の形態のCGROM制御回路の構成を示すブロッ
ク図である。図1において、符号2a,2b,2c,2
d,2e,2hは、従来例を示す図3のCPU1a,V
RAM1b,デコード回路1c,ROM1d,プログラ
ム領域1eおよび映像信号生成回路1hに相当する。
【0028】この第1の実施の形態では、CGROMの
開始アドレスが従来例のように固定されているのではな
く、CGROMの開始アドレスを設定するROMEND
Aレジスタ2iを設けて、開始アドレスを切り換え可能
にした点と、一つのCGROM1fに代えて、開始アド
レスが異なる第1CGROM2fと第2CGROM2g
とが設けられている点が従来例と異なる。上記のROM
ENDAレジスタ2iは特許請求の範囲における第1の
レジスタに相当する。上記の説明では、CGROMは2
つであったが、3つ以上であってもよい。
【0029】ここでは、デコード回路2cのCGROM
アドレスが同一でもROMENDAレジスタ2iに書き
込む値(開始アドレス)を変更することで複数のCGR
OMアドレスを指定できる。
【0030】以下、図6を用いてさらに詳しく説明す
る。図6は、本発明の第1の実施の形態のCGROM制
御回路を説明するためのCGROMとROMENDAレ
ジスタの関係を示す模式図である。図6において、6a
はROMであり、図1のROM2dに相当する。6bは
ROM6a内の第1CGROMであり、図1の第1CG
ROM2fに相当する。6cはROM6a内の第2CG
ROMであり、図1の第2CGROM2gに相当する。
6dはROMENDAレジスタであり、図1のROME
NDAレジスタ2iに相当する。
【0031】図6に示すように、ROMENDAレジス
タ6dの値を変更することで、複数のCGROM領域
(この例では、第1CGROM6bおよび第2CGRO
M6c)のうちいずれかひとつを指定することができ
る。この図6の例では、第1CGROM6bと第2CG
ROM6cとが、日本語表示用と英語表示用とに言語毎
に分けられているわけではなく、第1CGROM6bと
第2CGROM6cとに、それぞれ日本語表示用と英語
表示用のCGデータが混在している。
【0032】なお、ROMENDAレジスタ6dの値の
変更は、CGROM切り換え要求発生時に行われる。
【0033】ここで、ROMENDAレジスタ6dの
値、すなわち、CGROMの開始アドレスおよびデコー
ド回路2cのCGROMアドレスと、指定されるCGデ
ータのアドレスとの関係について例をあげて説明する。
すなわち、CGROMの開始アドレスとデコード回路2
cのCGROMアドレスとの和が指定するCGROMア
ドレスとなる。例えば、開始アドレスが0x100で、
デコード回路2cのCGROMアドレスが0x1Cの場
合、指定するCGROMアドレスは、0x11Cとな
る。
【0034】ここで、ROMENDAレジスタ6dの値
変更の仕方について、以下に説明する。この場合の変更
動作は例えば、ハードウェア的あるいはソフトウェア的
に実行される。
【0035】ハードウェア的に行うものの例としては、
図12に示すように、CGROM切換要求2kの発生時
に、ROMENDA変更回路2jがROMENDAレジ
スタ2iの値を変更する。なお、ソフトウェア的に実行
する、具体例については第2の実施の形態で説明する。
【0036】この実施の形態によれば、ROMENDA
レジスタ2iの値によって、複数のCGROM領域(こ
の例では、第1CGROM6bおよび第2CGROM6
c)の中から一つを指定するので、デコード回路2cの
バス幅を広げることなく、バス幅で制限された以上のC
GROM領域にアクセスでき、制限数以上のキャラクタ
を表示することができる。また、バス幅を広げる必要が
ないことから、チップ面積の増大を抑えることができ、
したがってコストアップを抑制することができる。
【0037】なお、本発明は、一つの言語を表示するだ
けの構成であっても、バス幅で制限されるより多い個数
のキャラクタを表示できる点で有効である。
【0038】(第2の実施の形態)図8は本発明の第2
の実施の形態のCGROM制御回路の動作を示すフロー
チャートである。このCGROM制御回路では、第1の
実施の形態と同様に、CGROM切り換え要求発生時に
ROMENDAレジスタ2i(図1参照)の値変更を行
う。そのために、この第2の実施の形態では、ROME
NDAレジスタ2iの値変更をソフトウェア的に行うた
めに、プログラム領域2e(図1参照)において、図8
のフローチャートに示すような処理を追加する。この処
理は、具体的には、CGROM切り換え要求があった時
に、ROMENDAレジスタ2iの値を変更するという
処理である。
【0039】ここで、ROMENDAレジスタ2iの値
変更の処理は、第1CGROMへの切換要求発生時に第
1CGROMの方に切り換え、第2CGROMへの切換
要求発生時に第2CGROMの方に切り換える。
【0040】これにより、プログラム領域2eの一部変
更で、CGROMの開始アドレスを切り換えることがで
きる。したがって、CGROMの開始アドレスの切り換
えを容易に実現することができる。
【0041】つぎに、第3以降の実施の形態について説
明をするが、その実施の形態の作用効果の導出のため
に、第1の実施の形態と第2の実施の形態とに残ってい
る課題を、先に説明する。
【0042】第1および第2の実施の形態の構成では、
デコード回路のバス幅を広げることなく制限された以上
のCGROM領域にアクセスできる。ただし、画面を表
示したままCGROMの開始アドレスを切り換えると、
全VRAMのデータを更新するまで意味不明な画面が表
示されるという問題点を有する。
【0043】上記問題点を図10を用いて説明する。図
10は言語切り換え時にROMENDAレジスタの値を
変更したときのVRAMと変更前後のCGROM、OS
D画面の関係の一例を示す模式図である。
【0044】図10において、10aは日本語選択時の
言語切り換え画面、10bは切り換え直後の意味不明な
画面である。10cはVRAM、10dは日本語CGR
OM、10eは英語CGROMである。1行1列の文字
を例に説明すると、VRAM10cの1行1列には
“5”が格納されており、日本語選択時には日本語CG
ROM10dの文字番号5に対応したCGデータ“言”
の文字が画面の1行1列に表示されていたが、言語切り
換え直後には英語CGROM10eの文字番号5に対応
したCGデータ“▲”の文字が画面の1行1列に表示さ
れる。
【0045】このように、全VRAM10cのデータを
更新するまで、画面10bのような意味不明な画面が表
示されるという問題点を有する。
【0046】(第3の実施の形態)図2は本発明の第3
の実施の形態のCGROM制御回路の構成を示すブロッ
ク図である。図2において、符号3a,3b,3c,3
d,3e,3f,3g,3h,3iは、第1の実施の形
態を示す図1のCPU2a,VRAM2b,デコード回
路2c,ROM2d,プログラム領域2e,第1CGR
OM2f、第2CGROM2g,映像信号生成回路2h
およびROMENDAレジスタ2iに相当する。
【0047】この第3の実施の形態では、プログラム領
域3eにおいて、通常OSD機能に備えられているCG
データの出力の許可/禁止を設定するOSDENレジス
タ3jを設け、図7のフローチャートに示すように、C
GROM切り換え要求発生時に、OSD画面消去、RO
MENDAレジスタ3iの値変更と全VRAM3bのデ
ータの更新、OSD画面の再表示を順に行うように、プ
ログラムを追加する。上記のOSDENレジスタ3jは
特許請求の範囲における第2のレジスタに相当する。
【0048】これにより、ROMENDAレジスタ3i
の値変更から全VRAM3bのデータの更新を完了する
までOSD画面を消すことができ、意味不明な画面が表
示されるのを防ぐことが可能となる。
【0049】ただし、OSD画面を消えている間、真っ
暗な画面となるため、見た目の違和感は依然として残
る。しかし、上記の意味不明な画面のように、製品仕様
上、購入者からクレームがつくほどの違和感ではない。
その他の効果については、第2の実施の形態と同様であ
る。
【0050】(第4の実施の形態)先に説明した第1の
実施の形態では、図6に示すように、画面単位での追加
削除が可能なように各画面毎に必要なCGデータを積み
重ねるように配置していた。 そのため、言語を切り換
えなくても頻繁にCGROMの切り換えが必要である。
このような課題を解決するのが、つぎの第4の実施の形
態である。
【0051】図9は本発明の第4の実施の形態のCGR
OM制御回路を説明するための言語切り換え前後のCG
ROMとROMENDAレジスタの関係を示す模式図で
ある。
【0052】図9は文字番号1のときの言語切り換え前
後のROM、ROMENDAレジスタ、そして出力され
るCGデータの一例であり、図9(a)は日本語選択
時、図9(b)は英語選択時である。
【0053】図9において、9aはROM、9bはRO
M9a内のプログラム領域、9cはROM9a内の日本
語CGROM、9dはROM9a内の英語CGROM、
9eはROMENDAレジスタである。
【0054】図9(a)に示す日本語選択時において
は、ROMENDAレジスタ9eが日本語CGROM9
cの開始アドレスを指し示し、日本語CGROM9c内
の文字番号1に対応したCGデータが出力される。
【0055】図9(b)に示す英語選択時においては、
ROMENDAレジスタ9eが英語CGROM9dの開
始アドレスを指し示し、英語CGROM9d内の文字番
号1に対応したCGデータが出力される。
【0056】このように、この実施の形態によれば、言
語毎に専用のCGROM9c,9dを設け、言語を切り
換えるときにROMENDAレジスタ9eの値を変更
し、言語に合わせてCGROM9c,9dを切り換える
ことにより、ROMENDAレジスタ9eの値変更が言
語切り換え時に限定でき、OSD画面の消える回数を最
小限に止めることが可能となる。それは、製品仕様上、
言語切り換えは購入時に一度行うだけで頻繁に切り換え
るものではないと考えられるからである。その他の効果
は、第3の実施の形態と同様である。
【0057】(第5の実施の形態)図11は本発明の第
5の実施の形態のCGROM制御回路を説明するための
VRAMと言語切り換え前後のCGROM、OSD画面
の関係を示す模式図である。
【0058】図11において、11aは日本語選択時の
言語切り換え画面、11bは英語選択時の言語切り換え
画面である。11cはVRAM、11dは日本語CGR
OM、11eは英語CGROMである。
【0059】図11に示すように、同じVRAM11c
のデータ配置にて各言語毎の言語切り換え画面が表示で
きるように、各言語切り換え画面上に表示するCGデー
タを、各言語毎のCGROM11d,11e内の同じ文
字番号の位置に配置する。
【0060】1行1列の文字を例に説明すると、VRA
M11cの1行1列には“5”が格納されており、日本
語選択時には日本語CGROM11dの文字番号5に対
応したCGデータ“言”の文字が画面の1行1列に表示
され、英語選択時には英語CGROM11eの文字番号
5に対応したCGデータ“L”の文字が画面の1行1列
に表示される。
【0061】このように、画面を表示したまま言語を切
り換えても正常な言語切り換え画面が表示されるため、
OSD画面を消すことなく言語の切り換えが可能とな
る。その他の効果は第3の実施の形態と同様である。
【0062】
【発明の効果】以上のように、本発明の請求項1または
2記載のCGROM制御回路によれば、デコード回路の
バス幅を広げることなく、多くのキャラクタないし言語
に対応したOSD表示を可能にするものである。これに
より、コストを上げることなく、要求される性能を満た
す製品を実現できることとなる。
【0063】また、本発明の請求項3記載のCGROM
制御回路によれば、請求項1または2記載のCGROM
制御回路と同様の効果を奏する他、意味不明な画面が表
示される期間、OSD画面を消すことができ、使用者に
不快感を与えることがない。
【0064】また、本発明の請求項4記載のCGROM
制御回路によれば、OSD画面の消える回数を最小限に
止めることができ、使用者に与える違和感を最小限にと
どめることができる。
【0065】また、本発明の請求項5記載のCGROM
制御回路によれば、言語切り換え時に意味不明な画面が
表示されることがなくなり、OSD画面を消すことなく
言語の切り換えが可能であり、使用者に与える違和感を
なくすことができる。
【図面の簡単な説明】
【図1】本発明の第1の実施の形態のCGROM制御回
路の構成を示すブロック図である。
【図2】本発明の第3の実施の形態のCGROM制御回
路の構成を示すブロック図である。
【図3】従来のCGROM制御回路の構成を示すブロッ
ク図である。
【図4】VRAMの基本構成を示す模式図である。
【図5】ROMの基本構成を示す模式図である。
【図6】本発明の第1の実施の形態のCGROM制御回
路を説明するためのCGROMとROMENDAレジス
タの関係を示す模式図である。
【図7】本発明の第3の実施の形態のCGROM制御回
路を説明するためのフローチャートである。
【図8】本発明の第2の実施の形態のCGROM制御回
路を説明するためのフローチャートである。
【図9】本発明の第4の実施の形態のCGROM制御回
路を説明するための言語切り換え前後のCGROMとR
OMENDAレジスタの関係を示す模式図である。
【図10】本発明の第1の実施の形態の問題点を説明す
るためのVRAMと言語切り換え前後のCGROM、O
SD画面の関係を示す模式図である。
【図11】本発明の第5の実施の形態のCGROM制御
回路を説明するためのVRAMと言語切り換え前後のC
GROM、OSD画面の関係を示す模式図である。
【図12】本発明の第1の実施の形態においてROME
NDAレジスタの値変更を行うための構成を示すブロッ
ク図である。
【符号の説明】
1a CPU 1b VRAM 1c デコード回路 1d ROM 1e プログラム領域 1f CGROM 1h 映像信号生成回路 2a CPU 2b VRAM 2c デコード回路 2d ROM 2e プログラム領域 2f 第1CGROM 2g 第2CGROM 2h 映像信号生成回路 2i ROMENDAレジスタ 2j ROMENDA変更回路 3a CPU 3b VRAM 3c デコード回路 3d ROM 3e プログラム領域 3f 第1CGROM 3g 第2CGROM 3h 映像信号生成回路 3i ROMENDAレジスタ 3j OSDENレジスタ 6a ROM 6b 第1CGROM 6c 第2CGROM 6d ROMENDAレジスタ 9a ROM 9b プログラム領域 9c 日本語CGROM 9d 英語CGROM 9e ROMENDAレジスタ 10a 言語切り換え画面(日本語選択時) 10b 言語切り換え画面(意味不明) 10c VRAM 10d 日本語CGROM 10e 英語CGROM 11a 言語切り換え画面(日本語選択時) 11b 言語切り換え画面(英語選択時) 11c VRAM 11d 日本語CGROM 11e 英語CGROM
───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.7 識別記号 FI テーマコート゛(参考) H04N 5/278 H04N 5/278 5/445 5/445 Z Fターム(参考) 5C023 AA18 CA06 DA02 DA04 DA08 5C025 BA27 BA28 BA30 CA09 CB10 5C082 AA02 BA02 BA04 BA27 BB12 BB32 BB47 CA56 DA37 MM06 MM07 MM10

Claims (6)

    【特許請求の範囲】
  1. 【請求項1】 プログラムされたマイクロコンピュータ
    によってテレビ画面のi行j列に分割された領域に文字
    を表示させるOSD機能に用いるCGROM制御回路で
    あって、 前記テレビ画面に表示させる文字に対応したキャラクタ
    グラフィックスデータを格納する開始アドレスの異なっ
    た複数のCGROMと、前記複数のCGROMから何れ
    か一つを指定するための開始アドレスを設定する第1の
    レジスタと、前記テレビ画面に表示させる文字を特定す
    る文字番号を格納するビデオRAMと、前記ビデオRA
    Mに格納されている文字番号から前記複数のCGROM
    よりキャラクタグラフィックスデータを読み出すための
    アドレスを生成するデコード回路とを備え、 前記開始アドレスを切り換えるときに、前記第1のレジ
    スタの値を変更することを特徴とするCGROM制御回
    路。
  2. 【請求項2】 プログラムされたマイクロコンピュータ
    によってテレビ画面のi行j列に分割された領域に文字
    を表示させるOSD機能に用いるCGROM制御回路で
    あって、 前記テレビ画面に表示させる文字に対応したキャラクタ
    グラフィックスデータを格納する開始アドレスの異なっ
    た複数のCGROMと、前記複数のCGROMから何れ
    か一つを指定するための開始アドレスを設定する第1の
    レジスタと、前記テレビ画面に表示させる文字を特定す
    る文字番号を格納するビデオRAMと、前記ビデオRA
    Mに格納されている文字番号から前記複数のCGROM
    よりキャラクタグラフィックスデータを読み出すための
    アドレスを生成するデコード回路と、前記ビデオRAM
    への文字番号の書き込みと前記第1のレジスタへの制御
    データの書き込みを行うプログラム領域とを備え、 前記開始アドレスを切り換えるときに、前記プログラム
    領域において、前記第1のレジスタの値変更を行うこと
    を特徴とするCGROM制御回路。
  3. 【請求項3】 複数のCGROMの各々は、言語毎に専
    用に設けられている請求項2記載のCGROM制御回
    路。
  4. 【請求項4】 プログラムされたマイクロコンピュータ
    によってテレビ画面のi行j列に分割された領域に複数
    言語の文字を表示させるOSD機能に用いるCGROM
    制御回路であって、 前記テレビ画面に表示させる文字に対応したキャラクタ
    グラフィックスデータを言語毎に専用に格納する開始ア
    ドレスの異なった複数のCGROMと、前記複数のCG
    ROMから何れか一つを指定するための開始アドレスを
    設定する第1のレジスタと、前記テレビ画面に表示させ
    る文字を特定する文字番号を格納するビデオRAMと、
    前記ビデオRAMに格納されている文字番号から前記複
    数のCGROMよりキャラクタグラフィックスデータを
    読み出すためのアドレスを生成するデコード回路と、キ
    ャラクタグラフィックスデータの出力の許可/禁止を設
    定する第2のレジスタと、前記ビデオRAMへの文字番
    号の書き込みと前記第1のレジスタおよび前記第2のレ
    ジスタへの制御データの書き込みを行うプログラム領域
    とを備え、 前記開始アドレスを切り換えるときに、前記プログラム
    領域において、キャラクタグラフィックスデータの出力
    禁止、前記第1のレジスタの値変更と前記ビデオRAM
    の全文字番号変更、キャラクタグラフィックスデータの
    出力許可を順に行うことを特徴とするCGROM制御回
    路。
  5. 【請求項5】 プログラムされたマイクロコンピュータ
    によってテレビ画面のi行j列に分割された領域に複数
    言語の文字を表示させるOSD機能に用いるCGROM
    制御回路であって、 前記テレビ画面に表示させる文字に対応したキャラクタ
    グラフィックスデータを言語毎に専用に格納する開始ア
    ドレスの異なった複数のCGROMと、前記複数のCG
    ROMから何れか一つを指定するための開始アドレスを
    設定する第1のレジスタと、前記テレビ画面に表示させ
    る文字を特定する文字番号を格納するビデオRAMと、
    前記ビデオRAMに格納されている文字番号から前記複
    数のCGROMよりキャラクタグラフィックスデータを
    読み出すためのアドレスを生成するデコード回路とを備
    え、 言語を切り換えるときに前記第1のレジスタの値を変更
    し、言語に合わせて前記複数のCGROMを切り換える
    ことを特徴とするCGROM制御回路。
  6. 【請求項6】 プログラムされたマイクロコンピュータ
    によってテレビ画面のi行j列に分割された領域に複数
    言語の文字を表示させるOSD機能に用いるCGROM
    制御回路であって、 前記テレビ画面に表示させる文字に対応したキャラクタ
    グラフィックスデータを言語毎に専用に格納する開始ア
    ドレスの異なった複数のCGROMと、前記複数のCG
    ROMから何れか一つを指定するための開始アドレスを
    設定する第1のレジスタと、前記テレビ画面に表示させ
    る文字を特定する文字番号を格納するビデオRAMと、
    前記ビデオRAMに格納されている文字番号から前記複
    数のCGROMよりキャラクタグラフィックスデータを
    読み出すためのアドレスを生成するデコード回路とを備
    え、 同じビデオRAMのデータ配置にて各言語毎の言語切り
    換え画面が表示できるように、各言語切り換え画面上に
    表示するキャラクタグラフィックスデータを、各言語に
    対応した複数のCGROM内の同じ文字番号の位置に配
    置したことを特徴とするCGROM制御回路。
JP2001160879A 2001-05-29 2001-05-29 Cgrom制御回路 Pending JP2002351452A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2001160879A JP2002351452A (ja) 2001-05-29 2001-05-29 Cgrom制御回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001160879A JP2002351452A (ja) 2001-05-29 2001-05-29 Cgrom制御回路

Publications (1)

Publication Number Publication Date
JP2002351452A true JP2002351452A (ja) 2002-12-06

Family

ID=19004235

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001160879A Pending JP2002351452A (ja) 2001-05-29 2001-05-29 Cgrom制御回路

Country Status (1)

Country Link
JP (1) JP2002351452A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005283711A (ja) * 2004-03-29 2005-10-13 Casio Comput Co Ltd 液晶表示制御装置及びその動作制御方法
WO2014128876A1 (ja) * 2013-02-21 2014-08-28 三菱電機株式会社 制御装置及びリモコン装置

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005283711A (ja) * 2004-03-29 2005-10-13 Casio Comput Co Ltd 液晶表示制御装置及びその動作制御方法
JP4561145B2 (ja) * 2004-03-29 2010-10-13 カシオ計算機株式会社 表示制御装置及び表示制御方法
WO2014128876A1 (ja) * 2013-02-21 2014-08-28 三菱電機株式会社 制御装置及びリモコン装置
JP5989223B2 (ja) * 2013-02-21 2016-09-07 三菱電機株式会社 制御装置及びリモコン装置
US9928558B2 (en) 2013-02-21 2018-03-27 Mitsubishi Electric Corporation Control device and remote controller

Similar Documents

Publication Publication Date Title
US4684935A (en) Combined graphic and textual display system
US20080062186A1 (en) Display Device, Control Method for the Same, and Information Storage Medium
WO2016017635A1 (ja) 表示制御装置、表示装置及び表示システム
TW201935217A (zh) 介面顯示方法、裝置、設備以及儲存媒體
JP2002351452A (ja) Cgrom制御回路
CN103530105A (zh) 信息处理装置、信息处理方法、以及程序
JP2006003892A (ja) ディスプレー・コントローラを用いて画像回転モードを効率的にサポートするシステムおよび方法
KR19990007345A (ko) 그래픽 처리장치 및 그래픽 처리방법
KR102397414B1 (ko) 전자 장치 및 그 제어 방법
US7492370B2 (en) Management method and display method of on-screen display thereof and related display controlling device
JP3228952B2 (ja) 情報処理装置および表示制御回路
CN114579233A (zh) 桌面变形器显示方法、装置、电子设备及存储介质
JP2017223720A (ja) 表示装置
WO1995001609A1 (fr) Procede et dispositif de traitment d'images
JP2007183377A (ja) 表示制御装置
US20180129603A1 (en) Electronic device and method for accessing memory
JP2008065549A (ja) マイクロコンピュータ、情報処理システム、電子機器及びマイクロコンピュータの起動制御方法
JP2007298796A (ja) Osdデータ処理システム、プロジェクタおよびosdデータ処理方法
JP6315039B2 (ja) 情報処理装置及びプログラム
JPS6067986A (ja) 表示装置への表示デ−タ書き込み方法
US5812829A (en) Image display control system and memory control capable of freely forming display images in various desired display modes
JP2898283B2 (ja) 表示制御装置
JP2891542B2 (ja) 画像処理方法及び装置
JPH05289651A (ja) 画像処理システム
JP2002140061A (ja) オンスクリーン表示形成装置と方法